JPH01132251A - ループバック装置 - Google Patents

ループバック装置

Info

Publication number
JPH01132251A
JPH01132251A JP62291179A JP29117987A JPH01132251A JP H01132251 A JPH01132251 A JP H01132251A JP 62291179 A JP62291179 A JP 62291179A JP 29117987 A JP29117987 A JP 29117987A JP H01132251 A JPH01132251 A JP H01132251A
Authority
JP
Japan
Prior art keywords
data
communication line
storage device
communication
communication lines
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62291179A
Other languages
English (en)
Inventor
Hiroshi Kuranaga
蔵永 寛
Hirohisa Machida
町田 浩久
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP62291179A priority Critical patent/JPH01132251A/ja
Publication of JPH01132251A publication Critical patent/JPH01132251A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)
  • Maintenance And Management Of Digital Transmission (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、往路、復路各1本ずつの通信線をもった通
信路が複数チャネルを伝送する場合、つまり多重化され
ている場合に、各チャネル毎にデータを折り返すループ
バンク装置に関するものである。
〔従来の技術〕
第3図は従来のループバンク装置を示す回路構成図であ
り、図において、1はディジタルデータを図中の1から
Hの方向へ伝送する通信線、2a。
2bはディジタルデータを図中の■から■の方向へ伝送
する通信線、3.4は信号線、5はループバック時に通
信線lと信号線3との間を閉じ、他の場合には開くスイ
ッチ回路、6はループバ・7り時に通信線2bと信号’
b’A 4との間を閉じ、他の場合には通信線2aと2
bとの間を閉じるスイッチ回路、7はDフリップフロッ
プを示す。
次に動作について説明する。
ループバンクを行わない時は、スイッチ回路5により通
信線1と信号線3とはm縁され、また、通信線2aと2
bとはスイッチ回路6により互いに電気的に接続され信
号線4とは絶縁されており、通常の通信が行われる。
ループバック時には、スイッチ回路5により通信線1と
信号線3が電気的に接続され、またスイッチ回路6によ
り通信線2aと2bとの間は絶縁され信号線4と通信線
2bとが電気的に接続される。これにより、通信Nal
上のデータはスイッチ回路5から信号線3、Dフリップ
フロップ7、信号線4及びスイッチ回路6を経由して、
通信線2bにループバンクされる。ここで、信号vA3
と信号線4との間にDフリップフロップ7を設けている
のは、通信’に’A l上と通信線’la、2b上のフ
レームのタイミングの差を吸収するためである。例えば
、通信線1上でスイッチ回路5にフレームの先頭が到達
し、ディジタルデータが3ビット通過した時に通信線2
a、2b上のスイッチ回路6にフレームの先頭が到達す
るような場合には、信号線3と4との間にフリップフロ
ップを3個直列に接続する。
〔発明が解決しようとする問題点〕
従来のループバック装置は以上のように構成されている
ので、通信線lと通信線2a、2bにおけるデータ折り
返し点が、つまりスイッチ回路5゜6でのフレームのず
れが固定されたものでなければならず、通信線路長の変
化等によるフレームのずれの変化に対応することができ
なかった。また通信路が多重化されている場合には、各
チャネルごとにループバックを行なうことができないな
どの問題点があった。
この発明は上記のような問題点を解消するためになされ
たもので、両通信線上のデータ折り返し点でのフレーム
のずれが任意の場合でもループバックを行うことができ
、通信路が多重化されている場合でも各チャネルを選択
的にループバックすることができるループバック装置を
得ることを目的とする。
〔問題点を解決するための手段〕
この発明に係るループバック装置は、各通信線上のデー
タ折り返し点に設けたスイッチ回路の間に、折り返すデ
ータを一時記憶する記憶装置を設け、上記各通信線上の
折り返し点に所望チャネルのデータが来た時にのみ、上
記各通信線と上記記憶装置とを接続させるとともに、上
記各通信線上のデータ送信クロックと同期して上記記憶
装置に書き込み、読み出しを行わせるようにしたもので
ある。
〔作用〕
この発明においては、折り返すデータを一時記憶する記
憶装置を設け、通信線から上記記憶装置への折り返すデ
ータの書き込み、及び上記記憶装置から通信線への折り
返すデータの読み出しを通信線上のデータ送信クロック
と同期して行わせるようにしたので、両通信線上のデー
タ折り返し点でのフレームのずれが任意の場合でもルー
プバックを行うことができ、また、各通信線上の折り返
し点に所望チャネルのデータが来た時にのみ、各通信線
と上記記憶装置とを接続させるとともに、上記記憶装置
に書き込み、読み出しを行わせるようにしたので、通信
路が多重化されている場合でも所望のチャネルのループ
バックを行うことができる。
〔実施例〕
以下、この発明の実施例を図について説明する。
第1図はこの発明の一実施例によるループバック装置を
示す回路構成図である。図において、第3図と同一符号
は同じものを示し、8は書き込み、読み出しが独立に可
能な記憶装置、9,10,13.14は信号線であり、
信号線13.14は記憶装置8の記憶ビット数分の信号
線からなっている。11.12は制御信号発生回路であ
り、通信線1がクロックAに同期してディジタルデータ
を伝送し、通信綿2a、2bがクロックAと同じ周期の
クロックBに同期してディジタルデータを伝送している
とすると、制御信号発生回路11は信分線9が“ハイ1
のとき、クロックAに同期して信号線13のうちの1本
を順番に“ハイ”とするものであり、制御信号発生回路
12は信号線10が“ハイ”のとき、クロックBに同期
して信号線14のうちの1本を順番に“ハイ1とするも
のである。上記回路11.12は同一の回路を用いるこ
とが可能である。第4図は記憶装置の記憶ビット数を4
ビツトとした場合の制御信号発生回路11の一例を示す
回路構成図である。第4図の回路は、各ビットをそれぞ
れメモリ1.メモリ2.メモリ3.メモリ4とし、信号
線13.14をそれぞれ4本の信号線により構成したも
のである。第4図において、15はJKフリップフロッ
プである。
次に本実施例の動作について、本実施例のタイミングチ
ャートを示す第2図を参照して説明する。
ここでは、記憶装置の記憶ビット数を4ビツトとし、各
ビットをそれぞれメモリ1.メモリ2.メモリ3.メモ
リ4とし、信号線13.14をそれぞれ4本の信号線で
構成している。また、通信線1.2a、2bは多重化さ
れており、B+、Bzの2チヤンネルからなっており、
スイッチ回路5゜6の位置で第2図の示すようなタイミ
ング関係にあるとする。
まず、ループバックしない場合には、スイッチ回路5は
開いており、スイッチ回路6は通信線2a、2bを電気
的に接続しており、B、、82両チャネルとも通常の通
信が行われる。
次に、B、チャネルのみループバックを行いB、チャネ
ルは通常の通信を行なう場合には、通信線1上にB2チ
ャネルのあるフレームの先頭ビットがのる直前にスイッ
チ回路5を閉じ、かつ信号線9を“ハイ1とし、また通
信vA2a、2b上にBtチャネルの先頭ビットがのる
直前にそれまで通信線2aと2bとを電気的に接続して
いたスイッチ回路6を開いて信号線4と通信綿2bとを
電気的に接続し、かつ信号線10を“ハイ”とする。
次に、通信vA1に上記フレームの次のフレームの81
チヤネルの先頭ビットがのる直前にスイッチ回路5を開
き、かつ信号線9を“ロウ”とし、通信vA2 a 、
  2 bに次フレームのB、チャネルの先頭ビットが
のる直前に、それまで信号線4と通信線2bとを接続し
ていたスイッチ回路6を開いて通信vA2aと2bとを
接続する。その後、B8チャネルが来たときも同様に、
この手順を繰返す。
こうして、B1チャネルは通常の通信に用いたまま、B
、チャネルのみループバックを行うことができることと
なる。
なお、B、チャネルのみ−をループバックさせる場合も
前記手順でB、チャネルと82チヤネルを置き換え、同
様にして行うことができる。また、B、、B、両チャネ
ルともループバックさせる場合は、スイッチ回路5を閉
じたままにし、スイッチ回路6で信号線4と通信線2b
とを電気的に接続し、信号線9及び10を“ハイ”とし
ておけばよい。
このように本実施例では、通信vA1及び2a。
2b上のデータ折り返し点に設けたスイッチ回路5.6
の間に、折り返すデータを一時記憶する記憶装置8を設
け、上記通信線1及び2a、2b上の折り返し点に所望
チャネルのデータが来た時にのみ、上記スイッチ回路5
.6を制御して上記通信線1及び2bと上記記憶装置8
とを接続させるとともに、上記通信線1及び2a、2b
上のデータのクロックA及びBと同期してそれぞれ上記
記憶装置8に書き込み及び読み出しを行わせるようにし
たので、通信線1と2a、2bとのデータ折り返し点で
のフレームのずれが任意の場合でもループバックを行う
ことができ、また、通信路が多重化されている場合でも
所望のチャネルのループバックを行うことができる −
−−−−・ 。
なお、上記実施例では、記憶装置8の記憶ビット数を4
ビツトとし、通信線1と通信線2a、2bのフレームの
ずれが3ビツトまでの場合のループバックを可能とした
ものについて説明したが、これは4ビツトに限らず、何
ビットであってもよく、一般に記憶装置8の記憶ビット
数をnビットとするとフレームのずれがn−1ビットの
場合までループバックを可能にできる。
また、上記実施例では、通信′gA1及び通信線2a、
2bが2チヤネルに多重化した場合について説明したが
、本発明は任意のチャネル数に多重化した場合について
も同様にループバックを行うことができる。
(発明の効果〕 以上のように、この発明のループバック装置によれば、
各通信線上のデータ折り返し点に設けたスイッチ回路の
間に、折り返すデータを一時記憶する記tα装置を設け
、上記各通信線上の折り返し点に所望チャネルのデータ
が来た時にのみ、上記各通信線と上記記憶装置とを接続
させるとともに、上記各通信線上のデータ送信クロック
と同期して上記記憶装置に書き込み、読み出しを行わせ
るようにしたので、両通信線上のデータ折り返し点での
フレームのずれが任意の場合でもループバンクを行うこ
とができ、また、通信路が多重化されている場合でも所
望のチャネルのループバックを行うことができる効果が
ある。
【図面の簡単な説明】
第1図はこの発明の一実施例によるループバック装置を
示す回路構成図、第2図は本実施例装置のタイミングチ
ャート図、第4図は本実施例の制御信号発生回路の一例
を示す回路構成図、第3図は従来のループバック装置を
示す回路構成図である。 1.2a、2b・・・通信線、3.4,9,10゜13
.14・・・信号線、5,6・・・スイッチ回路、11
.12・・・第1.第2の制御信号発生回路。 なお図中同一符号は同−又は相当部分を示す。

Claims (1)

    【特許請求の範囲】
  1. (1)往路、復路の通信線の一方の通信線上のデータを
    他方の通信線上に折り返すためのループバック装置にお
    いて、 上記各通信線上のデータ折り返し点に設けたスイッチ回
    路と、 書き込み、読み出しが独立に可能であり、上記一方の通
    信線から他方の通信線に折り返すデータを一時記憶する
    記憶装置と、 上記一方の通信線上のデータ送信クロックと同期して、
    上記記憶装置に書き込みを行わせるための制御信号を出
    力する第1の制御信号発生回路と、上記他方の通信線上
    のデータ送信クロックと同期して、上記記憶装置に読み
    出しを行わせるための制御信号を出力する第2の制御信
    号発生回路と、上記各通信線上の折り返し点に所望チャ
    ネルのデータが来た時にのみ、上記第1、第2の制御信
    号発生回路を駆動させるとともに上記各通信線と上記記
    憶装置とが接続するよう上記スイッチ回路を制御する制
    御回路とを備えたことを特徴とするループバック装置。
JP62291179A 1987-11-18 1987-11-18 ループバック装置 Pending JPH01132251A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62291179A JPH01132251A (ja) 1987-11-18 1987-11-18 ループバック装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62291179A JPH01132251A (ja) 1987-11-18 1987-11-18 ループバック装置

Publications (1)

Publication Number Publication Date
JPH01132251A true JPH01132251A (ja) 1989-05-24

Family

ID=17765479

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62291179A Pending JPH01132251A (ja) 1987-11-18 1987-11-18 ループバック装置

Country Status (1)

Country Link
JP (1) JPH01132251A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9930241B2 (en) 2012-06-07 2018-03-27 Sony Corporation Image processing apparatus, image processing program, and image processing method

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9930241B2 (en) 2012-06-07 2018-03-27 Sony Corporation Image processing apparatus, image processing program, and image processing method

Similar Documents

Publication Publication Date Title
AU602397B2 (en) Switching network
US4755971A (en) Buffer memory for an input line of a digital interface
KR850007723A (ko) 전기통신 회의를 할 수 있는 교환시스템
CA1046645A (en) Digital line synchronizer
US5321727A (en) Signal phasing arrangement in a system for doubling the digital channel
JPH01132251A (ja) ループバック装置
US3794773A (en) Synchronizing unit
JPH07501916A (ja) ディジタル交換機用可制御マルチプレクサ
KR20030013673A (ko) 데이터 전송 속도 변환 장치
US3725590A (en) Arrangement for tdm telecommunication between pcm switching networks
JPH0744522B2 (ja) 位相同期回路
JP3411109B2 (ja) フレーム位相同期回路
JPH0226135A (ja) 移動無線装置
JP2527994B2 (ja) 通話路導通試験方式
JP3602042B2 (ja) 非同期パケットデータ多重化回路
JPS62290222A (ja) 位相整列回路
GB2181025A (en) Clock signal multiplexers
JPS597252B2 (ja) 信号中継装置
JPH0453137B2 (ja)
JPH0151226B2 (ja)
JPH01144752A (ja) ディジタルデータ伝送方式
JPH05268201A (ja) クロック乗換え回路
JPS63131735A (ja) 多重フレ−ムアライナ
JPS5912663A (ja) デジタル多重伝送路インタ−フエ−ス装置
JPS6316329A (ja) 演算装置のデ−タ送出回路