JPH01130200A - 音声信号切替装置 - Google Patents

音声信号切替装置

Info

Publication number
JPH01130200A
JPH01130200A JP62288961A JP28896187A JPH01130200A JP H01130200 A JPH01130200 A JP H01130200A JP 62288961 A JP62288961 A JP 62288961A JP 28896187 A JP28896187 A JP 28896187A JP H01130200 A JPH01130200 A JP H01130200A
Authority
JP
Japan
Prior art keywords
signals
audio signal
signal
memory device
index
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62288961A
Other languages
English (en)
Inventor
Toshiji Sasaki
佐々木 利治
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP62288961A priority Critical patent/JPH01130200A/ja
Publication of JPH01130200A publication Critical patent/JPH01130200A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、複数の音声信号の中から希望する音声信号を
選択するために音声切替を行う音声信号切替装置に関す
る。
[従来の技術] 従来、第1の技術としてこの種の音声切替器は、入力さ
れた複数のアナログ信号をそのままリレーの接点、電界
効果トランジスタ(FET)またはトランジスタなどの
素子により入力された中から任意の音声信号を選択し、
出力列に選択された音声信号を出力して、音声信号の選
択を行っていた。
また、第2の従来技術として、入力された複数のアナロ
グ信号を標本化周波数で量子化を行うことによって特定
の音声信号を選択し、その標本化周波数の速度で出力側
に切替、それを同一の標本化周波数でアナログ信号に戻
すことにより、音声信号の選択を行っていた。
[発明が解決しようとする問題点] しかしながら、上述した従来技術の例では、複数の音声
信号の中から希望の音声信号を選択するときには、それ
ぞれの音声信号の中から切替器によって希望の音声信号
を選択するため切替器を必要とし、特に出力系統が多い
場合には規模が大きくなるという欠点をもっていた。
また第2の従来技術例では、第1の例と同様に出力系統
が多い場合に規模が大きくなるという欠点をもっていた
[問題点を解決するための手段] 本発明は上記問題点を解決し、音声信号の切替器を用い
ることなく容易に音声信号の選択を行うことのできる音
声信号切替装置を提供することを目的とする。
上記目的を達成するため本発明に係る音声信号切替装置
は、複数の音声信号を入力し、入力した音声信号の中か
ら任意の音声信号を選択する音声信号切替装置において
、入力する音声信号の数に対応して設けられ、入力する
音声信号を予め決められた単位時間長に分割して格納す
る第1のメモリ装置群と、上記MS1のメモリ装置群に
格納された各音声信号を、上記単位時間長間に配列可能
に実時間に対して時間軸を圧縮して読出す第1の読出手
段と、上記第1の読出手段により読出された各圧縮化音
声信号に音声信号を識別するためのインデックス信号を
付加するインデックス付加手段と、インデックス信号を
付加されたインデックス付圧縮化音声信号を格納可能な
第2のメモリ装置群と、上記インデックス付圧縮化音声
信号のインデックス信号に基づき上記第2のメモリ装置
群の格納を制御することによりインデックス付圧縮化音
声信号の選択を行う制御手段と、上記第2のメモリ装置
群に格納されたインデックス付圧縮化音声信号を実時間
で読出す第2の読出手段とを設けたものである。
[実施例] 以下、本発明の一実施例について図面を参照して詳細に
説明する。
第1図は本発明の一実施例による音声信号切替装置のa
成を示すブロック図である。
同図において、本実施例による音声信号切替装置は、実
時間のディジタル音声信号1.2を予め定められた単位
長時間で書込むメモリ装置11゜12と、メモリ装置1
1.12から時間軸を圧縮して読出された時間軸圧縮化
信号21.22にインデックス信号を付加するインデッ
クス付加回路31.32と、インデックス信号を付加さ
れたインデックス付時間軸圧縮化信号41.42の論理
を得る(信号を直列化する)論理和回路50と、インデ
ックス付時間軸圧縮化信号(論理和回路50の出力)を
格納可能なメモリ装a161.62と、メモリ装置ll
、62の書込み用クロック信号101,102を発生す
るクロック選択回路100と、制御回路120とから構
成される。
制御回路120は、メモリ装fill、12に対してデ
ィジタル化音声信号1.2を実時間の単位長時間で書込
むためのクロック信号80を供給し、かつメモリ装!2
11.12の音声信号を順序に従って実時間に対して時
間軸を圧縮して読出すためのクロック信号81.82を
供給する。
又、制御回路120は、各インデックス付加回路31.
32に対してインデックス信号を発生させるためのタイ
ミングパルスを有するクロック信号91.92を供給す
る。
クロック選択回路100は、制御回路120より選択信
号130によって定まる選択用インデックス信号121
.122及びメモリ装置61゜62の書込み用クロック
信号131を受取るとともに論理和回路50からのイン
デックス部の信号52を受取り、インデックスの照合を
行いそのインデックスに合ったタイミング時にメモリ装
置61.62の書込みクロック信号101.102を発
生する。
メモリ装置61.62には格納された音声信号を実時間
で読出すためのクロック信号111゜112が制御回路
120より供給される。尚、71.72はメモリ装置8
1.62の出力端子、即ち選択された音声信号の出力端
子である。
次に、本実施例の動作について第2図を参照して説明す
る。
第2図は第1図の音声信号切替装置の動作を示すタイミ
ング図である。
先ず、第2図(1)に示すように、ディジタル音声信号
1,2はクロック信号80に従い各々対応する°メモリ
装置11.12に単位時間長に分割して書込まれる。メ
モリ装置11.12に格納された音声信号は、制御回路
120からのクロック信号81.82により実時間に対
して時間軸を圧縮されて(本実施例では単位時間長間に
各々圧縮された音声信号が配列可能となるように)読出
され、時間軸圧縮化信号21.22として各々インデッ
クス付加回路31.32に供給される。
インデックス付加回路31.32は、制御回路120か
らのクロック信号91.92に基づき供給された時間軸
圧縮化信号21.22に対してインデックス信号を付加
する。第2図(2)のInはインデックス信号を示す。
インデックス信号を付加されたインデックス付時間軸圧
縮化信号41.42は、論理和回路により論理和、即ち
直列化され、メモリ装置61゜62に出力信号51とな
って出力される。
ここで、クロック選択回路100は、希望の音声信号を
選択するための選択信号130に基づき出力された選択
用インデックス信号121 。
122と論理和回路50からのインデックス部の信号5
2とを興合し、そのインデックスが照合した際に書込み
クロック信号lot 、102をメモ!J装2261 
、62へ出力スル、メモリ装gi61゜62は、この書
込みクロック信号lot 、102に基づきインデック
ス付時間軸圧縮化信号51を選択し格納する(第2図(
3) ) 、そして、制御回路120からのクロック信
号111,112によりメモリ装mal、62に格納さ
れた選択すべき音声信号が実時間で読出され、出力端子
71゜72から出力される。(第2図(4) ) 。
尚、本実施例では音声信号の入力数に対応してメモリ装
置を2つ用いたが、これ以外であっても良い。
[発明の効果] 以上説明したように本発明は、複数の音声信号の入力の
中から任意の音声信号を選択する場合に、実時間音声信
号の単位時間を決め、この単位時間ごとに第1のメモリ
装置群に音声信号を記憶させたあと、この第1のメモリ
装置群から時間軸を圧縮して読出し、これに各入力を識
別するためのインデックス信号をつけてインデックス付
圧縮化音声信号とし、このインデックス信号に基づき選
択したいインデックス付圧縮化音声信号を第2のメモリ
装置群に書込み、この第2のメモリ装置群から実時間で
読出すことにより音声信号切替器を設けることなく音声
信号を選択することができる効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例による音声信号切替装置の構
成を示すブロック図、第2図は第1図の音声信号切替装
置の動作を示すタイミング図である。 l、2:ディジタル化音声信号 11.12,41,42:メモリ装置 21.22:時間軸圧縮化信号 31.32:インデックス付加回路 50:論理和回路 100:クロック選択回路 120:制御回路  130:選択信号In=インデッ
クス信号

Claims (1)

  1. 【特許請求の範囲】 複数の音声信号を入力し、入力した音声信号の中から任
    意の音声信号を選択する音声信号切替装置において、 入力する音声信号の数に対応して設けられ、入力する音
    声信号を予め決められた単位時間長に分割して格納する
    第1のメモリ装置群と、 上記第1のメモリ装置群に格納された各音声信号を、上
    記単位時間長間に配列可能に実時間に対して時間軸を圧
    縮して読出す第1の読出手段と、上記第1の読出手段に
    より読出された各圧縮化音声信号に音声信号を識別する
    ためのインデックス信号を付加するインデックス付加手
    段と、インデックス信号を付加されたインデックス付圧
    縮化音声信号を格納可能な第2のメモリ装置群と、 上記インデックス付圧縮化音声信号のインデックス信号
    に基づき上記第2のメモリ装置群の格納を制御すること
    によりインデックス付圧縮化音声信号の選択を行う制御
    手段と、 上記第2のメモリ装置群に格納されたインデックス付圧
    縮化音声信号を実時間で読出す第2の読出手段とを設け
    たことを特徴とする音声信号切替装置。
JP62288961A 1987-11-16 1987-11-16 音声信号切替装置 Pending JPH01130200A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62288961A JPH01130200A (ja) 1987-11-16 1987-11-16 音声信号切替装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62288961A JPH01130200A (ja) 1987-11-16 1987-11-16 音声信号切替装置

Publications (1)

Publication Number Publication Date
JPH01130200A true JPH01130200A (ja) 1989-05-23

Family

ID=17737040

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62288961A Pending JPH01130200A (ja) 1987-11-16 1987-11-16 音声信号切替装置

Country Status (1)

Country Link
JP (1) JPH01130200A (ja)

Similar Documents

Publication Publication Date Title
JPH0454909B2 (ja)
JPH01130200A (ja) 音声信号切替装置
EP0632458A2 (en) Parallel data outputting storage circuit
JPH01130199A (ja) 音声信号切替装置
JPS5990139A (ja) アナログ入力の変換回路
JP3159702B2 (ja) データワードの時間組込み処理方法及びその方法を実施する装置
JPS5936038Y2 (ja) アナログ出力マルチプレクサ
US4998107A (en) Control method of multi-channel digital-to-analog converting circuit
JP2555293B2 (ja) 音声信号遅延装置
JPS596203U (ja) 中間値のアナログ信号選択回路
JPS60164244U (ja) アナログ入力装置
JP3052628B2 (ja) デジタル信号処理回路
JPS61114351A (ja) メモリ制御装置
JPS6055841B2 (ja) プロセス制御装置
JPS63135032A (ja) 音声信号切替装置
JPS58218230A (ja) 遅延時間選定回路
JPS62135257U (ja)
JPS5890750U (ja) パルス信号発生回路
JPS58184188A (ja) デイスプレイデ−タの読み出し・書き込み方式
JPS63204984A (ja) 信号変換処理回路
JPS61181221A (ja) アナログ/デジタル変換装置
JPS6056097U (ja) 残響付加装置
JPS59154669U (ja) オシロスコ−プの遅延拡大位置の設定装置
JPS58170100U (ja) メモリ装置
JPS6266122A (ja) 多入力波形記憶装置