JP6993229B2 - シャットダウン時の表示パネルにおける残像を防止する駆動方法及び表示装置 - Google Patents

シャットダウン時の表示パネルにおける残像を防止する駆動方法及び表示装置 Download PDF

Info

Publication number
JP6993229B2
JP6993229B2 JP2017532087A JP2017532087A JP6993229B2 JP 6993229 B2 JP6993229 B2 JP 6993229B2 JP 2017532087 A JP2017532087 A JP 2017532087A JP 2017532087 A JP2017532087 A JP 2017532087A JP 6993229 B2 JP6993229 B2 JP 6993229B2
Authority
JP
Japan
Prior art keywords
voltage
signal
drive
transistor
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2017532087A
Other languages
English (en)
Other versions
JP2019514030A (ja
Inventor
▲飛▼ ▲楊▼
松 孟
▲紅▼▲軍▼ 解
全▲虎▼ 李
月 ▲呉▼
雨 王
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Publication of JP2019514030A publication Critical patent/JP2019514030A/ja
Application granted granted Critical
Publication of JP6993229B2 publication Critical patent/JP6993229B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • G09G2300/0866Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • G09G2310/063Waveforms for resetting the whole screen at once
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/027Arrangements or methods related to powering off a display

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Description

本開示の実施例はシャットダウン時の表示パネルにおける残像を防止する駆動方法及び表示装置に関する。
表示機器分野では、有機発光ダイオード(OLED)の表示パネルは自己発光が可能であり、コントラストが高く、薄型化、視野角が広く、応答速度が速く、フレキシブルパネルに適用でき、使用温度範囲が広く、製造しやすい等の特徴を有し、将来性が期待できる。
上記特徴を有するため、有機発光ダイオード(OLED)の表示パネルは携帯電話、ディスプレイ、ノートパソコン、デジタルカメラ、メータ等の表示機能付き装置に適用できる。
本開示の実施例は、シャットダウン信号を受信するステップと、表示パネルにおけるサブ画素回路の駆動信号を調整して前記サブ画素回路の駆動トランジスタにおけるゲート電極とソース電極との間の電圧差を降下させ、更に表示パネルを残像防止モードにするステップとを含むシャットダウン時の表示パネルにおける残像を防止する駆動方法を提供する。
本開示の実施例はさらに、表示パネルと、前記表示パネルに設置され、駆動トランジスタおよび前記駆動トランジスタのゲート電極と別の電極との間に接続された蓄積コンデンサとを含むサブ画素回路と、前記表示パネルにおけるサブ画素回路の駆動信号を調整して前記サブ画素回路の駆動トランジスタにおけるゲート電極とソース電極との間の電圧差を降下させ、更に前記表示パネルを残像防止モードにするように配置される駆動装置とを備える表示装置を提供する。
本開示の実施例の技術案を明瞭に説明するために、以下は実施例又は関連技術の説明に使用される図面を簡単に説明するが、勿論、下記図面は本開示の一部の実施例に過ぎず、本開示を制限するものではない。
本開示の実施例に係るシャットダウン時の表示パネルにおける残像を防止する駆動方法のフローチャート1を示す図である。 本開示の実施例に係るシャットダウン時の表示パネルにおける残像を防止する駆動方法のフローチャー2を示す図である。 本開示の実施例に係るOLED表示装置におけるサブ画素回路の構造の模式図1を示す図である。 図3に示すサブ画素回路の通常表示の時の駆動波形図を示す図である。 図3に示すサブ画素回路の残像防止モードでの駆動波形図を示す図である。 本開示の実施例に係るOLED表示装置におけるサブ画素回路の構造の模式図2を示す図である。 図5に示すサブ画素回路の通常検知の時の駆動波形図を示す図である。 図5に示すサブ画素回路の残像防止モードでの駆動波形図1を示す図である。 図5に示すサブ画素回路の残像防止モードでの駆動波形図2を示す図である。 本開示の実施例に係るOLED表示装置の模式図1を示す図である。 本開示の実施例に係るOLED表示装置の模式図2を示す図である。
以下、図面をもって、本開示の実施例の技術案を明瞭に且つ完全に説明する。図面に示され且つ下記で詳細に説明する非限定的な例示的な実施例を参照して、本開示の例示的な実施例、及びそれらの複数の特徴と有用な細部を説明する。なお、図中に示す特徴は必ず縮尺に応じて作成するとは限らない。本開示では、本開示の例示的な実施例を明瞭にさせるために、公知の材料、構成要素及びプロセスについての説明を省略する。下記の例は本開示の例示的な実施例の実施を理解しやすくにし、且つ当業者が例示的な実施例を実施できるようにするためのものである。したがって、これら例は本開示の実施例の範囲を制限するものではない。
特に定義しない限り、本開示に使用される技術用語又は科学用語は当業者が一般的に理解する意味である。本開示に使用される「第1」、「第2」及び類似する用語は順番、数又は重要性を示すのではなく、異なる構成要素を区別するものに過ぎない。また、本開示の各実施例では、同じ又は類似する参照符号は同じ又は類似する構成要素を示す。
本開示の実施例は、シャットダウン時の表示パネルにおける残像を防止する駆動方法を提供し、図1に示すように、当該駆動方法は、
シャットダウン信号を受信するステップS01と、
表示パネルにおけるサブ画素回路の駆動信号を調整して前記サブ画素回路の駆動トランジスタにおけるゲート電極とソース電極との間の電圧差を降下させ、更に表示パネルを残像防止モード(Image Sticking Prevention Mode)にするステップS02とを含む。
サブ画素回路は駆動トランジスタを含み、ノーマリーブラックモードと無補正モードでは、駆動トランジスタのゲート電極と別の電極(例えば、ソース電極)との間に接続された蓄積コンデンサの両端の電圧差が降下する。例えば、蓄積コンデンサの両端での電荷が放出されることによって、蓄積コンデンサの両端の電圧差を降下させる。
例えば、残像防止モードでは、駆動トランジスタのゲート電極には、サブ画素回路がゼログレースケールを表示する時に対応した電圧が印加される。
例えば、シャットダウン時の表示パネルにおける残像を防止する駆動方法において、前記表示パネルを残像防止モードにするステップは、黒画面を実行する段階とデータ書込みを実行する段階とを含む。
複数の実施例では、サブ画素回路は、第1ゲートライン、第2ゲートライン、データライン、駆動電源ライン及びOLED素子(例えば、図3に示す)を含む。駆動信号は、第1ゲートラインにロードされる第1走査信号、第2ゲートラインにロードされる第2走査信号、データラインにロードされるデータ信号及び駆動電源ラインにロードされる駆動電源信号を含む。例えば、蓄積コンデンサの両端の電圧差が、ゼログレースケールを表示する時に対応した電圧とOLED素子のオン電圧との差まで降下する。例えば、表示パネルにおけるサブ画素回路の駆動信号を設定して表示パネルを残像防止モードにするステップは、黒画面段階において、第1走査信号をオフ電圧、第2走査信号をオン電圧、駆動電源信号をオン電圧、データ信号をゼログレースケールを表示する時に対応した電圧に設定するステップを含む。例えば、表示パネルにおけるサブ画素回路の駆動信号を設定して表示パネルを残像防止モードにするステップは、データ書込み段階において、第1走査信号をオン電圧、第2走査信号をオン電圧、駆動電源信号をオン電圧、データ信号をゼログレースケールを表示する時に対応した電圧に設定するステップを含む。
他の実施例では、サブ画素回路は、第1ゲートライン、第2ゲートライン、データライン、駆動電源ライン及び誘導ライン(例えば、図5に示す)を含む。駆動信号は、第1ゲートラインにロードされる第1走査信号、第2ゲートラインにロードされる第2走査信号、データラインにロードされるデータ信号、駆動電源ラインにロードされる駆動電源信号及び誘導ラインにロードされる誘導信号を含む。
例えば、蓄積コンデンサの両端の電圧差は、ゼログレースケールを表示する時に対応した電圧と低検知電圧との差まで降下する。表示パネルにおけるサブ画素回路の駆動信号を設定して表示パネルを残像防止モードにするステップは、黒画面段階において、第1走査信号をオフ電圧、第2走査信号をオフ電圧、駆動電源信号をオフ電圧、データ信号をゼログレースケールを表示する時に対応した電圧、検知電圧信号を低検知電圧に設定するステップを含む。表示パネルにおけるサブ画素回路の駆動信号を設定して表示パネルを残像防止モードにするステップは、データ書込み段階において、第1走査信号をオン電圧、第2走査信号をオン電圧、駆動電源信号をオフ電圧、データ信号をゼログレースケールを表示する時に対応した電圧、検知電圧信号を低検知電圧に設定するステップを含む。
また、例えば、表示パネルにおけるサブ画素回路の駆動信号を設定して表示パネルを残像防止モードにするステップは、黒画面段階において、第1走査信号をオフ電圧、第2走査信号をオフ電圧、駆動電源信号をオフ電圧、データ信号をゼログレースケールを表示する時に対応した電圧、検知電圧信号を低検知電圧に設定するステップを含む。表示パネルにおけるサブ画素回路の駆動信号を設定して表示パネルを残像防止モードにするステップは、データ書込み段階において、第1走査信号をオン電圧、第2走査信号をオフ電圧、駆動電源信号をオフ電圧、データ信号をゼログレースケールを表示する時に対応した電圧、検知電圧信号を低検知電圧に設定するステップを含む。
本開示の実施例で提供したシャットダウン時の表示パネルにおける残像を防止する駆動方法は、シャットダウン信号を受信する前、さらに、起動信号を受信するステップと、ロジック電源を入れるステップと、表示装置で画面データを受信するステップと、駆動電源を入れるステップと、表示装置で画面データを表示するステップとを含む。
本開示の実施例で提供したシャットダウン時の表示パネルにおける残像を防止する駆動方法は、前記表示パネルにおけるサブ画素回路の駆動信号を設定して前記表示パネルを残像防止モードにした後、さらに、ロジック電源及び駆動電源を切るステップを含む。
例えば、本開示の実施例で提供したシャットダウン時の表示パネルにおける残像を防止する駆動方法では、サブ画素回路は、第1ゲートライン、第2ゲートライン、データライン及び駆動電源ラインを含む。駆動信号は、第1ゲートラインにロードされる第1走査信号、第2ゲートラインにロードされる第2走査信号、データラインにロードされるデータ信号及び駆動電源ラインにロードされる駆動電源信号を含む。表示装置に画面データを表示するステップは、通常発光段階において、第1走査信号をオフ電圧、第2走査信号をオン電圧、駆動電源信号をオン電圧に設定するステップと、リセット段階において、第1走査信号をオン電圧、第2走査信号をオン電圧、駆動電源信号をオフ電圧に設定するステップと、補正段階において、第1走査信号をオン電圧、第2走査信号をオン電圧、駆動電源信号をオン電圧に設定するステップと、書込み段階において、第1走査信号をオン電圧、第2走査信号をオフ電圧、駆動電源信号をオン電圧、データ信号を書き込んだデータ信号に対応した電圧に設定するステップとを含む。
本開示の実施例は、シャットダウン時の表示パネルにおける残像を防止する駆動方法を提供し、図2に示すように、当該駆動方法は、
起動信号を受信するステップS11と、
ロジック電源を入れるステップS12と、
表示装置で画面データを受信するステップS13と、
駆動電源を入れるステップS14と、
表示装置に画面データを表示するステップS15と、
シャットダウン信号を受信したかどうかを判定し、シャットダウン信号を受信していないと、ステップS16に戻って画面データを表示し続け、シャットダウン信号を受信したと、ステップS17に移行するステップS16と、
表示パネルにおけるサブ画素回路の駆動信号を調整して前記サブ画素回路の駆動トランジスタにおけるゲート電極とソース電極との間の電圧差を降下させ、更に表示パネルを残像防止モードにするステップS17と、
ロジック電源及び駆動電源を切るステップS18とを含む。
例えば、図2に示すステップS16は図1に示すステップS01に対応し、図2に示すステップS17は図1に示すステップS02に対応する。
図3は本開示の実施例で提供したOLED表示装置におけるサブ画素回路の構造の模式図を示し、当該サブ画素回路は内部画素補正方式を採用する。図4Aは図3に示すサブ画素回路の通常表示の時の駆動波形図であり、図4Bは図3に示すサブ画素回路の残像防止モードでの駆動波形図である。以下、図3に示すサブ画素回路と図4A-4Bに示す駆動波形図をもって、内部画素補正方式を例にして、図1と図2に示す駆動方法について詳細に説明する。
図3はm行目、n列目のサブ画素を例にして説明するものである。各サブ画素回路は、駆動トランジスタT1、スイッチングトランジスタT2、第3トランジスタT3、蓄積コンデンサC1、第2コンデンサC2、データラインY(n)、第1ゲートラインG(m)_1、第2ゲートラインG(m)_2、駆動電源ラインELVDD及びOLED素子を含む。
例えば、図3に示すように、第3トランジスタT3のドレイン電極は駆動電源ラインELVDDに電気的に接続され、第3トランジスタT3のゲート電極は第2ゲートラインG(m)_2に電気的に接続され、第3トランジスタT3のソース電極は駆動トランジスタT1のドレイン電極に電気的に接続され、駆動トランジスタT1のゲート電極、蓄積コンデンサC1の第1端子及びスイッチングトランジスタT2のソース電極は電気的に接続され、駆動トランジスタT1のソース電極、蓄積コンデンサC1の第2端子、OLED素子の第1端子及び第2コンデンサC2の第1端子は電気的に接続され、スイッチングトランジスタT2のドレイン電極はデータラインY(n)に電気的に接続され、スイッチングトランジスタT2のゲート電極は第1ゲートラインG(m)_1に電気的に接続され、OLED素子の第2端子と第2コンデンサC2の第2端子のいずれも接地する。又は、駆動トランジスタT1のソース電極とドレイン電極の位置を交換し、すなわち、第3トランジスタT3のソース電極は駆動トランジスタT1のソース電極に電気的に接続され、駆動トランジスタT1のドレイン電極、蓄積コンデンサC1の第2端子、OLED素子の第1端子及び第2コンデンサC2の第1端子は電気的に接続される。
例えば、図4Aに示すように、時刻1と時刻5には、サブ画素回路におけるOLED素子は通常発光段階にある。通常発光段階において、第1ゲートラインG(m)_1にロードされる第1走査信号をオフ電圧、第2ゲートラインG(m)_2にロードされる第2走査信号をオン電圧、駆動電源ラインELVDDにロードされる駆動電源信号をオン電圧に設定する。時刻2はリセット段階にある。リセット段階において、第1ゲートラインG(m)_1にロードされる第1走査信号をオン電圧、第2ゲートラインG(m)_2にロードされる第2走査信号をオン電圧、駆動電源ラインELVDDにロードされる駆動電源信号をオフ電圧に設定する。時刻3は補正段階にある。補正段階において、第1ゲートラインG(m)_1にロードされる第1走査信号をオン電圧、第2ゲートラインG(m)_2にロードされる第2走査信号をオン電圧、駆動電源ラインELVDDにロードされる駆動電源信号をオン電圧に設定する。時刻4はデータ書込み段階にある。書込み段階において、第1ゲートラインG(m)_1にロードされる第1走査信号をオン電圧、第2ゲートラインG(m)_2にロードされる第2走査信号をオフ電圧、駆動電源ラインELVDDにロードされる駆動電源信号をオン電圧、データラインY(n)にロードされるデータ信号を書き込んだデータ信号Dmに対応した電圧に設定する。
例えば、オン電圧は高レベル電圧、オフ電圧は低レベル電圧である。高レベル電圧は例えば5V、低レベル電圧は例えば0Vである。なお、本開示の実施例はこれに制限されず、サブ画素回路構造及び/又はトランジスタのタイプが変化すると、それに応じて、オン電圧を低レベル電圧、オフ電圧を高レベル電圧としてもよい。
例えば、シャットダウンする瞬間に、データラインY(n)にロードされるデータ信号Dm=0V、且つ駆動電源ラインELVDDにロードの駆動電源信号をオフ電圧に設定し、この時、表示装置は黒画面を表示する。ところが、m+2行目まで走査すると完全に停電する場合に、m行目のサブ画素回路は時刻2のリセット段階にあり、蓄積コンデンサC1の両端での電圧が完全に放出されず、例えば、蓄積コンデンサC1の両端の電圧差が例えば5V以上である。これによって、シャットダウン時刻における蓄積コンデンサC1の両端の電圧差は、駆動トランジスタT1のゲート電極とソース電極との間の電気的ストレスを引き起こし、駆動トランジスタT1の閾値のシフトを招くため、次回画面が通常表示の時に、m行目に暗線表示が発生し、すなわち画面に暗線残像が発生してしまう。
さらに、例えば、m+3行目まで走査すると完全に停電する場合は、m+1行目のサブ画素回路は時刻2のリセット段階にあり、蓄積コンデンサC1の両端での電圧が完全に放出されず(例えば、蓄積コンデンサC1の両端の電圧差が例えば5V以上である)、これによって、シャットダウン時刻における蓄積コンデンサC1の両端の電圧差が駆動トランジスタT1のゲート電極とソース電極との間の電気的ストレスを招くため、駆動トランジスタT1の閾値のシフトを引き起こし、次回画面が通常表示の時に、m+1行目に暗線表示が明らかに見出され、画面に暗線残像が発生してしまう。同様に、どの行まで走査しても、常に、別の行のサブ画素回路が時刻2のリセット段階にあり、これによって、画面での暗線残像の発生を引き起こす。
図1と図2に示す本開示の実施例は、シャットダウン時の表示パネルにおける残像を防止する駆動方法を提供し、シャットダウン瞬間に生じる残像を回避又は低減することができる。以下、図4Bをもって、図1に示すステップS02と図2に示すステップS17における残像防止モードについて例示的に説明する。
例えば、図4Bはサブ画素回路の駆動波形図を示す。時刻6と時刻8には、表示パネルは黒画面段階にある。黒画面段階において、第1ゲートラインG(m)_1にロードされる第1走査信号をオフ電圧、第2ゲートラインG(m)_2にロードされる第2走査信号をオン電圧、駆動電源ラインELVDDにロードされる駆動電源信号をオン電圧、データラインY(n)にロードされるデータ信号の電圧をD0に設定する。D0は、例えば、表示画面にゼログレースケールを表示する時にデータラインにロードされる電圧、すなわち、通常表示の時にデータラインY(n)が出力可能な最低電圧である。時刻7には、表示パネルはデータ書込み段階にある。データ書込み段階において、第1ゲートラインG(m)_1にロードされる第1走査信号をオン電圧、第2ゲートラインG(m)_2にロードされる第2走査信号をオン電圧、駆動電源ラインELVDDにロードされる駆動電源信号をオン電圧、データラインY(n)にロードされるデータ信号の電圧をD0に設定する。
例えば、残像防止モードでは、駆動電源ラインELVDDにロードされる駆動電源信号はオフ電圧に設定してもよい。
ノーマリーブラックモードと無補正モードを経た後に、蓄積コンデンサC1は十分に放電されて、蓄積コンデンサC1の両端の電圧差がD0-VOLEDになり、ここで、VOLEDはOLED素子のオン電圧であり、すなわち電圧差はゼログレースケールを表示する時に対応した電圧とOLED素子のオン電圧との差まで降下し、この電圧差D0-VOLEDの値が極めて小さく、例えば0V-1Vである。このように、シャットダウン後に蓄積コンデンサC1の両端の電圧差が駆動トランジスタT1の閾値のシフトを招くことがなく、これによって、シャットダウン時刻に蓄積コンデンサC1の両端での電荷が完全に放出されないことによる残像を減少又は回避することができる。
例えば、残像防止モードでは、データラインY(n)にロードされるデータ信号の電圧は、表示パネルが通常表示の時のデータ信号Dmに対応した電圧より小さい電圧D0である。これによって、蓄積コンデンサC1の両端の電圧差を降下させ、シャットダウン時刻に蓄積コンデンサC1の両端での電荷が完全に放出されないことによる残像を減少又は回避することができる。
例えば、残像防止モードが連続して2フレーム以上の時間を続けると、m行目以外のほかの行のサブ画素回路に対しても、本開示の実施例で提供した駆動方法は蓄積コンデンサC1の両端の電圧差を降下させることによって、表示パネル全体のすべてのサブ画素における蓄積コンデンサC1の両端の電圧差を降下させるため、シャットダウン時刻に蓄積コンデンサC1の両端での電荷が完全に放出されないことによる残像を減少又は回避することができる。
図5は本開示の実施例で提供したOLED表示装置におけるサブ画素回路の構造の模式図を示し、当該サブ画素回路は外部画素補正方式を採用する。図6Aは図5に示すサブ画素回路の通常検知の時の駆動波形図であり、図6Bは図5に示すサブ画素回路の残像防止モードでの駆動波形図1であり、図6Cは図5に示すサブ画素回路の残像防止モードでの駆動波形図2である。以下、図5に示すサブ画素回路、図6A-6Cに示す駆動波形図をもって、外部画素補正方式を例にして、図1と図2に示す駆動方法について詳細に説明する。
例えば、図5はm行目、n列目のサブ画素を例にして説明する。各サブ画素回路は、駆動トランジスタT1、スイッチングトランジスタT2、第3トランジスタT3、蓄積コンデンサC1、データラインY(n)、第1ゲートラインG(m)_1、第2ゲートラインG(m)_2、駆動電源ラインELVDD、誘導ラインS(n)及びOLED素子を含む。
図5に示すように、第3トランジスタT3のドレイン電極は駆動誘導ラインS(n)に電気的に接続され、第3トランジスタT3のゲート電極は第2ゲートラインG(m)_2に電気的に接続され、第3トランジスタT3のソース電極は駆動トランジスタT1のソース電極、蓄積コンデンサC1の第2端子及びOLED素子の第1端子に電気的に接続され、駆動トランジスタT1のゲート電極は蓄積コンデンサC1の第1端子及びスイッチングトランジスタT2のソース電極に電気的に接続され、駆動トランジスタT1のドレイン電極は駆動電源ラインELVDDに電気的に接続され、スイッチングトランジスタT2のドレイン電極はデータラインY(n)に電気的に接続され、スイッチングトランジスタT2のゲート電極は第1ゲートラインG(m)_1に電気的に接続され、OLED素子の第2端子は接地する。
例えば、図6Aに示すように、時刻1と時刻3には、サブ画素のOLED素子が正常に表示し、第1ゲートラインG(m)_1にロードされる第1走査信号をオフ電圧、第2ゲートラインG(m)_2にロードされる第2走査信号をオフ電圧、誘導ラインS(n)にロードされる誘導信号をオフ電圧に設定する。時刻2には、駆動トランジスタT1の閾値検知段階にあり、第1ゲートラインG(m)_1にロードされる第1走査信号をオン電圧、第2ゲートラインG(m)_2にロードされる第2走査信号をオン電圧、誘導ラインS(n)にロードされる誘導信号を図6Aに示す徐々に増大する電圧に設定し、例えば、誘導ラインS(n)にロードされる誘導信号の最高電圧がOLED素子の発光に必要な最低電圧より小さい。この時、OLED素子は発光せず、データラインY(n)にロードされるデータ信号は書き込んだデータ信号に対応した電圧である。シャットダウンして停電する時、蓄積コンデンサC1の両端での電圧が完全に放出されず、蓄積コンデンサC1の両端の電圧差が例えば8V以上であり、このように、シャットダウン時刻に蓄積コンデンサC1の両端の電圧差が駆動トランジスタT1のゲート電極とソース電極との間の電気的ストレスを招き、これによって、駆動トランジスタT1の閾値のシフトを引き起こし、画面に暗線残像が発生してしまう。
図1と図2に示す本開示の実施例は、シャットダウン時の表示パネルにおける残像を防止する駆動方法を提供し、シャットダウン瞬間に生じる残像を回避又は低減することができる。例えば、以下、図6Bと図6Cをもって、図1に示すステップS02と図2に示すステップS17における残像防止モードについて例示的に説明する。
例えば、図6Bはサブ画素回路の駆動波形図を示す。時刻4と時刻6には、表示パネルは黒画面段階にある。黒画面段階において、第1ゲートラインG(m)_1にロードされる第1走査信号をオフ電圧、第2ゲートラインG(m)_2にロードされる第2走査信号をオフ電圧、誘導ラインS(n)にロードされる誘導信号を低検知電圧、データラインY(n)にロードされるデータ信号の電圧をD0に設定する。D0は例えば画面表示がゼログレースケールを表示する時にデータラインにロードされる電圧、すなわち通常表示の時にデータラインY(n)が出力可能な最低電圧である。時刻5には、表示パネルはデータ書込み段階にあり、データ書込み段階において、第1ゲートラインG(m)_1にロードされる第1走査信号をオン電圧、第2ゲートラインG(m)_2にロードされる第2走査信号をオフ電圧、誘導ラインS(n)にロードされる誘導信号を低検知電圧、データラインY(n)にロードされるデータ信号の電圧をD0に設定する。
残像防止モードを経た後、蓄積コンデンサC1は十分に放電されて、蓄積コンデンサC1の両端の電圧差はD0-Vpreである。ここで、Vpreは低検知電圧であり、例えば、低検知電圧Vpreが0Vであり、すなわち電圧差はゼログレースケールを表示する時に対応した電圧と低検知電圧との差まで降下する。この電圧差D0-Vpreの値が極めて小さく、例えば0V-1Vである。このように、シャットダウン後に蓄積コンデンサC1の両端の電圧差が駆動トランジスタT1の閾値のシフトを招くことがなく、これによって、シャットダウン時刻に蓄積コンデンサC1の両端での電荷が完全に放出されないことによる残像を減少又は回避することができる。
また、例えば、サブ画素回路の駆動波形図は図6Cになる場合もある。時刻4と時刻6には、表示パネルは黒画面段階にある。黒画面段階において、第1ゲートラインG(m)_1にロードされる第1走査信号をオフ電圧、第2ゲートラインG(m)_2にロードされる第2走査信号をオフ電圧、誘導ラインS(n)にロードされる誘導信号を低検知電圧、データラインY(n)にロードされるデータ信号の電圧をD0に設定する。D0は例えば表示画面にゼログレースケールを表示する時にデータラインにロードされる電圧、すなわち通常表示の時にデータラインY(n)が出力可能な最低電圧である。時刻5には、表示パネルはデータ書込み段階(この場合、データ書込み段階は検知段階でもある)にある。データ書込み段階において、第1ゲートラインG(m)_1にロードされる第1走査信号をオン電圧、第2ゲートラインG(m)_2にロードされる第2走査信号をオン電圧、誘導ラインS(n)にロードされる誘導信号を低検知電圧、データラインY(n)にロードされるデータ信号の電圧をD0に設定する。
残像防止モードを経た後、蓄積コンデンサC1は十分に放電されて、蓄積コンデンサC1の両端の電圧差はD0-Vpreである。ここで、Vpreは低検知電圧であり、すなわち電圧差がゼログレースケールを表示する時に対応した電圧と低検知電圧との差まで降下し、この電圧差D0-Vpreの値が極めて小さく、例えば0V-1Vである。このように、シャットダウン後に蓄積コンデンサC1の両端の電圧差が駆動トランジスタT1の閾値シフトを招くことがなく、これによって、シャットダウン時刻に蓄積コンデンサC1の両端での電荷が完全に放出されないことによる残像を減少又は回避することができる。
例えば、残像防止モードが連続して2フレーム以上の時間を続けると、m行目以外のほかの行のサブ画素回路に対しては、本開示の実施例で提供した駆動方法は蓄積コンデンサC1の両端の電圧差を降下させることによって、表示パネル全体のすべてのサブ画素における蓄積コンデンサC1の両端の電圧差を降下させるため、シャットダウン時刻に蓄積コンデンサC1の両端での電荷が完全に放出されないことによる残像を減少又は回避することができる。
なお、本開示の実施例で提供したシャットダウン時の表示パネルにおける残像を防止する駆動方法は、本開示の実施例にかかる前記サブ画素回路の構造及びトランジスタのタイプに適用できるが、これに制限されない。
なお、本開示の実施例におけるトランジスタはN型エンハンスメント型トランジスタであってもよい。サブ画素回路には、N型空乏型、P型エンハンスメント又はP型空乏型トランジスタが使用される場合であっても、それに応じて駆動信号を変換し、シャットダウン時の表示パネルにおける残像を防止できる。ここで詳細な説明を省略する。
例えば、図7は本開示の実施例で提供したOLED表示装置の模式図である。図7に示すように、当該表示装置は、データ変換回路701、走査回路702、複数のデータ信号ライン704、複数の走査信号ライン706、複数のサブ画素回路708を備え、各サブ画素回路708は、OLED素子710、2つ又は複数の薄膜トランジスタ(図7に図示せず)、1つ又は複数のコンデンサ(図7に図示せず)を含む。当該2つ又は複数の薄膜トランジスタと1つ又は複数のコンデンサはブロック712内に設置されてもよく、当該2つ又は複数の薄膜トランジスタと1つ又は複数のコンデンサとの接続関係は、図3又は図5のサブ画素回路における薄膜トランジスタとコンデンサとの接続を参照すればよい。例えば、当該2つ又は複数の薄膜トランジスタと1つ又は複数のコンデンサとは、図3に示す薄膜トランジスタT1、T2、T3及びコンデンサC1、C2であってもよい。又は、当該2つ又は複数の薄膜トランジスタと1つ又は複数のコンデンサとは図5に示す薄膜トランジスタT1、T2、T3及びコンデンサC1であってもよい。データ変換回路701はデータ信号ライン704を介して、サブ画素回路708にデータ電圧と基準電圧とを伝送し、サブ画素回路708は列ごとに一本又は複数のデータ信号ライン704に対応する。走査回路702は走査信号ライン706を介して、サブ画素回路708に薄膜トランジスタをオンオフする制御信号、補正用の制御信号及び発光用の電源信号を伝送し、サブ画素は行ごとに一本又は複数の走査信号ライン706に対応する。OLED素子710はデータ信号ライン704が入力するデータ電圧の大きさに基づいて輝度が異なる光を発光する。
本開示の実施例で提供したシャットダウン時の表示パネルにおける残像を防止する駆動方法及び表示装置は、シャットダウン瞬間に画素回路に記憶した各種電圧(又は電荷)をリセットして、シャットダウン時の表示パネルにおける残像を防止でき、表示品質を向上させる。当該駆動方法は、各種表示装置、例えば、OLED表示装置における内部補正表示装置と外部補正表示装置とに汎用され、シャットダウン瞬間に生じる残像を効果的に軽減できる。この駆動方法によれば、シャットダウン瞬間に内部補正又は外部補正のデータ電圧又は検知電圧が完全に放出されないことによる残像を消去し、表示画面の品質を向上できる。
例えば、図8に示すように、本開示の実施例で提供した表示装置800はシャットダウン時の表示パネルにおける残像を防止する駆動装置820、表示パネル805、及び表示パネルに設置されたサブ画素回路810を含む。例えば、当該駆動装置820は前記シャットダウン時の表示パネルにおける残像を防止する駆動方法を実現するための専用ハードウェアデバイスである。例えば、前記専用ハードウェアデバイスはPLC、FPGA、ASIC、DSPやほかのプログラマブルロジックデバイスであってもよい。また、例えば、当該駆動装置820は前記機能を実現するための1つの回路基板又は複数の回路基板の組合せであってもよい。本開示の実施例では、当該1つの回路基板又は複数の回路基板の組合せは、(1)1つ又は複数のプロセッサ、(2)プロセッサに接続された1つ又は複数の非一時的なコンピュータ可読メモリ、及び/又は(3)メモリに記憶されたファームウェアを含んでもよい。
例えば、本開示の実施例で提供した表示装置は、表示パネルと、表示パネルに設置され、駆動トランジスタと駆動トランジスタのゲート電極と別の電極との間に接続された蓄積コンデンサを含むサブ画素回路と、前記表示パネルにおけるサブ画素回路の駆動信号を調整して前記サブ画素回路の駆動トランジスタにおけるゲート電極とソース電極との間の電圧差を降下させ、前記表示パネルを残像防止モードにするように配置される駆動装置とを備える。
例えば、前記表示パネルを残像防止モードにするステップは、黒画面を実行する段階と、データ書込みを実行する段階とを含む。
一例では、サブ画素回路はさらに、第1ゲートライン、第2ゲートライン、データライン、駆動電源ライン及びOLED素子を含み、駆動信号は、第1ゲートラインにロードされる第1走査信号、第2ゲートラインにロードされる第2走査信号、データラインにロードされるデータ信号及び駆動電源ラインにロードされる駆動電源信号を含む。表示パネルにおけるサブ画素回路の駆動信号を設定して表示パネルを残像防止モードにするように駆動装置を配置することは、黒画面段階において、第1走査信号をオフ電圧、第2走査信号をオフ電圧、駆動電源信号をオフ電圧、データ信号をゼログレースケールを表示する時に対応した電圧に設定するように駆動装置を配置することと、データ書込み段階において、第1走査信号をオン電圧、第2走査信号をオン電圧、駆動電源信号をオフ電圧、データ信号をゼログレースケールを表示する時に対応した電圧に設定するように駆動装置を配置することとを含む。
一例では、サブ画素回路は第1ゲートライン、第2ゲートライン、データライン、駆動電源ライン及び誘導ラインを含み、駆動信号は、第1ゲートラインにロードされる第1走査信号、第2ゲートラインにロードされる第2走査信号、データラインにロードされるデータ信号、駆動電源ラインにロードされる駆動電源信号及び誘導ラインにロードされる誘導信号を含む。表示パネルにおけるサブ画素回路の駆動信号を設定して表示パネルを残像防止モードにするように駆動装置を配置することは、黒画面段階において、第1走査信号をオフ電圧、第2走査信号をオフ電圧、駆動電源信号をオフ電圧、データ信号をゼログレースケールを表示する時に対応した電圧、検知電圧信号を低検知電圧に設定するように駆動装置を配置することと、データ書込み段階において、第1走査信号をオン電圧、第2走査信号をオン電圧、駆動電源信号をオフ電圧、データ信号をゼログレースケールを表示する時に対応した電圧、検知電圧信号を低検知電圧に設定するように駆動装置を配置することとを含む。
一例では、サブ画素回路は、第1ゲートライン、第2ゲートライン、データライン、駆動電源ライン及び誘導ラインを含み、駆動信号は、第1ゲートラインにロードされる第1走査信号、第2ゲートラインにロードされる第2走査信号、データラインにロードされるデータ信号、駆動電源ラインにロードされる駆動電源信号及び誘導ラインにロードされる誘導信号を含む。表示パネルにおけるサブ画素回路の駆動信号を設定して表示パネルを残像防止モードにするように駆動装置を配置することは、黒画面段階において、第1走査信号をオフ電圧、第2走査信号をオフ電圧、駆動電源信号をオフ電圧、データ信号をゼログレースケールを表示する時に対応した電圧、検知電圧信号を低検知電圧に設定するように駆動装置を配置することと、データ書込み段階において、第1走査信号をオン電圧、第2走査信号をオフ電圧、駆動電源信号をオフ電圧、データ信号をゼログレースケールを表示する時に対応した電圧、検知電圧信号を低検知電圧に設定するように駆動装置を配置することとを含む。
例えば、シャットダウン信号を受信する前に、駆動装置は、起動信号を受信し、ロジック電源を入れ、表示装置で画面データを受信し、駆動電源を入れ、及び表示装置に画面データを表示するように配置される。
例えば、駆動装置は表示パネルにおけるサブ画素回路の駆動信号を設定して表示パネルを残像防止モードにした後、駆動装置は、ロジック電源及び駆動電源を切るように配置される。
例えば、サブ画素回路は、第1ゲートライン、第2ゲートライン、データライン及び駆動電源ラインを含み、駆動信号は、第1ゲートラインにロードされる第1走査信号、第2ゲートラインにロードされる第2走査信号、データラインにロードされるデータ信号及び駆動電源ラインにロードされる駆動電源信号を含む。表示装置に画面データを表示する時に、通常発光段階において、駆動装置は、第1走査信号をオフ電圧、第2走査信号をオン電圧、駆動電源信号をオン電圧に設定するように配置され、リセット段階において、駆動装置は、第1走査信号をオン電圧、第2走査信号をオン電圧、駆動電源信号をオフ電圧に設定するように配置され、補正段階において、駆動装置は、第1走査信号をオン電圧、第2走査信号をオン電圧、駆動電源信号をオン電圧に設定するように配置され、書込み段階において、駆動装置は、第1走査信号をオン電圧、第2走査信号をオフ電圧、駆動電源信号をオン電圧、データ信号を書き込んだデータ信号に対応した電圧に設定するように配置される。
以上、一般的な説明及び具体的な実施形態によって、本開示を詳細に説明したが、本開示の実施例に基づいて、変形や改良を行えることは当業者にとって自明なことである。従って、本開示の主旨を脱逸せずに行ったこれら変形や改良は、全て本開示の保護範囲に属する。
本出願は2016年4月15日に提出した中国特許出願第201610236636.5号の優先権を主張し、ここで、上記中国特許出願の全開示を援用して本願の一部として組み入れる。
701 データ変換回路
702 走査回路
704 データ信号ライン
706 走査信号ライン
708 サブ画素回路
710 素子
800 表示装置
805 表示パネル
810 サブ画素回路
820 駆動装置

Claims (5)

  1. シャットダウン時の表示パネルにおける残像を防止する駆動方法であって、
    シャットダウン信号を受信するステップと、
    前記表示パネルにおけるサブ画素回路の駆動信号を調整して前記サブ画素回路の駆動トランジスタにおけるゲート電極とソース電極との間の電圧差を降下させ、前記表示パネルを残像防止モードにするステップと、を含み、
    前記残像防止モードにおいて、前記駆動トランジスタのゲート電極には、前記サブ画素回路にゼログレースケールを表示する時に対応した電圧が印加され、
    前記電圧差を、前記ゼログレースケールを表示する時に前記対応した電圧と前記サブ画素回路におけるOLED素子のオン電圧との差まで降下させ、
    前記サブ画素回路はデータラインを含み、
    前記駆動信号は前記データラインにロードされるデータ信号を含み、
    前記残像防止モードにおいて、前記駆動トランジスタのゲート電極には、前記サブ画素回路が前記ゼログレースケールを表示する時に前記データラインにロードされる前記データ信号に対応した前記電圧が印加され、
    前記サブ画素回路はさらに、第1ゲートライン、第2ゲートライン及び駆動電源ラインを含み、
    前記駆動信号はさらに、前記第1ゲートラインにロードされる第1走査信号、前記第2ゲートラインにロードされる第2走査信号及び前記駆動電源ラインにロードされる駆動電源信号を含み、
    前記サブ画素回路はさらに、スイッチングトランジスタ、第3トランジスタ、蓄積コンデンサ、及び第2コンデンサを含み、
    前記第3トランジスタのドレイン電極は前記駆動電源ラインに電気的に接続され、前記第3トランジスタのゲート電極は前記第2ゲートラインに電気的に接続され、前記第3トランジスタのソース電極は前記駆動トランジスタのドレイン電極に電気的に接続され、前記駆動トランジスタのゲート電極、前記蓄積コンデンサの第1端子及び前記スイッチングトランジスタのソース電極は互いに電気的に接続され、前記駆動トランジスタのソース電極、前記蓄積コンデンサの第2端子、前記OLED素子の第1端子及び前記第2コンデンサの第1端子は互いに電気的に接続され、前記スイッチングトランジスタのドレイン電極は前記データラインに電気的に接続され、前記スイッチングトランジスタのゲート電極は前記第1ゲートラインに電気的に接続され、前記OLED素子の第2端子及び前記第2コンデンサの第2端子はいずれも接地され、
    前記表示パネルを残像防止モードにするステップは、黒画面段階の実行を含み、
    前記黒画面段階において、前記第1走査信号をオフ電圧、前記第2走査信号をオン電圧、前記駆動電源信号をオン電圧、及び前記データ信号を前記ゼログレースケールを表示する時に前記対応した電圧に設定し、
    前記表示パネルを残像防止モードにするステップはさらに、データ書込み段階の実行を含み、前記データ書込み段階は前記黒画面段階の実行後に実行され、
    前記データ書込み段階において、前記第1走査信号をオン電圧、前記第2走査信号をオン電圧、前記駆動電源信号をオン電圧、前記データ信号を前記ゼログレースケールを表示する時に前記対応した電圧に設定し、
    前記データ書込み段階が終了した場合に、前記駆動トランジスタの前記ゲート電極の電圧は、前記サブ画素回路が前記ゼログレースケールを表示する時に前記対応した電圧であることを特徴とする駆動方法。
  2. シャットダウン信号を受信する前に、さらに、
    起動信号を受信するステップと、
    ロジック電源を入れるステップと、
    前記表示パネルで画面データを受信するステップと、
    駆動電源を入れるステップと、
    前記表示パネルで前記画面データを表示するステップと、を含む請求項1に記載の駆動方法。
  3. 前記表示パネルにおける前記サブ画素回路の駆動信号を設定して前記表示パネルを残像防止モードにした後に、さらに、
    ロジック電源及び駆動電源を切るステップを含むことを特徴とする請求項1に記載の駆動方法。
  4. 前記サブ画素回路は第1ゲートライン、第2ゲートライン、データライン及び駆動電源ラインを含み、
    前記駆動信号は、前記第1ゲートラインにロードされる第1走査信号、前記第2ゲートラインにロードされる第2走査信号、前記データラインにロードされるデータ信号及び前記駆動電源ラインにロードされる駆動電源信号を含み、
    前記表示パネルで前記画面データを表示するステップは
    セット段階において、前記第1走査信号をオン電圧、前記第2走査信号をオン電圧、前記駆動電源信号をオフ電圧に設定するステップと、
    前記リセット段階後の補正段階において、前記第1走査信号をオン電圧、前記第2走査信号をオン電圧、前記駆動電源信号をオン電圧に設定するステップと、
    前記補正段階後の書込み段階において、前記第1走査信号をオン電圧、前記第2走査信号をオフ電圧、前記駆動電源信号をオン電圧、前記データ信号を書き込んだデータ信号に対応した電圧に設定するステップと、
    前記書込み段階後の通常発光段階において、前記第1走査信号をオフ電圧、前記第2走査信号をオン電圧、前記駆動電源信号をオン電圧に設定するステップと、を含むことを特徴とする請求項2に記載の駆動方法。
  5. 表示装置であって、
    表示パネルと、
    前記表示パネルに設置され、駆動トランジスタと、前記駆動トランジスタにおけるゲート電極とソース電極との間に接続された蓄積コンデンサとを含むサブ画素回路と、
    前記表示パネルにおけるサブ画素回路の駆動信号を調整して前記サブ画素回路の駆動トランジスタにおけるゲート電極とソース電極との間の電圧差を降下させ、前記表示パネルを残像防止モードにするように配置される駆動装置と、を備え、
    前記表示パネルを残像防止モードにするステップは、黒画面段階の実行と、データ書込み段階の実行とを含み、前記データ書込み段階は前記黒画面段階の実行後に実行され、
    前記サブ画素回路はさらに、第1ゲートライン、第2ゲートライン、データライン、駆動電源ライン及びOLED素子を含み、
    前記駆動信号は、前記第1ゲートラインにロードされる第1走査信号、前記第2ゲートラインにロードされる第2走査信号、前記データラインにロードされるデータ信号及び前記駆動電源ラインにロードされる駆動電源信号を含み、
    前記サブ画素回路はさらに、スイッチングトランジスタ、第3トランジスタ、蓄積コンデンサ、及び第2コンデンサを含み、
    前記第3トランジスタのドレイン電極は前記駆動電源ラインに電気的に接続され、前記第3トランジスタのゲート電極は前記第2ゲートラインに電気的に接続され、前記第3トランジスタのソース電極は前記駆動トランジスタのドレイン電極に電気的に接続され、前記駆動トランジスタのゲート電極、前記蓄積コンデンサの第1端子及び前記スイッチングトランジスタのソース電極は互いに電気的に接続され、前記駆動トランジスタのソース電極、前記蓄積コンデンサの第2端子、前記OLED素子の第1端子及び前記第2コンデンサの第1端子は互いに電気的に接続され、前記スイッチングトランジスタのドレイン電極は前記データラインに電気的に接続され、前記スイッチングトランジスタのゲート電極は前記第1ゲートラインに電気的に接続され、前記OLED素子の第2端子及び前記第2コンデンサの第2端子はいずれも接地され、
    前記駆動装置は、前記表示パネルにおけるサブ画素回路の駆動信号を調整して前記サブ画素回路の駆動トランジスタにおけるゲート電極とソース電極との間の電圧差を降下させ、前記表示パネルを残像防止モードにするように配置され、前記残像防止モードは、
    前記黒画面段階において、前記駆動装置が、前記第1走査信号をオフ電圧、前記第2走査信号をオン電圧、前記駆動電源信号をオン電圧、前記データ信号をゼログレースケールを表示する時に対応した電圧に設定するように配置され、
    前記データ書込み段階において、前記駆動装置が、前記第1走査信号をオン電圧、前記第2走査信号をオン電圧、前記駆動電源信号をオン電圧、前記データ信号をゼログレースケールを表示する時に前記対応した電圧に設定するように配置されることを含み、
    前記データ書込み段階が終了した場合に、前記駆動トランジスタの前記ゲート電極の電圧は、前記サブ画素回路が前記ゼログレースケールを表示する時に前記対応した電圧であることを特徴とする表示装置。
JP2017532087A 2016-04-15 2016-12-09 シャットダウン時の表示パネルにおける残像を防止する駆動方法及び表示装置 Active JP6993229B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201610236636.5A CN105702207B (zh) 2016-04-15 2016-04-15 防止关机时显示面板的画面残影的驱动方法及显示装置
CN201610236636.5 2016-04-15
PCT/CN2016/109261 WO2017177702A1 (zh) 2016-04-15 2016-12-09 防止关机时显示面板的画面残影的驱动方法及显示装置

Publications (2)

Publication Number Publication Date
JP2019514030A JP2019514030A (ja) 2019-05-30
JP6993229B2 true JP6993229B2 (ja) 2022-01-13

Family

ID=56217019

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017532087A Active JP6993229B2 (ja) 2016-04-15 2016-12-09 シャットダウン時の表示パネルにおける残像を防止する駆動方法及び表示装置

Country Status (6)

Country Link
US (2) US10446077B2 (ja)
EP (1) EP3444802A4 (ja)
JP (1) JP6993229B2 (ja)
KR (1) KR102011317B1 (ja)
CN (1) CN105702207B (ja)
WO (1) WO2017177702A1 (ja)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105702207B (zh) 2016-04-15 2019-01-18 京东方科技集团股份有限公司 防止关机时显示面板的画面残影的驱动方法及显示装置
CN106097974A (zh) * 2016-08-25 2016-11-09 深圳市华星光电技术有限公司 一种用于驱动amoled像素的电路及方法
CN106328059B (zh) 2016-09-07 2017-10-27 京东方科技集团股份有限公司 用于电学补偿的存储器中数据更新的方法和装置
US11244930B2 (en) * 2018-08-10 2022-02-08 Innolux Corporation Electronic device with light emitting units with reduced power consumption
CN109697949A (zh) * 2019-01-29 2019-04-30 合肥京东方显示技术有限公司 显示装置及其显示控制方法和显示控制装置
US20210015385A1 (en) 2019-07-16 2021-01-21 Hi Llc Systems and methods for frequency and wide-band tagging of magnetoencephalograpy (meg) signals
CN111613187B (zh) * 2020-06-28 2021-12-24 京东方科技集团股份有限公司 像素电路及驱动方法、显示基板及驱动方法和显示装置
CN112735346B (zh) * 2020-12-30 2022-03-25 昆山龙腾光电股份有限公司 关机控制电路、关机控制方法及显示装置
WO2023272589A1 (zh) * 2021-06-30 2023-01-05 京东方科技集团股份有限公司 用于驱动显示面板的方法
CN114863856A (zh) * 2022-04-25 2022-08-05 武汉天马微电子有限公司 显示面板的驱动方法、显示装置
TWI799244B (zh) * 2022-04-26 2023-04-11 友達光電股份有限公司 畫素電路及其關機供電順序的供電方法
US20240096285A1 (en) * 2022-09-19 2024-03-21 Apple Inc. High Resolution Display Circuitry with Global Initialization

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007148129A (ja) 2005-11-29 2007-06-14 Sony Corp 表示装置及びその駆動方法
JP2014071450A (ja) 2012-09-28 2014-04-21 Lg Display Co Ltd 有機発光表示装置及びその残像消去方法
WO2014141958A1 (ja) 2013-03-14 2014-09-18 シャープ株式会社 表示装置およびその駆動方法
WO2015063988A1 (ja) 2013-10-30 2015-05-07 株式会社Joled 表示装置の電源断方法および表示装置
JP2015102873A (ja) 2013-11-25 2015-06-04 エルジー ディスプレイ カンパニー リミテッド 有機発光表示装置及びその駆動方法

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004093682A (ja) * 2002-08-29 2004-03-25 Toshiba Matsushita Display Technology Co Ltd El表示パネル、el表示パネルの駆動方法、el表示装置の駆動回路およびel表示装置
KR100648671B1 (ko) * 2004-05-28 2006-11-23 삼성에스디아이 주식회사 발광표시 장치용 전원공급 장치의 전원공급 시퀀스 설정방법
US8125424B2 (en) * 2006-11-30 2012-02-28 Lg Display Co., Ltd. Liquid crystal display device and driving method thereof
KR20080064280A (ko) * 2007-01-04 2008-07-09 삼성전자주식회사 액정 표시 장치 및 이의 구동 방법
KR101103615B1 (ko) * 2007-07-30 2012-01-09 쿄세라 코포레이션 화상 표시 장치
CN101364390B (zh) * 2007-08-10 2012-07-04 奇美电子股份有限公司 平面显示器
DE102012024520B4 (de) * 2012-09-28 2017-06-22 Lg Display Co., Ltd. Organische lichtemittierende Anzeige und Verfahren zum Entfernen eines Bildverbleibs von derselben
KR101635252B1 (ko) 2012-12-13 2016-07-01 엘지디스플레이 주식회사 유기발광 표시장치
US9183780B2 (en) 2012-12-13 2015-11-10 Lg Display Co., Ltd. Organic light emitting display
KR101980763B1 (ko) * 2012-12-21 2019-05-22 엘지디스플레이 주식회사 유기 발광 다이오드 표시장치와 그 구동방법
CN103440840B (zh) 2013-07-15 2015-09-16 北京大学深圳研究生院 一种显示装置及其像素电路
CN203366703U (zh) 2013-07-25 2013-12-25 合肥京东方光电科技有限公司 一种阵列基板及显示装置
CN103400546B (zh) * 2013-07-25 2015-08-12 合肥京东方光电科技有限公司 一种阵列基板及其驱动方法、显示装置
WO2015063981A1 (ja) * 2013-10-30 2015-05-07 株式会社Joled 表示装置の電源断方法および表示装置
CN103943064A (zh) 2014-03-11 2014-07-23 京东方科技集团股份有限公司 关机控制方法及电路、驱动电路和amoled显示装置
CN103943084A (zh) 2014-04-01 2014-07-23 京东方科技集团股份有限公司 一种显示面板、显示面板驱动方法及3d显示设备
CN104021758A (zh) * 2014-05-30 2014-09-03 京东方科技集团股份有限公司 一种驱动电路及有机电致发光显示装置
KR101597037B1 (ko) 2014-06-26 2016-02-24 엘지디스플레이 주식회사 구동소자의 전기적 특성 편차를 보상할 수 있는 유기발광 표시장치
CN104778925B (zh) 2015-05-08 2019-01-01 京东方科技集团股份有限公司 Oled像素电路、显示装置及控制方法
CN105702207B (zh) * 2016-04-15 2019-01-18 京东方科技集团股份有限公司 防止关机时显示面板的画面残影的驱动方法及显示装置
CN106097973B (zh) * 2016-08-25 2018-05-29 深圳市华星光电技术有限公司 一种用于驱动amoled像素的电路

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007148129A (ja) 2005-11-29 2007-06-14 Sony Corp 表示装置及びその駆動方法
JP2014071450A (ja) 2012-09-28 2014-04-21 Lg Display Co Ltd 有機発光表示装置及びその残像消去方法
WO2014141958A1 (ja) 2013-03-14 2014-09-18 シャープ株式会社 表示装置およびその駆動方法
WO2015063988A1 (ja) 2013-10-30 2015-05-07 株式会社Joled 表示装置の電源断方法および表示装置
JP2015102873A (ja) 2013-11-25 2015-06-04 エルジー ディスプレイ カンパニー リミテッド 有機発光表示装置及びその駆動方法

Also Published As

Publication number Publication date
WO2017177702A1 (zh) 2017-10-19
US20200005711A1 (en) 2020-01-02
JP2019514030A (ja) 2019-05-30
KR102011317B1 (ko) 2019-10-21
EP3444802A1 (en) 2019-02-20
EP3444802A4 (en) 2019-11-13
KR20170130350A (ko) 2017-11-28
US20180197472A1 (en) 2018-07-12
US10446077B2 (en) 2019-10-15
CN105702207A (zh) 2016-06-22
CN105702207B (zh) 2019-01-18
US10643535B2 (en) 2020-05-05

Similar Documents

Publication Publication Date Title
JP6993229B2 (ja) シャットダウン時の表示パネルにおける残像を防止する駆動方法及び表示装置
US10818237B2 (en) Organic light-emitting diode display device for improving image quality by turning off an OLED
US11967276B2 (en) Display device
US9646533B2 (en) Organic light emitting display device
EP3040970B1 (en) Display device
US20170061872A1 (en) Pixel driving circuit, driving method for the same and display device
CN110176213A (zh) 像素电路及其驱动方法、显示面板
WO2010134263A1 (ja) 表示装置及びその駆動方法
US11328668B2 (en) Pixel circuit and driving method thereof, and display panel
US11107409B2 (en) Display device and method of driving the same
JP2015225150A (ja) 表示装置及び電子機器
US20190103048A1 (en) Multi-Vision System
KR20160030597A (ko) 유기전계발광표시장치
US11107410B2 (en) Pixel circuit and method of controlling the same, display panel and display device
JP6263752B2 (ja) 表示装置、表示装置の駆動方法、及び、電子機器
CN110322827B (zh) 一种显示面板的数字驱动方法和显示面板
KR20160055324A (ko) 유기발광표시장치 및 유기발광표시패널
US11847950B2 (en) Electroluminescent display apparatus and driving method thereof
KR100836431B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치
US10140921B2 (en) EM signal control circuit, EM signal control method and organic light emitting display device
KR20190007662A (ko) 유기 발광 표시 장치 및 그의 센싱 방법
KR20110130793A (ko) 표시 장치 및 그 구동 방법
KR20190014840A (ko) 게이트 구동부 및 이를 구비한 oled 표시 장치
KR20180003188A (ko) Oled 표시 장치
JP2011145532A (ja) 表示装置およびその駆動方法ならびに電子機器

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20191115

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20201203

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20210125

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20210420

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20210621

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20210906

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20211115

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20211209

R150 Certificate of patent or registration of utility model

Ref document number: 6993229

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150