KR20180003188A - Oled 표시 장치 - Google Patents

Oled 표시 장치 Download PDF

Info

Publication number
KR20180003188A
KR20180003188A KR1020160082706A KR20160082706A KR20180003188A KR 20180003188 A KR20180003188 A KR 20180003188A KR 1020160082706 A KR1020160082706 A KR 1020160082706A KR 20160082706 A KR20160082706 A KR 20160082706A KR 20180003188 A KR20180003188 A KR 20180003188A
Authority
KR
South Korea
Prior art keywords
gate
gate line
channels
dummy
channel
Prior art date
Application number
KR1020160082706A
Other languages
English (en)
Other versions
KR102648413B1 (ko
Inventor
박만규
김미소
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020160082706A priority Critical patent/KR102648413B1/ko
Publication of KR20180003188A publication Critical patent/KR20180003188A/ko
Application granted granted Critical
Publication of KR102648413B1 publication Critical patent/KR102648413B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

본 발명은, 마지막 게이트 라인인 패널 하단부에 라인 어두움이 발생함을 방지하기 위한 OLED 표시 장치에 관한 것으로, 각 게이트 구동 IC내에 더미 채널을 형성하고, OLED 표시 패널 내의 마지막 게이트 라인 다음에 더미 게이트 라인을 형성하거나 PCB 상에 상기 더미 게이트 라인에 상응하는 딜레이 회로를 구성하여, 상기 더미 채널로 상기 더미 게이트 라인 또는 딜레이 회로에 스캔 펄스를 출력하도록 구성한 것이다.

Description

OLED 표시 장치{Organic light emitting diode display device}
본 발명은 OLED 표시 장치에 관한 것으로, 특히 게이트 펄스 변조 방식(GPM, Gate Pulse Modulation)을 적용하는 OLED 표시 장치에서 라인 어두움 현상을 방지할 수 있는 OLED 표시 장치에 관한 것이다.
최근 디지털 데이터를 이용하여 영상을 표시하는 평판 표시 장치로는 액정을 이용한 액정 표시 장치(Liquid Crystal Display; LCD), 유기 발광 다이오드(Organic Light Emitting Diode; 이하 OLED)를 이용한 OLED 표시 장치 등이 대표적이다.
이들 중 OLED 표시 장치는 전자와 정공의 재결합으로 유기 발광층을 발광시키는 자발광 소자로 휘도가 높고 구동 전압이 낮으며 박막화가 가능하여 차세대 표시 장치로 기대되고 있다.
도 1은 일반적인 OLED 표시장치의 구성도이다.
일반적인 OLED 표시 장치는, 도 1에 도시한 바와 같이, 복수 개의 게이트 라인(GL) 및 데이터 라인(DL)이 교차하는 영역에 정의되며, 매트릭스 형태로 배열된 복수 개의 화소를 포함하는 표시 패널(1), 외부로부터 입력되는 영상 신호를 정렬하고, 각 화소의 동작 타이밍을 제어하는 타이밍 컨트롤러(4)와, 상기 타이밍 컨트롤러(4)로부터 출력되는 신호에 따라 상기 표시 패널(1)에 구비된 게이트 라인(GL) 및 데이터 라인(DL)을 구동하는 게이트 드라이버(3) 및 데이터 드라이버(2)를 포함하여 구성된다.
상기 표시 패널(1)의 각 화소는 애노드 및 캐소드 사이의 유기 발광층으로 구성된 OLED 소자와, OLED 소자를 독립적으로 구동하는 화소 회로를 구비한다.
상기 화소 회로는 데이터 전압을 스토리지 커패시터(Cst)에 공급하는 스위칭 박막 트랜지스터(Thin Film Transistor)(TR1)와, 상기 스토리지 커패시터(Cst)에 충전된 구동 전압에 따라 구동 전류를 제어하여 OLED 소자로 공급하는 구동 TFT(TR2) 및 상기 구동 TFT의 문턱 전압 변화량 및 이동도 변화량을 센싱하기 위한 센싱TFT (TR3) 등을 포함하고, 상기 OLED 소자는 구동 전류에 비례하는 광을 발생한다.
여기서, 상기 게이트 드라이버(3)는 복수개의 출력 채널을 구비한 게이트 구동 IC를 복수개 구비하고, 상기 데이터 드라이버도 복수개의 출력 채널을 구비한 데이터 구동 IC를 복수개 구비한다
상기 타이밍 컨트롤러(4)로부터 상기 게이트 드라이버(3)에 제공되는 제어 및 클럭 신호들은 게이트 하이 신호(VGH), 게이트 로우 신호(VGL), 게이트 출력 인에이블 신호(GOE), 게이트 스타트 펄스(GSP) 및 게이트 소오스 클럭(GSC) 등을 구비한다.
상기 게이트 드라이버(3)는 상기 타이밍 컨트롤러(3)에서 제공되는 제어 및 클럭 신호들에 의해 각 게이트 라인에 순차적으로 스캔 펄스를 출력하게 된다.
도 2는 종래의 n-2번째 게이트 라인(채널), n-1번째 게이트 라인(채널) 및 n번째 게이트 라인(채널, 마지막 번째 게이트 라인)에 인가되는 스캔 펄스 및 게이트 하이 전압(VGH)를 나타낸 파형도이다.
도 2에 도시한 바와 같이, 마지막 채널(마지막 게이트 라인)의 스캔 펄스를 제외한 모든 스캔 펄스는 스캔 펄스의 하강 시점과 그 다음 채널의 스캔 펄스의 상승 시점이 일치하여 게이트 하이 전압(VGH)에 드롭(drop)이 발생하지만, 마지막 채널의 스캔 펄스의 하강 시점에는, 다음 스캔 펄스가 없기 때문에 게이트 하이 전압(VGH)에 드롭(drop)이 발생하지 않는다.
따라서, 이와 같은 차이로 인하여 마지막 게이트 라인인 패널 하단부에 라인 어두움이 발생하게 된다.
본 발명은 이와 같은 문제점을 해결하기 위해 안출한 것으로, 각 게이트 구동 IC내에 더미 채널을 형성하고, OLED 표시 패널 내의 마지막 게이트 라인 다음에 더미 게이트 라인을 형성하거나 PCB 상에 상기 더미 게이트 라인에 상응하는 딜레이 회로를 구성하여, 상기 더미 채널로 상기 더미 게이트 라인 또는 딜레이 회로에 스캔 펄스를 출력하도록 구성하여 상기 라인 어두움 현상을 방지할 수 있는 OLED 표시 장치를 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 OLED 표시 장치는, 복수 개의 게이트 라인 및 마지막 게이트 라인 다음에 더미 게이트 라인을 구비한 OLED 표시 패널; 및 복수개의 채널과 하나의 더미 채널을 구비하여 순차적으로 스캔 펄스를 출력하는 게이트 드라이버; 또는 딜레이 회로를 구비한 PCB를 구비하고, 상기 복수개의 채널은 상기 복수개의 게이트 라인에 각각 순차적으로 스캔 펄스를 출력하고 상기 더미 채널은 상기 더미 게이트 라인 또는 상기 딜레이 회로에 스캔 펄스를 출력함에 그 특징이 있다.
또한, 상기와 같은 목적을 달성하기 위한 본 발명에 따른 OLED 표시 장치는, m × n 개의 게이트 라인 및 마지막 게이트 라인 다음에 하나의 더미 게이트 라인을 구비한 OLED 표시 패널; 및 n개의 채널과 하나의 더미 채널을 구비하여 순차적으로 스캔 펄스를 출력하는 m개의 게이트 구동 IC들; 또는 딜레이 회로를 구비한 PCB를 구비하고, 상기 m개의 게이트 구동 IC 중 첫 번째 내지 (m-1) 번째 게이트 구동 IC의 각 n개의 채널은 상기 m × n 개의 게이트 라인 중 첫 번째 게이트 라인부터 3n 번째 게이트 라인들에 순차적으로 스캔 펄스를 출력하고, m번째 게이트 구동 IC의 n개의 채널은 3n+1 번째 게이트 라인부터 m × n 번째 게이트 라인들에 순차적으로 스캔 펄스를 출력하고, 상기 m번째 게이트 구동 IC의 하나의 더미 채널은 상기 더미 게이트 라인 또는 상기 딜레이 회로에 스캔 펄스를 출력함에 또 다른 특징이 있다.
또한, 상기와 같은 목적을 달성하기 위한 본 발명에 따른 OLED 표시 장치는, m × n + k 개의 게이트 라인 및 마지막 게이트 라인 다음에 하나의 더미 게이트 라인을 구비한 OLED 표시 패널; 및 n개의 채널과 하나의 더미 채널을 구비하여 순차적으로 스캔 펄스를 출력하는 m + 1 개의 게이트 구동 IC들; 또는 딜레이 회로를 구비한 PCB를 구비하고, m개의 게이트 구동 IC들의 각 n개의 채널은 상기 m × n + k 개의 게이트 라인 중 첫 번째 게이트 라인부터 m × n 번째 게이트 라인들에 순차적으로 스캔 펄스를 출력하고, (m + 1) 번째 게이트 구동 IC의 n개의 채널 중 k개의 채널은 m × n +1 번째 게이트 라인부터 m × n + k 번째 게이트 라인에 순차적으로 스캔 펄스를 출력하고, 상기 (m + 1) 번째 게이트 구동 IC의 n개의 채널 중 k +1 번째 채널은 상기 더미 게이트 라인 또는 상기 딜레이 회로에 스캔 펄스를 출력함에 또 다른 특징이 있다.
상기와 같은 특징을 갖는 본 발명에 따른 OLED 표시 장치에 있어서는 다음과 같은 효과가 있다.
각 게이트 구동 IC내에 더미 채널을 형성하고 OLED 패널 내의 마지막 게이트 라인 다음에 더미 게이트 라인을 형성하거나 PCB에 딜레이 회로를 형성하여, 상기 더미 채널에서 출력된 스캔 펄스가 상기 더미 게이트 라인 또는 상기 딜레이 회로에 인가되도록 하여, 마지막 게이트 라인의 스캔 펄스의 하강 시점과 상기 더미 게이트 라인 또는 상기 딜레이 회로에 인가되는 스캔 펄스의 상승 시점을 일치시켜 게이트 하이 전압(VGH)에 드롭(drop)이 발생하도록 하므로, 라인 어두움 현상을 방지할 수 있다.
도 1은 일반적인 OLED 표시장치의 구성도
도 2는 종래의 n-2번째 게이트 라인(채널), n-1번째 게이트 라인(채널) 및 n번째 게이트 라인(채널)(마지막 번째 게이트 라인)에 인가되는 스캔 펄스 및 게이트 하이 전압(VGH)를 나타낸 파형도
도 3은 본 발명의 제 1 실시예에 따른 게이트 드라이버의 구성도로서, Full HD 표시 장치의 예시도.
도 4는 본 발명의 제 1 실시예에 따른 게이트 구동 IC의 회로 구성도
도 5는 본 발명의 제 2 실시예에 따른 OLED 표시 장치의 구성도
도 6은 본 발명의 다른 실시예에 따른 게이트 구동 IC의 회로적 구성도
도 7은 본 발명에 따른 n-1번째 게이트 라인, n번째 게이트 라인 (마지막 번째 게이트 라인) 및 더미 게이트 라인에 인가되는 스캔 펄스 및 게이트 하이 전압(VGH)를 나타낸 파형도
상기와 같은 특징을 갖는 본 발명에 따른 OLED 표시 장치를 첨부된 도면을 참조하여 보다 상세히 설명하면 다음과 같다.
먼저, 본 발명에 따른 OLED 표시 장치도, 도 1에서 설명한 바와 같이, 복수 개의 게이트 라인(GL) 및 데이터 라인(DL)이 교차하는 영역에 정의되며, 매트릭스 형태로 배열된 복수 개의 화소를 포함하는 표시 패널(1), 외부로부터 입력되는 영상 신호를 정렬하고, 각 화소의 동작 타이밍을 제어하는 타이밍 컨트롤러(4)와, 상기 타이밍 컨트롤러(4)로부터 출력되는 신호에 따라 상기 표시 패널(1)에 구비된 게이트 라인(GL) 및 데이터 라인(DL)을 구동하는 게이트 드라이버(3) 및 데이터 드라이버(2)를 포함하여 구성된다.
상기 표시 패널(11)의 각 화소는 애노드 및 캐소드 사이의 유기 발광층으로 구성된 OLED 소자와, OLED 소자를 독립적으로 구동하는 화소 회로를 구비한다.
상기 게이트 드라이버는 복수개의 게이트 구동 IC들을 구비하고, 상기 데이터 드라이버도 복수개의 데이터 구동 IC들을 구비한다.
도 3은 본 발명의 제 1 실시예에 따른 게이트 드라이버의 구성도로서, Full HD 표시 장치의 예를 도시한 것이다.
즉, 일반적인 Full HD OLED 표시 패널은 1080개의 게이트 라인이 형성되고, 270개의 채널을 갖는 게이트 구동 IC 4개에 의해 구동된다.
따라서, 본 발명은 복수개의 화소가 연결되는 1080개의 게이트 라인과 1081번째에 형성되는 더미 게이트 라인을 구비한다. 상기 더미 게이트 라인에는 화소가 형성되지 않는다.
즉, m×n개 (4×270)의 게이트 라인과 하나의 더미 게이트 라인을 구비한 OLED 표시 패널을 구동하기 위하여, 게이트 드라이버는 n개의 채널을 갖는 게이트 구동 IC를 m개 구비한다.
이와 같이 구성된 각 게이트 구동 IC의 구성은 도 4와 같이 구성된다.
도 4는 본 발명의 제 1 실시예에 따른 게이트 구동 IC의 회로적 구성도이다.
상기 각 게이트 구동 IC는 각 게이트 라인을 구동하는 스캔 신호를 출력하는 n개의 출력 채널과 더미 스캔 펄스를 출력하는 하나의 더미 채널을 구비한다.
게이트 드라이버의 각 게이트 구동 IC는, 게이트 스타트 펄스(GSP)에 의해 게이트 소오스 클럭 신호(GSC)를 순차적으로 쉬프트 하는 n+1개의 플립플롭(F/F)과, 게이트 출력 인에이블 신호(GOE)를 반전하는 인버터(IN)와, 상기 각 플립플롭(F/F)에서 출력된 클럭신호와 상기 반전된 게이트 출력 인에이블 신호(GOE)를 논리 곱 연산하여 출력하는 n+1개의 앤드 게이트(AND)와, 게이트 하이 전압(VGH)과 게이트 로우 전압(VGL)를 수신하여 상기 각 앤드 게이트(AND)에서 출력된 신호에 따라 레벨 쉬프팅하는 n+1개의 레벨 쉬프터(L/S)와, 상기 각 레벨 쉬프터(L/S에서 출력된 신호를 버퍼링하여 각 게이트 라인 및 더미 게이트 라인에 스캔 신호를 출력하는 n+1개의 버퍼(BUF)로 구성된다.
여기서, 첫번째부터 n번째 까지의 플립플롭(F/F)들, 첫번째부터 n번째 까지의 앤드 게이트(AND)들, 첫번째부터 n번째 까지의 레벨 쉬프터(L/S)들 및 첫번째부터 n번째 까지의 버퍼(BUF)들은 실질적으로 화소가 형성되는 게이트 라인에 스캔 펄스를 출력하는 n개의 채널을 구성하고, n+1번째 플립플롭(F/F), n+1번째 앤드 게이트(AND), n+1번째 레벨 쉬프터(L/S) 및 n+1번째 버퍼(BUF)는 더미 채널을 구성한다.
상기 첫번째 채널부터 더미 채널은 순차적으로 스캔펄스를 출력한다. 여기서, 각 게이트 구동 IC는, n개의 채널과 하나의 더미 채널을 구비한 것으로, 도 3에서 설명한 바와 같이, 270개의 채널과 하나의 더미 채널을 구비한 것이다.
그리고, n번째 플립플롭(F/F)의 출력은 다음 게이트 구동 IC에 캐리 펄스를 출력한다.
도 4와 같이 구성된 게이트 구동 IC를 도 3과 같이 배치할 경우, 첫번째 게이트 구동 IC(IC1) 내지 3번째 게이트 구동 IC(IC3)들의 각 더미 채널의 출력단은 게이트 라인에 연결되지 않고 플로우팅 된다.
즉, 첫번째 게이트 구동 IC(IC1)의 n개의 채널 출력단은 첫번째 게이트 라인부터 270번째 게이트 라인에 각각 연결되고, 2번째 게이트 구동 IC(IC2)의 n개의 채널 출력단은 271번째 게이트 라인부터 540번째 게이트 라인에 각각 연결되고, 3번째 게이트 구동 IC(IC3)의 n개의 채널 출력단은 541번째 게이트 라인부터 810번째 게이트 라인에 각각 연결된다.
그리고, 4번째 게이트 구동 IC(IC4)의 n개의 채널 출력단은 811번째 게이트 라인부터 1080번째 게이트 라인에 각각 연결되고, 4번째 게이트 구동 IC(IC4)의 더미 채널 출력단은 1081번째인 더미 게이트 라인에 연결된다.
본 발명의 제 1 실시예에서는 OLED 표시 패널에 더미 게이트 라인을 형성함을 설명하였지만, 이에 한정되지 않는다.
도 5는 본 발명의 제 2 실시예에 따른 OLED 표시 장치의 구성도이다.
즉, 도 3에서와 같이 OLED 표시 패널에 더미 게이트 라인을 형성하지 않고, 구동 PCB 상에 딜레이 회로를 구성하여, 4번째 게이트 구동 IC(IC4)의 n개의 채널 출력단은 811번째 게이트 라인부터 1080번째 게이트 라인에 각각 연결되고, 4번째 게이트 구동 IC(IC4)의 더미 채널 출력단은 상기 PCB상에 형성된 딜레이 회로에 연결할 수 있다.
도 6은 본 발명의 다른 실시예에 따른 게이트 구동 IC의 회로적 구성도이다.
도 5 및 도 6에 도시한 바와 같이, 각 게이트 구동 IC의 더미 채널에 인에이블 핀을 구성하여, 상술한 첫번째 내지 3번째 게이트 구동 IC(IC1, IC2, IC3)의 인에이블 핀에 디스에이블 신호를 인가할 수 있다.
이와 같이 구성된 본 발명에 따른 OLED 표시 장치에서 마지막 게이트 라인 다음에 더미 게이트 라인을 형성하거나 PCB 상에 딜레이 회로를 구성하여, 상기 더미 게이트 라인 또는 상기 딜레이 회로에 스캔 펄스를 출력하므로, 마지막 게이트 라인의 스캔 펄스의 하강 시점과 상기 더미 게이트 라인 또는 상기 딜레이 회로에 인가되는 스캔 펄스의 상승 시점을 일치시켜 게이트 하이 전압(VGH)에 드롭(drop)이 발생하도록 한다. 따라서 마지막 게이트 라인인 패널 하단부에 라인 어두움이 발생됨을 방지하게 된다.
도 7은 본 발명에 따른 n-1번째 게이트 라인, n번째 게이트 라인 (마지막 번째 게이트 라인) 및 더미 게이트 라인에 인가되는 스캔 펄스 및 게이트 하이 전압(VGH)를 나타낸 파형도이다.
도 7에 도시한 바와 같이, 마지막 게이트 라인의 스캔 펄스의 하강 시점과 상기 더미 게이트 라인 또는 상기 딜레이 회로에 인가되는 스캔 펄스의 상승 시점을 일치시켜 게이트 하이 전압(VGH)에 드롭(drop)이 발생하도록 하므로, 마지막 게이트 라인인 패널 하단부에 라인 어두움이 발생됨을 방지할 수 있게 된다.
한편, 도 3에서는 OLED 표시 패널의 게이트 라인 수가 각 게이트 구동 IC의 채널 수의 정수 비에 해당됨을 설명하였다.
그러나, OLED 표시 패널의 게이트 라인 수가 각 게이트 구동 IC의 채널 수의 정수 비와 같이 않더라도 본 발명의 기술적 사상을 적용할 수 있다.
예를들면, 도 3에서, OLED 표시 패널의 게이트 라인 수가 1040개일 경우, 270개의 채널을 구비한 게이트 구동 IC가 4개 필요하게 된다. 그러나, 4번째 게이트 구동 IC의 채널이 모두 게이트 라인에 연결되지 않는다. 즉, 4번째 게이트 구동 IC(IC4)의 270개의 채널 중 230개의 채널만 811번째 게이트 라인부터 1040번째 게이트 라인 (마지막 게이트 라인)에 각각 연결되게 된다.
따라서, 이와 같은 경우, 상기 4개의 게이트 구동 IC(IC1, IC2, IC3, IC4)에 더미 채널을 형성하지 않고, OLED 표시 장치에서 마지막 게이트 라인(1040 번째) 다음에 더미 게이트 라인을 형성하거나 PCB 상에 딜레이 회로를 구성한다.
그리고, 첫번째 게이트 구동 IC(IC1)의 n개의 채널 출력단은 첫번째 게이트 라인부터 270번째 게이트 라인에 각각 연결되고, 2번째 게이트 구동 IC(IC2)의 n개의 채널 출력단은 271번째 게이트 라인부터 540번째 게이트 라인에 각각 연결되고, 3번째 게이트 구동 IC(IC3)의 n개의 채널 출력단은 541번째 게이트 라인부터 810번째 게이트 라인에 각각 연결된다.
그리고, 4번째 게이트 구동 IC(IC4)의 270개의 채널 중 230개의 채널만 811번째 게이트 라인부터 1040번째 게이트 라인 (마지막 게이트 라인)에 각각 연결하고, 상기 4번째 게이트 구동 IC(IC4)의 231번째 채널을 상기 더미 게이트 라인 또는 딜레이 회로에 연결하며, 나머지 채널들은 플로우팅 시킨다.
이와 같이 구성하여도, 마지막 게이트 라인의 스캔 펄스의 하강 시점과 상기 더미 게이트 라인 또는 상기 딜레이 회로에 인가되는 스캔 펄스의 상승 시점을 일치시켜 게이트 하이 전압(VGH)에 드롭(drop)이 발생하도록 하므로, 마지막 게이트 라인인 패널 하단부에 라인 어두움이 발생됨을 방지할 수 있게 된다.
이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
F/F: 플립플롭 IN: 인버터
AND: 앤드 게이트 L/S: 레벨 쉬프터
BUF: 버퍼

Claims (6)

  1. 복수 개의 게이트 라인 및 마지막 게이트 라인 다음에 더미 게이트 라인을 구비한 OLED 표시 패널; 및
    복수개의 채널과 하나의 더미 채널을 구비하여 순차적으로 스캔 펄스를 출력하는 게이트 드라이버를 구비하고,
    상기 복수개의 채널은 상기 복수개의 게이트 라인에 각각 순차적으로 스캔 펄스를 출력하고 상기 더미 채널은 상기 더미 게이트 라인에 스캔 펄스를 출력하는 OLED 표시 장치.
  2. 복수 개의 게이트 라인을 구비한 OLED 표시 패널;
    복수개의 채널과 하나의 더미 채널을 구비하여 순차적으로 스캔 펄스를 출력하는 게이트 드라이버; 및
    딜레이 회로를 구비한 PCB를 구비하고,
    상기 복수개의 채널은 상기 복수개의 게이트 라인에 각각 순차적으로 스캔 펄스를 출력하고 상기 더미 채널은 상기 딜레이 회로에 스캔 펄스를 출력하는 OLED 표시 장치.
  3. m × n 개의 게이트 라인 및 마지막 게이트 라인 다음에 하나의 더미 게이트 라인을 구비한 OLED 표시 패널;
    n개의 채널과 하나의 더미 채널을 구비하여 순차적으로 스캔 펄스를 출력하는 m개의 게이트 구동 IC를 구비하고,
    상기 m개의 게이트 구동 IC 중 첫 번째 내지 (m-1) 번째 게이트 구동 IC의 각 n개의 채널은 상기 m × n 개의 게이트 라인 중 첫 번째 게이트 라인부터 3n 번째 게이트 라인들에 순차적으로 스캔 펄스를 출력하고,
    m번째 게이트 구동 IC의 n개의 채널은 3n+1 번째 게이트 라인부터 m × n 번째 게이트 라인들에 순차적으로 스캔 펄스를 출력하고, 상기 m번째 게이트 구동 IC의 하나의 더미 채널은 상기 더미 게이트 라인에 스캔 펄스를 출력하는 OLED 표시 장치.
  4. m × n 개의 게이트 라인을 구비한 OLED 표시 패널;
    n개의 채널과 하나의 더미 채널을 구비하여 순차적으로 스캔 펄스를 출력하는 m개의 게이트 구동 IC; 및
    딜레이 회로를 구비한 PCB를 구비하고,
    첫 번째 내지 m 번째 게이트 구동 IC의 각 n개의 채널은 상기 m × n 개의 게이트 라인들에 순차적으로 스캔 펄스를 출력하고,
    m번째 게이트 구동 IC의 상기 하나의 더미 채널은 상기 딜레이 회로에 스캔 펄스를 출력하는 OLED 표시 장치.
  5. m × n + k 개의 게이트 라인 및 마지막 게이트 라인 다음에 하나의 더미 게이트 라인을 구비한 OLED 표시 패널;
    n개의 채널과 하나의 더미 채널을 구비하여 순차적으로 스캔 펄스를 출력하는 m + 1 개의 게이트 구동 IC를 구비하고,
    m개의 게이트 구동 IC들의 각 n개의 채널은 상기 m × n + k 개의 게이트 라인 중 첫 번째 게이트 라인부터 m × n 번째 게이트 라인들에 순차적으로 스캔 펄스를 출력하고,
    (m + 1) 번째 게이트 구동 IC의 n개의 채널 중 k개의 채널은 m × n +1 번째 게이트 라인부터 m × n + k 번째 게이트 라인에 순차적으로 스캔 펄스를 출력하고,
    상기 (m + 1) 번째 게이트 구동 IC의 n개의 채널 중 k +1 번째 채널은 상기 더미 게이트 라인에 스캔 펄스를 출력하는 OLED 표시 장치.
  6. m × n + k 개의 게이트 라인을 구비한 OLED 표시 패널;
    n개의 채널과 하나의 더미 채널을 구비하여 순차적으로 스캔 펄스를 출력하는 m + 1 개의 게이트 구동 IC들; 및
    딜레이 회로를 구비한 PCB를 구비하고,
    m개의 게이트 구동 IC들의 각 n개의 채널은 상기 m × n + k 개의 게이트 라인 중 첫 번째 게이트 라인부터 m × n 번째 게이트 라인들에 순차적으로 스캔 펄스를 출력하고,
    (m + 1) 번째 게이트 구동 IC의 n개의 채널 중 k개의 채널은 m × n + 1 번째 게이트 라인부터 m × n + k 번째 게이트 라인에 순차적으로 스캔 펄스를 출력하고,
    상기 (m + 1) 번째 게이트 구동 IC의 n개의 채널 중 k +1 번째 채널은 상기 딜레이 회로에 스캔 펄스를 출력하는 OLED 표시 장치.
KR1020160082706A 2016-06-30 2016-06-30 Oled 표시 장치 KR102648413B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020160082706A KR102648413B1 (ko) 2016-06-30 2016-06-30 Oled 표시 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020160082706A KR102648413B1 (ko) 2016-06-30 2016-06-30 Oled 표시 장치

Publications (2)

Publication Number Publication Date
KR20180003188A true KR20180003188A (ko) 2018-01-09
KR102648413B1 KR102648413B1 (ko) 2024-03-18

Family

ID=61000240

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020160082706A KR102648413B1 (ko) 2016-06-30 2016-06-30 Oled 표시 장치

Country Status (1)

Country Link
KR (1) KR102648413B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200079579A (ko) * 2018-12-26 2020-07-06 주식회사 실리콘웍스 게이트구동장치 및 디스플레이장치

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060090419A (ko) * 2005-02-05 2006-08-11 삼성전자주식회사 게이트 구동 방법 및 그 장치와 이를 갖는 표시장치
KR20130017013A (ko) * 2011-08-09 2013-02-19 엘지디스플레이 주식회사 3d 액정 표시장치 및 그 구동방법
KR20150047022A (ko) * 2013-10-23 2015-05-04 삼성디스플레이 주식회사 유기 발광 표시 장치
KR20160031064A (ko) * 2014-09-11 2016-03-22 엘지디스플레이 주식회사 게이트 드라이버와 이를 포함하는 표시장치
KR20160033315A (ko) * 2014-09-17 2016-03-28 엘지디스플레이 주식회사 표시장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060090419A (ko) * 2005-02-05 2006-08-11 삼성전자주식회사 게이트 구동 방법 및 그 장치와 이를 갖는 표시장치
KR20130017013A (ko) * 2011-08-09 2013-02-19 엘지디스플레이 주식회사 3d 액정 표시장치 및 그 구동방법
KR20150047022A (ko) * 2013-10-23 2015-05-04 삼성디스플레이 주식회사 유기 발광 표시 장치
KR20160031064A (ko) * 2014-09-11 2016-03-22 엘지디스플레이 주식회사 게이트 드라이버와 이를 포함하는 표시장치
KR20160033315A (ko) * 2014-09-17 2016-03-28 엘지디스플레이 주식회사 표시장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200079579A (ko) * 2018-12-26 2020-07-06 주식회사 실리콘웍스 게이트구동장치 및 디스플레이장치

Also Published As

Publication number Publication date
KR102648413B1 (ko) 2024-03-18

Similar Documents

Publication Publication Date Title
US11508298B2 (en) Display panel and driving method thereof and display device
CN110176213B (zh) 像素电路及其驱动方法、显示面板
US9454935B2 (en) Organic light emitting diode display device
CN107863061B (zh) 显示面板及其控制方法、显示装置
KR102276726B1 (ko) 표시장치
EP3736800A1 (en) Pixel circuit and driving method therefor, and display device
CN111052216B (zh) 显示装置及其驱动方法
KR101274710B1 (ko) 유기발광다이오드 표시장치
KR20160081702A (ko) 데이터 제어회로 및 이를 포함하는 평판표시장치
US11450270B2 (en) Pixel circuit and method of driving the same, display device
KR20140041253A (ko) 화소 회로와 그 구동 방법 및 이를 이용한 유기 발광 표시 장치
JP2019514030A (ja) シャットダウン時の表示パネルにおける残像を防止する駆動方法及び表示装置
US20210335247A1 (en) Pixel Circuit and Driving Method Thereof, and Display Panel
KR20190079855A (ko) 시프트 레지스터 및 이를 포함하는 표시 장치
KR20120138924A (ko) 유기발광다이오드 표시장치
KR20150002323A (ko) 유기 발광 다이오드 표시장치와 그 구동방법
KR20150037438A (ko) 유기 발광 다이오드 표시장치와 그 구동방법
KR20180079560A (ko) 표시장치, 표시패널, 구동방법 및 게이트 구동회로
KR102462529B1 (ko) 유기발광표시장치
KR102681064B1 (ko) 유기 발광 표시 장치 및 그 구동방법
KR20150086771A (ko) 게이트 드라이버 및 그것을 포함하는 표시 장치
KR20150075947A (ko) 유기발광표시장치
KR20140093547A (ko) 게이트 구동회로 및 이를 포함하는 액정표시장치
US20190340994A1 (en) Source driver and a display driver integrated circuit
KR100836431B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant