JP6769548B2 - 比較回路 - Google Patents
比較回路 Download PDFInfo
- Publication number
- JP6769548B2 JP6769548B2 JP2019520255A JP2019520255A JP6769548B2 JP 6769548 B2 JP6769548 B2 JP 6769548B2 JP 2019520255 A JP2019520255 A JP 2019520255A JP 2019520255 A JP2019520255 A JP 2019520255A JP 6769548 B2 JP6769548 B2 JP 6769548B2
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- terminal
- voltage
- transistors
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000003321 amplification Effects 0.000 claims description 6
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 6
- 102100040862 Dual specificity protein kinase CLK1 Human genes 0.000 description 47
- 238000010586 diagram Methods 0.000 description 24
- 238000012986 modification Methods 0.000 description 20
- 230000004048 modification Effects 0.000 description 20
- 230000000630 rising effect Effects 0.000 description 18
- 102100040844 Dual specificity protein kinase CLK2 Human genes 0.000 description 10
- 101000749291 Homo sapiens Dual specificity protein kinase CLK2 Proteins 0.000 description 10
- 230000000694 effects Effects 0.000 description 8
- 101000749294 Homo sapiens Dual specificity protein kinase CLK1 Proteins 0.000 description 7
- 239000003990 capacitor Substances 0.000 description 6
- 238000013459 approach Methods 0.000 description 4
- 230000035515 penetration Effects 0.000 description 3
- 230000008094 contradictory effect Effects 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 229920000729 poly(L-lysine) polymer Polymers 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/22—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
- H03K5/24—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude
- H03K5/2472—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors
- H03K5/2481—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors with at least one differential stage
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45179—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
- H03F3/45183—Long tailed pairs
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/22—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
- H03K5/24—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/22—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
- H03K5/24—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude
- H03K5/2472—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors
- H03K5/249—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors using clock signals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45652—Indexing scheme relating to differential amplifiers the LC comprising one or more further dif amp stages, either identical to the dif amp or not, in cascade
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Manipulation Of Pulses (AREA)
Description
入力される第1入力電圧および第2入力電圧間の電圧差を増幅する前置増幅回路と、増幅された電圧差に基づいて第1入力電圧と第2入力電圧の大きさを比較して比較結果をラッチするラッチ回路とを備える比較回路において、
前置増幅回路が、クロック信号の特定変化タイミングにおいて反転した後、入力される第1入力電圧および第2入力電圧の各大きさに応じた速さで復帰する第1制御信号および第2制御信号に、第1入力電圧および第2入力電圧を変換し、
ラッチ回路が、第1制御信号および第2制御信号に基づいて第1入力電圧と第2入力電圧の大きさを比較する
ことを特徴とする。
前置増幅回路が、第1トランジスタと第2トランジスタと第1容量と第2容量とを備え、
第1および第2トランジスタの各ソース端子が電源電圧または基準電圧のいずれか一方に接続され、
第1トランジスタのゲート端子に第1入力電圧が入力され、第2トランジスタのゲート端子に第2入力電圧が入力され、
第1トランジスタのドレイン端子と第1容量の一方の端子とが第1制御信号をラッチ回路へ出力する第1制御信号端子に接続され、
第2トランジスタのドレイン端子と第2容量の一方の端子とが第2制御信号をラッチ回路へ出力する第2制御信号端子に接続され、
第1容量の他方の端子と第2容量の他方の端子とにクロック信号が与えられる
ことを特徴とする。
ラッチ回路が、チャネルの極性が第1の極性である第4〜第9トランジスタと、チャネルの極性が第2の極性である第10〜第13トランジスタとから構成され、
第4〜第9トランジスタの各ソース端子が電源電圧または基準電圧のいずれか一方に接続され、
第12および第13トランジスタの各ソース端子が、第4〜第9トランジスタの各ソース端子が電源電圧に接続されるときに基準電圧に接続され、第4〜第9トランジスタの各ソース端子が基準電圧に接続されるときに電源電圧に接続され、
第4,第6および第10トランジスタの各ドレイン端子、並びに、第7および第11トランジスタの各ゲート端子が第1出力端子に接続され、
第5,第7および第11トランジスタの各ドレイン端子、並びに、第6および第10トランジスタの各ゲート端子が第2出力端子に接続され、
第10トランジスタのソース端子と第8および第12トランジスタの各ドレイン端子とが相互に接続され、
第11トランジスタのソース端子と第9および第13トランジスタの各ドレイン端子とが相互に接続され、
第1制御信号端子が、第4,第8および第12トランジスタの各ゲートに接続され、
第2制御信号端子が、第5,第9および第13トランジスタの各ゲートに接続される
ことを特徴とする。
第1制御信号端子がゲート端子に接続され、ドレイン端子が第2出力端子に接続され、ソース端子が第4〜第7トランジスタの各ソース端子と接続される第14トランジスタと、
第2制御信号端子がゲート端子に接続され、ドレイン端子が第1出力端子に接続され、ソース端子が第4〜第7トランジスタの各ソース端子と接続される第15トランジスタと
を備えることを特徴とする。
42A,42B,62A,62B…前置増幅回路
43A,43B,53A,53B…ラッチ回路
M1〜M15…第1トランジスタ〜第15トランジスタ
CD1,CD2…第1,第2容量
in1,in2…入力端子
out1,out2…出力端子
Vin1,Vin2…入力電圧
Vout1,Vout2…出力電圧
VDD…電源電圧
VSS…基準電圧
CLK…クロック信号
Vx,Vy…第1,第2制御信号
Claims (5)
- 入力される第1入力電圧および第2入力電圧間の電圧差を増幅する前置増幅回路と、増幅された前記電圧差に基づいて前記第1入力電圧と前記第2入力電圧の大きさを比較して比較結果をラッチするラッチ回路とを備える比較回路において、
前記前置増幅回路は、クロック信号の特定変化タイミングにおいて反転した後、入力される前記第1入力電圧および前記第2入力電圧の各大きさに応じた速さで復帰する第1制御信号および第2制御信号に、前記第1入力電圧および前記第2入力電圧を変換し、
前記ラッチ回路は、前記第1制御信号および前記第2制御信号に基づいて前記第1入力電圧と前記第2入力電圧の大きさを比較する
ことを特徴とする比較回路。 - 前記前置増幅回路は、第1トランジスタと第2トランジスタと第1容量と第2容量とを備え、
前記第1および第2トランジスタの各ソース端子は電源電圧または基準電圧のいずれか一方に接続され、
前記第1トランジスタのゲート端子に前記第1入力電圧が入力され、前記第2トランジスタのゲート端子に前記第2入力電圧が入力され、
前記第1トランジスタのドレイン端子と前記第1容量の一方の端子とは前記第1制御信号を前記ラッチ回路へ出力する第1制御信号端子に接続され、
前記第2トランジスタのドレイン端子と前記第2容量の一方の端子とは前記第2制御信号を前記ラッチ回路へ出力する第2制御信号端子に接続され、
前記第1容量の他方の端子と前記第2容量の他方の端子とに前記クロック信号が与えられることを特徴とする請求項1に記載の比較回路。 - 前記クロック信号がゲート端子に与えられる第3トランジスタのドレイン端子が前記第1トランジスタと第2トランジスタの接続点に接続され、前記第3トランジスタのソース端子が電源電圧または基準電圧のいずれか一方に接続されることを特徴とする請求項2に記載の比較回路。
- 前記ラッチ回路は、チャネルの極性が第1の極性である第4〜第9トランジスタと、チャネルの極性が第2の極性である第10〜第13トランジスタとから構成され、
前記第4〜第9トランジスタの各ソース端子は電源電圧または基準電圧のいずれか一方に接続され、
前記第12および前記第13トランジスタの各ソース端子は、前記第4〜第9トランジスタの各ソース端子が電源電圧に接続されるときに基準電圧に接続され、前記第4〜第9トランジスタの各ソース端子が基準電圧に接続されるときに電源電圧に接続され、
前記第4,前記第6および前記第10トランジスタの各ドレイン端子、並びに、前記第7および前記第11トランジスタの各ゲート端子は第1出力端子に接続され、
前記第5,前記第7および前記第11トランジスタの各ドレイン端子、並びに、前記第6および前記第10トランジスタの各ゲート端子は第2出力端子に接続され、
前記第10トランジスタのソース端子と前記第8および前記第12トランジスタの各ドレイン端子とは相互に接続され、
前記第11トランジスタのソース端子と前記第9および前記第13トランジスタの各ドレイン端子とは相互に接続され、
前記第1制御信号端子は、前記第4,前記第8および前記第12トランジスタの各ゲートに接続され、
前記第2制御信号端子は、前記第5,前記第9および前記第13トランジスタの各ゲートに接続される
ことを特徴とする請求項2または請求項3のいずれか1項に記載の比較回路。 - 前記第1制御信号端子がゲート端子に接続され、ドレイン端子が前記第2出力端子に接続され、ソース端子が前記第4〜第7トランジスタの各ソース端子と接続される第14トランジスタと、
前記第2制御信号端子がゲート端子に接続され、ドレイン端子が前記第1出力端子に接続され、ソース端子が前記第4〜第7トランジスタの各ソース端子と接続される第15トランジスタと
を備えることを特徴とする請求項4に記載の比較回路。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017102180 | 2017-05-23 | ||
JP2017102180 | 2017-05-23 | ||
PCT/JP2018/019598 WO2018216677A1 (ja) | 2017-05-23 | 2018-05-22 | 比較回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2018216677A1 JPWO2018216677A1 (ja) | 2020-01-09 |
JP6769548B2 true JP6769548B2 (ja) | 2020-10-14 |
Family
ID=64396569
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019520255A Active JP6769548B2 (ja) | 2017-05-23 | 2018-05-22 | 比較回路 |
Country Status (4)
Country | Link |
---|---|
US (1) | US10855265B2 (ja) |
JP (1) | JP6769548B2 (ja) |
CN (1) | CN110622417B (ja) |
WO (1) | WO2018216677A1 (ja) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20190286178A1 (en) * | 2018-03-15 | 2019-09-19 | Samsung Display Co., Ltd. | Wide common mode high resolution comparator |
CN110838847A (zh) * | 2019-11-29 | 2020-02-25 | 湖南国科微电子股份有限公司 | 一种动态比较器及其控制方法 |
US20230163777A1 (en) * | 2020-03-30 | 2023-05-25 | Sony Semiconductor Solutions Corporation | Comparator and analog to digital converter |
JPWO2021251305A1 (ja) * | 2020-06-11 | 2021-12-16 | ||
CN112332848B (zh) * | 2020-11-10 | 2023-05-26 | 电子科技大学 | 一种比较时间动态调整的低功耗比较器电路 |
CN112910452A (zh) * | 2021-03-02 | 2021-06-04 | 河南科技大学 | 一种低失调低功耗高速动态比较器及其应用 |
US11962440B2 (en) * | 2021-12-14 | 2024-04-16 | Qualcomm Incorporated | Decision feedback equalizer for low-voltage high-speed serial links |
US12021669B2 (en) | 2022-11-11 | 2024-06-25 | Qualcomm Incorporated | Clocked comparator with series decision feedback equalization |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63103513A (ja) * | 1986-10-20 | 1988-05-09 | Nec Corp | 入力回路 |
JP4757104B2 (ja) * | 2006-06-13 | 2011-08-24 | 三菱電機株式会社 | 半導体集積回路 |
JP5412639B2 (ja) * | 2008-10-31 | 2014-02-12 | 国立大学法人東京工業大学 | 比較器及びアナログデジタル変換器 |
JP5439590B2 (ja) * | 2010-04-06 | 2014-03-12 | 株式会社半導体理工学研究センター | 比較器、差動アンプ回路、及びアナログデジタル変換器 |
CN102571093B (zh) * | 2010-12-23 | 2014-12-31 | 无锡华润上华半导体有限公司 | 比较器及a/d转换器 |
US8487659B2 (en) | 2011-04-22 | 2013-07-16 | Analog Devices, Inc. | Comparator with adaptive timing |
JP6299437B2 (ja) * | 2014-05-30 | 2018-03-28 | 富士通株式会社 | コンパレータ、電子回路、及びダブルテイルコンパレータの制御方法 |
GB2529686A (en) * | 2014-08-29 | 2016-03-02 | Ibm | High-speed comparator for analog-to-digital converter |
-
2018
- 2018-05-22 JP JP2019520255A patent/JP6769548B2/ja active Active
- 2018-05-22 WO PCT/JP2018/019598 patent/WO2018216677A1/ja active Application Filing
- 2018-05-22 CN CN201880032028.XA patent/CN110622417B/zh active Active
-
2019
- 2019-11-04 US US16/672,559 patent/US10855265B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JPWO2018216677A1 (ja) | 2020-01-09 |
US10855265B2 (en) | 2020-12-01 |
CN110622417A (zh) | 2019-12-27 |
WO2018216677A1 (ja) | 2018-11-29 |
US20200067499A1 (en) | 2020-02-27 |
CN110622417B (zh) | 2023-07-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6769548B2 (ja) | 比較回路 | |
Jeon et al. | A CMOS low-power low-offset and high-speed fully dynamic latched comparator | |
WO2010050515A1 (ja) | 比較器及びアナログデジタル変換器 | |
TWI405415B (zh) | 具有背景式誤差修正功能的動態比較器 | |
WO2017049989A1 (zh) | 一种高速低功耗动态比较器 | |
US7649486B2 (en) | Flash A/D converter | |
Lin et al. | A dynamic latched comparator for low supply voltages down to 0.45 V in 65-nm CMOS | |
Xu et al. | Offset-corrected 5GHz CMOS dynamic comparator using bulk voltage trimming: Design and analysis | |
US8324950B2 (en) | Schmitt trigger circuit operated based on pulse width | |
Bekal et al. | An improved dynamic latch based comparator for 8-bit asynchronous SAR ADC | |
US20200389160A1 (en) | Strongarm latch comparator and method | |
Shubhanand et al. | Design and simulation of a high speed CMOS comparator | |
CN111313871A (zh) | 动态预放大电路和动态比较器 | |
Chiwande et al. | Performance analysis of low voltage, low power dynamic double tail comparator for data convertor application | |
US9178499B2 (en) | Low-power offset-stored latch | |
Herath et al. | A dynamic comparator with analog offset calibration for biomedical sar adc applications | |
Khatak et al. | Comparative analysis of comparators in 90nm CMOS Technology | |
Ulhaq et al. | Delay analysis of a dynamic latched comparator | |
Rajesh et al. | An optimized low-voltage low-power double tail comparator for high-speed ADCS | |
Srivastava et al. | Analysis and Design of Low Voltage Low Power Inverter Based Double Tail Comparator | |
JP4189283B2 (ja) | 低電圧で安定的に動作する比較器 | |
Tohidi et al. | Low-power comparator in 65-nm CMOS with reduced delay time | |
JP2005057717A (ja) | チョッパー型コンパレータ回路 | |
MOUNIKA et al. | A NOVEL LOW-POWER HIGH-SPEED CMOS COMPARATOR FOR PRECISE APPLICATIONS | |
Pravin et al. | Design of low power efficient CMOS dynamic latch comparator |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20190910 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20200602 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200728 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200825 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20200907 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6769548 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |