JP6549200B2 - 電力変換回路 - Google Patents

電力変換回路 Download PDF

Info

Publication number
JP6549200B2
JP6549200B2 JP2017193583A JP2017193583A JP6549200B2 JP 6549200 B2 JP6549200 B2 JP 6549200B2 JP 2017193583 A JP2017193583 A JP 2017193583A JP 2017193583 A JP2017193583 A JP 2017193583A JP 6549200 B2 JP6549200 B2 JP 6549200B2
Authority
JP
Japan
Prior art keywords
semiconductor switching
control
pattern
switching elements
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2017193583A
Other languages
English (en)
Other versions
JP2019068664A (ja
Inventor
佳 早瀬
佳 早瀬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2017193583A priority Critical patent/JP6549200B2/ja
Priority to EP18864523.8A priority patent/EP3694093A4/en
Priority to CN201880061227.3A priority patent/CN111133666B/zh
Priority to US16/639,978 priority patent/US11336188B2/en
Priority to PCT/JP2018/015097 priority patent/WO2019069489A1/ja
Publication of JP2019068664A publication Critical patent/JP2019068664A/ja
Application granted granted Critical
Publication of JP6549200B2 publication Critical patent/JP6549200B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/08Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0003Details of control, feedback or regulation circuits
    • H02M1/0006Arrangements for supplying an adequate voltage to the control circuit of converters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0048Circuits or arrangements for reducing losses
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/08Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
    • H02M1/088Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters for the simultaneous control of series or parallel connected semiconductor devices
    • H02M1/096Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters for the simultaneous control of series or parallel connected semiconductor devices the power supply of the control circuit being connected in parallel to the main switching element
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/22Conversion of dc power input into dc power output with intermediate conversion into ac
    • H02M3/24Conversion of dc power input into dc power output with intermediate conversion into ac by static converters
    • H02M3/28Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac
    • H02M3/325Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal
    • H02M3/335Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/33569Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only having several active switching elements
    • H02M3/33571Half-bridge at primary side of an isolation transformer
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/22Conversion of dc power input into dc power output with intermediate conversion into ac
    • H02M3/24Conversion of dc power input into dc power output with intermediate conversion into ac by static converters
    • H02M3/28Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac
    • H02M3/325Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal
    • H02M3/335Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/33569Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only having several active switching elements
    • H02M3/33573Full-bridge at primary side of an isolation transformer
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/003Constructional details, e.g. physical layout, assembly, wiring or busbar connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0263High current adaptations, e.g. printed high current conductors or using auxiliary non-printed means; Fine and coarse circuit patterns on one circuit board
    • H05K1/0265High current adaptations, e.g. printed high current conductors or using auxiliary non-printed means; Fine and coarse circuit patterns on one circuit board characterized by the lay-out of or details of the printed conductors, e.g. reinforced conductors, redundant conductors, conductors having different cross-sections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10166Transistor
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Description

この発明は、複数の半導体スイッチング素子を有する電力変換装置のための電力変換回路に関し、特に半導体スイッチング素子を駆動する絶縁回路の基板パターンの構成に関するものである。
電力変換装置では、半導体スイッチング素子を直列接続したハーフブリッジ構造を持つ回路を用いる場合が多い。直列接続された半導体スイッチング素子の駆動回路は、それぞれに異なるGND(基準電位)を設ける必要があり、例えば絶縁電源回路を用いて実現される。特に数百ボルト級を扱う用途では、回路と筐体の絶縁が必要になり、ハーフブリッジ構造の下アームの半導体スイッチング素子のGNDとして、筐体とは異なるGNDが必要となる。さらに、ハーフブリッジ構造を2つ持つフルブリッジ構造の場合には、2つのハーフブリッジ構造の下アームの半導体スイッチング素子のGNDは共通で良い。ただし、上アームの半導体スイッチング素子のGNDは、別々に設ける必要があり、異なるノードのためのGNDが多く配置されることとなる(例えば、特許文献1、特許文献2参照)。
特許文献1は、ハーフブリッジ構造を3つ持つインバータ回路の3つの上アームの半導体スイッチング素子それぞれと、下アームの半導体スイッチング素子を有して構成されている。そして、特許文献1は、合計4つの異なるノードのためのそれぞれのGND及び電源が、光により絶縁されて用いられている。
特許文献2も同様に、ハーフブリッジ構造を3つ有する。そして、特許文献2は、3つのインバータ回路の1つのハーフブリッジ構造に対して、ブートストラップ構造を用いることにより、上下アームの半導体スイッチング素子の駆動回路として共通の電源が用いられている。すなわち、特許文献2は、異なるノード毎のGNDが必要となり、インバータ回路としては、合計4つの異なるノードのためのそれぞれのGNDが用いられる。
特開2013−208017号公報 特開2015−171237号公報
しかしながら、従来技術には、以下のような課題がある。
GNDは、一般的に、大きい面積を塗り潰したベタパターンにて構成される。異なるノードのGNDが複数存在すると、異なるノードのためのGNDが、平面視、すなわち基板面と直交する方向から見て、重なる傾向にある。ここで、半導体スイッチング素子の材料として、ワイドバンドギャップを持つGaN(Gallium Nitride)またはSiC(Silicon Carbide)を用いる場合を考える。この場合、ワイドバンドギャップ半導体は、高速動作が可能であるという特徴から、スイッチングを高周波化することができる。この結果、周辺の受動部品を小さくすることで、電力変換装置を小さくすることが可能となる。
このとき、異なるノードのための複数のGNDが平面視において重なっていると、その間に寄生容量が存在することになる。例えば、ハーフブリッジを構成する下アームの半導体スイッチング素子を駆動するGNDと、上アームの半導体スイッチング素子を駆動するGNDと、が平面視において重なっているとする。この場合、平面視において重なっているGND間の電圧がスイッチング周期に応じて変動するため、寄生容量に電荷が充放電される。これにより、充放電される電荷は、ON状態の半導体スイッチング素子を経由することとなる。この結果、半導体スイッチング素子の損失が増大するという問題があった。
また、ワイドバンドギャップを持つ半導体スイッチング素子を用いると、スイッチング速度を速くすることができる。この結果、異なるノードの複数のGND間の寄生容量の充放電速度も早くなる。寄生容量が充放電する際に流れる電流の影響で、ドライバ−半導体スイッチング素子間のGND配線の寄生インダクタンスに電圧降下が発生する。これにより、半導体スイッチング素子のゲートにノイズが重畳し、動作が不安定になるという問題があった。
この発明は、上記のような課題を解決するためになされたものであり、広義にはワイドバンドギャップを持つ半導体スイッチング素子に限ることなく、高周波スイッチングによる寄生容量の充放電を抑制し、半導体スイッチング素子の損失を低減した電力変換装置を実現するための電力変換回路を得ることを目的とする。
この発明は、回路パターンが形成された2層以上の複数の層で構成された回路基板と、前記回路基板の回路パターンと接続されて電力変換を行うためのスイッチングを行う複数の半導体スイッチング素子と、を含み、前記回路基板において、電源から延びる前記複数の半導体スイッチング素子を駆動する異なるノードの複数の制御グランドパターンを、前記複数の半導体スイッチング素子のソース端子に接続されるパターンも含めて、平面視で重ならないように配置した、電力変換回路にある。
この発明においては、半導体スイッチング素子を駆動する異なるノードの複数のGNDの回路パターンを平面視で重ならないように配置する。これにより、異なるノードのGND間の寄生容量を削減し、高周波スイッチングする際の半導体スイッチング素子の損失を低減することができる。
この発明の実施の形態1による電力変換回路を含む電力変換装置の回路の一例を示す図である。 この発明の実施の形態1による電力変換回路の寄生容量の電流経路を説明するための図である。 この発明の実施の形態1による電力変換回路の寄生容量の電流経路を説明するための図である。 この発明の実施の形態1による電力変換回路の寄生容量の電流経路を説明するための図である。 この発明の実施の形態1による電力変換回路の寄生容量の電流経路を説明するための図である。 この発明の実施の形態1による電力変換回路の寄生容量の電流経路を説明するための図である。 この発明の実施の形態1による電力変換回路の回路基板の回路パターン構成の一例、特に制御GNDパターンを示した図である。 この発明の実施の形態1による電力変換回路の回路基板の回路パターン構成の別の例、特に制御GNDパターンおよび制御電源パターンを示した図である。 この発明の実施の形態2による電力変換回路の回路基板の回路パターン構成の一例、特に制御GNDパターンを示した図である。 この発明の実施の形態2による電力変換回路の回路基板の回路パターン構成の別の例、特に制御GNDパターンおよび制御電源パターンを示した図である。 この発明の実施の形態2による電力変換回路の回路基板の回路パターン構成のさらに別の一例、特に制御GNDパターンを示した図である。
以下、この発明による電力変換装置のための電力変換回路を各実施の形態に従って図面を用いて説明する。なお、各実施の形態において、同一もしくは相当部分は同一符号で示し、重複する説明は省略する。
実施の形態1.
図1は、この発明の実施の形態1による電力変換回路を含む電力変換装置の一例を示す回路図である。この図1を用いて、半導体スイッチング素子を駆動する異なるノードのための複数の制御GND(制御基準電位)を有する回路基板パターンについて説明する。以下、グランドをGNDと記載する場合がある。
図1に示す電力変換装置の一例は、絶縁型のフルブリッジDC/DCコンバータであり、電力変換器である単相インバータ102と、整流回路105と、単相インバータ102と整流回路105との間を電気的に絶縁して接続するトランス104と、を備える。
単相インバータ102は、入力電源100および入力コンデンサ101とそれぞれに並列に接続され、入力コンデンサ101の直流電圧Vinを交流電圧に変換するインバータである。単相インバータ102は、ソース−ドレイン方向に逆導通特性をもつGaN(窒化ガリウム:Gallium Nitride)を材料とする4つの半導体スイッチング素子102a−102d(以降、単に半導体スイッチング素子と呼ぶ)をフルブリッジ構成してなる。そして、フルブリッジ構成された単相インバータ102の出力は、トランス104の一次巻線104aに接続されている。
整流回路105は、トランス104の二次巻線104bに接続されている。そして、整流回路105は、整流素子(半導体素子)としての4つのダイオード105a−105dをフルブリッジ構成してなる。整流回路105の出力側では、整流回路105に直列に出力平滑用のリアクトル106が接続され、また整流回路105に並列に出力コンデンサ107が接続されている。そして、出力コンデンサ107の両端から負荷108へ直流電圧Voutが出力される。
更に、主回路の外部には、主回路と絶縁された制御回路109が配置されている。入力電圧Vinおよび出力電圧Voutは、それぞれの絶縁素子110a,110bを介して制御回路109へ入力され、制御回路109によってそれぞれモニタされる。制御回路109は、出力電圧Voutが目標電圧になるように、半導体スイッチング素子102a−102dへのゲート信号110を出力し、半導体スイッチング素子102a−102dのオンDuty(オン期間)を制御する。半導体スイッチング素子102a−102dをドライブするためには、それぞれにドライバ103a−103dが接続されている。ドライバ103a−103dは、ゲート配線210a−210dを介して半導体スイッチング素子102a−102dのゲートと接続され、ソース配線211a−211dを介して半導体スイッチング素子102a−102dのソースと接続されている。制御回路109からのゲート信号110は、それぞれの絶縁素子110c−110fを介して、ドライバ103a−103dに入力される。なお、半導体スイッチング素子102a−102dは、GaNに限らず、ソース・ドレイン間に並列接続されたダイオードを含むSiC(シリコンカーバイド:Silicon Carbide)またはダイヤモンド系の材料を用いた半導体スイッチング素子でもよい。
また、ドライバ103aには、制御電源(1)111aと制御GND(1)112aが配置され、ドライバ103bには、制御電源(2)111bと制御GND(2)112bが配置され、ドライバ103cには、制御電源(3)111cと制御GND(3)112cが配置されている。制御電源(1)111aと制御GND(1)112a、制御電源(2)111bと制御GND(2)112b、制御電源(3)111cと制御GND(3)112cは、それぞれ絶縁されている。
一方、ドライバ103dは、駆動する半導体スイッチング素子102dのソースが、半導体スイッチング素子102bのソースと同ノードのため、ドライバ103bと同じ制御電源(2)111bと制御GND(2)112bが配置されている。
次に、図2から図4を参照して、図1の回路動作として、異なるノードの制御GND間の寄生容量の影響について、詳細に説明する。ここでは、異なるノードの制御GND112aと112bのパターン間寄生容量113を例として、説明する。
図2は、単相インバータ102における半導体スイッチング素子102b,102cが、オン状態からオフ状態になる場合の電流の流れを示したものである。なお、図2から図6では、整流回路105側の部分の図示は、省略されている。半導体スイッチング素子102b,102cがオン状態のときは、実線Aの方向に従って、
入力コンデンサ101→半導体スイッチング素子102c→トランス104の一次巻線104a→半導体スイッチング素子102b→入力コンデンサ101、
の順に電流が流れる。
半導体スイッチング素子102b,102cがオフ状態となると、点線Bの方向に従って、
トランス一次巻線104a→制御GND112a→パターン間寄生容量113→制御GND112b→半導体スイッチング素子102bのドレイン−ソース間寄生容量→トランス一次巻線104a、
の順に電流が流れる。この結果、パターン間寄生容量113が充電される。このとき、パターン間寄生容量113に充電される電荷は、トランス一次巻線104aを流れることとなる。このため、パターン間寄生容量113が大きいほど、トランス一次側104aに流れる電流が大きくなり、トランス一次側104aの損失が大きくなる。
なお、厳密に言えば、半導体スイッチング素子102b,102cがオフすると、半導体スイッチング素子102a,102dのドレイン−ソース間寄生容量が放電し、半導体スイッチング素子102b,102dのドレイン−ソース間寄生容量が充電される。ただし、これらの寄生容量は小さいものとして、ここでは省略している。
図3は、4つの半導体スイッチング素子102a−102dがオフ状態から、2つの半導体スイッチング素子102a,102dがオン状態になる場合の電流の流れを示したものである。半導体スイッチング素子102a−102dがオフ状態のときは、電流が流れない。半導体スイッチング素子102a,102dがオン状態となると、点線Bの方向に従って、
入力コンデンサ101→半導体スイッチング素子102a→トランス104の一次巻線104a→半導体スイッチング素子102d→入力コンデンサ101、
の順に電流が流れ、寄生容量の電流経路として、
入力コンデンサ101→半導体スイッチング素子102a→制御GND112a→パターン間寄生容量113→制御GND112b→入力コンデンサ101
の順に電流が流れる。この結果、パターン間寄生容量113に電荷が蓄えられる。このときに充電される電荷は、半導体スイッチング素子102aを流れる。このため、パターン間寄生容量113が大きいほど、半導体スイッチング素子102aに流れる電流が大きくなり、半導体スイッチング素子102aの損失が大きくなる。
なお、厳密に言えば、半導体スイッチング素子102a,102dがオンすると、半導体スイッチング素子102a,102dのドレイン−ソース間寄生容量が放電し、半導体スイッチング素子102b,102dのドレイン−ソース間寄生容量が充電される。ただし、これらの寄生容量は小さいものとして、ここでは省略している。
図4は、4つの半導体スイッチング素子102a−102dがオフ状態から、2つの半導体スイッチング素子102b,102cがオン状態になる場合の電流の流れを示したものである。半導体スイッチング素子102a−102dがオフ状態のときは、電流が流れない。半導体スイッチング素子102b,102cがオン状態となると、点線Bの方向に従って、
入力コンデンサ101→半導体スイッチング素子102c→トランス104の一次巻線104a→半導体スイッチング素子102b→入力コンデンサ101、
の順に電流が流れ、寄生容量の電流経路として、
パターン間寄生容量113→制御GND112a→半導体スイッチング素子102b→制御GND112b→パターン間寄生容量113
の順に電流が流れる。この結果、パターン間寄生容量113の電荷が放電される。このときに放電される電荷は、半導体スイッチング素子102bを流れる。このため、パターン間寄生容量113が大きいほど、半導体スイッチング素子102bに流れる電流が大きくなり、半導体スイッチング素子102bの損失が大きくなる。
なお、厳密に言えば、半導体スイッチング素子102b,102cがオンすると、半導体スイッチング素子102a,102dのドレイン−ソース間寄生容量が充電し、半導体スイッチング素子102b,102dのドレイン−ソース間寄生容量が放電される。ただし、これらの寄生容量は小さいものとして、ここでは省略している。
図2から図4では、異なるノードの制御GND112aと112bのパターン間寄生容量113を、一例として説明したが、異なるノードの制御GND112cと112bのパターン間寄生容量についても、同様のことが言える。
次に、異なるノードの制御GND間の寄生容量の影響について、異なるノードの制御GND112aと112cのパターン間寄生容量114の場合を、図5、図6を参照して説明する。図5は、4つの半導体スイッチング素子102a−102dがオフ状態から、半導体スイッチング素子102b,102cがオン状態になる場合の電流の流れを示したものである。半導体スイッチング素子102a−102dがオフ状態のときは、電流が流れない。半導体スイッチング素子102b,102cがオン状態となると、点線Bの方向に従って、
入力コンデンサ101→半導体スイッチング素子102c→トランス104の一次巻線104a→半導体スイッチング素子102b→入力コンデンサ101、
の順に電流が流れ、寄生容量の電流経路として、
入力コンデンサ101→半導体スイッチング素子102c→制御GND112c→パターン間寄生容量114→制御GND112a→半導体スイッチング素子102b→入力コンデンサ101
の順に電流が流れる。この結果、パターン間寄生容量114を充電する。このときに充電される電荷は、半導体スイッチング素子102b,102cを流れる。このため、パターン間寄生容量114が大きいほど、半導体スイッチング素子102b,102cに流れる電流が大きくなり、半導体スイッチング素子102b,102cの損失が大きくなる。
図6は、半導体スイッチング素子102b,102cがオン状態からオフ状態になる場合の電流の流れを示したものである。半導体スイッチング素子102b,102cがオン状態のときは、実線Aの方向に従って、
入力コンデンサ101→半導体スイッチング素子102c→トランス104の一次巻線104a→半導体スイッチング素子102b→入力コンデンサ101、
の順に電流が流れる。
半導体スイッチング素子102b,102cがオフ状態となると、点線Bの方向に従って、
パターン間寄生容量114→トランス一次巻線104a→制御GND112a→パターン間寄生容量114
の順に電流が流れる。この結果、パターン間寄生容量114の電荷が放電される。
このときに放電される電荷は、トランス一次巻線104aを流れる。このため、パターン間寄生容量114が大きいほど、トランス一次巻線104aに流れる電流が大きくなり、トランス一次巻線104aの損失が大きくなる。
図5、図6では、半導体スイッチング素子102a−102dがオフ状態から、半導体スイッチング素子102b,102cがオン状態、その後にオフ状態になる一例を示した。同様に、半導体スイッチング素子102a−102dがオフ状態から、半導体スイッチング素子102a,102dがオン状態、その後にオフ状態になる場合にも、パターン間寄生容量114が充放電される。
また、図2から図6のいずれにおいても、パターン間寄生容量113またはパターン間寄生容量114を充放電する際に、ドライバ103a−103dの制御GNDと半導体スイッチング素子102a−102dを接続するソース配線211a−211d(図1参照)に電流が流れる。このとき、ソース配線211a−211dにインダクタンスがあると、電圧降下が生じる。この電圧降下は、半導体スイッチング素子102a−102dのゲート電圧に足し合わされる。このため、電圧降下は、ゲート電圧へのノイズとなり、意図しない半導体スイッチング素子102a−102dのオンまたはオフの原因となり、動作が不安定となるおそれがある。
この発明では、以上説明した、パターン間寄生容量113,114の充放電による、半導体スイッチング素子102a−102d及びトランス104の一次巻線104aでの損失増大、半導体スイッチング素子102a−102dの不安定動作を抑制することができる。
以下、この発明の実施の形態1による電力変換装置のための電力変換回路の回路基板構成について説明する。図7は、この発明の実施の形態1による電力変換回路の回路基板構成の一例を示す。以下、半導体スイッチング素子を駆動する異なるノードのための複数の制御GND112a−112cの回路基板パターンについて説明する。
図7は、図1の回路を構成する半導体スイッチング素子102a−102dと、これらの半導体スイッチング素子102a−102dを駆動するドライバ103a−103dと、ドライバ103a−103dに接続される制御GND112a−112cのパターンの一例を示したものである。図1と同一もしくは相当部分は同一符号で示す。
以下、図7から図11において、制御電源111a−111cに関わる回路パターンを制御電源パターン111a−111cとして示し、制御GND112a−112cに関わる回路パターンを制御GNDパターン112a−112cとして示す。また、第1層から第4層の回路パターンをそれぞれ、塗り潰し、斜め線、ドット柄、ストライブの模様で示す。
ガラスエポキシを基材とする少なくとも2層以上の複数の層を持つ回路基板CBには、半導体スイッチング素子102a−102dを実装するスルーホールTHが設けられる。ここで、半導体スイッチング素子102a−102dは、ドレイン(D)、ゲート(G)、ソース(S)の3端子のリードを持つ挿入部品である例である。
半導体スイッチング素子102aのドレイン端子Dと半導体スイッチング素子102cのドレイン端子Dが、第3層に設けられた基板パターン201により、入力コンデンサ101の正極に接続されている。半導体スイッチング素子102bのソース端子Sと半導体スイッチング素子102dのソース端子Sが、第2層に設けられた基板パターン202により、入力コンデンサ101の負極に接続されている。
また、半導体スイッチング素子102aのソース端子Sと半導体スイッチング素子102bのドレイン端子Dが、第3層に設けられた基板パターン203により、トランスの一次巻線104a側の第一端子に接続されている。また、半導体スイッチング素子102cのソース端子Sと半導体スイッチング素子102dのドレイン端子Dが、第4層に設けられた基板パターン204により、トランスの一次巻線104a側の第二端子に接続されている。
半導体スイッチング素子102a−102dのゲートGが、基板パターンであるゲート配線210a−210dにより、ドライバ103a−103dに接続されている。また、半導体スイッチング素子102a−102dのソースSが、基板パターンであるソース配線211a−211dにより、ドライバ103a−103dに接続されている。
ドライバ103a−103dの周囲には、それぞれ絶縁された制御GNDパターン112a−112cがベタパターンにて配置される。ここで、各制御GNDパターン112a−112cは、それぞれ回路基板CBの積層方向において平面視した際に、重なる領域がないように配置される。回路基板CBの積層方向とは、図7の紙面と直交する方向である。各制御GNDパターン112a−112cは、それぞれ重なることなく、絶縁電源220に接続される。なお、ドライバ103a−103dのGND端子(図示省略)は、例えばVIAにより各制御GNDパターン112a−112cに接続される。
このように、異なるノードの制御GNDパターン112a−112cを、積層方向において平面視した際に重ねないように配置することで、制御GND112aと制御GND112b、制御GND112cと制御GND112b、制御GND112aと制御GND112c、のパターン間寄生容量を小さくすることができる。これにより、半導体スイッチング素子102a−102dのスイッチング時の、パターン間寄生容量の充放電による、半導体スイッチング素子102a−102d及びトランスの一次巻線104aの損失増大を抑制することができる。さらに、半導体スイッチング素子102a−102dのスイッチング時に、パターン間寄生容量の充放電によるソース配線211a−211dに流れる電流が削減できる。これにより、半導体スイッチング素子102a−102dのゲートにノイズが重畳して動作が不安定になる状態を防止し、半導体スイッチング素子102a−102dを安定に動作させることができる。
なお、絶縁電源220は、各制御GNDパターン112a−112cに対応したドライバ103a−103dを駆動する、図1に示す制御電源111a−111cの役割を果たす。図8に示すように、制御電源パターン111a−111cのそれぞれは、互いに対となる制御GNDパターン112a−112cのそれぞれと、異なる層で、回路基板CBの積層方向で重なるように配線される。このように、制御GNDパターン112a−112cと、制御電源パターン111a−111cとを配線することで、対となる配線間のそれぞれにパターン間寄生容量が生成され、より安定した電源が実現できる。
図7では、制御GNDパターン112aが第3層、制御GNDパターン112aの両側の2つの制御GNDパターン112bが第2層、右側の制御GNDパターン112cが第4層に形成されている。
図8は、制御GNDパターンは図7そのままとし、それぞれの制御GNDパターンに適当な制御電源パターンを重ねている例である。制御電源パターン111aは第4層(ストライブ)、制御電源パターン111bは第3層(ドット柄)、制御電源パターン111cは第3層(ドット柄)に形成され、図7の制御GNDパターンに重ねられている。
本実施の形態1における各配線の回路基板の層への割り当ては、あくまでも一例であり、図7,図8に示す実施例に限るものではない。また、半導体スイッチング素子102a−102dの配列も一例であり、この実施例に限るものではない。また、本実施の形態1では、回路基板は、4層基板である例を示したが、層数は、これに限定されることはなく、例えば、6層以上の層数を持つ基板であってもよい。
本実施の形態では、半導体スイッチング素子102a−102dとそれぞれに接続するドライバ103a−103dが直結されている例を示したが、半導体スイッチング素子102a−102dとそれぞれに接続するドライバ103a−103d間に抵抗、コンデンサ、フェライトビーズ等(図示省略)の素子が挿入されていてもよい。
実施の形態2.
以下、この発明の実施の形態2について説明する。
実施の形態1では、異なるノードの絶縁GND、すなわち制御電源パターンを、積層方向において平面視した際に重ねないように配置する例を示した。これに対して、本実施の形態2では、異なるノードの絶縁GNDを回路基板の同一層の異なる位置にて配線する例を示す。本実施の形態2におけるパターン配置例を、図9、図10を用いて詳細に説明する。なお、図9、図10において、図7、図8と同じ構成要素は、同じ符号とし、図7、図8との違いを中心に、以下に説明する。対象となる回路構成は、図1と同じである。
実施の形態1では、ソース配線211a−211dを、これらに接続されるパワー配線を構成する基板パターン202−203と同じ層とし、ソース配線211a−211dと接続される制御GNDパターン112a−112cをソース配線211a−211dと同じ層としていた。本実施の形態2では、図9に示すように、ソース配線211a−211dを全て共に同一層の例えば第1層に配列し、さらに、制御GNDパターン112a−112cを共に同一層の例えば第2層の異なる位置に配置している。なお、ドライバ103a−103dのGND端子(図示省略)は、例えばVIAにより各制御GNDパターン112a−112cに接続される。
このように異なるノードの制御GNDパターン112a−112cを回路基板の同一層に配置することで、制御GND112aと制御GND112b、制御GND112cと制御GND112b、制御GND112aと制御GND112c、のそれぞれのパターン間寄生容量を小さくすることができる。これにより、半導体スイッチング素子102a−102dのスイッチング時に、パターン間寄生容量の充放電による、半導体スイッチング素子102a−102d及びトランスの一次巻線104aの損失増大を抑制することができる。また、半導体スイッチング素子102a−102dのスイッチング時に、パターン間寄生容量の充放電によるソース配線211a−211dに流れる電流が削減できる。これにより、のゲートにノイズが重畳して動作が不安定になる状態を防止し、半導体スイッチング素子102a−102dを安定に動作させることができる。
なお、絶縁電源220は、各制御GNDパターン112a−112cに対応したドライバ103a−103dを駆動する、図1に示す制御電源111a−111cの役割を果たす。図10に示すように、制御電源パターン111a−111cのぞれぞれは、互いに対となる制御GNDパターン112a−112cのそれぞれと、異なる層で配線されるとともに、制御電源パターン111a−111c同士は、同一層の例えば第3層の異なる位置に配置される。
このように、本実施の形態2は、各制御GNDパターン112a−112cのそれぞれ、および制御電源パターン111a−111cのぞれぞれを、同一層の異なる位置に配置する配線パターンを採用している。このような配線パターンを用いることで、パターン間寄生容量を小さく抑える効果を得た上で、限られた基板の領域を効率的に使用して回路パターンを設計することが可能となる。これにより、センサ等の素子および配線のレイアウト設計が容易となり、電力変換回路基板及び電力変換装置の小型化が実現できる。さらに、制御電源パターン111a−111cを、対となる制御GNDパターン112a−112cと、回路基板CBの積層方向で重ねて配置するような配線パターンとしてもよい。このように、制御GNDパターン112a−112cと、制御電源パターン111a−111cとを配線することで、対となる配線間のぞれぞれにパターン間寄生容量が生成され、より安定した電源が実現できる。
なお、図9では、各制御GNDパターン112a−112c全てを同一層に配する例を示したが、これに限るものではない。各制御GNDパターン112a−112cの一部を他の配線層に配置してもよい。図11では、同一ノードである2つの制御GNDパターン112bの配線間に、他のノードの配線である制御GNDパターン112aがある。そこで、物理的に離れている2つの制御GNDパターン112b間を、例えば第1層配線310、および第1層配線310の両端に設けられた層間接続用VIA301にて接続している。
このように、同一層で構成される各制御GNDパターン112a−112cにおいて、同一ノードでありながら、その配線間に他のノードの配線があるために、互いに物理的に離れている場合には、他の層の配線で接続することで、絶縁電源220までの配線数を削減することができる。これにより、電力変換回路基板の小型化が可能となり、電力変換回路および電力変換装置の小型化につながる。
本実施の形態における各配線の回路基板の層への割り当ては、あくまでも一例であり、この発明は、この一例に限られるものではない。また、半導体スイッチング素子102a−102dの配列は、一例であり、この一例に限られるものではない。また、本実施の形態2では、回路基板は、4層基板である例を示したが、層数は、これに限定されることはなく、例えば、6層以上の層数を持つ回路基板であってもよい。一方、1つのハーフブリッジを構成する2つの半導体スイッチング素子の場合は、2層の回路基板で本発明に係る電力変換回路を実現することが可能である。
なお、高電圧を扱う電力変換回路の場合、制御GNDパターン(112a−112c)は、電力変換回路または電力変換装置の筐体と絶縁されている。また、図7から図11においては、絶縁電源220、トランスの一次巻線104a、入力コンデンサ101は、回路基板CBの外側に設けられている。ただし、これらは、半導体スイッチング素子102a−102dおよびドライバ103a−103dと共に回路基板CBの表面または回路基板CB内に実装されていてもよい。
この発明においては、ワイドバンドギャップを持つ半導体スイッチング素子を駆動する異なるノードの複数のGNDの回路基板の回路パターンを回路基板の平面視で重ならないように配置する。すなわち、異なるノードの複数のGNDの回路基板の回路パターンを回路基板の積層方向において重ならない位置、または同一層の異なる位置に配置する。これにより、異なるノードのGND間の寄生容量を削減し、高周波スイッチングする際の半導体スイッチング素子の損失を低減することができ、ひいては、電力変換回路の効率向上、半導体スイッチング素子の冷却構造簡素化による電力変換回路の小型化、低コスト化が実現できる。また、高速スイッチング時における、ドライバ−半導体スイッチング素子間のGND配線の寄生インダクタンスに流れる電流も小さくできるため、安定した高速スイッチングを実現できる。
100 入力電源、101 入力コンデンサ、102 単相インバータ(電力変換器)、
102a−102d 半導体スイッチング素子、103a−103d ドライバ、
104 トランス、104a 一次巻線、104b 二次巻線、
105 整流回路、105a−105d ダイオード、106 リアクトル、
107 出力コンデンサ、108 負荷、109 制御回路、
110a−110f 絶縁素子、111a−111c 制御電源(制御電源パターン)、
112a−112c 制御GND(制御GND(グランド)パターン)、
113,114 パターン間寄生容量、201−204 基板パターン(配線)、
210a ゲート配線、211a ソース配線、220 絶縁電源、
310 第1層配線、CB 回路基板。

Claims (10)

  1. 回路パターンが形成された2層以上の複数の層で構成された回路基板と、
    前記回路基板の回路パターンと接続されて電力変換を行うためのスイッチングを行う複数の半導体スイッチング素子と、
    を含み、
    前記回路基板において、電源から延びる前記複数の半導体スイッチング素子を駆動する異なるノードの複数の制御グランドパターンを、前記複数の半導体スイッチング素子のソース端子に接続されるパターンも含めて、平面視で重ならないように配置した、電力変換回路。
  2. 前記複数の半導体スイッチング素子がワイドバンドギャップ半導体からなる、請求項1に記載の電力変換回路。
  3. 前記複数の半導体スイッチング素子で構成された少なくとも一つのハーフブリッジ回路と、
    前記ハーフブリッジ回路を構成する第一の半導体スイッチング素子のソースと接続され、前記第一の半導体スイッチング素子を駆動するドライバのグランドと接続される第一の制御グランドパターンと、
    前記ハーフブリッジ回路を構成し、前記第一の半導体スイッチング素子とソースを共通としない第二の半導体スイッチング素子のソースと接続され、前記第二の半導体スイッチング素子を駆動するドライバのグランドと接続される第二の制御グランドパターンと、
    を含み、
    前記第一の制御グランドパターンと前記第二の制御グランドパターンとが前記回路基板の積層方向において重ならない位置に設けられた、
    請求項1または2に記載の電力変換回路。
  4. 前記複数の半導体スイッチング素子で構成された少なくとも一つのハーフブリッジ回路と、
    前記ハーフブリッジ回路を構成する第一の半導体スイッチング素子のソースと接続され、前記第一の半導体スイッチング素子を駆動するドライバのグランドと接続される第一の制御グランドパターンと、
    前記ハーフブリッジ回路を構成し、前記第一の半導体スイッチング素子とソースを共通としない第二の半導体スイッチング素子のソースと接続され、前記第二の半導体スイッチング素子を駆動するドライバのグランドと接続される第二の制御グランドパターンと、
    を含み、
    前記第一の制御グランドパターンと前記第二の制御グランドパターンとが前記回路基板の同一層の異なる位置に配置された、
    請求項1または2に記載の電力変換回路。
  5. 前記第一の制御グランドパターンを基準とする第一の制御電源パターンと、前記第二の制御グランドパターンを基準とする第二の制御電源パターンとが、前記回路基板の同一層の異なる位置に配置された請求項3または4に記載の電力変換回路。
  6. 前記第一の制御グランドパターンと前記第二の制御グランドパターンが、前記電力変換回路の筐体と絶縁されている請求項3から5までのいずれか1項に記載の電力変換回路。
  7. 前記第一の制御グランドパターンと前記第一の制御電源パターン、および前記第二の制御グランドパターンと前記第二の制御電源パターンは、それぞれ前記回路基板の積層方向において重なる位置に設けられた、請求項5に記載の電力変換回路。
  8. 前記第一の半導体スイッチング素子と前記第二の半導体スイッチング素子は、一つのハーフブリッジ回路を構成する上下アームの半導体スイッチング素子である、請求項3から7までのいずれか1項に記載の電力変換回路。
  9. 前記ハーフブリッジ回路を複数含み、前記第一の半導体スイッチング素子と前記第二の半導体スイッチング素子は、異なるハーフブリッジ回路を構成する上アームの半導体スイッチング素子である、請求項3から7までのいずれか1項に記載の電力変換回路。
  10. 前記複数の半導体スイッチング素子は、GaNを材料とする半導体スイッチング素子である、請求項1から9までのいずれか1項に記載の電力変換回路。
JP2017193583A 2017-10-03 2017-10-03 電力変換回路 Active JP6549200B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2017193583A JP6549200B2 (ja) 2017-10-03 2017-10-03 電力変換回路
EP18864523.8A EP3694093A4 (en) 2017-10-03 2018-04-10 CURRENT CONVERSION CIRCUIT
CN201880061227.3A CN111133666B (zh) 2017-10-03 2018-04-10 功率转换电路
US16/639,978 US11336188B2 (en) 2017-10-03 2018-04-10 Power conversion circuit
PCT/JP2018/015097 WO2019069489A1 (ja) 2017-10-03 2018-04-10 電力変換回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2017193583A JP6549200B2 (ja) 2017-10-03 2017-10-03 電力変換回路

Publications (2)

Publication Number Publication Date
JP2019068664A JP2019068664A (ja) 2019-04-25
JP6549200B2 true JP6549200B2 (ja) 2019-07-24

Family

ID=65994569

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017193583A Active JP6549200B2 (ja) 2017-10-03 2017-10-03 電力変換回路

Country Status (5)

Country Link
US (1) US11336188B2 (ja)
EP (1) EP3694093A4 (ja)
JP (1) JP6549200B2 (ja)
CN (1) CN111133666B (ja)
WO (1) WO2019069489A1 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114938698A (zh) * 2020-04-20 2022-08-23 株式会社日立产机系统 电力转换装置
AU2021354578B2 (en) * 2020-09-30 2023-06-15 Daikin Industries, Ltd. Power conversion device

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2854757B2 (ja) * 1992-06-17 1999-02-03 三菱電機株式会社 半導体パワーモジュール
JP2003199327A (ja) * 2001-12-28 2003-07-11 Yaskawa Electric Corp 電力変換装置のゲートドライブ回路
US6859087B2 (en) 2002-10-31 2005-02-22 International Rectifier Corporation Half-bridge high voltage gate driver providing protection of a transistor
KR100799856B1 (ko) * 2005-07-07 2008-01-31 삼성전기주식회사 고효율 하프-브리지 dc/dc 컨버터 및 그 제어방법
CN102185474B (zh) * 2005-10-28 2013-09-18 日立金属株式会社 Dc-dc转换器
JP4793225B2 (ja) * 2006-11-07 2011-10-12 株式会社デンソー インバータ装置
JP5029900B2 (ja) * 2007-11-20 2012-09-19 アイシン・エィ・ダブリュ株式会社 モータの制御装置
JP5444619B2 (ja) * 2008-02-07 2014-03-19 株式会社ジェイテクト 多層回路基板およびモータ駆動回路基板
JP5422663B2 (ja) * 2009-10-22 2014-02-19 パナソニック株式会社 パワー半導体モジュール
JP5524986B2 (ja) * 2010-02-03 2014-06-18 本田技研工業株式会社 半導体装置
JP5599260B2 (ja) * 2010-08-11 2014-10-01 株式会社東芝 高周波スイッチ
JP2012186784A (ja) * 2010-12-24 2012-09-27 Renesas Electronics Corp 水晶発振装置および半導体装置
CN102545560B (zh) * 2011-12-15 2014-09-03 无锡中星微电子有限公司 一种功率开关驱动器、ic芯片及直流-直流转换器
JP5810896B2 (ja) * 2011-12-22 2015-11-11 株式会社ソシオネクスト Dc−dcコンバータ及びdc−dcコンバータの制御方法
JP2013208017A (ja) 2012-03-29 2013-10-07 Denso Corp 電力変換装置
JP5845428B2 (ja) * 2013-08-22 2016-01-20 パナソニックIpマネジメント株式会社 駆動装置、電力変換装置、車両
JP6303129B2 (ja) 2014-03-07 2018-04-04 パナソニックIpマネジメント株式会社 モータ駆動装置
JP2015154591A (ja) * 2014-02-14 2015-08-24 ローム株式会社 ゲート駆動回路および電源装置
JP6421484B2 (ja) * 2014-07-28 2018-11-14 Tdk株式会社 コイル部品、コイル部品複合体およびトランス、ならびに電源装置
JP6237554B2 (ja) * 2014-09-24 2017-11-29 アイシン・エィ・ダブリュ株式会社 電力変換装置の制御基板
JP6327113B2 (ja) * 2014-10-30 2018-05-23 株式会社明電舎 電力変換装置
EP3229361B1 (en) 2014-12-03 2019-06-19 Nissan Motor Co., Ltd Power conversion device
EP4096085A1 (en) * 2015-03-24 2022-11-30 Mitsubishi Electric Corporation Power conversion device
US11075589B2 (en) * 2019-05-20 2021-07-27 Ford Global Technologies, Llc DC inverter/converter current balancing for paralleled phase leg switches
DE112020000206T5 (de) * 2019-07-03 2021-08-19 Fuji Electric Co., Ltd. Halbleitermodul-Schaltkreisstruktur

Also Published As

Publication number Publication date
CN111133666A (zh) 2020-05-08
US20210376740A1 (en) 2021-12-02
EP3694093A4 (en) 2020-10-28
EP3694093A1 (en) 2020-08-12
JP2019068664A (ja) 2019-04-25
CN111133666B (zh) 2024-03-29
US11336188B2 (en) 2022-05-17
WO2019069489A1 (ja) 2019-04-11

Similar Documents

Publication Publication Date Title
US6713823B1 (en) Conductive routings in integrated circuits
JP5798412B2 (ja) 半導体モジュール
TWI492507B (zh) 切換式穩壓器中的磁場抵消
JP6202195B2 (ja) 半導体装置
JP2008263715A (ja) Dc/dc電力変換装置
JP6184507B2 (ja) ドライバ基板および電力変換装置
CN112514220B (zh) 功率转换装置
US10985645B2 (en) Alternatingly-switched parallel circuit, integrated power module and integrated power package
JP6549200B2 (ja) 電力変換回路
JP6053668B2 (ja) 半導体モジュールおよび電力変換装置
KR101036934B1 (ko) 압전 트랜스듀서 컨버터, 이를 이용한 발광 다이오드 구동 장치 및 전력 변환 방법
JP2017055610A (ja) パワー半導体装置
JP6440772B2 (ja) 電力変換装置
US10847297B1 (en) Low-core-loss transformer with magnetic pillar in center of four corner pillars
JP6851242B2 (ja) 電力変換装置
JP6509401B1 (ja) 電力変換装置
US10594228B2 (en) Rectifier IC and insulation type switching power supply using the same
CN107800304B (zh) 电力转换装置
JP6835245B2 (ja) 半導体装置
JP6965294B2 (ja) 電力変換装置、及びトランス
US20230402922A1 (en) Power converter
JP7086308B2 (ja) Dc/dcコンバータ装置
JP6752382B1 (ja) 電力変換装置
JP6674398B2 (ja) 電力変換装置および制御線の配線構造
JP2012196111A (ja) Dc−dcコンバータ

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20190129

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190404

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20190418

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20190625

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20190626

R150 Certificate of patent or registration of utility model

Ref document number: 6549200

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250