JP6545915B2 - ワード線調整スキーム - Google Patents
ワード線調整スキーム Download PDFInfo
- Publication number
- JP6545915B2 JP6545915B2 JP2018550725A JP2018550725A JP6545915B2 JP 6545915 B2 JP6545915 B2 JP 6545915B2 JP 2018550725 A JP2018550725 A JP 2018550725A JP 2018550725 A JP2018550725 A JP 2018550725A JP 6545915 B2 JP6545915 B2 JP 6545915B2
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- word line
- memory
- pull
- memory cell
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000015654 memory Effects 0.000 claims description 172
- 238000000034 method Methods 0.000 claims description 41
- 230000008878 coupling Effects 0.000 claims description 8
- 238000010168 coupling process Methods 0.000 claims description 8
- 238000005859 coupling reaction Methods 0.000 claims description 8
- 230000003068 static effect Effects 0.000 claims description 6
- 238000010586 diagram Methods 0.000 description 13
- 230000002093 peripheral effect Effects 0.000 description 12
- 238000005516 engineering process Methods 0.000 description 5
- 238000004891 communication Methods 0.000 description 4
- 238000013461 design Methods 0.000 description 4
- 230000008901 benefit Effects 0.000 description 3
- 239000007795 chemical reaction product Substances 0.000 description 3
- 239000013067 intermediate product Substances 0.000 description 3
- 230000004044 response Effects 0.000 description 3
- 239000000758 substrate Substances 0.000 description 3
- 230000008569 process Effects 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 238000012360 testing method Methods 0.000 description 2
- 230000009471 action Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000006880 cross-coupling reaction Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000001105 regulatory effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/41—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
- G11C11/413—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction
- G11C11/417—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction for memory cells of the field-effect type
- G11C11/419—Read-write [R-W] circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/41—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
- G11C11/412—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger using field-effect transistors only
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/41—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
- G11C11/413—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/41—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
- G11C11/413—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction
- G11C11/417—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction for memory cells of the field-effect type
- G11C11/418—Address circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/08—Word line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, for word lines
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/08—Address circuits; Decoders; Word-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/30—Power supply circuits
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Static Random-Access Memory (AREA)
Description
[0001] 本出願は、「WORDLINE ADJUSTMENT SCHEME」と題されて2016年3月30日に出願された米国特許出願第15/085,942号の利益を主張し、それは参照によって全体がここに明示的に組み込まれる。
[技術分野]
[0002] 本開示は、一般に電子回路に関し、より具体的には、改善されたワード線調整スキームを用いたメモリに関する。
以下に本願の出願当初の特許請求の範囲に記載された発明を付記する。
[C1] メモリであって、
トランジスタを備えるメモリセルと、
ワード線によって前記メモリセルに結合されたワード線ドライバと、前記ワード線ドライバは、前記トランジスタのパラメータを補償するために前記ワード線の電圧レベルを調整するように構成される、
を備える、メモリ。
[C2] 前記パラメータが、前記トランジスタの速度を備える、C1に記載のメモリ。
[C3] 前記トランジスタがnタイプトランジスタであり、前記ワード線ドライバが、より速いnタイプトランジスタのケースにおいてはより多く前記ワード線の前記電圧レベルをプルダウンし、より遅いnタイプトランジスタのケースにおいてはより少なく前記ワード線の前記電圧レベルをプルダウンするようにさらに構成される、C2に記載のメモリ。
[C4] 前記パラメータが、前記トランジスタのしきい値電圧をさらに備える、C2に記載のメモリ。
[C5] 前記ワード線ドライバが、前記電圧レベルを調整するための、前記ワード線に結合されたプルダウントランジスタをさらに備える、C1に記載のメモリ。
[C6] 前記ワード線ドライバが、前記プルダウントランジスタをバイアスするためのパスゲートトランジスタをさらに備える、C5に記載のメモリ。
[C7] 前記プルダウントランジスタがゲートを備え、前記パスゲートトランジスタが、前記ワード線と前記ゲートとの間に結合される、C6に記載のメモリ。
[C8] 前記プルダウントランジスタおよびパスゲートトランジスタの各々が、nチャネルトランジスタを備える、C7に記載のメモリ。
[C9] 前記メモリセルが、ラッチおよびビット線を備え、前記トランジスタが、前記ビット線を前記ラッチに結合するアクセストランジスタを備える、C1に記載のメモリ。
[C10] 前記ラッチが、少なくとも1つのpタイプトランジスタおよび少なくとも1つのnタイプトランジスタを備え、前記少なくとも1つのpタイプトランジスタおよび前記少なくとも1つのnタイプトランジスタが、同じサイズである、C9に記載のメモリ。
[C11] 前記少なくとも1つのpタイプトランジスタ、前記少なくとも1つのnタイプトランジスタ、および前記アクセストランジスタが、finFETトランジスタを備え、および、同じ数の、1つまたは複数のfinを備える、C10に記載のメモリ。
[C12] メモリを動作させるための方法であって、
トランジスタを備えるメモリセルにアクセスするために、ワード線電圧をアサートすることと、
前記トランジスタのパラメータを補償するために、前記ワード線電圧を調整することと、
を備える、方法。
[C13] 前記パラメータが、前記トランジスタの速度を備える、C12に記載の方法。
[C14] 前記トランジスタがnタイプトランジスタであり、
前記方法が、
より速いnタイプトランジスタのケースにおいてはより多く前記ワード線電圧をプルダウンすることと、
より遅いnタイプトランジスタのケースにおいてはより少なく前記ワード線電圧をプルダウンすることと、
をさらに備える、C13に記載の方法。
[C15] 前記パラメータが、前記トランジスタのしきい値電圧をさらに備える、C13に記載の方法。
[C16] プルダウントランジスタによって前記ワード線電圧をプルダウンすることをさらに備える、C12に記載の方法。
[C17] パスゲートトランジスタによって前記プルダウントランジスタをバイアスすることをさらに備える、C16に記載の方法。
[C18] 前記パスゲートトランジスタによって、前記プルダウントランジスタのゲートと前記ワード線電圧とを結合すること、
をさらに備える、C17に記載の方法。
[C19] 前記プルダウントランジスタおよびパスゲートトランジスタの各々が、nチャネルトランジスタを備える、C18に記載の方法。
[C20] 前記メモリセルが、ラッチおよびビット線を備え、前記トランジスタが、前記ビット線を前記ラッチに結合するアクセストランジスタを備える、C12に記載の方法。
[C21] 前記ラッチが、少なくとも1つのpタイプトランジスタおよび少なくとも1つのnタイプトランジスタを備え、前記少なくとも1つのpタイプトランジスタおよび前記少なくとも1つのnタイプトランジスタが、同じサイズである、C20に記載の方法。
[C22] 前記少なくとも1つのpタイプトランジスタ、前記少なくとも1つのnタイプトランジスタ、および前記アクセストランジスタが、finFETトランジスタを備え、および、同じ数の、1つまたは複数のfinを備える、C21に記載の方法。
[C23] メモリであって、
メモリセルと、
ワード線によって前記メモリセルに結合されたワード線ドライバと、前記ワード線ドライバは、前記ワード線のフィードバックに基づいて、前記ワード線の電圧レベルを調整するように構成される、
を備える、メモリ。
[C24] 前記ワード線の前記電圧レベルをプルダウンするように構成されるプルダウントランジスタをさらに備え、ここにおいて、前記プルダウントランジスタが、前記ワード線に結合されたゲートを備える、C23に記載のメモリ。
[C25] 前記プルダウントランジスタの前記ゲートが、前記ワード線の前記電圧レベルの前記プルダウンを制御するために、前記ワード線に電気的に接続される、C24に記載のメモリ。
[C26] 前記ワード線と前記ゲートとの間に結合されたパスゲートトランジスタをさらに備える、C24に記載のメモリ。
[C27] 前記メモリセルが、少なくとも1つのpタイプトランジスタおよび少なくとも1つのnタイプトランジスタを有するラッチを備え、前記少なくとも1つのpタイプトランジスタおよび前記少なくとも1つのnタイプトランジスタが、同じサイズである、C26に記載のメモリ。
[C28] 前記メモリセルが、前記ラッチをビット線に結合するアクセストランジスタをさらに備え、前記少なくとも1つのpタイプトランジスタ、前記少なくとも1つのnタイプトランジスタ、および前記アクセストランジスタが、finFETトランジスタを備え、および、同じ数の、1つまたは複数のfinを備える、C27に記載のメモリ。
Claims (20)
- メモリであって、
トランジスタを備えるメモリセルと、
ワード線によって前記メモリセルに結合されたワード線ドライバと、前記ワード線ドライバは、前記ワード線の電圧レベルを調整して、前記メモリセルの書き込み能力を低下させることなくスタティックノイズマージンを改善するように構成される、
ここにおいて、前記ワード線ドライバが、前記電圧レベルを調整するために前記ワード線に結合されたプルダウントランジスタと、前記プルダウントランジスタのゲートをバイアスするためにバッファの出力と前記ゲートとの間に結合されたパスゲートトランジスタとをさらに備え、前記プルダウントランジスタは、前記ワード線を駆動する前記バッファとは分離される、
を備える、メモリ。 - 前記トランジスタがnタイプトランジスタであり、前記ワード線ドライバが、より速いnタイプトランジスタのケースにおいてはより多く前記ワード線の電圧レベルをプルダウンし、より遅いnタイプトランジスタのケースにおいてはより少なく前記ワード線の前記電圧レベルをプルダウンするようにさらに構成される、請求項1に記載のメモリ。
- 前記プルダウントランジスタが、前記電圧レベルを調整するために前記ワード線に直接的に結合される、請求項1に記載のメモリ。
- 前記プルダウントランジスタおよびパスゲートトランジスタの各々が、nチャネルトランジスタを備える、請求項3に記載のメモリ。
- 前記メモリセルが、ラッチおよびビット線を備え、前記トランジスタが、前記ビット線を前記ラッチに結合するアクセストランジスタを備える、請求項1に記載のメモリ。
- 前記ラッチが、少なくとも1つのpタイプトランジスタおよび少なくとも1つのnタイプトランジスタを備え、前記少なくとも1つのpタイプトランジスタおよび前記少なくとも1つのnタイプトランジスタが、同じサイズである、請求項5に記載のメモリ。
- 前記少なくとも1つのpタイプトランジスタ、前記少なくとも1つのnタイプトランジスタ、および前記アクセストランジスタが、finFETトランジスタを備え、および、同じ数の、1つまたは複数のfinを備える、請求項6に記載のメモリ。
- メモリを動作させるための方法であって、
トランジスタを備えるメモリセルにアクセスするために、ワード線電圧をアサートすることと、
前記メモリセルの書き込み能力を低下させることなくスタティックノイズマージンを改善するために前記ワード線電圧を調整することと、
プルダウントランジスタによって、前記ワード線電圧をプルダウンすることと、前記プルダウントランジスタは、前記ワード線を駆動するバッファとは分離される、
前記バッファの出力と前記プルダウントランジスタのゲートとの間に結合されたパスゲートトランジスタによって前記プルダウントランジスタの前記ゲートをバイアスすることと、
を備える、方法。 - 前記トランジスタがnタイプトランジスタであり、
前記方法が、
より速いnタイプトランジスタのケースにおいてはより多く前記ワード線電圧をプルダウンすることと、
より遅いnタイプトランジスタのケースにおいてはより少なく前記ワード線電圧をプルダウンすることと、
をさらに備える、請求項8に記載の方法。 - プルダウントランジスタによって前記ワード線電圧をプルダウンすることが、前記ワード線に直接的に結合されたプルダウントランジスタによって前記ワード線電圧をプルダウンすることを備える、請求項8に記載の方法。
- 前記プルダウントランジスタおよびパスゲートトランジスタの各々が、nチャネルトランジスタを備える、請求項10に記載の方法。
- 前記メモリセルが、ラッチおよびビット線を備え、前記トランジスタが、前記ビット線を前記ラッチに結合するアクセストランジスタを備える、請求項8に記載の方法。
- 前記ラッチが、少なくとも1つのpタイプトランジスタおよび少なくとも1つのnタイプトランジスタを備え、前記少なくとも1つのpタイプトランジスタおよび前記少なくとも1つのnタイプトランジスタが、同じサイズである、請求項12に記載の方法。
- 前記少なくとも1つのpタイプトランジスタ、前記少なくとも1つのnタイプトランジスタ、および前記アクセストランジスタが、finFETトランジスタを備え、および、同じ数の、1つまたは複数のfinを備える、請求項13に記載の方法。
- メモリであって、
メモリセルと、
ワード線によって前記メモリセルに結合されたワード線ドライバと、前記ワード線ドライバは、前記ワード線のフィードバックに基づいて、前記ワード線の電圧レベルを調整して、前記メモリセルの書き込み能力を低下させることなくスタティックノイズマージンを改善するように構成される、
ここにおいて、前記ワード線ドライバが、前記電圧レベルを調整するために前記ワード線に結合されたプルダウントランジスタと、前記プルダウントランジスタのゲートをバイアスするためにバッファの出力と前記ゲートとの間に結合されたパスゲートトランジスタとをさらに備え、前記プルダウントランジスタは、前記ワード線を駆動する前記バッファとは分離される、
を備える、メモリ。 - 前記プルダウントランジスタが、前記ワード線の電圧レベルをプルダウンするように構成され、前記プルダウントランジスタが、前記ワード線に結合されたゲートを備える、請求項15に記載のメモリ。
- 前記プルダウントランジスタの前記ゲートが、前記ワード線の前記電圧レベルの前記プルダウンを制御するために、前記ワード線に電気的に接続される、請求項16に記載のメモリ。
- 前記メモリセルが、少なくとも1つのpタイプトランジスタおよび少なくとも1つのnタイプトランジスタを有するラッチを備え、前記少なくとも1つのpタイプトランジスタおよび前記少なくとも1つのnタイプトランジスタが、同じサイズである、請求項16に記載のメモリ。
- 前記メモリセルが、前記ラッチをビット線に結合するアクセストランジスタをさらに備え、前記少なくとも1つのpタイプトランジスタ、前記少なくとも1つのnタイプトランジスタ、および前記アクセストランジスタが、finFETトランジスタを備え、および、同じ数の、1つまたは複数のfinを備える、請求項18に記載のメモリ。
- メモリであって、
トランジスタを備えるメモリセルと、
バッファによって駆動されるワード線によって前記メモリセルに結合されたワード線ドライバと、前記ワード線ドライバは、前記ワード線の電圧レベルを調整して、前記メモリセルの書き込み能力を低下させることなくスタティックノイズマージンを改善するように構成される、
ここにおいて、前記ワード線ドライバが、前記電圧レベルを調整するために前記ワード線に結合されたプルダウントランジスタと、前記プルダウントランジスタのゲートをバイアスするために前記バッファの出力と前記ゲートとの間に結合されたパスゲートトランジスタとをさらに備え、前記ワード線の前記電圧レベルを調整することが、前記ワード線ドライバが論理1を出力するとき、前記ワード線をプルダウンすることを備える、
を備える、メモリ。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US15/085,942 US9928898B2 (en) | 2016-03-30 | 2016-03-30 | Wordline adjustment scheme |
US15/085,942 | 2016-03-30 | ||
PCT/US2017/019488 WO2017172150A1 (en) | 2016-03-30 | 2017-02-24 | Wordline adjustment scheme |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2019510333A JP2019510333A (ja) | 2019-04-11 |
JP6545915B2 true JP6545915B2 (ja) | 2019-07-17 |
Family
ID=58231789
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018550725A Active JP6545915B2 (ja) | 2016-03-30 | 2017-02-24 | ワード線調整スキーム |
Country Status (7)
Country | Link |
---|---|
US (1) | US9928898B2 (ja) |
EP (1) | EP3437098B1 (ja) |
JP (1) | JP6545915B2 (ja) |
KR (1) | KR102054920B1 (ja) |
CN (1) | CN108885890B (ja) |
BR (1) | BR112018069830A2 (ja) |
WO (1) | WO2017172150A1 (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10811088B2 (en) * | 2019-03-12 | 2020-10-20 | Qualcomm Incorporated | Access assist with wordline adjustment with tracking cell |
US12087356B2 (en) | 2021-07-09 | 2024-09-10 | Stmicroelectronics International N.V. | Serial word line actuation with linked source voltage supply modulation for an in-memory compute operation where simultaneous access is made to plural rows of a static random access memory (SRAM) |
US20230008275A1 (en) * | 2021-07-09 | 2023-01-12 | Stmicroelectronics International N.V. | Adaptive word line underdrive control for an in-memory compute operation where simultaneous access is made to plural rows of a static random access memory (sram) |
US11984151B2 (en) | 2021-07-09 | 2024-05-14 | Stmicroelectronics International N.V. | Adaptive bit line overdrive control for an in-memory compute operation where simultaneous access is made to plural rows of a static random access memory (SRAM) |
US20230260572A1 (en) * | 2022-02-15 | 2023-08-17 | Taiwan Semiconductor Manufacturing Company Ltd. | Electronic circuits, memory devices, and methods for operating an electronic circuit |
US11842769B2 (en) * | 2022-04-14 | 2023-12-12 | Macronix International Co., Ltd. | Memory circuit with leakage current blocking mechanism and memory device having the memory circuit |
Family Cites Families (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5819794A (ja) * | 1981-07-29 | 1983-02-04 | Fujitsu Ltd | 半導体メモリ |
US5410508A (en) * | 1993-05-14 | 1995-04-25 | Micron Semiconductor, Inc. | Pumped wordlines |
JP3239867B2 (ja) * | 1998-12-17 | 2001-12-17 | 日本電気株式会社 | 半導体装置 |
JP4408610B2 (ja) * | 2002-08-09 | 2010-02-03 | 株式会社ルネサステクノロジ | スタティック型半導体記憶装置 |
DE112005000388T5 (de) * | 2004-02-17 | 2007-02-08 | Agere Systems, Inc. | Vielseitiger und intelligenter Leistungssteller |
US7532501B2 (en) * | 2005-06-02 | 2009-05-12 | International Business Machines Corporation | Semiconductor device including back-gated transistors and method of fabricating the device |
JP5100035B2 (ja) * | 2005-08-02 | 2012-12-19 | ルネサスエレクトロニクス株式会社 | 半導体記憶装置 |
JP5158624B2 (ja) * | 2006-08-10 | 2013-03-06 | ルネサスエレクトロニクス株式会社 | 半導体記憶装置 |
US7760576B2 (en) * | 2007-11-08 | 2010-07-20 | Qualcomm Incorporated | Systems and methods for low power, high yield memory |
JP5259270B2 (ja) * | 2008-06-27 | 2013-08-07 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US8213257B2 (en) * | 2010-08-09 | 2012-07-03 | Faraday Technology Corp. | Variation-tolerant word-line under-drive scheme for random access memory |
US8228713B2 (en) | 2010-09-28 | 2012-07-24 | International Business Machines Corporation | SRAM having wordline up-level voltage adjustable to assist bitcell stability and design structure for same |
US8493812B2 (en) * | 2010-10-28 | 2013-07-23 | International Business Machines Corporation | Boost circuit for generating an adjustable boost voltage |
US9105315B2 (en) | 2012-07-23 | 2015-08-11 | Arm Limited | Controlling the voltage level on the word line to maintain performance and reduce access disturbs |
JP2014086112A (ja) | 2012-10-24 | 2014-05-12 | Fujitsu Semiconductor Ltd | 半導体記憶装置 |
KR102083496B1 (ko) | 2012-11-21 | 2020-03-02 | 삼성전자 주식회사 | 리드 동작 시 온도 보상된 워드 라인 전압을 인가하는 반도체 메모리 장치 및 그 방법 |
US9202579B2 (en) | 2013-03-14 | 2015-12-01 | Sandisk Technologies Inc. | Compensation for temperature dependence of bit line resistance |
US9257199B2 (en) | 2013-07-24 | 2016-02-09 | Advanced Micro Devices, Inc. | Canary circuit with passgate transistor variation |
US9355710B2 (en) * | 2014-01-23 | 2016-05-31 | Nvidia Corporation | Hybrid approach to write assist for memory array |
CN104934068B (zh) | 2015-07-07 | 2018-10-09 | 合肥恒烁半导体有限公司 | 一种nand型闪存存储器读取操作时的字线电压生成电路 |
-
2016
- 2016-03-30 US US15/085,942 patent/US9928898B2/en active Active
-
2017
- 2017-02-24 CN CN201780020747.5A patent/CN108885890B/zh active Active
- 2017-02-24 BR BR112018069830A patent/BR112018069830A2/pt not_active IP Right Cessation
- 2017-02-24 EP EP17709316.8A patent/EP3437098B1/en active Active
- 2017-02-24 WO PCT/US2017/019488 patent/WO2017172150A1/en active Application Filing
- 2017-02-24 JP JP2018550725A patent/JP6545915B2/ja active Active
- 2017-02-24 KR KR1020187027956A patent/KR102054920B1/ko active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
BR112018069830A2 (pt) | 2019-01-29 |
KR20180113615A (ko) | 2018-10-16 |
EP3437098B1 (en) | 2019-07-24 |
EP3437098A1 (en) | 2019-02-06 |
WO2017172150A1 (en) | 2017-10-05 |
CN108885890A (zh) | 2018-11-23 |
US9928898B2 (en) | 2018-03-27 |
US20170287551A1 (en) | 2017-10-05 |
JP2019510333A (ja) | 2019-04-11 |
CN108885890B (zh) | 2020-01-03 |
KR102054920B1 (ko) | 2019-12-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6545915B2 (ja) | ワード線調整スキーム | |
US9646681B1 (en) | Memory cell with improved write margin | |
US10115481B2 (en) | Read-assist circuits for memory bit cells employing a P-type field-effect transistor (PFET) read port(s), and related memory systems and methods | |
US7403426B2 (en) | Memory with dynamically adjustable supply | |
US9401201B1 (en) | Write driver for memory | |
JP5478772B2 (ja) | 安定性が改善されビットセルサイズが縮小された低出力5tsram | |
US10811088B2 (en) | Access assist with wordline adjustment with tracking cell | |
US7379347B1 (en) | Memory device and method for performing write operations in such a memory device | |
US9245595B2 (en) | System and method for performing SRAM access assists using VSS boost | |
US10163490B2 (en) | P-type field-effect transistor (PFET)-based sense amplifiers for reading PFET pass-gate memory bit cells, and related memory systems and methods | |
US20150310901A1 (en) | Memory with a sleep mode | |
JP2007149325A (ja) | スタティック・ランダム・アクセス・メモリ(sram)およびsramに供給される電圧レベルを制御する方法 | |
JP5798120B2 (ja) | 半導体記憶装置 | |
US9318162B2 (en) | Overvoltage protection for a fine grained negative wordline scheme | |
US20150228314A1 (en) | Level shifters for systems with multiple voltage domains | |
CN108604458B (zh) | 共享感测放大器 | |
US20150279452A1 (en) | Memory having a pull-up circuit with inputs of multiple voltage domains | |
WO2017131941A1 (en) | Memory cell screen for bti effect | |
JP2010080056A (ja) | スタティック型半導体記憶装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180927 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20180927 |
|
A871 | Explanation of circumstances concerning accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A871 Effective date: 20180927 |
|
A975 | Report on accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A971005 Effective date: 20190201 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190212 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190509 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190521 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190619 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6545915 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |