JP6544318B2 - トランジスタ駆動回路 - Google Patents
トランジスタ駆動回路 Download PDFInfo
- Publication number
- JP6544318B2 JP6544318B2 JP2016160113A JP2016160113A JP6544318B2 JP 6544318 B2 JP6544318 B2 JP 6544318B2 JP 2016160113 A JP2016160113 A JP 2016160113A JP 2016160113 A JP2016160113 A JP 2016160113A JP 6544318 B2 JP6544318 B2 JP 6544318B2
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- gate
- detection circuit
- signal
- turn
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000001514 detection method Methods 0.000 claims description 102
- 230000000630 rising effect Effects 0.000 claims description 42
- 230000008859 change Effects 0.000 claims description 4
- 238000003708 edge detection Methods 0.000 description 5
- 230000000694 effects Effects 0.000 description 3
- 238000000034 method Methods 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 230000009467 reduction Effects 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 101100484930 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) VPS41 gene Proteins 0.000 description 1
- 230000002159 abnormal effect Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000007257 malfunction Effects 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Images
Classifications
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02B—CLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
- Y02B70/00—Technologies for an efficient end-user side electric power management and consumption
- Y02B70/10—Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes
Landscapes
- Power Conversion In General (AREA)
- Electronic Switches (AREA)
Description
図1に示すように、RC−IGBT1のコレクタ及びエミッタと、SiC−MOSFET2のドレイン及びソースとは、それぞれ共通に接続されている。IGBT1のコレクタ及びFET2のドレインは、例えば同様に並列接続された素子で構成されている図示しない上アーム側の素子に接続されており、同エミッタ及びソースはグランドに接続されている。
以下、第1実施形態と同一部分には同一符号を付して説明を省略し、異なる部分について説明する。図3に示すように、第2実施形態の駆動IC31は、駆動IC6より立上り検出回路9,ゲート立上り期間検出回路10,チャージ期間検出回路11,立下り検出回路12,ANDゲート18を削除した構成である。また、ゲート電圧差分検出回路13についても、コンパレータ17以外の構成を削除している。
バイポーラ型トランジスタは、RC−IGBTに限ることはない。また、MOSFETもSiC−MOSFETに限ることはない。
本開示は、実施例に準拠して記述されたが、本開示は当該実施例や構造に限定されるものではないと理解される。本開示は、様々な変形例や均等範囲内の変形をも包含する。加えて、様々な組み合わせや形態、さらには、それらに一要素のみ、それ以上、あるいはそれ以下、を含む他の組み合わせや形態をも、本開示の範疇や思想範囲に入るものである。
Claims (4)
- バイポーラ型トランジスタ(1)とMOSFET(2)とを並列に接続したものを駆動対象とし、
前記バイポーラ型トランジスタをターンオンさせる際に、当該トランジスタの駆動電圧がミラー電圧に達した後、ミラー期間が終了した以降に前記MOSFETのターンオンを開始させるため、
入力信号の立下りタイミングを遅延させた信号を出力するターンオフディレイ回路(7)と、
このターンオフディレイ回路の出力信号の変化に応じて、前記バイポーラ型トランジスタのゲートにターンオンレベル電圧とターンオフレベル電圧とを付与するバイポーラ型トランジスタ駆動回路(8)と、
前記入力信号の立上りを検出する立上り検出回路(9)と、
前記入力信号の立下りを検出する立下り検出回路(22)と、
前記バイポーラ型トランジスタの駆動電圧がターンオンレベルに立上るまでの立上り期間を検出するゲート立上り期間検出回路(10)と、
前記立上り期間内において、前記バイポーラ型トランジスタの駆動電圧の変化時間よりも短い周期のクロック信号に同期して動作し、前記駆動電圧の現在値とその一周期前の値との差分を求め、前記差分が閾値電圧よりも大きくなると差分検出信号を出力するゲート電圧差分検出回路(13)と、
前記立上り期間内において、前記差分検出信号の1回目の出力が停止した時点から、2回目の出力が停止する時点までの前記バイポーラ型トランジスタの容量充電期間に充電期間検出信号を出力するチャージ期間検出回路(11)と、
前記差分検出信号,前記充電期間検出信号及び前記クロック信号の論理積をとるANDゲート(18)と、
このANDゲートの出力信号の立上りを検出する立上り検出回路(20)と、
前記立上り検出回路が前記ANDゲートの出力信号の立上りを検出すると前記MOSFETのゲートにターンオンレベル電圧を付与し、前記立下り検出回路が前記入力信号の立下りを検出すると前記MOSFETのゲートにターンオフレベル電圧を付与するMOS駆動回路(21)と、
前記充電期間検出信号の立下りを検出する立下り検出回路(12)とを備え、
前記ゲート立上り期間検出回路は、前記立上り検出回路が前記入力信号の立上りを検出した時点から、前記立下り検出回路が前記充電期間検出信号の立下りを検出する時点までを、前記立上り期間として検出するトランジスタ駆動回路。 - 前記チャージ期間検出回路は、前記ゲート電圧差分検出回路より入力される信号の立下りエッジの検出回数をカウントするカウンタ(19)を備え、
前記カウンタは、前記入力信号の立上りが検出されるとリセットされ、その後、前記ゲート電圧差分検出回路より1回目の立下りエッジが入力されると充電期間検出信号をハイレベルにし、2回目の立下りエッジが入力されると前記信号をローレベルに変化させる請求項1記載のトランジスタ駆動回路。 - 前記ゲート電圧差分検出回路は、今回のバイポーラ型トランジスタの駆動電圧が記憶される現在値記憶部(14)と、
その1クロック周期前の駆動電圧が記憶される前回値記憶部(15)と、
この前回値記憶部と、前記現在値記憶部とに記憶されている駆動電圧の差分を検出する差分検出部(16)と、
前記差分と閾値電圧とを比較し、その比較結果を前記差分検出信号として出力するコンパレータ(17)とを備える請求項1又は2記載のトランジスタ駆動回路。 - バイポーラ型トランジスタ(1)とMOSFET(2)とを並列に接続したものを駆動対象とし、
前記バイポーラ型トランジスタをターンオンさせる際に、当該トランジスタの駆動電圧がミラー電圧に達した後、ミラー期間が終了した以降に前記MOSFETのターンオンを開始させるため、
入力信号の立下りタイミングを遅延させた信号を出力するターンオフディレイ回路(7)と、
このターンオフディレイ回路の出力信号の変化に応じて、前記バイポーラ型トランジスタのゲートにターンオンレベル電圧とターンオフレベル電圧とを付与するバイポーラ型トランジスタ駆動回路(8)と、
前記バイポーラ型トランジスタの駆動電圧と前記ミラー電圧よりも高く設定される閾値電圧とを比較し、その比較結果を出力するコンパレータ(17)と、
このコンパレータの出力信号の立上りを検出する立上り検出回路(20)と、
前記入力信号の立下りを検出する立下り検出回路(22)と、
前記立上り検出回路が前記立上りを検出すると前記MOSFETのゲートにターンオンレベル電圧を付与し、前記立下り検出回路が前記立下りを検出すると前記MOSFETのゲートにターンオフレベル電圧を付与するMOS駆動回路(21)とを備えるトランジスタ駆動回路。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016160113A JP6544318B2 (ja) | 2016-08-17 | 2016-08-17 | トランジスタ駆動回路 |
US16/326,638 US10644689B2 (en) | 2016-08-17 | 2017-07-31 | Transistor drive circuit and motor drive control apparatus |
DE112017004119.8T DE112017004119T5 (de) | 2016-08-17 | 2017-07-31 | Transistoransteuerungsschaltung und Motoransteuerungssteuerungsvorrichtung |
CN201780050288.5A CN109804539B (zh) | 2016-08-17 | 2017-07-31 | 晶体管驱动电路和电动机驱动控制装置 |
PCT/JP2017/027691 WO2018034137A1 (ja) | 2016-08-17 | 2017-07-31 | トランジスタ駆動回路及びモータ駆動制御装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016160113A JP6544318B2 (ja) | 2016-08-17 | 2016-08-17 | トランジスタ駆動回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2018029258A JP2018029258A (ja) | 2018-02-22 |
JP6544318B2 true JP6544318B2 (ja) | 2019-07-17 |
Family
ID=61247802
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016160113A Active JP6544318B2 (ja) | 2016-08-17 | 2016-08-17 | トランジスタ駆動回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6544318B2 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109302169B (zh) * | 2018-08-23 | 2022-04-22 | 北京长峰天通科技有限公司 | 一种SiC MOSFET驱动保护电路及其保护方法 |
CN111510123A (zh) * | 2020-04-30 | 2020-08-07 | 深圳威迈斯新能源股份有限公司 | 一种智能开关及其驱动延时调整方法 |
WO2023223426A1 (ja) * | 2022-05-17 | 2023-11-23 | 三菱電機株式会社 | 電力用半導体素子の駆動回路および駆動方法ならびにパワーモジュール |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04354156A (ja) * | 1991-05-31 | 1992-12-08 | Fuji Electric Co Ltd | 半導体スイッチング装置 |
JP5932269B2 (ja) * | 2011-09-08 | 2016-06-08 | 株式会社東芝 | パワー半導体モジュール及びパワー半導体モジュールの駆動方法 |
JP6402591B2 (ja) * | 2014-10-31 | 2018-10-10 | 富士電機株式会社 | 半導体装置 |
-
2016
- 2016-08-17 JP JP2016160113A patent/JP6544318B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2018029258A (ja) | 2018-02-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2018034137A1 (ja) | トランジスタ駆動回路及びモータ駆動制御装置 | |
TWI746713B (zh) | 半導體裝置及功率轉換裝置 | |
JP6086101B2 (ja) | 半導体装置 | |
US9300285B2 (en) | Gate driver circuit | |
US10109995B2 (en) | Switch drive circuit | |
US10305412B2 (en) | Semiconductor device | |
JP6544318B2 (ja) | トランジスタ駆動回路 | |
JPWO2009044602A1 (ja) | ゲート駆動回路 | |
US7583111B2 (en) | Method for driving a transistor half-bridge | |
US8665003B2 (en) | Dead-time generating circuit and motor control apparatus | |
JP2015204659A5 (ja) | ||
WO2015079492A1 (ja) | ゲート駆動回路及びインテリジェントパワーモジュール | |
CN107634640B (zh) | 半导体装置 | |
JP6544316B2 (ja) | トランジスタ駆動回路及びモータ駆動制御装置 | |
CN116707499A (zh) | 驱动器系统以及驱动功率晶体管以驱动负载的方法 | |
JP6662494B2 (ja) | ゲート駆動装置 | |
JP2018153006A (ja) | ゲート駆動装置 | |
JPWO2016185802A1 (ja) | 駆動回路 | |
JP6544317B2 (ja) | トランジスタ駆動回路 | |
JP6638628B2 (ja) | ゲート駆動装置 | |
JP5387691B2 (ja) | 電圧駆動型素子を駆動する駆動装置 | |
JP6551337B2 (ja) | トランジスタ駆動回路 | |
JP2015142155A (ja) | 半導体素子モジュール及びゲート駆動回路 | |
JP5170088B2 (ja) | 電圧形インバータ装置及びその運転方法 | |
US10400722B2 (en) | Pulse interrupt control mode for configurable output driver ASIC |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20180629 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190312 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190507 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190521 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190603 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 6544318 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |