JP6510571B2 - 電流/電力平衡化のための方法および装置 - Google Patents
電流/電力平衡化のための方法および装置 Download PDFInfo
- Publication number
- JP6510571B2 JP6510571B2 JP2017012974A JP2017012974A JP6510571B2 JP 6510571 B2 JP6510571 B2 JP 6510571B2 JP 2017012974 A JP2017012974 A JP 2017012974A JP 2017012974 A JP2017012974 A JP 2017012974A JP 6510571 B2 JP6510571 B2 JP 6510571B2
- Authority
- JP
- Japan
- Prior art keywords
- node
- switching circuit
- source
- interconnect
- drain
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims description 21
- 238000010168 coupling process Methods 0.000 claims description 78
- 238000005859 coupling reaction Methods 0.000 claims description 59
- 230000003071 parasitic effect Effects 0.000 claims description 55
- 230000008878 coupling Effects 0.000 claims description 51
- 230000001052 transient effect Effects 0.000 claims description 13
- 239000004065 semiconductor Substances 0.000 claims description 9
- 230000005669 field effect Effects 0.000 claims description 6
- 229910044991 metal oxide Inorganic materials 0.000 claims description 6
- -1 SiC metal oxide Chemical class 0.000 claims description 4
- 238000004088 simulation Methods 0.000 description 33
- 238000010586 diagram Methods 0.000 description 9
- 230000008569 process Effects 0.000 description 7
- 238000005516 engineering process Methods 0.000 description 6
- 238000004519 manufacturing process Methods 0.000 description 4
- 239000000758 substrate Substances 0.000 description 4
- 150000004706 metal oxides Chemical class 0.000 description 2
- 230000008859 change Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000010355 oscillation Effects 0.000 description 1
- 238000007639 printing Methods 0.000 description 1
- 230000004044 response Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
- G05F3/02—Regulating voltage or current
- G05F3/08—Regulating voltage or current wherein the variable is dc
- G05F3/10—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
- G05F3/16—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/12—Modifications for increasing the maximum permissible switched current
- H03K17/122—Modifications for increasing the maximum permissible switched current in field-effect transistor switches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/14—Modifications for compensating variations of physical values, e.g. of temperature
- H03K17/145—Modifications for compensating variations of physical values, e.g. of temperature in field-effect transistor switches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Nonlinear Science (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Electronic Switches (AREA)
- Power Conversion In General (AREA)
Description
本出願は、2015年5月28日に出願された、米国特許出願第14/724,408号「電流/電力平衡化のための方法および装置」の一部継続(CIP)出願である。上記に特定された出願の開示内容全体は、その全体が本明細書中に援用される。
Claims (20)
- 第2切換え回路に対して並列的な第1切換え回路を備えて成る電力回路であって、
上記第1切換え回路および上記第2切換え回路は、複数の相互接続部を介して、第1駆動ノード、第2駆動ノード、ソース・ノード、および、ドレイン・ノードに対して結合され、
当該電力回路は、上記第1駆動ノードおよび上記第2駆動ノードの間にてひとつの制御信号を受信して、上記第1切換え回路および上記第2切換え回路を通して上記ドレイン・ノードから上記ソース・ノードへと流れる電流を制御し、
上記相互接続部の内のひとつの第1相互接続部およびひとつの第2相互接続部は誘導的に結合されて、上記第1切換え回路および上記第2切換え回路を通って流れる電流を平衡化させ、
上記第1切換え回路は、
ゲート・インダクタンスのペアの中のひとつを介して上記第1駆動ノード、
ソース・インダクタンスのペアの中のひとつを介して上記第2駆動ノード、
ソース・インダクタンスの第2のペアの中のひとつを介して上記ソース・ノード、および
ドレイン・インダクタンスのペアの中のひとつを介して上記ドレイン・ノードに結合され、
上記第2切換え回路は、
ゲート・インダクタンスのペア中の他のひとつを介して上記第1駆動ノード、
ソース・インダクタンスの第1のペアの中の他のひとつを介して上記第2駆動ノード、
ソース・インダクタンスの第2のペアの中の他のひとつを介して上記ソース・ノード、および
ドレイン・インダクタンスのペアの中の他のひとつを介して上記ドレイン・ノードに結合され、
上記ゲート・インダクタンスのペア、上記ドレイン・インダクタンスのペア、上記ソース・インダクタンスの第1のペア、上記ソース・インダクタンスの第2のペアは上記複数の相互接続部の一部分である、電力回路。 - 請求項1記載の電力回路において、
前記ひとつの第1相互接続部は、前記第1切換え回路を、前記第1駆動ノード、前記第2駆動ノード、前記ソース・ノードおよび前記ドレイン・ノードに対して相互接続する複数の第1相互接続部の内のひとつの相互接続部であり、且つ、
前記ひとつの第2相互接続部は、前記第2切換え回路を、上記第1駆動ノード、上記第2駆動ノード、上記ソース・ノード、および、上記ドレイン・ノードに対して相互接続する複数の第2相互接続部の内のひとつの相互接続部である、電力回路。 - 請求項2記載の電力回路において、
前記複数の第1相互接続部は、前記ひとつの第2相互接続部に対応するひとつの第3相互接続部を有し、且つ、
上記ひとつの第1相互接続部および上記ひとつの第3相互接続部により導入される複数の寄生インダクタンスは、直接結合された状態である、電力回路。 - 請求項3記載の電力回路において、
前記複数の第2相互接続部は、前記ひとつの第1相互接続部に対応するひとつの第4相互接続部を有し、
前記ひとつの第3相互接続部および上記ひとつの第4相互接続部は誘導的に結合される、電力回路。 - 請求項3記載の電力回路において、
前記ひとつの第1相互接続部は、前記第1切換え回路のゲート端子を前記第1駆動ノードに対して相互接続し、且つ、
前記ひとつの第2相互接続部は、前記第2切換え回路のドレイン端子を前記ドレイン・ノードに対して相互接続する、電力回路。 - 請求項3記載の電力回路において、
前記ひとつの第1相互接続部は、前記第1切換え回路のゲート端子を前記第1駆動ノードに対して相互接続し、且つ、
前記ひとつの第2相互接続部は、前記第2切換え回路のソース端子を前記ソース・ノードに対して相互接続する、電力回路。 - 請求項3記載の電力回路において、
前記ひとつの第1相互接続部は、前記第1切換え回路のソース端子を前記第2駆動ノードに対して相互接続し、且つ、
前記ひとつの第2相互接続部は、前記第2切換え回路のドレイン端子を前記ドレイン・ノードに対して相互接続する、電力回路。 - 請求項3記載の電力回路において、
前記ひとつの第1相互接続部は、前記第1切換え回路のソース端子を前記第2駆動ノードに対して相互接続し、且つ、
前記ひとつの第2相互接続部は、前記第2切換え回路のソース端子を前記ソース・ノードに対して相互接続する、電力回路。 - 請求項1記載の電力回路において、
前記ひとつの第1相互接続部および前記ひとつの第2相互接続部は、前記第1切換え回路を、前記第1駆動ノード、前記第2駆動ノード、前記ソース・ノードおよび前記ドレイン・ノードに対して相互接続する複数の相互接続部の内のひとつである、電力回路。 - 請求項9記載の電力回路において、
前記ひとつの第1相互接続部および前記ひとつの第2相互接続部により導入された複数の寄生インダクタンスは、逆結合された状態である、電力回路。 - 請求項9記載の電力回路において、
前記ひとつの第1相互接続部は、前記第1切換え回路のゲート端子を前記第1駆動ノードに対して相互接続し、且つ、
前記ひとつの第2相互接続部は、上記第1切換え回路のドレイン端子を前記ドレイン・ノードに対して相互接続する、電力回路。 - 請求項9記載の電力回路において、
前記ひとつの第1相互接続部は、前記第1切換え回路のゲート端子を前記第1駆動ノードに対して相互接続し、且つ、
前記ひとつの第2相互接続部は、上記第1切換え回路のソース端子を前記ソース・ノードに対して相互接続する、電力回路。 - 請求項9記載の電力回路において、
前記ひとつの第1相互接続部は、前記第1切換え回路のソース端子を前記第2駆動ノードに対して相互接続し、且つ、
前記ひとつの第2相互接続部は、上記第1切換え回路のドレイン端子を前記ドレイン・ノードに対して相互接続する、電力回路。 - 請求項9記載の電力回路において、
前記ひとつの第1相互接続部は、前記第1切換え回路のソース端子を前記第2駆動ノードに対して相互接続し、且つ、
前記ひとつの第2相互接続部は、上記第1切換え回路のソース端子を前記ソース・ノードに対して相互接続する、電力回路。 - 請求項1記載の電力回路において、
前記ひとつの第1相互接続部および前記ひとつの第2相互接続部は誘導的に結合されて、前記第1切換え回路および前記第2切換え回路が投入/切断されるときに、該第1および第2の切換え回路を通って流れる過渡電流を平衡化させる、電力回路。 - 請求項1記載の電力回路において、
前記第1切換え回路は、第1のSiC金属酸化物半導体電界効果トランジスタを含み、且つ、前記第2切換え回路は、第2のSiC金属酸化物半導体電界効果トランジスタを含む、電力回路。 - 請求項1記載の電力回路において、
前記第1切換え回路は第1ダイ上であり、且つ、前記第2切換え回路は第2ダイ上である、電力回路。 - 請求項17記載の電力回路において、
前記第1ダイおよび前記第2ダイは、組立てられて、対向されたパッケージとされる、電力回路。 - 第2切換え回路に対して並列的な第1切換え回路を有する電力回路であって、
上記第1切換え回路および上記第2切換え回路は、複数の相互接続部を介して、第1駆動ノード、第2駆動ノード、ソース・ノード、および、ドレイン・ノードに対して結合され、
当該電力回路は、上記第1駆動ノードおよび上記第2駆動ノードの間に印加されたひとつの制御信号を受信して、上記第1切換え回路および上記第2切換え回路を通して上記ドレイン・ノードから上記ソース・ノードへと流れる電流を制御し、
上記相互接続部における第1相互接続部および第2相互接続部は誘導的に結合されて、上記第1切換え回路および上記第2切換え回路を通って流れる電流を平衡化させ、
上記第1切換え回路は、
ゲート・インダクタンスのペアの中のひとつを介して上記第1駆動ノード、
ソース・インダクタンスのペアの中のひとつを介して上記第2駆動ノード、
ソース・インダクタンスの第2のペアの中のひとつを介して上記ソース・ノード、および
ドレイン・インダクタンスのペアの中のひとつを介して上記ドレイン・ノードに結合され、
上記第2切換え回路は、
ゲート・インダクタンスのペア中の他のひとつを介して上記第1駆動ノード、
ソース・インダクタンスの第1のペアの中の他のひとつを介して上記第2駆動ノード、
ソース・インダクタンスの第2のペアの中の他のひとつを介して上記ソース・ノード、および
ドレイン・インダクタンスのペアの中の他のひとつを介して上記ドレイン・ノードに結合され、
上記ゲート・インダクタンスのペア、上記ドレイン・インダクタンスのペア、上記ソース・インダクタンスの第1のペア、上記ソース・インダクタンスの第2のペアは上記複数の相互接続部の一部分である電力回路を備えて成る、装置。 - 電力回路において第1切換え回路および第2切換え回路を並列に配設することと、
上記第1切換え回路および上記第2切換え回路を、複数の相互接続部を介して、上記電力回路の第1駆動ノード、第2駆動ノード、ソース・ノードおよびドレイン・ノードに対して結合することであって、上記電力回路は、上記第1駆動ノードおよび上記第2駆動ノードの間に印加されたひとつの制御信号を受信して、上記ドレイン・ノードから上記ソース・ノードへと流れる電流を制御することと、
上記複数の相互接続部におけるひとつの第1相互接続部およびひとつの第2相互接続部を誘導的に結合して、上記第1切換え回路および上記第2切換え回路を通って流れる電流を平衡化させることと、
を備えて成る方法であって、上記電力回路が、
上記第1切換え回路は、ゲート・インダクタンスのペアの中のひとつを介して上記第1駆動ノードと、ソース・インダクタンスのペアの中のひとつを介して上記第2駆動ノードと、第2のソース・インダクタンスのペアの中のひとつを介して上記ソース・ノード、およびドレイン・インダクタンスのペアの中のひとつを介して上記ドレイン・ノードに結合され、
上記第2切換え回路は、ゲート・インダクタンスのペア中の他のひとつを介して上記第1駆動ノードと、ソース・インダクタンスの第1のペアの中の他のひとつを介して上記第2駆動ノードと、ソース・インダクタンスの第2のペアの中の他のひとつを介して上記ソース・ノード、およびドレイン・インダクタンスのペアの中の他のひとつを介して上記ドレイン・ノードに結合され、
上記ゲート・インダクタンスのペア、上記ドレイン・インダクタンスのペア、上記ソース・インダクタンスの第1のペア、上記ソース・インダクタンスの第2のペアは上記複数の相互接続部の一部分である、方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US15/009,867 US9584116B2 (en) | 2015-05-28 | 2016-01-29 | Method and apparatus for current/power balancing |
US15/009,867 | 2016-01-29 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2017175602A JP2017175602A (ja) | 2017-09-28 |
JP6510571B2 true JP6510571B2 (ja) | 2019-05-08 |
Family
ID=59526158
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017012974A Active JP6510571B2 (ja) | 2016-01-29 | 2017-01-27 | 電流/電力平衡化のための方法および装置 |
Country Status (2)
Country | Link |
---|---|
JP (1) | JP6510571B2 (ja) |
CN (1) | CN107024957B (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6723325B2 (ja) * | 2018-11-20 | 2020-07-15 | 三菱電機株式会社 | 車載電子制御装置 |
JP6723326B2 (ja) * | 2018-11-20 | 2020-07-15 | 三菱電機株式会社 | 開閉制御素子に対する通電制御回路ユニット、及びこれを備えた車載電子制御装置 |
JP2021125946A (ja) | 2020-02-04 | 2021-08-30 | オムロン株式会社 | 半導体回路 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
AT349104B (de) * | 1974-12-27 | 1979-03-26 | Siemens Ag Oesterreich | Schaltungsanordnung mit parallelgeschalteten und durch eine gemeinsame steuerspannung gesteuerten transistoren |
JPS5513547A (en) * | 1978-07-14 | 1980-01-30 | Fujitsu Ltd | Parallel connection transistor switch circuit |
JPH04229079A (ja) * | 1990-12-27 | 1992-08-18 | Hitachi Ltd | 半導体スイッチの並列接続方法、スイッチ回路及びインバータ装置 |
JPH07177727A (ja) * | 1993-12-22 | 1995-07-14 | Toshiba Corp | 電圧駆動型スイッチング素子のゲート駆動回路および電圧駆動型スイッチング素子のゲート駆動方法 |
CA2159842A1 (en) * | 1994-12-05 | 1996-06-06 | Joe A. Ortiz | Diode drive current source |
JP3456836B2 (ja) * | 1996-06-17 | 2003-10-14 | 株式会社東芝 | ゲート駆動回路 |
FI110370B (fi) * | 1998-07-31 | 2002-12-31 | Lexel Finland Ab Oy | Järjestely elektronisen tehonsäätimen radiohäiriöiden eliminoimiseksi |
JP2007124501A (ja) * | 2005-10-31 | 2007-05-17 | Matsushita Electric Works Ltd | 半導体リレー装置 |
US7812647B2 (en) * | 2007-05-21 | 2010-10-12 | Advanced Analogic Technologies, Inc. | MOSFET gate drive with reduced power loss |
JP5954924B2 (ja) * | 2010-08-09 | 2016-07-20 | 富士電機株式会社 | 電力変換装置 |
US9793889B2 (en) * | 2011-03-15 | 2017-10-17 | Infineon Technologies Ag | Semiconductor device including a circuit to compensate for parasitic inductance |
WO2013032906A1 (en) * | 2011-08-29 | 2013-03-07 | Efficient Power Conversion Corporation | Parallel connection methods for high performance transistors |
JP6461476B2 (ja) * | 2014-02-28 | 2019-01-30 | ローム株式会社 | Fet並列回路セルおよび疑似高電圧fetモジュール |
US9503079B1 (en) * | 2015-05-28 | 2016-11-22 | Toyota Motor Engineering & Manufacturing North America, Inc. | Method and apparatus for current/power balancing |
-
2017
- 2017-01-12 CN CN201710020700.0A patent/CN107024957B/zh active Active
- 2017-01-27 JP JP2017012974A patent/JP6510571B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
CN107024957A (zh) | 2017-08-08 |
JP2017175602A (ja) | 2017-09-28 |
CN107024957B (zh) | 2019-04-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6525923B2 (ja) | 電流/電力の平衡のための方法及び装置 | |
US9584116B2 (en) | Method and apparatus for current/power balancing | |
US10541623B1 (en) | Circuit with an input voltage divider and two half-bridges | |
CN106877661B (zh) | 双向降压-升压变换器 | |
US9660643B2 (en) | Method and apparatus to improve power device reliability | |
JP6510571B2 (ja) | 電流/電力平衡化のための方法および装置 | |
JP4777747B2 (ja) | 高い電圧供給レベルを用いた低電圧論理回路オペレーション | |
JP2014099610A5 (ja) | ||
US20080297964A1 (en) | Drive device driving a plurality of semiconductor elements having respective reference potential electrodes coupled via a main electrode unit and alternating current power supply device provided with the drive device | |
US11437922B2 (en) | Printed circuit board power cell | |
US9923560B2 (en) | Method and apparatus for current/power balancing | |
JP2017508287A (ja) | 2つの補助エミッタ導体経路を有する半導体モジュール | |
TWI492353B (zh) | 使用外部驅動器ic之雙電力轉換器封裝 | |
CN106981479A (zh) | 功率模块、3相逆变器系统以及功率模块的检查方法 | |
US10187050B2 (en) | Method and apparatus for balancing current and power | |
JP2015111963A (ja) | 電力変換装置 | |
CN1812094B (zh) | 使用较高电压供电电平的低电压逻辑操作 | |
TW201351589A (zh) | 具有內部驅動器ic之整合式雙電力轉換器封裝 | |
CN110784098B (zh) | 电力转换器 | |
JP7274713B1 (ja) | スイッチング回路、電流検出回路、スイッチングタイミング制御方法及び制御プログラム | |
CN111769723A (zh) | 具有附加发射极/源极路径的并联功率模块 | |
CN108832830B (zh) | 一种功率并联的均流电路 | |
JP4345541B2 (ja) | インバータ回路 | |
JP6881399B2 (ja) | 電力用半導体装置及び電力変換装置 | |
KR102607672B1 (ko) | 상부 암 구동 회로, 전력 변환 장치의 구동 회로, 전력 변환 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20180625 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20180710 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20181010 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190305 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190404 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6510571 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313117 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |