JP6337615B2 - Rc−igbt駆動回路 - Google Patents
Rc−igbt駆動回路 Download PDFInfo
- Publication number
- JP6337615B2 JP6337615B2 JP2014109055A JP2014109055A JP6337615B2 JP 6337615 B2 JP6337615 B2 JP 6337615B2 JP 2014109055 A JP2014109055 A JP 2014109055A JP 2014109055 A JP2014109055 A JP 2014109055A JP 6337615 B2 JP6337615 B2 JP 6337615B2
- Authority
- JP
- Japan
- Prior art keywords
- terminal
- switch
- igbt
- gate
- turned
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000003990 capacitor Substances 0.000 claims description 39
- 230000003071 parasitic effect Effects 0.000 claims description 5
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 9
- 230000002457 bidirectional effect Effects 0.000 description 2
- 238000007599 discharging Methods 0.000 description 1
- 238000000605 extraction Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/08—Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/04—Modifications for accelerating switching
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Power Conversion In General (AREA)
- Electronic Switches (AREA)
Description
本発明は上記事情に鑑みてなされたものであり、その目的は、負電源を用いずとも、RC−IGBTを迅速にターンオフさせることが可能なRC−IGBT駆動回路を提供することにある。
これにより、第2ゲートの充電電荷を放電させた後、第2ゲートを一旦エミッタと同電位にしてから負電圧にするので、第2ゲートの負電位をより大きくすることができ、IGBTのターンオフをより高速に行うことができる。
図1に示すように、本実施形態の駆動回路1は、メインゲートG(第1ゲート)と、コントロールゲートCG(第2ゲート)とを備えるRC−IGBT(以下、単にIGBTと称す)2を駆動対象とするもので、このIGBT2は、特許文献1に開示されている半導体装置と同じものである。すなわち、図4に示すように、PWM制御信号がハイレベルとなりIGBT2をターンオンさせる場合には、メインゲートG及びコントロールゲートCGに対して同時にターンオン電圧(ハイレベル駆動電圧)を印加する。
<(1)ON保持>
PWM制御信号がハイレベルになりIGBT2をターンオンさせる場合、制御信号生成部3は、スイッチ回路SW1及びSW7をオンする。これにより、それぞれの抵抗素子RGPを介してメインゲートC側のゲート容量及びコントロールゲートCG側のゲート容量を電圧VBに充電する(図2及び図3(1)参照、図中は丸数字)。
そして、PWM制御信号がローレベルになりIGBT2をターンオフさせる場合、制御信号生成部3は、スイッチ回路SW1をオフさせてからスイッチ回路SW3及びSW4をオンさせる。すると、コントロールゲートCG側のゲート容量に充電されていた電荷によって、コンデンサ14が充電される。
次に、制御信号生成部3は、スイッチ回路SW3及びSW4をオフさせてからスイッチ回路SW2をオンさせる。これにより、コントロールゲートCGの電圧はエミッタと同電位の0Vになる。
続いて、スイッチ回路SW2をオフさせてからスイッチ回路SW5及びSW6をオンさせる。すると、コンデンサ14の正電位側端子(+)がエミッタに、負電位側端子(−)がコントロールゲートCGに接続される。これにより、コントロールゲートCGには負電圧が印加される。
最後に、スイッチ回路SW5及びSW6をオフさせてからスイッチ回路SW2をオンさせて、コントロールゲートCGの電位を0Vにすることでターンオフシーケンスが終了する。
また、コントロールゲートCGを負電圧にした後に、スイッチ回路SW5及びSW6をオフにしてからスイッチ回路SW2をオンさせて、コントロールゲートCGの電位を0Vにするので、次回のIGBT2のターンオンを高速且つ低駆動損失に行うことができる。
以下、第1実施形態と同一部分には同一符号を付して説明を省略し、異なる部分について説明する。図5及び図6に示すように、第2実施形態は、第1実施形態のターンオフシーケンスより<(3)ターンオフ2>のフェーズを削除したもので、(2)でコンデンサ14を充電すると、次の(3)でコントロールゲートCGの電位を0Vにすることなく、直ちにコントロールゲートCGに負電圧を印加する。これが第2実施形態の<(3)ターンオフ2>となっている。
図7に示すように、第3実施形態の駆動回路21は、端子6と端子13(1)との間にスイッチ回路SW9を追加し、制御信号生成部3に替わる制御信号生成部22が、スイッチ回路SW9のオンオフも併せて制御する。制御信号生成部22は、IGBT2を最初にターンオンさせる前に、スイッチ回路SW9及びSW4をオンさせてスタートアップ充電経路を形成し、コンデンサ14を予め設定した電圧まで充電させるようにする。これにより、最初のターンオフシーケンスからコントロールゲートCGに十分な電位の負電圧を印加することが可能になり、ターンオフシーケンスを安定して行うことができる。
図8に示すように、第4実施形態のコントロールゲート駆動部31は、スイッチ回路SW1〜SW6の具体構成を示す。スイッチ回路SW1はPチャネルMOSFET_M1で、スイッチ回路SW6はNチャネルMOSFET_M6でそれぞれ構成する。その他のスイッチ回路SW2〜SW5は、何れも2つのNチャネルMOSFETのソースを共通に接続した(それぞれM21及びM22、M31及びM32、M41及びM42、M51及びM52)双方向スイッチで構成する。尚、図示しないが、メインゲート駆動回路5のスイッチ回路SW7はPチャネルMOSFETで、スイッチ回路SW8はNチャネルMOSFETでそれぞれ構成すれば良い。
図9に示すように、第5実施形態のコントロールゲート駆動部32は、第4実施形態のコントロールゲート駆動部31におけるスイッチ回路SW2を、NチャネルMOSFET_M21と、その寄生ダイオードと逆方向に直列接続されるダイオードD2とで構成し、スイッチ回路SW4を同様に、NチャネルMOSFET_M41と、その寄生ダイオードと逆方向に直列接続されるダイオードD4とで構成している。このように置き換えたスイッチ回路SW2、SW4は、双方向スイッチに比較してダイオードD2、D4の順方向電圧分だけコントロールゲートCGに印加する負電圧の電位が低下するが、簡易な回路構成で実現できる。
図10に示すように、第6実施形態のコントロールゲート駆動部33は、第4実施形態のコントロールゲート駆動部31におけるスイッチ回路SW2を、抵抗素子R2に置き換えたものである。このように構成すれば、例えば図3に示すタイミングチャートで対応する(3)、(5)において、コントロールゲートCGを放電する際の速度が、抵抗素子R2の抵抗値を含む時定数によって第1実施形態よりも遅くなるが、簡易な回路構成で実現できる。
例えば第1、第2実施形態では、ターンオフ動作の最後にスイッチ回路SW2をオンしてコントロールゲートCGを0Vにしていたが、第7実施形態では最後にスイッチ回路SW2をオンせず、次のターンオン動作を直ちに行うようにする。図11(b)は、第2実施形態に対応してIGBT2を交互にターンオン、ターンオフさせた場合である。これに対して第7実施形態では、図6に示す(3)からスイッチ回路SW5及びSW6をオフにすると、直ちにスイッチ回路SW7をオンしてIGBT2のターンオンに移行する。以上のような第7実施形態によれば、ターンオフ制御をより簡単にできる。
駆動電源電圧は20Vに限らない。
必ずしもターンオン用の抵抗素子RGPと、ターンオフ用の抵抗素子RGNとを設ける必要はなく、それぞれの動作速度に問題がなければ共通の抵抗素子を用いても良い。
スイッチ回路に、CMOSトランスファゲートを用いても良い。
コンデンサ14の容量は、必ずしもコントロールゲートCGの容量の10倍以上に限ることなく、個別の設計に応じて適宜変更すれば良い。
Claims (12)
- 第1及び第2ゲートを備えてなるRC(Reverse Conducting)−IGBT(Insulated Gate Bipolar Transistor、以下単にIGBTと称す)を駆動対象とし、前記IGBT(2)をターンオンしている状態からターンオフさせる場合は、前記第2ゲート(CG)に対して負のターンオフ電圧を印加した後に、前記第1ゲート(G)にターンオフ電圧を印加する駆動回路であって、
前記第2ゲートに接続される第2ゲート端子(9)と、
前記IGBTのエミッタに接続されるエミッタ端子(11)と、
容量素子が接続される2つの容量接続端子(13(1)、13(2))と、
前記第2ゲート端子、前記エミッタ端子、前記容量接続端子の何れかの間に接続される複数のスイッチ回路(SW2〜SW6)と、
これら複数のスイッチ回路のオンオフを制御することで、前記IGBTをターンオフさせる際に、前記IGBTの第2ゲート−エミッタ間容量に充電されている電荷を前記容量素子に充電させる充電経路を形成してから、前記容量素子の正電位側端子、負電位側端子を、前記エミッタ、前記第2ゲートにそれぞれ接続させる負電圧印加経路を形成する制御回路(3)とを備えることを特徴とするRC−IGBT駆動回路。 - 前記複数のスイッチ回路は、
前記第2ゲート端子と前記エミッタ端子との間に接続される第1スイッチ回路(SW2)と、
前記第2ゲート端子と前記容量接続端子の一方との間に接続される第2スイッチ回路(SW3)と、
前記第2ゲート端子と前記容量接続端子の他方との間に接続される第3スイッチ回路(SW5)と、
前記容量接続端子の一方と前記エミッタ端子との間に接続される第4スイッチ回路(SW6)と、
前記容量接続端子の他方と前記エミッタ端子との間に接続される第5スイッチ回路(SW4)とからなることを特徴とする請求項1記載のRC−IGBT駆動回路。 - 前記制御回路は、前記第2及び第5スイッチ回路をオンさせて前記充電経路を形成し、
前記第2及び第5スイッチ回路をオフさせると、前記第1スイッチ回路をオンさせて、
前記第1スイッチ回路をオフさせると、前記第3及び第4スイッチ回路をオンさせて前記負電圧印加経路を形成することを特徴とする請求項2記載のRC−IGBT駆動回路。 - 前記制御回路は、前記第2及び第5スイッチ回路をオンさせて前記充電経路を形成し、
前記第2及び第5スイッチ回路をオフさせると、前記第3及び第4スイッチ回路をオンさせて前記負電圧印加経路を形成することを特徴とする請求項2記載のRC−IGBT駆動回路。 - 前記制御回路は、前記第3及び第4スイッチ回路をオフさせると、前記1スイッチ回路をオンさせることを特徴とする請求項3又は4記載のRC−IGBT駆動回路。
- (スタートアップ充電)
前記制御回路(22)は、前記IGBTをターンオンさせる前に、駆動電源により設定電圧まで前記容量素子を充電するスタートアップ充電経路を形成することを特徴とする請求項1から5の何れか一項に記載のRC−IGBT駆動回路。 - 駆動電源が接続される電源端子と、前記充電経路の形成時に前記正電位側端子となる容量接続端子との間に接続される第6スイッチ回路(SW9)を備え、
前記制御回路は、前記IGBTをターンオンさせる前に前記第5及び第6スイッチ回路をオンさせて、前記スタートアップ充電経路を形成することを特徴とする請求項2から5を引用する請求項6記載のRC−IGBT駆動回路。 - 前記第1、第2、第3及び第5スイッチ回路を、2つのMOSFET(M21及びM22、M31及びM32、M41及びM42、M51及びM52)を、寄生ダイオードが互いに逆方向となるように直列に接続したスイッチ回路で構成したことを特徴とする請求項2から5又は7の何れか一項に記載のRC−IGBT駆動回路。
- 前記第2及び第3スイッチ回路を、2つのMOSFET(M31及びM32、M51及びM52)を、寄生ダイオードが互いに逆方向となるように直列に接続したスイッチ回路で構成し、
前記第1及び/又は第5スイッチ回路を、MOSFET(M21、M41と、このMOSFETの寄生ダイオードと逆方向に、前記MOSFETに直列接続されるダイオード(D2、D4)とからなるスイッチ回路で構成したことを特徴とする請求項2から5又は7の何れか一項に記載のRC−IGBT駆動回路。 - 前記第2ゲート端子と前記エミッタ端子との間に接続される抵抗素子(R2)を備え、
前記複数のスイッチ回路は、
前記第2ゲート端子と前記容量接続端子の一方との間に接続される第1スイッチ回路(SW3)と、
前記第2ゲート端子と前記容量接続端子の他方との間に接続される第2スイッチ回路(SW5)と、
前記容量接続端子の一方と前記エミッタ端子との間に接続される第3スイッチ回路(SW6)と、
前記容量接続端子の他方と前記エミッタ端子との間に接続される第4スイッチ回路(SW4)とからなることを特徴とする請求項1記載のRC−IGBT駆動回路。 - 前記制御回路は、前記第1及び第4スイッチ回路をオンさせて前記充電経路を形成し、
前記第1及び第4スイッチ回路をオフさせると、前記第2及び第3スイッチ回路をオンさせて前記負電圧印加経路を形成し、
前記第2及び第3スイッチ回路をオフさせるように制御することを特徴とする請求項10記載のRC−IGBT駆動回路。 - 前記容量接続端子に、前記第2ゲート−エミッタ間容量の10倍以上の容量を有する容量素子を接続したことを特徴とする請求項1から11の何れか一項に記載のRC−IGBT駆動回路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014109055A JP6337615B2 (ja) | 2014-05-27 | 2014-05-27 | Rc−igbt駆動回路 |
PCT/JP2015/002229 WO2015182038A1 (ja) | 2014-05-27 | 2015-04-24 | Rc-igbt駆動回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014109055A JP6337615B2 (ja) | 2014-05-27 | 2014-05-27 | Rc−igbt駆動回路 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018088146A Division JP6583475B2 (ja) | 2018-05-01 | 2018-05-01 | パワーデバイス駆動回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2015226142A JP2015226142A (ja) | 2015-12-14 |
JP6337615B2 true JP6337615B2 (ja) | 2018-06-06 |
Family
ID=54698400
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014109055A Active JP6337615B2 (ja) | 2014-05-27 | 2014-05-27 | Rc−igbt駆動回路 |
Country Status (2)
Country | Link |
---|---|
JP (1) | JP6337615B2 (ja) |
WO (1) | WO2015182038A1 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11296076B2 (en) | 2019-11-01 | 2022-04-05 | Kabushiki Kaisha Toshiba | Semiconductor device |
US11563112B2 (en) | 2019-11-01 | 2023-01-24 | Kabushiki Kaisha Toshiba | Method for controlling semiconductor device |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2018230196A1 (ja) * | 2017-06-13 | 2018-12-20 | 富士電機株式会社 | 駆動装置及び電力変換装置 |
KR102284188B1 (ko) * | 2017-07-25 | 2021-08-02 | 한국전기연구원 | SiC MOSFET용 게이트 구동회로 |
JP2020109901A (ja) | 2019-01-04 | 2020-07-16 | 株式会社東芝 | 制御回路、半導体装置及び電気回路装置 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3163815B2 (ja) * | 1992-02-03 | 2001-05-08 | 富士電機株式会社 | 半導体装置 |
JP3278496B2 (ja) * | 1993-06-14 | 2002-04-30 | 株式会社東芝 | 半導体装置およびその駆動方法 |
JP4682173B2 (ja) * | 2007-07-12 | 2011-05-11 | 株式会社日立製作所 | 電圧駆動型半導体素子のドライブ回路及びインバータ装置 |
JP5742672B2 (ja) * | 2011-11-02 | 2015-07-01 | 株式会社デンソー | 半導体装置 |
JP5733330B2 (ja) * | 2013-03-22 | 2015-06-10 | 株式会社デンソー | 駆動回路 |
-
2014
- 2014-05-27 JP JP2014109055A patent/JP6337615B2/ja active Active
-
2015
- 2015-04-24 WO PCT/JP2015/002229 patent/WO2015182038A1/ja active Application Filing
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11296076B2 (en) | 2019-11-01 | 2022-04-05 | Kabushiki Kaisha Toshiba | Semiconductor device |
US11563112B2 (en) | 2019-11-01 | 2023-01-24 | Kabushiki Kaisha Toshiba | Method for controlling semiconductor device |
US11837654B2 (en) | 2019-11-01 | 2023-12-05 | Kabushiki Kaisha Toshiba | Method for controlling semiconductor device |
Also Published As
Publication number | Publication date |
---|---|
WO2015182038A1 (ja) | 2015-12-03 |
JP2015226142A (ja) | 2015-12-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6337615B2 (ja) | Rc−igbt駆動回路 | |
CN101816119B (zh) | 栅极驱动电路 | |
CN103684412B (zh) | 电平移位装置 | |
CN104620504B (zh) | 用于操控半导体开关元件的电路装置 | |
JP2008193545A5 (ja) | ||
CN101682720A (zh) | 在降压变换器中耗尽型器件的栅极驱动方案 | |
US20160134279A1 (en) | Method and circuit for recharging a bootstrap capacitor using a transfer capacitor | |
JP2017188773A5 (ja) | ||
CN1233093C (zh) | 驱动电路 | |
CN1497826A (zh) | 包括允许低击穿电压的电平移位电路的简单升压装置 | |
JP6634329B2 (ja) | 半導体装置 | |
JP5481042B2 (ja) | 過電圧保護回路およびそれを用いた電子機器 | |
EP3223267A1 (en) | Shift register unit, shift register, grid driving circuit and display device | |
US9397284B2 (en) | Piezoelectric circuit, piezoelectric driving circuit for the piezoelectric circuit, and piezoelectric driving method | |
JP2016077057A (ja) | 半導体スイッチング素子の駆動回路 | |
TWI522985B (zh) | 電荷泵浦電路 | |
JP6583475B2 (ja) | パワーデバイス駆動回路 | |
CN112868171B (zh) | 共享自举电容器系统和方法 | |
JP2016072676A (ja) | 半導体リレー | |
JP2009124931A (ja) | チャージポンプ回路ならびにそれを利用した過電圧保護回路および電子機器 | |
JP2004229445A (ja) | インバータ装置 | |
JP4936000B2 (ja) | 整流装置 | |
JP6185032B2 (ja) | 半導体装置と、それを用いたインバータ、コンバータおよび電力変換装置 | |
JP2008029163A (ja) | 電圧駆動型半導体スイッチング素子の駆動回路 | |
TWI653811B (zh) | 電荷泵結構、利用其之電壓轉換方法及顯示器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20170221 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20180410 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20180423 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 6337615 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |