JP6166517B2 - 電子機器およびアドレス設定方法 - Google Patents
電子機器およびアドレス設定方法 Download PDFInfo
- Publication number
- JP6166517B2 JP6166517B2 JP2012194284A JP2012194284A JP6166517B2 JP 6166517 B2 JP6166517 B2 JP 6166517B2 JP 2012194284 A JP2012194284 A JP 2012194284A JP 2012194284 A JP2012194284 A JP 2012194284A JP 6166517 B2 JP6166517 B2 JP 6166517B2
- Authority
- JP
- Japan
- Prior art keywords
- address
- address setting
- data
- unit
- setting data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/06—Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
- G06F12/0646—Configuration or reconfiguration
- G06F12/0653—Configuration or reconfiguration with centralised address assignment
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4247—Bus transfer protocol, e.g. handshake; Synchronisation on a daisy chain bus
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/06—Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
- G06F12/0646—Configuration or reconfiguration
- G06F12/0669—Configuration or reconfiguration with decentralised address assignment
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Small-Scale Networks (AREA)
Description
第1に、アドレス設定時に自装置内において新たなアドレス番号を生成して後段の装置に送信するにあたり、送信するアドレス番号のデータ信頼性を後段の装置で確認できるようにするため、CRC等の信頼性チェック用データを生成し、新たに生成したアドレス番号に付して送信する方法が一般的に知られている。しかしながら、この場合、アドレス番号を生成する度に信頼性チェック用データをも新たに生成する必要があるため、電子機器における複数の装置にアドレス設定がなされるまでに時間がかかってしまうという問題がある。
第2に、上述した信頼性チェック用データの生成時間を削減するために、生成される可能性のあるアドレス番号に応じた信頼性チェック用データを予めテーブルデータとして準備しておく方法が一般的に知られている。この場合、アドレスを設定すべき装置の数の増加に比例して準備すべき信頼性チェック用データ数が増大してしまうため、電子機器に搭載する装置の製造時にある程度大容量のメモリを搭載して電子機器に搭載可能な装置の数に幅を持たせる必要がある。しかしながら、この場合、電子機器が備えることのできる信頼性チェック用データの数はメモリ容量に依存することから、結果として、電子機器に搭載可能な装置の数が装置製造時のメモリ容量に依存して制限されてしまうという問題があった。
2 制御部
3 通信線
4 通信線
5 送受信部
7 アドレス設定部
8 アドレス設定データ送信制御部
9 送受信部
Claims (15)
- 通信線によってデイジーチェーン接続され、互いに接続された装置同士間の通信を前記通信線を介して行う複数の装置と、前記複数の装置の一端の装置と通信可能に接続された制御部と、を備え、データ通信を行う電子機器であって、
前記複数の装置の各々は、
自装置のアドレスを設定するアドレス設定部と、
受信したアドレス加算命令をアドレス設定コマンドとして備えたアドレス設定データを、前記自装置の前記アドレス設定部と前記自装置の後段の装置とに出力する送受信部と、
を有し、
前記アドレス設定部は、前記複数の装置の各々に共通のアドレスが設定されている場合に、前記送受信部から前記アドレス加算命令をアドレス設定コマンドとして備えたアドレス設定データを受信した回数に応じて、前記自装置の前記共通のアドレスに所定値を加算したアドレス値を前記自装置のアドレスとして設定することを特徴とする電子機器。 - 前記アドレス設定部にて前記自装置の前記共通のアドレスに前記所定値を加算したアドレス値を前記自装置のアドレスとして設定した場合に、前記自装置において予め定められた前記アドレス加算命令をアドレス設定コマンドとして備えたアドレス設定データを前記自装置の後段の装置に対して送信可能となるように出力するアドレス設定データ送信制御部をさらに備えることを特徴とする請求項1に記載の電子機器。
- 前記予め定められた前記アドレス加算命令をアドレス設定コマンドとして備えたアドレス設定データは、信頼性チェック用データを備えることを特徴とする請求項2に記載の電子機器。
- 前記アドレス設定部は、受信したデータがアドレスに所定値を設定させるアドレス設定命令をアドレス設定コマンドとして備えたアドレス設定データである場合にも、前記アドレス設定コマンドの命令に従って前記自装置のアドレスに所定値を設定することを特徴とする請求項1から請求項3のいずれか1に記載の電子機器。
- 前記アドレス設定命令は、前記装置に初期値を設定させるものであることを特徴とする請求項4に記載の電子機器。
- 前記アドレス設定部は、前記アドレス設定データによって前記自装置にアドレスが設定された場合にアドレス設定処理識別信号を出力し、
前記アドレス設定データ送信制御部は、前記アドレス設定処理識別信号を受信した場合に前記アドレス加算命令をアドレス設定コマンドとして備えたアドレス設定データを前記自装置の後段の装置に対して送信可能となるように出力することを特徴とする請求項2又は請求項3に記載の電子機器。 - 前記送受信部は、
前記自装置の外部から到来するデータを受信可能な第1の送受信部と、
前記自装置の内部のデータを外部に送信可能な第2の送受信部と、
を備え、
前記第2の送受信部は、
前記第1の送受信部から出力されたデータを受信する第1の端子と、
前記アドレス設定データ送信制御部から出力されたデータを受信する第2の端子と、
を備えており、
前記第2の端子に入力されるデータは、前記第1の端子に入力されるデータよりも優先的に処理されることを特徴とする請求項2又は請求項3に記載の電子機器。 - 通信線によってデイジーチェーン接続され、互いに接続された装置同士間の通信を前記通信線を介して行う複数の装置と、前記複数の装置の一端の装置と通信可能に接続された制御部と、を備え、データ通信を行う電子機器における前記複数の装置のアドレス設定方法であって、
前記複数の装置の各々は、
受信したアドレス加算命令をアドレス設定コマンドとして備えたアドレス設定データを、自装置のアドレス設定部と前記自装置の後段の装置とに出力するステップと、
前記複数の装置の各々に共通のアドレスが設定されている場合に、前記アドレス設定部が前記アドレス加算命令をアドレス設定コマンドとして備えたアドレス設定データを受信した回数に応じて、前記自装置の前記共通のアドレスに所定値を加算したアドレス値を前記自装置のアドレスとして設定するステップと、
を有することを特徴とするアドレス設定方法。 - 前記アドレス設定部にて前記自装置の前記共通のアドレスに前記所定値を加算したアドレス値を前記自装置のアドレスとして設定した場合に、前記自装置において予め定められた前記アドレス加算命令をアドレス設定コマンドとして備えたアドレス設定データを前記自装置の後段の装置に対して送信するステップをさらに有することを特徴とする請求項8に記載のアドレス設定方法。
- 前記予め定められた前記アドレス加算命令をアドレス設定コマンドとして備えたアドレス設定データは、信頼性チェック用データを備えることを特徴とする請求項9に記載のアドレス設定方法。
- 受信したデータがアドレスに所定値を設定させるアドレス設定命令をアドレス設定コマンドとして備えたアドレス設定データである場合にも、前記アドレス設定コマンドの命令に従って前記自装置のアドレスに所定値を設定することを特徴とする請求項8から請求項10のいずれか1に記載のアドレス設定方法。
- 前記アドレス設定命令は、前記装置に初期値を設定させるものであることを特徴とする請求項11に記載のアドレス設定方法。
- 通信線によってデイジーチェーン接続され、互いに接続された装置同士間の通信を前記通信線を介して行う複数の装置と、前記複数の装置の一端の装置と通信可能に接続された制御部と、を備え、データ通信を行う電子機器における前記装置であって、
自装置のアドレスを設定するアドレス設定部と、
受信したアドレス加算命令をアドレス設定コマンドとして備えたアドレス設定データを、前記自装置の前記アドレス設定部と前記自装置の後段の装置とに出力する送受信部と、
を有し、
前記アドレス設定部は、前記複数の装置の各々に共通のアドレスが設定されている場合に、前記送受信部から前記アドレス加算命令をアドレス設定コマンドとして備えたアドレス設定データを受信した回数に応じて、前記自装置の前記共通のアドレスに所定値を加算したアドレス値を前記自装置のアドレスとして設定することを特徴とする装置。 - 前記アドレス設定部にて前記自装置の前記共通のアドレスに前記所定値を加算したアドレス値を前記自装置のアドレスとして設定した場合に、前記自装置において予め定められた前記アドレス加算命令をアドレス設定コマンドとして備えたアドレス設定データを前記自装置の後段の装置に対して送信可能となるように出力するアドレス設定データ送信制御部をさらに備えることを特徴とする請求項13に記載の装置。
- 前記予め定められた前記アドレス加算命令をアドレス設定コマンドとして備えたアドレス設定データは、信頼性チェック用データを備えることを特徴とする請求項14に記載の装置。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012194284A JP6166517B2 (ja) | 2012-09-04 | 2012-09-04 | 電子機器およびアドレス設定方法 |
US14/016,747 US9128831B2 (en) | 2012-09-04 | 2013-09-03 | Electrical device and method of setting address |
CN201310396911.6A CN103685594B (zh) | 2012-09-04 | 2013-09-04 | 电子设备及地址设定方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012194284A JP6166517B2 (ja) | 2012-09-04 | 2012-09-04 | 電子機器およびアドレス設定方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014049087A JP2014049087A (ja) | 2014-03-17 |
JP6166517B2 true JP6166517B2 (ja) | 2017-07-19 |
Family
ID=50189073
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012194284A Active JP6166517B2 (ja) | 2012-09-04 | 2012-09-04 | 電子機器およびアドレス設定方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9128831B2 (ja) |
JP (1) | JP6166517B2 (ja) |
CN (1) | CN103685594B (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6359915B2 (ja) * | 2014-08-19 | 2018-07-18 | ラピスセミコンダクタ株式会社 | 半導体装置、電池監視システム、及び半導体装置のアドレス設定方法 |
CN106210161A (zh) * | 2016-06-24 | 2016-12-07 | 中国银联股份有限公司 | 一种短链接生成方法及系统 |
KR102635773B1 (ko) | 2018-09-13 | 2024-02-08 | 삼성전자주식회사 | 저장 장치 |
DE102019002119B4 (de) * | 2019-03-25 | 2020-06-10 | Inova Semiconductors Gmbh | Ansteuern von Ausführungseinheiten |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5539390A (en) * | 1990-07-19 | 1996-07-23 | Sony Corporation | Method for setting addresses for series-connectd apparatuses |
JPH05101004A (ja) | 1991-10-08 | 1993-04-23 | Toshiba Corp | マルチボードシステム |
JPH07105121A (ja) | 1993-09-30 | 1995-04-21 | Nabco Ltd | 分散制御装置 |
US5404460A (en) * | 1994-01-28 | 1995-04-04 | Vlsi Technology, Inc. | Method for configuring multiple identical serial I/O devices to unique addresses through a serial bus |
JP2001031028A (ja) | 1999-07-21 | 2001-02-06 | Shisutemakku:Kk | 折り込みチラシの仕分システム |
US6928501B2 (en) * | 2001-10-15 | 2005-08-09 | Silicon Laboratories, Inc. | Serial device daisy chaining method and apparatus |
JP4366130B2 (ja) * | 2003-07-17 | 2009-11-18 | 株式会社リコー | ソフトウェア違法コピー防止システム |
US20070165457A1 (en) * | 2005-09-30 | 2007-07-19 | Jin-Ki Kim | Nonvolatile memory system |
JP2007215102A (ja) * | 2006-02-13 | 2007-08-23 | Denso Corp | 通信装置 |
US7627711B2 (en) * | 2006-07-26 | 2009-12-01 | International Business Machines Corporation | Memory controller for daisy chained memory chips |
US8700818B2 (en) * | 2006-09-29 | 2014-04-15 | Mosaid Technologies Incorporated | Packet based ID generation for serially interconnected devices |
US7565470B2 (en) * | 2007-12-04 | 2009-07-21 | Holylite Microelectronics Corp. | Serial bus device with address assignment by master device |
EP2425238B1 (en) * | 2009-05-01 | 2018-10-17 | Analog Devices, Inc. | An addressable integrated circuit and method thereof |
JP5493521B2 (ja) * | 2009-07-07 | 2014-05-14 | 岩崎電気株式会社 | トンネル照明システム |
CN101989940B (zh) * | 2009-08-05 | 2013-04-24 | 新绿科技股份有限公司 | 一种单线串行菊链式数字通信网络及其通信方法 |
JP5455883B2 (ja) * | 2010-12-15 | 2014-03-26 | 株式会社日立製作所 | 制御システム及び制御システムのノードアドレス設定方法 |
JP2012128778A (ja) * | 2010-12-17 | 2012-07-05 | Sony Corp | データ転送装置、メモリ制御装置、およびメモリシステム |
US8645580B2 (en) * | 2011-09-06 | 2014-02-04 | Semiconductor Components Industries, Llc | Circuit and electronic module for automatic addressing |
-
2012
- 2012-09-04 JP JP2012194284A patent/JP6166517B2/ja active Active
-
2013
- 2013-09-03 US US14/016,747 patent/US9128831B2/en not_active Expired - Fee Related
- 2013-09-04 CN CN201310396911.6A patent/CN103685594B/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN103685594B (zh) | 2019-04-26 |
CN103685594A (zh) | 2014-03-26 |
JP2014049087A (ja) | 2014-03-17 |
US9128831B2 (en) | 2015-09-08 |
US20140068108A1 (en) | 2014-03-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6166517B2 (ja) | 電子機器およびアドレス設定方法 | |
US10341469B2 (en) | Data transmission method and apparatus and data receiving method and apparatus | |
US9967193B2 (en) | Method and system for increasing data flow transmission | |
JP6627571B2 (ja) | プログラマブルコントローラ、プログラマブルコントローラの制御方法、プログラマブルコントローラの制御プログラム | |
CN103647759A (zh) | 一种mss的协商方法及装置 | |
JP2016116132A (ja) | 通信制御装置、通信制御方法、および、通信制御プログラム | |
JP2010200034A (ja) | 情報処理装置及びその制御方法、コンピュータプログラム | |
CN104683647B (zh) | 进行通信速度改变处理的通信装置及通信控制方法 | |
CN102449958B (zh) | 半导体集成电路装置 | |
JP6901446B2 (ja) | 無線通信装置、無線通信システム、無線通信方法及びプログラム | |
JP6593230B2 (ja) | 通信システム | |
JP2019114947A (ja) | 通信装置、通信装置の制御方法およびプログラム | |
CN104850517B (zh) | 一种dma传输报文数据的方法及装置 | |
CN105103583B (zh) | 一种资源选择的方法及装置 | |
JP6273972B2 (ja) | 情報処理装置、送受信装置、及び情報処理装置の制御方法 | |
KR100966925B1 (ko) | 패킷 신호 프로세싱 아키텍쳐 | |
US20160277280A1 (en) | Flow entry delivery method and communication system | |
JP2013219601A (ja) | シリアルデータ送信システム | |
TW201815193A (zh) | 傳輸資訊的方法、網路裝置和終端裝置 | |
CN118381837B (zh) | 一种多协议的端口复用控制方法 | |
JP2010009263A (ja) | 通信装置 | |
JP4531555B2 (ja) | データ処理モジュール及びその送付候補メッセージの決定方法 | |
WO2024140532A1 (zh) | 控制消息的通信方法、装置、设备及存储介质 | |
JP4655868B2 (ja) | 第1データ受信送信装置および受信装置並びに第2データ受信送信装置、データ受信送信システムおよびデータ受信送信方法 | |
EP1032177A2 (en) | Signal processing apparatus with three layer processing sections |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150902 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160727 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160816 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20161012 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20170328 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170523 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170606 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170623 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6166517 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |