JP6149932B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP6149932B2 JP6149932B2 JP2015529486A JP2015529486A JP6149932B2 JP 6149932 B2 JP6149932 B2 JP 6149932B2 JP 2015529486 A JP2015529486 A JP 2015529486A JP 2015529486 A JP2015529486 A JP 2015529486A JP 6149932 B2 JP6149932 B2 JP 6149932B2
- Authority
- JP
- Japan
- Prior art keywords
- electrode
- semiconductor device
- terminal
- cavity
- ceramic case
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 166
- 239000000919 ceramic Substances 0.000 claims description 85
- 239000003566 sealing material Substances 0.000 claims description 25
- 229910052751 metal Inorganic materials 0.000 claims description 7
- 239000002184 metal Substances 0.000 claims description 7
- 239000003822 epoxy resin Substances 0.000 claims description 2
- 229920000647 polyepoxide Polymers 0.000 claims description 2
- 239000000463 material Substances 0.000 description 22
- 230000004048 modification Effects 0.000 description 19
- 238000012986 modification Methods 0.000 description 19
- 239000000758 substrate Substances 0.000 description 15
- 238000004519 manufacturing process Methods 0.000 description 13
- 238000000034 method Methods 0.000 description 10
- 230000008569 process Effects 0.000 description 8
- 229910000679 solder Inorganic materials 0.000 description 7
- 238000002347 injection Methods 0.000 description 6
- 239000007924 injection Substances 0.000 description 6
- 229910052802 copper Inorganic materials 0.000 description 5
- 239000010949 copper Substances 0.000 description 5
- 238000010586 diagram Methods 0.000 description 5
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 4
- 238000010292 electrical insulation Methods 0.000 description 3
- 229920005989 resin Polymers 0.000 description 3
- 239000011347 resin Substances 0.000 description 3
- 238000007789 sealing Methods 0.000 description 3
- 238000005245 sintering Methods 0.000 description 3
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 2
- 230000009471 action Effects 0.000 description 2
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000017525 heat dissipation Effects 0.000 description 2
- 238000010030 laminating Methods 0.000 description 2
- 239000004642 Polyimide Substances 0.000 description 1
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 1
- 239000000853 adhesive Substances 0.000 description 1
- 230000001070 adhesive effect Effects 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- PMHQVHHXPFUNSP-UHFFFAOYSA-M copper(1+);methylsulfanylmethane;bromide Chemical compound Br[Cu].CSC PMHQVHHXPFUNSP-UHFFFAOYSA-M 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 238000005304 joining Methods 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 238000004080 punching Methods 0.000 description 1
- 238000003908 quality control method Methods 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 230000003313 weakening effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/02—Containers; Seals
- H01L23/04—Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
- H01L23/053—Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having an insulating or insulated base as a mounting for the semiconductor body
- H01L23/055—Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having an insulating or insulated base as a mounting for the semiconductor body the leads having a passage through the base
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
- H01L23/13—Mountings, e.g. non-detachable insulating substrates characterised by the shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
- H01L23/14—Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
- H01L23/15—Ceramic or glass substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/29—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the material, e.g. carbon
- H01L23/293—Organic, e.g. plastic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/492—Bases or plates or solder therefor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49822—Multilayer substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49838—Geometry or layout
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5389—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/07—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/07—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
- H01L25/072—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next to each other
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/18—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
- H01L2924/13055—Insulated gate bipolar transistor [IGBT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19107—Disposition of discrete passive components off-chip wires
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Chemical & Material Sciences (AREA)
- Ceramic Engineering (AREA)
- Geometry (AREA)
- Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
- Thermistors And Varistors (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Description
絶縁基板64は、絶縁板61、回路板62および金属板63が積層されて構成されており、回路板62にハンダなどの接合材65を介して半導体チップ66が固定されている。また、半導体チップ66は、IGBT(絶縁ゲート型バイポーラトランジスタ)チップやダイオードチップなどのパワー半導体チップである。
(1)外部端子69は半導体チップ66の上部に配置するのが困難であり、ケース68など外周部に配置せざるを得ず、筐体の小型化が困難である。
(2)封止樹脂71は通常ゲルであることから、外形維持のため、ケース68や上蓋72が別途必要になる。
(3)半導体チップ66の搭載数が20個程度であるとすると、各半導体チップ66にそれぞれ10本程度のボンディングワイヤ67を配線するには、ボンディングワイヤ67の数は相当な本数になり、配線工程に時間がかかる。
本発明の上記および他の目的、特徴および利点は本発明の例として好ましい実施の形態を表す添付の図面と関連した以下の説明により明らかになるであろう。
なお、以下に用いられる「電気的かつ機械的に接続されている」という用語は、対象物同士が直接接合により接続されている場合に限らず、ハンダや金属焼結材などの導電性の接合材を介して対象物同士が接続されている場合も含むものとする。
<第1実施例>
図1は、第1実施例のパワー半導体装置の構成図である。図1(a)は平面図、図1(b)は図1(a)のX−X線で切断した断面図である。また、図1(a)は、図1(b)の矢印A方向から見た透視平面図である。
本実施例のパワー半導体装置100は、半導体チップ2が格納されるセラミックケース11に第1端子7,8および第2端子6を配置することで、外部との接続端子を半導体チップ2直上に配置することができる。また、セラミックケース11の第1キャビティ9および第2キャビティ10に半導体チップ2と導電板1を格納するため、パワー半導体装置100の占有面積を小さくすることができる。また、セラミックケース11に第1端子7,8および第2端子6を埋設させ、この第1端子7,8及び第2端子6を直接半導体チップ2や導電板1に電気的かつ機械的に接続している。そのため、パワー半導体装置100の厚さを数mm程度に薄くすることができる。これらにより、パワー半導体装置100の小型化を図ることができる。
図2は、第1実施例のキャビティおよび端子を有するセラミックケースの製造方法を示す図である。
つぎに、シート21〜24を積層する(図2(c))。
(第1変形例)
図3は、第1変形例であるパワー半導体装置の断面図である。
(第2変形例)
図4は、第2変形例であるパワー半導体装置の断面図である。
(第3変形例)
図5は、第3変形例であるパワー半導体装置の断面図である。
<第2実施例>
図6〜図9は、第2実施例のパワー半導体装置の製造工程を示す図である。
パワー半導体装置1000(図19)では、ジュール熱の発生が大きくなるため、半導体チップ66のおもて面電極に複数本のボンディングワイヤ67を配置していた。一方、本実施例のパワー半導体装置100では、第1端子7,8および第2端子6の断面積を大きくできるため、半導体チップ2のおもて面電極2aに1つの端子を設ければよく、組み立てを単純化することができる。このため、組立時間の短縮、歩留まりの改善、品質管理項目の削減などを図ることができ、パワー半導体装置100の低コスト化を実現できる。
<第3実施例>
図11は、第3実施例のパワー半導体装置の断面図である。
2つの半導体チップ2は、例えば、IGBTチップと還流ダイオード(FWD)チップである。IGBTチップのコレクタ電極とFWDチップのカソード電極は導電板1に電気的かつ機械的に接続されている。また、IGBTチップのエミッタ電極とFWDチップのアノード電極は、セラミックケース11に埋設された2本の第1端子7の一端にそれぞれ電気的かつ機械的に接続されている。そして、2本の第1端子7の他端を電気的に接続することにより、IGBTとFWDの逆並列回路を構成することができる。
<第5実施例>
図13は、第5実施例のパワー半導体装置の断面図である。
<第6実施例>
図14は、第6実施例のパワー半導体装置の断面図である。図1に示したパワー半導体装置100と同一の部材については同一の符号を付しており、以下では重複する記載を省略する。
セラミックケース31は、セラミック20を備え、第1端子7,8および第2端子6が埋設されている。また、セラミックケース31は、凹形状である第2キャビティ10を有している。さらにセラミックケース31は、第2キャビティ10の開口部と反対側に位置する電極面31aを有する。
そして、第2キャビティ10に格納された半導体チップ2のおもて面電極2aと、セラミックケース31に埋設された第1端子7,8の一端(端面7a,8a)が、電気的かつ機械的に接続されている。また、第1端子7,8の他端は、セラミックケース31の電極面31aから露出している。
つぎに、パワー半導体装置500の変形例について説明する。
(第4変形例)
図15は、第4変形例であるパワー半導体装置の断面図である。
(第5変形例)
図16は、第5変形例であるパワー半導体装置の断面図である。
<第7実施例>
図17は、第7実施例のパワー半導体装置の構成図である。図17(a)は平面図、図17(b)は図17(a)のX−X線で切断した断面図である。図17(a)は図17(b)を矢印Aから見た平面図である。
<第8実施例>
図18は、第8実施例のパワー半導体装置の断面図である。
1a 主面
1b 主面と反対側の面
2 半導体チップ
2a おもて面電極
2b 裏面電極
3,12,12a 接合材
4 絶縁板
4b 裏面
5 金属板
6,39 第2端子
6a,6b,7a,7b,8a,8b 端面
7,8 第1端子
9 第1キャビティ
9a,10a 開口部
10 第2キャビティ
11,31 セラミックケース
11a,31a 電極面
11b 底面
13 リフロー炉
14 隙間
15 封止材
16 ディスペンサ
17 注入口
18 DCB基板
19 アタッチメント
19a 導体
20 セラミック
21〜24 シート
25 第1開口部
26 第2開口部
27 第3開口部
28 第4開口部
29 第5開口部
30 導電ペースト
31c 側面
32 配線基板
33 配線板
33a 露出面
34 ダミー導電膜
35 凹部
36 凸部
37 界面
38 キャビティ
40 支持台
100,101,102,103,200,300,400,500,501,502,600,700 パワー半導体装置
Claims (12)
- おもて面電極および裏面電極を有する半導体チップと、
主面に前記裏面電極が接続される導電板と、
前記主面と反対側の面に固定される絶縁板と、
埋設された第1端子および第2端子と、前記半導体チップ、前記導電板および前記絶縁板が格納されるキャビティと、前記キャビティの開口部と反対側に位置する電極面を有するセラミックケースと、
を備え、
前記第1端子の一端が前記おもて面電極と接続されるとともに、他端が前記電極面から露出し、
前記第2端子の一端が前記主面に接続されるとともに、他端が前記電極面から露出し、
前記キャビティ内における前記半導体チップ、前記導電板および前記絶縁板と、前記セラミックケースとの隙間と、前記開口部の開口端に形成されて、前記隙間に通じる注入口とが封止材で埋められて、
前記セラミックケースおよび前記絶縁板で筐体を構成する半導体装置。 - 前記キャビティが、前記導電板が格納される第1キャビティと、前記第1キャビティと繋がり前記半導体チップが格納され前記第1キャビティより開口部の小さな第2キャビティとから構成される請求項1記載の半導体装置。
- 前記絶縁板の前記導電板が固定された面の反対側の面に、さらに金属板を有する請求項1記載の半導体装置。
- 前記セラミックケースに複数の前記キャビティを有する請求項1記載の半導体装置。
- おもて面電極および裏面電極を有する半導体チップと、
導電性の配線板がおもて面から露出する、前記配線板の露出面と、前記おもて面であって前記配線板を取り囲む主面とが同一平面となるように埋設され、前記露出面に前記裏面電極が接続される配線基板と、
前記主面上に配置され、埋設された第1端子および第2端子と、前記半導体チップが格納されるキャビティと、前記キャビティの開口部と反対側に位置する電極面を有するセラミックケースと、
を備え、
前記第1端子の一端が前記おもて面電極と接続されるとともに、他端が前記電極面から露出し、
前記第2端子の一端が前記露出面と接続されるとともに、他端が前記電極面から露出し、
前記セラミックケースおよび前記配線基板で筐体を構成する半導体装置。 - おもて面電極および裏面電極を有する半導体チップと、
導電性の配線板がおもて面から露出する、前記配線板の露出面と、前記おもて面であって前記配線板を取り囲む主面とが同一平面となるように埋設され、前記露出面に前記裏面電極が接続される配線基板と、
前記主面上に配置され、埋設された第1端子および第2端子と、前記半導体チップが格納されるキャビティと、前記キャビティの開口部と反対側に位置する電極面を有するセラミックケースと、
を備え、
前記第1端子の一端が前記おもて面電極と接続されるとともに、他端が前記電極面から露出し、
前記第2端子の一端が前記露出面と接続されるとともに、他端が前記電極面と直交する面から突出し、
前記セラミックケースおよび前記配線基板で筐体を構成する半導体装置。 - 前記セラミックケースが、低温同時焼成セラミックで構成されている請求項1記載の半導体装置。
- 前記封止材が、エポキシ樹脂である請求項1記載の半導体装置。
- 前記第1端子および前記第2端子の厚さが、100μm以上である請求項1記載の半導体装置。
- 前記セラミックケースと前記配線基板の接合面に凹凸を有する請求項5記載の半導体装置。
- 前記露出面が、前記キャビティの底面に配置されている請求項5に記載の半導体装置。
- 前記配線基板は前記セラミックケースと接合する面に第1ダミー導電膜が埋設されており、
前記セラミックケースは前記配線基板と接合する面に、前記第1ダミー導電膜と接合する第2ダミー導電膜が埋設されている、
請求項5に記載の半導体装置。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013159424 | 2013-07-31 | ||
JP2013159424 | 2013-07-31 | ||
PCT/JP2014/068174 WO2015016017A1 (ja) | 2013-07-31 | 2014-07-08 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2015016017A1 JPWO2015016017A1 (ja) | 2017-03-02 |
JP6149932B2 true JP6149932B2 (ja) | 2017-06-21 |
Family
ID=52431557
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015529486A Active JP6149932B2 (ja) | 2013-07-31 | 2014-07-08 | 半導体装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US9466542B2 (ja) |
JP (1) | JP6149932B2 (ja) |
CN (1) | CN105027276B (ja) |
DE (1) | DE112014000862T8 (ja) |
WO (1) | WO2015016017A1 (ja) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE112016005807B4 (de) * | 2015-12-16 | 2024-05-08 | Mitsubishi Electric Corporation | Halbleitereinheit und Verfahren zur Herstellung derselben |
JP2018049938A (ja) * | 2016-09-21 | 2018-03-29 | 株式会社東芝 | 半導体装置 |
JPWO2019171795A1 (ja) * | 2018-03-08 | 2021-03-04 | 住友電気工業株式会社 | 半導体モジュール |
DE102020205043B4 (de) * | 2020-04-21 | 2024-07-04 | Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung eingetragener Verein | Verfahren zur Herstellung einer Leistungshalbleiterbauelementanordnung oder Leistungshalbleiterbauelementeinhausung |
US20220216171A1 (en) * | 2021-01-06 | 2022-07-07 | Huawei Technologies Co., Ltd. | Chip package structure, preparation method, and electronic device |
JP7161629B1 (ja) * | 2021-03-05 | 2022-10-26 | 株式会社メイコー | 部品内蔵基板、及びその製造方法 |
WO2024062633A1 (ja) * | 2022-09-22 | 2024-03-28 | 株式会社レゾナック | 積層体及び積層体の製造方法 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63147339A (ja) * | 1986-12-11 | 1988-06-20 | Nec Ic Microcomput Syst Ltd | 半導体装置 |
EP0714127B1 (en) * | 1991-11-28 | 2003-01-29 | Kabushiki Kaisha Toshiba | Semiconductor package |
JP2501279B2 (ja) * | 1991-11-29 | 1996-05-29 | 株式会社東芝 | 半導体パッケ―ジ |
JP3246826B2 (ja) * | 1994-03-30 | 2002-01-15 | 株式会社東芝 | 半導体パッケージ |
JP2002329803A (ja) * | 2001-04-27 | 2002-11-15 | Mitsubishi Electric Corp | 電子回路モジュールおよびその製造方法 |
US6844621B2 (en) * | 2002-08-13 | 2005-01-18 | Fuji Electric Co., Ltd. | Semiconductor device and method of relaxing thermal stress |
JP2007201517A (ja) * | 2002-08-28 | 2007-08-09 | Matsushita Electric Ind Co Ltd | 半導体装置 |
EP1394857A3 (en) | 2002-08-28 | 2004-04-07 | Matsushita Electric Industrial Co., Ltd. | Semiconductor device |
JP5142103B2 (ja) * | 2008-03-14 | 2013-02-13 | 住友ベークライト株式会社 | 回路基板、電子デバイス内蔵基板、集積回路デバイス、集積回路付き光導波路、電子デバイス内蔵基板の組立方法 |
JP6033215B2 (ja) * | 2011-03-29 | 2016-11-30 | ローム株式会社 | パワーモジュール半導体装置 |
JP5748336B2 (ja) * | 2011-06-10 | 2015-07-15 | 富士機械製造株式会社 | 半導体装置の製造方法 |
WO2013054408A1 (ja) | 2011-10-12 | 2013-04-18 | 日本碍子株式会社 | 大容量モジュールの周辺回路用の回路基板、及び当該回路基板を用いる周辺回路を含む大容量モジュール |
-
2014
- 2014-07-08 WO PCT/JP2014/068174 patent/WO2015016017A1/ja active Application Filing
- 2014-07-08 DE DE112014000862.1T patent/DE112014000862T8/de active Active
- 2014-07-08 JP JP2015529486A patent/JP6149932B2/ja active Active
- 2014-07-08 CN CN201480011870.7A patent/CN105027276B/zh active Active
-
2015
- 2015-09-03 US US14/844,707 patent/US9466542B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
CN105027276A (zh) | 2015-11-04 |
WO2015016017A1 (ja) | 2015-02-05 |
DE112014000862T5 (de) | 2015-11-19 |
CN105027276B (zh) | 2018-03-06 |
DE112014000862T8 (de) | 2016-01-07 |
US20150380331A1 (en) | 2015-12-31 |
JPWO2015016017A1 (ja) | 2017-03-02 |
US9466542B2 (en) | 2016-10-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6149932B2 (ja) | 半導体装置 | |
JP4613077B2 (ja) | 半導体装置、電極用部材および電極用部材の製造方法 | |
JP6233507B2 (ja) | パワー半導体モジュールおよび複合モジュール | |
CN105612613B (zh) | 半导体装置 | |
JP4254527B2 (ja) | 半導体装置 | |
US20140029201A1 (en) | Power package module and manufacturing method thereof | |
JP5212417B2 (ja) | パワー半導体モジュール | |
JP6439389B2 (ja) | 半導体装置 | |
JP6813259B2 (ja) | 半導体装置 | |
US9524929B2 (en) | Semiconductor module package and method of manufacturing the same | |
JP2010034350A (ja) | 半導体装置 | |
JP6226068B2 (ja) | 半導体装置 | |
CN104392985A (zh) | 包括衬底的多芯片器件 | |
JP2019201113A (ja) | 半導体装置及び半導体装置の製造方法 | |
JP6248803B2 (ja) | パワー半導体モジュール | |
KR101766082B1 (ko) | 파워모듈 | |
JP5619232B2 (ja) | 半導体装置および電極用部材の製造方法 | |
JP7135293B2 (ja) | 半導体装置および半導体装置の製造方法 | |
KR101626534B1 (ko) | 반도체 패키지 및 그 제조 방법 | |
CN111354709B (zh) | 半导体装置及其制造方法 | |
JP6769556B2 (ja) | 半導体装置及び半導体モジュール | |
JP2012238737A (ja) | 半導体モジュール及びその製造方法 | |
JP5485833B2 (ja) | 半導体装置、電極用部材および電極用部材の製造方法 | |
JP2013051300A (ja) | 半導体モジュール |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20161128 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170425 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170508 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6149932 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |