JP6054006B2 - 通信システム - Google Patents
通信システム Download PDFInfo
- Publication number
- JP6054006B2 JP6054006B2 JP2016549593A JP2016549593A JP6054006B2 JP 6054006 B2 JP6054006 B2 JP 6054006B2 JP 2016549593 A JP2016549593 A JP 2016549593A JP 2016549593 A JP2016549593 A JP 2016549593A JP 6054006 B2 JP6054006 B2 JP 6054006B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- signal line
- circuit
- terminal
- master
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000006854 communication Effects 0.000 title claims description 26
- 238000004891 communication Methods 0.000 title claims description 26
- 238000003384 imaging method Methods 0.000 description 12
- 238000012545 processing Methods 0.000 description 6
- 230000000630 rising effect Effects 0.000 description 6
- 230000002159 abnormal effect Effects 0.000 description 5
- 238000000034 method Methods 0.000 description 5
- 238000010586 diagram Methods 0.000 description 3
- 238000006243 chemical reaction Methods 0.000 description 2
- 238000001514 detection method Methods 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 230000007175 bidirectional communication Effects 0.000 description 1
- 230000002457 bidirectional effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000036039 immunity Effects 0.000 description 1
- 238000003780 insertion Methods 0.000 description 1
- 230000037431 insertion Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/173—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
- H03K19/177—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form
- H03K19/17748—Structural details of configuration resources
-
- A—HUMAN NECESSITIES
- A61—MEDICAL OR VETERINARY SCIENCE; HYGIENE
- A61B—DIAGNOSIS; SURGERY; IDENTIFICATION
- A61B1/00—Instruments for performing medical examinations of the interior of cavities or tubes of the body by visual or photographical inspection, e.g. endoscopes; Illuminating arrangements therefor
- A61B1/04—Instruments for performing medical examinations of the interior of cavities or tubes of the body by visual or photographical inspection, e.g. endoscopes; Illuminating arrangements therefor combined with photographic or television appliances
-
- G—PHYSICS
- G02—OPTICS
- G02B—OPTICAL ELEMENTS, SYSTEMS OR APPARATUS
- G02B23/00—Telescopes, e.g. binoculars; Periscopes; Instruments for viewing the inside of hollow bodies; Viewfinders; Optical aiming or sighting devices
- G02B23/24—Instruments or systems for viewing the inside of hollow bodies, e.g. fibrescopes
-
- G—PHYSICS
- G02—OPTICS
- G02B—OPTICAL ELEMENTS, SYSTEMS OR APPARATUS
- G02B23/00—Telescopes, e.g. binoculars; Periscopes; Instruments for viewing the inside of hollow bodies; Viewfinders; Optical aiming or sighting devices
- G02B23/24—Instruments or systems for viewing the inside of hollow bodies, e.g. fibrescopes
- G02B23/2476—Non-optical details, e.g. housings, mountings, supports
- G02B23/2484—Arrangements in relation to a camera or imaging device
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/14—Two-way operation using the same type of signal, i.e. duplex
- H04L5/18—Automatic changing of the traffic direction
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L65/00—Network arrangements, protocols or services for supporting real-time applications in data packet communication
- H04L65/40—Support for services or applications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/38—Transmitter circuitry for the transmission of television signals according to analogue transmission standards
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Signal Processing (AREA)
- Health & Medical Sciences (AREA)
- Life Sciences & Earth Sciences (AREA)
- General Engineering & Computer Science (AREA)
- Optics & Photonics (AREA)
- Mathematical Physics (AREA)
- Multimedia (AREA)
- Surgery (AREA)
- Astronomy & Astrophysics (AREA)
- Computer Networks & Wireless Communication (AREA)
- Radiology & Medical Imaging (AREA)
- General Health & Medical Sciences (AREA)
- Nuclear Medicine, Radiotherapy & Molecular Imaging (AREA)
- Biophysics (AREA)
- Biomedical Technology (AREA)
- Heart & Thoracic Surgery (AREA)
- Medical Informatics (AREA)
- Molecular Biology (AREA)
- Animal Behavior & Ethology (AREA)
- Pathology (AREA)
- Public Health (AREA)
- Veterinary Medicine (AREA)
- Computing Systems (AREA)
- Computer Hardware Design (AREA)
- Human Computer Interaction (AREA)
- Endoscopes (AREA)
- Instruments For Viewing The Inside Of Hollow Bodies (AREA)
- Small-Scale Networks (AREA)
Description
図1は、本発明の第1の実施形態の内視鏡システムにおいてI2Cシステムの構成を示す図である。
以下、本第1の実施形態におけるシリアルデータSDAのバス信号の方向切替機構について説明する。
上述したシリアルデータSDAのバス信号の方向切替機構の仕組みについて説明する。
次に、本第1の実施形態の作用について説明する。
本第1の実施形態は、上述したように、プロセッサ3に配設したマスタ側(I2Cマスタ30)と、内視鏡2に配設したスレーブ側(CMOSセンサ11におけるI2Cスレーブ10)との通信制御にI2Cシステムを採用するが、本第1の実施形態においては、まず、シリアルクロックSCLを常時、「マスタ側→スレーブ側」に固定することを特徴とする。
本第1の実施形態においては、上述したバス信号方向切替機構により、原則としてシリアルデータSDAにおけるバス信号の方向を前記第1の方向「マスタ側→スレーブ側」に設定し、I2Cマスタ30側が、CMOSセンサ11におけるI2Cスレーブ10からのデータを受信する受信bit時(例えば、AckまたはReadData)の際にのみ、シリアルデータSDAにおけるバス信号の方向を前記第2の方向「スレーブ側→マスタ側」に設定することを特徴とする。
Claims (10)
- スレーブデバイスと、アドレスを指定することにより前記スレーブデバイスとデータを送受信するマスタデバイスとが、前記マスタデバイスから送信されるクロックを伝達するクロック信号線と、データを双方向に送信するシリアルデータ信号線とで接続される通信システムであって、
前記シリアルデータ信号線の一部を構成し、前記マスタデバイスから前記スレーブデバイスに対して所定のデータを送信する第1の信号線と、
前記シリアルデータ信号線の一部を構成し、前記スレーブデバイスから前記マスタデバイスに対して前記所定のデータを送信する第2の信号線と、
前記第1の信号線と前記第2の信号線とのいずれか一方が前記シリアルデータ信号線として有効となるように選択する信号線選択部と、
前記信号線選択部における前記選択動作を制御するための信号方向切替信号を出力する端子を備える信号制御部と、
を備え、
前記信号線選択部は、第1の信号線選択部及び第2の信号線選択部により構成され、
前記第1の信号線選択部は、前記第1の信号線上に設けられた第1オア回路及び第1スリーステートバッファ回路と、前記第2の信号線上に設けられた第1バッファとを有し、
前記第2の信号線選択部は、前記第2の信号線上に設けられた第2オア回路及び第2スリーステートバッファ回路と、前記第1の信号線上に設けられた第2バッファと、前記信号制御部の前記端子と前記第2オア回路との間に設けられたインバータ回路と、を有することを特徴とする通信システム。 - 前記信号制御部は、前記シリアルデータ信号線において前記マスタデバイスと前記スレーブデバイスとの間で送受信されるデータの種別に応じて、前記第1の信号線と前記第2の信号線とのいずれか一方が前記シリアルデータ信号線として有効となるように選択するよう前記信号線選択部における前記選択動作を制御する
ことを特徴とする請求項1に記載の通信システム。 - 前記信号制御部は、前記マスタデバイスから前記スレーブデバイスに前記所定のデータを送信する際には、前記第1の信号線が前記シリアルデータ信号線として有効となるように選択し、前記マスタデバイスが前記スレーブデバイスからの前記所定のデータを受信する受信ビット時の際のみ、前記第2の信号線が前記シリアルデータ信号線として有効となるように選択するよう前記信号線選択部における前記選択動作を制御することを特徴とする請求項1に記載の通信システム。
- 前記信号制御部は、前記第1の信号線が前記シリアルデータ信号線として有効とする場合、所定の信号レベルの前記信号方向切替信号を前記信号線選択部に出力し、前記第2の信号線が前記シリアルデータ信号線として有効とする場合、前記所定の信号レベルを反転させた前記信号方向切替信号を前記信号線選択部に出力することを特徴とする請求項1に記載の通信システム。
- 前記第1オア回路の2つの入力端子の一方には、前記第2バッファの出力端子が接続され、
前記第1オア回路の前記2つの入力端子の他方には、前記信号制御部の前記端子が接続されることを特徴とする請求項1に記載の通信システム。 - 前記第1スリーステートバッファ回路の入力端子には、前記第1オア回路の出力端子が接続され、
前記第1スリーステートバッファ回路の制御入力端子には、前記信号制御部の前記端子が接続されることを特徴とする請求項1に記載の通信システム。 - 前記第1スリーステートバッファ回路は、前記信号制御部の前記端子から出力された前記信号方向切替信号に従って、出力端子からの出力信号を制御することを特徴とする請求項6に記載の通信システム。
- 前記インバータ回路の入力端子には、前記信号制御部の前記端子が接続され、
前記第2オア回路の2つの入力端子の一方には、前記第1バッファの出力端子が接続され、
前記第2オア回路の2つの入力端子の他方には、前記インバータ回路の出力端子が接続されることを特徴とする請求項1に記載の通信システム。 - 前記第2スリーステートバッファ回路の入力端子には、前記第2オア回路の出力端子が接続され、
前記第2スリーステートバッファ回路の制御入力端子には、前記インバータ回路の出力端子が接続されることを特徴とする請求項1に記載の通信システム。 - 前記第2スリーステートバッファ回路は、前記信号制御部の前記端子から出力され前記インバータ回路により反転された前記信号方向切替信号に従って、出力端子からの出力信号を制御することを特徴とする請求項9に記載の通信システム。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014263188 | 2014-12-25 | ||
JP2014263188 | 2014-12-25 | ||
PCT/JP2015/085511 WO2016104369A1 (ja) | 2014-12-25 | 2015-12-18 | 通信システム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP6054006B2 true JP6054006B2 (ja) | 2016-12-27 |
JPWO2016104369A1 JPWO2016104369A1 (ja) | 2017-04-27 |
Family
ID=56150388
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016549593A Active JP6054006B2 (ja) | 2014-12-25 | 2015-12-18 | 通信システム |
Country Status (5)
Country | Link |
---|---|
US (1) | US10038865B2 (ja) |
EP (1) | EP3187097A4 (ja) |
JP (1) | JP6054006B2 (ja) |
CN (1) | CN106793928B (ja) |
WO (1) | WO2016104369A1 (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6427303B1 (ja) * | 2017-07-24 | 2018-11-21 | オリンパス株式会社 | 信号処理システムおよび内視鏡 |
CN110169053B (zh) * | 2017-07-24 | 2021-04-20 | 奥林巴斯株式会社 | 信号处理系统和内窥镜 |
WO2019207762A1 (ja) * | 2018-04-27 | 2019-10-31 | オリンパス株式会社 | 撮像システムおよび内視鏡システム |
CN110768815B (zh) * | 2018-07-27 | 2023-10-10 | 东君新能源有限公司 | 切换信号线的方法和太阳能系统 |
US10573373B1 (en) * | 2019-03-28 | 2020-02-25 | Micron Technology, Inc. | Serializer |
JP7086027B2 (ja) * | 2019-04-03 | 2022-06-17 | 三菱電機株式会社 | 双方向シリアルバススイッチ |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0548671A (ja) * | 1991-08-14 | 1993-02-26 | Matsushita Electric Works Ltd | シリアル通信マルチ変換器 |
JPH0575583A (ja) * | 1991-09-13 | 1993-03-26 | Matsushita Electric Works Ltd | 双方向伝送波形整形回路 |
JPH065242U (ja) * | 1992-06-17 | 1994-01-21 | クラリオン株式会社 | 波形整形装置 |
JPH06224976A (ja) * | 1993-01-26 | 1994-08-12 | Matsushita Electric Works Ltd | 半2重シリアル伝送用インターフェース変換回路 |
US6724224B1 (en) * | 2003-04-07 | 2004-04-20 | Pericom Semiconductor Corp. | Bus relay and voltage shifter without direction control input |
JP2008149125A (ja) * | 1999-07-27 | 2008-07-03 | Olympus Corp | 内視鏡および内視鏡システム |
JP2012195639A (ja) * | 2011-03-15 | 2012-10-11 | Nec Access Technica Ltd | 情報処理装置、情報処理方法及び情報処理プログラム |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04240946A (ja) * | 1991-01-25 | 1992-08-28 | Nec Eng Ltd | データ通信システム |
US5812796A (en) * | 1995-08-18 | 1998-09-22 | General Magic, Inc. | Support structures for an intelligent low power serial bus |
CN1163434A (zh) * | 1996-04-24 | 1997-10-29 | 大宇通信株式会社 | 装有电源控制系统的计算机 |
JP4017822B2 (ja) * | 1997-12-18 | 2007-12-05 | トムソン ライセンシング | データの伝送を制御する装置 |
JP3284995B2 (ja) * | 1999-01-14 | 2002-05-27 | 日本電気株式会社 | 双方向バスリピータ制御装置 |
EP1050824A3 (en) * | 1999-04-22 | 2004-01-28 | Matsushita Electric Industrial Co., Ltd. | Bidirectional signal transmission circuit and bus system |
JP4631569B2 (ja) * | 2005-07-12 | 2011-02-16 | パナソニック株式会社 | 通信システム、並びにこれに用いられるマスター装置及びスレーブ装置、通信方法 |
US8971469B2 (en) * | 2010-08-31 | 2015-03-03 | Sharp Kabushiki Kaisha | Serial data communication method and serial data communication device |
WO2013128767A1 (ja) | 2012-03-01 | 2013-09-06 | オリンパスメディカルシステムズ株式会社 | 撮像システム |
-
2015
- 2015-12-18 WO PCT/JP2015/085511 patent/WO2016104369A1/ja active Application Filing
- 2015-12-18 CN CN201580054927.6A patent/CN106793928B/zh active Active
- 2015-12-18 JP JP2016549593A patent/JP6054006B2/ja active Active
- 2015-12-18 EP EP15872937.6A patent/EP3187097A4/en not_active Withdrawn
-
2017
- 2017-04-05 US US15/479,338 patent/US10038865B2/en active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0548671A (ja) * | 1991-08-14 | 1993-02-26 | Matsushita Electric Works Ltd | シリアル通信マルチ変換器 |
JPH0575583A (ja) * | 1991-09-13 | 1993-03-26 | Matsushita Electric Works Ltd | 双方向伝送波形整形回路 |
JPH065242U (ja) * | 1992-06-17 | 1994-01-21 | クラリオン株式会社 | 波形整形装置 |
JPH06224976A (ja) * | 1993-01-26 | 1994-08-12 | Matsushita Electric Works Ltd | 半2重シリアル伝送用インターフェース変換回路 |
JP2008149125A (ja) * | 1999-07-27 | 2008-07-03 | Olympus Corp | 内視鏡および内視鏡システム |
US6724224B1 (en) * | 2003-04-07 | 2004-04-20 | Pericom Semiconductor Corp. | Bus relay and voltage shifter without direction control input |
JP2012195639A (ja) * | 2011-03-15 | 2012-10-11 | Nec Access Technica Ltd | 情報処理装置、情報処理方法及び情報処理プログラム |
Also Published As
Publication number | Publication date |
---|---|
EP3187097A1 (en) | 2017-07-05 |
EP3187097A4 (en) | 2018-06-13 |
CN106793928B (zh) | 2018-06-29 |
JPWO2016104369A1 (ja) | 2017-04-27 |
US10038865B2 (en) | 2018-07-31 |
US20170208275A1 (en) | 2017-07-20 |
CN106793928A (zh) | 2017-05-31 |
WO2016104369A1 (ja) | 2016-06-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6054006B2 (ja) | 通信システム | |
US11704274B2 (en) | System, apparatus and method for extended communication modes for a multi-drop interconnect | |
JP4949816B2 (ja) | 双方向通信回路、双方向通信システム及び双方向通信回路の通信方法 | |
WO2012029602A1 (ja) | シリアルデータ通信方法及びシリアルデータ通信装置 | |
US20140157035A1 (en) | Bit-Timing Symmetrization | |
JP2005130358A (ja) | 信号伝送装置及び伝送方法 | |
KR20170110610A (ko) | 시리얼 버스를 위한 수신 클록 캘리브레이션 | |
JP5943439B2 (ja) | 電子機器、通信システムおよびホットプラグ制御方法 | |
JP2011138466A (ja) | I2c/spi制御インターフェース回路構造、集積回路構造およびバス構造 | |
JP2019507926A (ja) | モジュールバスとaxiバスの間のリクエストを変換するためのバスブリッジ | |
JP7534023B2 (ja) | Spiベースのデータ伝送システム | |
JP2008118342A (ja) | 非同期シリアル通信方法及び非同期シリアル通信装置 | |
JP6007509B2 (ja) | シリアルi/fバス制御装置及び撮像装置 | |
JP6330873B2 (ja) | 撮像装置 | |
KR102187781B1 (ko) | I2c 라우터 시스템 | |
JP2010068321A (ja) | I2cインタフェースを有するシステム及びその方法 | |
JP2016111672A (ja) | 通信方法、通信システム及び通信装置 | |
US20140258584A1 (en) | Bus relay apparatus, integrated circuit apparatus, cable, connector, electronic appliance, and bus relay method | |
JP6166053B2 (ja) | 半導体デバイス、通信システム、手振れ補正コントローラ、撮像装置、電子機器 | |
JP2016057515A (ja) | 撮像装置、交換レンズおよび通信制御プログラム | |
TWI511478B (zh) | 超音波資料擷取系統、方法及超音波接收裝置 | |
KR101490823B1 (ko) | Fpga를 활용한 장치 제어용 범용 i2c 인터페이스 장치 및 이를 이용한 통신 방법 | |
JP5677206B2 (ja) | データ受信装置、半導体集積回路、およびデータ受信装置の制御方法 | |
JP4759494B2 (ja) | シリアルデータ通信方式およびシリアルデータ通信装置 | |
US20220391346A1 (en) | Communication apparatus and communication system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
TRDD | Decision of grant or rejection written | ||
A975 | Report on accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A971005 Effective date: 20161102 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20161108 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20161129 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 6054006 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |