KR102187781B1 - I2c 라우터 시스템 - Google Patents

I2c 라우터 시스템 Download PDF

Info

Publication number
KR102187781B1
KR102187781B1 KR1020130152158A KR20130152158A KR102187781B1 KR 102187781 B1 KR102187781 B1 KR 102187781B1 KR 1020130152158 A KR1020130152158 A KR 1020130152158A KR 20130152158 A KR20130152158 A KR 20130152158A KR 102187781 B1 KR102187781 B1 KR 102187781B1
Authority
KR
South Korea
Prior art keywords
signal
repeater
router
bus
master
Prior art date
Application number
KR1020130152158A
Other languages
English (en)
Other versions
KR20150066745A (ko
Inventor
윤기태
손영수
전재관
아키히로 타케가마
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020130152158A priority Critical patent/KR102187781B1/ko
Priority to US14/452,437 priority patent/US9684619B2/en
Publication of KR20150066745A publication Critical patent/KR20150066745A/ko
Application granted granted Critical
Publication of KR102187781B1 publication Critical patent/KR102187781B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4027Coupling between buses using bus bridges
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • G06F13/4291Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Mathematical Physics (AREA)
  • Information Transfer Systems (AREA)
  • Small-Scale Networks (AREA)
  • Bus Control (AREA)

Abstract

제1 I2C 버스를 통해 제1 I2C 신호를 출력하는 제1 I2C 중계기 및 제2 I2C 버스를 통해 제2 I2C 신호를 출력하는 제2 I2C 중계기를 포함하는 I2C 라우터, 상기 제1 I2C 버스를 통해 상기 제1 I2C 신호를 입력 받는 제1 슬레이브 디바이스 및 상기 제2 I2C 버스를 통해 상기 제2 I2C 신호를 입력 받는 제2 슬레이브 디바이스를 포함하는 I2C 라우터 시스템.

Description

I2C 라우터 시스템 {I2C ROUTER SYSTEM}
본 발명은 I2C 라우터 시스템에 관한 것으로, 보다 상세하게는 I2C 버스를 통한 데이터 통신의 품질을 향상시키는 I2C 라우터 시스템에 관한 것이다.
I2C 인터페이스 프로토콜은 EEPROM과 같은 메모리 디바이스, LCD 드라이버들과 같은 범용회로간의 통신 기능을 수행하기 위한 통신 프로토콜이다.
I2C 버스는 양방향 2선 또는 3선의 배선으로서, I2C 버스를 지원하는 디바이스들은 I2C 버스 인터페이스를 내장하고 I2C 버스를 통해서 I2C 인터페이스 프로토콜에 따라 상호간 통신을 수행한다.
I2C 버스는 집적 회소들이 간단한 양방향성 와이어 버스를 통해서 서로 직접적으로 통신하는 것을 가능하게 한다. 디바이스는 버스 상의 두 개의 와이어와 접속되며, SDA 와이어는 데이터 통신을 위한 것이며, SCL 와이어는 디바이스들 간의 데이터 통신의 제어 및 동기화를 위한 것이다.
I2C 버스에 접속된 각 디바이스는 고유의 주소에 의해 식별될 수 있으며, 송신기 또는 수신기 또는 송신기 및 수신기로서 동작할 수 있다. 데이터의 전달은 마스터-슬레이브 프로토콜을 사용하여 실행된다. 마스터 디바이스는 데이터 전달을 개시하고 클럭 신호를 생성하여 데이터 전달을 가능하게 하는 디바이스이며 어드레스(address)되는 임의의 디바이스는 상기 데이터의 전달을 위한 슬레이브 디바이스이다.
데이터 전달은 데이터를 슬레이브로 송신하거나(write), 슬레이브로부터의 데이터를 요청(read)하는 마스터 디바이스에 의해 개시된다. 특정 디바이스는 마스터 디바이스, 슬레이브 디바이스 및 마스터/슬레이브 디바이스로서 동작할 수 있다. 예를 들어, 표시 패널과 같은 출력 디바이스는 통상적으로 데이터 전달을 개시할 수 없어 오직 슬레이브 디바이스로만 동작한다.
다수의 마스터/슬레이브 디바이스와 다수의 슬레이브 디바이스를 하나의 버스에 연결해서 사용하는 경우, 각각의 마스터/슬레이브 디바이스의 동작은 동일한 I2C 버스를 공유하여 순차적으로 각각의 디바이스들에 접속하여야 하고, 이는 마스터 디바이스와 슬레이브 디바이스간의 전체 통신 시간이 증가되는 문제점이 있다.
I2C 버스는 시스템 내의 슬레이브 디바이스의 초기값 설정이나 시스템 디버깅 등의 특수한 경우의 제어를 위해 외부 마스터 디바이스와 연결이 가능하도록 설계될 수 있다.
타이밍 제어부, 이이피롬(electrically erasable programmable read-only memory, EEPROM), 전원 관리 회로(power management integrated circuit, PMIC) 등과 같은 다수의 디바이스를 I2C 버스에 연결하여 사용하게 되면 연결 배선이 증가하여 I2C 버스에 부하(load)가 증가하며, 이는 대면적 회로에서 더욱 크게 증가한다. I2C 버스의 부하 증가는 전달 신호의 품질이 저하되는 문제점이 있다.
또한, I2C 버스의 부하 증가를 방지하기 위해서, I2C 버스를 분리해서 사용할 경우 시스템 내부의 배선 및 시스템과 외부 마스터 디바이스간의 커넥터 및 배선이 증가하는 문제점이 있다.
이에 본 발명의 기술적 과제는 이러한 점에 착안한 것으로, 본 발명의 목적은 마스터 디바이스와 슬레이브 디바이스간의 통신 시간을 감소시키고, I2C 버스에 가해지는 부하를 감소시켜 I2C 버스를 통한 데이터 통신의 품질을 향상시키는 I2C 라우터 시스템을 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 I2C 라우터 시스템은 제1 I2C 버스를 통해 제1 I2C 신호를 출력하는 제1 I2C 중계기 및 제2 I2C 버스를 통해 제2 I2C 신호를 출력하는 제2 I2C 중계기를 포함하는 I2C 라우터, 상기 제1 I2C 버스를 통해 상기 제1 I2C 신호를 입력 받는 제1 슬레이브 디바이스 및 상기 제2 I2C 버스를 통해 상기 제2 I2C 신호를 입력 받는 제2 슬레이브 디바이스를 포함한다.
본 발명의 일 실시예에 있어서, 상기 I2C 라우터와 연결되어 외부 마스터 데이터 신호 및 외부 마스터 클럭 신호를 포함하는 외부 마스터 I2C 신호를 출력하고, 라우터 인에이블 신호를 제1 상태신호에서 제2 상태신호로 토글시키는 외부 마스터 디바이스를 더 포함하고, 상기 제1 I2C 중계기는 상기 라우터 인에이블신호가 상기 제2 상태신호인 경우 상기 외부 마스터 I2C 신호를 포함하는 상기 제1 I2C 신호를 출력하고, 상기 제2 I2C 중계기는 상기 라우터 인에이블신호가 상기 제2 상태신호인 경우 상기 외부 마스터 I2C 신호를 포함하는 상기 제2 I2C 신호를 출력할 수 있다.
본 발명의 일 실시예에 있어서, 상기 I2C 라우터는, 상기 라우터 인에이블신호가 상기 제2 상태신호인 경우 상기 제1 I2C 중계기에 상기 외부 마스터 I2C 신호를 전달하는 제1 스위치, 상기 라우터 인에이블신호가 상기 제2 상태신호인 경우 상기 제2 I2C 중계기에 상기 외부 마스터 I2C 신호를 전달하는 제2 스위치를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 외부 마스터 디바이스는 하나의 외부 I2C 버스를 통해 상기 I2C 라우터와 연결되고, 상기 제1 스위치 및 상기 제2 스위치는 상기 외부 I2C 버스와 병렬로 연결될 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 슬레이브 디바이스는 제1 주소값을 포함하고, 상기 제2 슬레이브 디바이스는 제2 주소값을 포함하고, 상기 라우터 인에이블신호가 상기 제1 상태신호인 경우 상기 제1 주소값과 상기 제2 주소값은 동일할 수 있다.
본 발명의 일 실시예에 있어서, 상기 라우터 인에이블신호가 상기 제2 상태신호인 경우 상기 제1 주소값과 상기 제2 주소값은 서로 다른 값을 갖도록 변경될 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 I2C 중계기 및 상기 제2 I2C 중계기는 상기 라우터 인에이블신호가 상기 제2 상태신호인 경우 순차적으로 상기 제1 I2C 신호 및 상기 제2 I2C 신호를 출력할 수 있다.
본 발명의 일 실시예에 있어서, 마스터-슬레이브 디바이스를 더 포함하고, 상기 I2C 라우터는, 제3 I2C 중계기를 더 포함하고, 상기 제3 I2C 중계기는 제3 I2C 버스를 통해 상기 마스터-슬레이브 디바이스와 전기적으로 연결되고, 제4 I2C 버스를 통해 상기 제1 I2C 중계기 및 상기 제2 I2C 중계기와 전기적으로 연결될 수 있다.
본 발명의 일 실시예에 있어서, 상기 마스터-슬레이브 디바이스는 상기 라우터 인에이블신호가 상기 제1 상태신호인 경우 상기 제3 I2C 버스를 통해 내부 마스터 데이터 신호 및 내부 마스터 클럭 신호를 포함하는 내부 마스터 I2C 신호를 상기 제3 I2C 중계기로 출력하고, 상기 제3 I2C 중계기는 상기 라우터 인에이블신호가 상기 제1 상태신호인 경우 상기 제4 I2C 버스를 통해 상기 내부 마스터 I2C 신호를 상기 제1 I2C 중계기 및 상기 제2 I2C 중계기로 동시에 전달하고, 상기 제1 I2C 중계기는 상기 라우터 인에이블신호가 상기 제1 상태신호인 경우 상기 내부 마스터 I2C 신호를 포함하는 상기 제1 I2C 신호를 출력하고, 상기 제2 I2C 중계기는 상기 라우터 인에이블신호가 상기 제1 상태신호인 경우 상기 내부 마스터 I2C 신호를 포함하는 상기 제2 I2C 신호를 출력할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 I2C 중계기 및 상기 제2 I2C 중계기는 상기 라우터 인에이블신호가 상기 제1 상태신호인 경우 동시에 상기 제1 I2C 신호 및 상기 제2 I2C 신호를 출력할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제3 I2C 중계기는 상기 라우터 인에이블신호가 상기 제2 상태신호인 경우 상기 제3 I2C 버스를 통해 상기 외부 마스터 I2C 신호를 포함하는 제3 I2C 신호를 출력할 수 있다.
본 발명의 일 실시예에 있어서, 상기 I2C 라우터는, 제3 스위치를 더 포함하고, 상기 제3 스위치는 상기 라우터 인에이블신호가 상기 제2 상태신호인 경우 상기 제3 I2C 중계기에 상기 외부 마스터 I2C 신호를 전달할 수 있다.
본 발명의 일 실시예에 있어서, 상기 마스터-슬레이브 디바이스는 상기 라우터 인에이블신호가 상기 제1 상태신호인 경우 마스터 디바이스로 동작하고, 상기 라우터 인에이블신호가 상기 제2 상태신호인 경우 슬레이브 디바이스로 동작할 수 있다.
본 발명의 일 실시예에 있어서, 내부 마스터 디바이스를 더 포함하고, 상기 I2C 라우터는, 제3 I2C 중계기를 더 포함하고, 상기 제3 I2C 중계기는 제3 I2C 버스를 통해 상기 내부 마스터 디바이스와 전기적으로 연결되고, 제4 I2C 버스를 통해 상기 제1 I2C 중계기 및 상기 제2 I2C 중계기와 전기적으로 연결될 수 있다.
본 발명의 일 실시예에 있어서, 상기 내부 마스터 디바이스는 상기 제3 I2C 버스를 통해 내부 마스터 데이터 신호 및 내부 마스터 클럭 신호를 포함하는 내부 마스터 I2C 신호를 출력하고, 상기 제3 I2C 중계기는 상기 제4 I2C 버스를 통해 상기 내부 마스터 I2C 신호를 상기 제1 I2C 중계기 및 상기 제2 I2C 중계기로 동시에 전달하고, 상기 제1 I2C 중계기는 상기 내부 마스터 I2C 신호를 포함하는 상기 제1 I2C 신호를 출력하고, 상기 제2 I2C 중계기는 상기 내부 마스터 I2C 신호를 포함하는 상기 제2 I2C 신호를 출력할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 I2C 중계기 및 상기 제2 I2C 중계기는 동시에 상기 제1 I2C 신호 및 상기 제2 I2C 신호를 출력할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 I2C 중계기 및 상기 제2 I2C 중계기는 상기 제4 I2C 버스에 병렬로 연결될 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 슬레이브 디바이스 및 상기 제2 슬레이브 디바이스는 표시 장치의 이이피롬((electrically erasable programmable read-only memory, EEPROM), 전원 관리 회로(power management integrated circuit, PMIC), 표시 패널 및 타이밍 제어부 중 적어도 어느 하나를 포함할 수 있다.
이와 같은 I2C 라우터 시스템에 따르면, 외부 마스터 디바이스는 하나의 I2C 버스를 이용하여 라우터 기능을 수행하는 I2C 라우터와 연결하고, 다수의 슬레이브 디바이스들은 각각의 독립된 I2C 버스를 통해 상기 I2C 라우터와 병렬로 연결됨으로써 동작 시간을 감소시킬 수 있다. 또한, 각각의 독립된 I2C 버스를 통해 각각의 슬레이브 디바이스들이 연결됨으로 인해 I2C 버스의 부하가 감소되며, 품질 저하를 예방할 수 있다.
도 1은 본 발명의 일 실시예에 따른 I2C 라우터 시스템을 나타내는 블록도이다.
도 2는 도 1의 I2C 라우터의 블록도이다.
도 3은 본 발명의 다른 실시예에 따른 I2C 라우터 시스템을 나타내는 블록도이다.
도 4는 도 3의 I2C 라우터의 블록도이다.
도 5는 본 발명의 다른 실시예에 따른 I2C 라우터 시스템을 나타내는 블록도이다.
도 6은 도 5의 I2C 라우터의 블록도이다.
이하, 도면들을 참조하여 본 발명의 표시 장치의 바람직한 실시예들을 보다 상세하게 설명하기로 한다.
도 1은 본 발명의 일 실시예에 따른 I2C 라우터 시스템을 나타내는 블록도이다. 도 2는 도 1의 I2C 라우터의 블록도이다.
도 1 및 도 2를 참조하면, 상기 I2C 라우터 시스템은 I2C 라우터(100), 제1 슬레이브 디바이스(210), 제2 슬레이브 디바이스(230) 및 외부 마스터 디바이스(300)를 포함한다.
상기 I2C 라우터(100)는 제1 스위치(110), 제1 I2C 중계기(120), 제2 스위치(130) 및 제2 I2C 중계기(140)를 포함한다.
상기 제1 I2C 중계기(120)는 제1 I2C 버스(SCL1/SDA1)를 통해 상기 제1 슬레이브 디바이스(210)와 전기적으로 연결 된다. 상기 제1 I2C 버스(SCL1/SDA1)는 데이터 통신을 위한 데이터 배선 및 디바이스들 간의 데이터 통신의 제어 및 동기화를 위한 클럭 배선을 포함한다.
상기 제2 I2C 중계기(140)는 제2 I2C 버스(SCL2/SDA2)를 통해 상기 제2 슬레이브 디바이스(230)와 전기적으로 연결 된다. 상기 제2 I2C 버스(SCL2/SDA2)는 데이터 통신을 위한 데이터 배선 및 디바이스들 간의 데이터 통신의 제어 및 동기화를 위한 클럭 배선을 포함한다.
상기 제1 슬레이브 디바이스(210)는 I2C 인터페이스 프로토콜 상의 슬레이브 디바이스를 포함한다. 상기 제1 슬레이브 디바이스(210)는 상기 제1 I2C 버스(SCL1/SDA1)를 통해 상기 제1 I2C 중계기(120)와 전기적으로 연결된다. 상기 제1 슬레이브 디바이스(210)는 상기 제1 I2C 중계기(120)로부터 출력되는 데이터를 수신한다. 상기 제1 슬레이브 디바이스(210)는 제1 주소값을 포함한다. 상기 제1 주소값은 7bit의 크기를 가질 수 있다. 이와는 달리 상기 제1 주소값은 10bit의 크기를 가질 수 있다.
상기 제2 슬레이브 디바이스(230)는 I2C 인터페이스 프로토콜 상의 슬레이브 디바이스를 포함한다. 상기 제2 슬레이브 디바이스(230)는 상기 제2 I2C 버스(SCL2/SDA2)를 통해 상기 제2 I2C 중계기(140)와 전기적으로 연결된다. 상기 제2 슬레이브 디바이스(230)는 상기 제2 I2C 중계기(140)로부터 출력 되는 데이터를 수신한다. 상기 제2 슬레이브 디바이스(230)는 제2 주소값을 포함한다. 상기 제2 주소값은 7bit의 크기를 가질 수 있다. 이와는 달리 상기 제2 주소값은 10bit의 크기를 가질 수 있다.
상기 외부 마스터 디바이스(300)는 상기 I2C 라우터(100)와 전기적으로 연결된다. 예를 들어 상기 I2C 라우터(100)는 I2C 프로토콜을 사용하는 외부 장치와 연결하기 위한 커넥터를 포함하고, 상기 외부 마스터 디바이스(300)는 상기 I2C 라우터(100)와 연결하기 위한 외부 I2C 버스(SCL/SDA)를 통해 상기 커넥터와 연결될 수 있다. 상기 외부 I2C 버스(SCL/SDA)는 데이터 통신을 위한 데이터 배선 및 디바이스들 간의 데이터 통신의 제어 및 동기화를 위한 클럭 배선을 포함한다.
예를 들어, 상기 외부 마스터 디바이스(300)는 상기 I2C 라우터(100), 상기 제1 슬레이브 디바이스(210) 및 상기 제2 슬레이브 디바이스(230)를 포함하는 표시 장치의 디버깅, 업데이트 및 초기 설정치 입력 등을 위해 일시적으로 상기 I2C 라우터(100)와 연결될 수 있다.
상기 외부 마스터 디바이스(300)는 외부 마스터 데이터 신호 및 외부 마스터 클럭 신호를 포함하는 외부 마스터 I2C 신호를 상기 외부 I2C 버스(SCL/SDA)를 통해 출력하고, 상기 외부 마스터 디바이스(300)의 연결에 대응되는 라우터 인에이블신호(R_EN)를 제1 상태신호에서 제2 상태신호로 토글시킬 수 있다. 상기 제1 상태신호는 상기 외부 마스터 디바이스(300)가 상기 I2C 라우터에 연결되기 이전의 상태에 대응되고, 상기 제2 상태신호는 상기 외부 마스터 디바이스(300)가 상기 I2C 라우터에 연결된 상태에 대응된다.
상기 외부 마스터 데이터 신호는 상기 외부 I2C 버스(SCL/SDA)의 데이터 배선을 통해 전달될 수 있고, 상기 외부 마스터 클럭 신호는 상기 외부 I2C 버스(SCL/SDA)의 클럭 배선을 통해 전달될 수 있다.
상기 외부 마스터 디바이스(300)는 상기 외부 I2C 버스(SCL/SDA)를 통해 상기 제1 스위치(110) 및 상기 제2 스위치(130)와 전기적으로 연결되어 상기 제1 스위치(110) 및 상기 제2 스위치(130)에 상기 외부 마스터 I2C 신호를 전달한다. 더욱 상세하게는, 상기 제1 스위치(110) 및 상기 제2 스위치(130)는 상기 외부 I2C 버스(SCL/SDA)에 병렬로 연결 되어 상기 외부 마스터 디바이스(300)와 전기적으로 연결 된다.
상기 제1 스위치(110)는 상기 라우터 인에이블신호(R_EN)가 상기 제2 상태신호에 해당하는 경우 상기 외부 마스터 I2C 신호를 상기 제1 I2C 중계기(120)로 전달한다.
상기 제2 스위치(130)는 상기 라우터 인에이블신호(R_EN)가 상기 제2 상태신호에 해당하는 경우 상기 외부 마스터 I2C 신호를 상기 제2 I2C 중계기(140)로 전달한다.
상기 제1 I2C 중계기(120)는 상기 라우터 인에이블신호(R_EN)가 상기 제2 상태신호에 해당하는 경우 상기 제1 스위치(110)로부터 전달 받은 상기 외부 마스터 I2C 신호를 상기 제1 슬레이브 디바이스(210)로 출력한다. 상기 제1 I2C 중계기(120)는 상기 외부 마스터 I2C 신호를 상기 제1 I2C 버스(SCL1/SDA1)를 통해 상기 제1 슬레이브 디바이스(210)로 전달한다.
상기 제1 I2C 중계기(120)는 상기 제1 I2C 버스(SCL1/SDA1)와 연결되어 상기 외부 마스터 I2C 신호를 출력하지만, I2C 인터페이스 프로토콜상의 마스터 디바이스 내지는 슬레이브 디바이스를 포함하지는 않는다.
상기 제2 I2C 중계기(140)는 상기 라우터 인에이블신호(R_EN)가 상기 제2 상태신호에 해당하는 경우 상기 제2 스위치(130)로부터 전달 받은 상기 외부 마스터 I2C 신호를 상기 제2 슬레이브 디바이스(230)로 출력한다. 상기 제2 I2C 중계기(140)는 상기 외부 마스터 I2C 신호를 상기 제2 I2C 버스(SCL2/SDA2)를 통해 상기 제2 슬레이브 디바이스(230)로 전달한다.
상기 제2 I2C 중계기(140)는 상기 제2 I2C 버스(SCL2/SDA2)와 연결되어 상기 외부 마스터 I2C 신호를 출력하지만, I2C 인터페이스 프로토콜상의 마스터 디바이스 내지는 슬레이브 디바이스를 포함하지는 않는다.
결과적으로, 상기 외부 마스터 디바이스(300)는 하나의 상기 외부 I2C 버스 및 상기 I2C 라우터를 통해 상기 제1 슬레이브 디바이스(210) 및 상기 제2 슬레이브 디바이스(230)와 순차적으로 연결된다. 더욱 상세하게는 상기 제1 I2C 중계기(120) 및 상기 제2 I2C 중계기(140)는 상기 라우터 인에이블신호(R_EN)가 상기 제2 상태신호인 경우 순차적으로 상기 외부 마스터 I2C 신호를 각각 출력한다.
본 실시예에서는 두 개의 슬레이브 디바이스인 제1 슬레이브 디바이스(210) 및 제2 슬레이브 디바이스(230)와 연결되는 것을 설명 하였지만, 이에 한정되지 않고, 상기 I2C 라우터(100)는 3개 이상의 슬레이브 디바이스를 포함할 수 있으며, 이 경우, 각 슬레이브 디바이스에 대응되는 스위치 및 I2C 중계기를 더 포함할 수 있다. 상기 I2C 라우터(100)가 3개 이상의 슬레이브 디바이스 및 각 슬레이브 디바이스에 대응되는 스위치 및 I2C 중계기를 포함하는 경우 상기 외부 마스터 디바이스(300)는 상기 외부 I2C 버스(SCL/SDA)를 통해 각 슬레이브 디바이스와 연결될 수 있다.상기 제1 슬레이브 디바이스(210)의 상기 제1 주소값 및 상기 제2 슬레이브 디바이스(230)의 상기 제2 주소값은 동일한 값을 가질 수 있다. 이와는 달리 상기 제1 주소값 및 상기 제2 주소값은 서로 다른 값을 가질 수 있다. 더욱 상세하게는, 상기 I2C 라우터(100)에 상기 외부 마스터 디바이스(300)가 연결되기 이전의 상태에서 상기 제1 슬레이브 디바이스(210) 및 상기 제2 슬레이브 디바이스(230)로 동일한 I2C 신호가 출력되는 경우에는 상기 슬레이브 디바이스들은 동일한 주소값을 포함할 수 있다. 이와는 달리 상기 I2C 라우터(100)에 상기 외부 마스터 디바이스(300)가 연결되는 경우, 상기 제1 슬레이브 디바이스(210) 및 상기 제2 슬레이브 디바이스(230)의 주소값들의 중복을 방지하기 위해 상기 제1 주소값 및 상기 제2 주소값은 서로 다른 값을 가질 수 있다.
따라서, 상기 제1 슬레이브 디바이스(210) 및 상기 제2 슬레이브 디바이스(230)는 상기 라우터 인에이블신호(R_EN)가 상기 제2 상태신호인 경우 상기 제1 주소값과 상기 제2 주소값을 서로 다르게 설정할 수 있다. 예를 들어 상기 제1 슬레이브 디바이스(210) 및 상기 제2 슬레이브 디바이스(230)는 상기 라우터 인에이블신호(R_EN)가 상기 제1 상태신호인 경우의 주소값들과 상기 라우터 인에이블신호(R_EN)가 상기 제2 상태신호인 경우의 주소값들을 포함하고 있을 수 있다.
도 3은 본 발명의 다른 실시예에 따른 I2C 라우터 시스템을 나타내는 블록도이다. 도 4는 도 3의 I2C 라우터의 블록도이다.
본 실시예에 따른 I2C 라우터 시스템은 도 1 및 도 2의 I2C 라우터 시스템과 비교하여 I2C 라우터(101)가 상이하고, 내부 마스터 디바이스(250)를 더 포함하고, 외부 마스터 디바이스를 포함하고 있지 않다는 점을 제외하고는 도 1 및 도 2의 I2C 라우터 시스템과 실질적으로 동일하다. 따라서, 도 1 및 도 2의 I2C 라우터 시스템과 동일한 부재는 동일한 참조 부호로 나타내고, 중복되는 자세한 설명은 생략될 수 있다.
도 3 및 도 4를 참조하면, 상기 I2C 라우터 시스템은 I2C 라우터(101), 제1 슬레이브 디바이스(210), 제2 슬레이브 디바이스(230) 및 내부 마스터 디바이스(250)를 포함한다.
상기 I2C 라우터(101)는 제1 I2C 중계기(121), 제2 I2C 중계기(141) 및 제3 I2C 중계기(161)를 포함한다.
상기 제1 I2C 중계기(121)는 제1 I2C 버스(SCL1/SDA1)를 통해 상기 제1 슬레이브 디바이스(210)와 전기적으로 연결 된다.
상기 제2 I2C 중계기(141)는 제2 I2C 버스(SCL2/SDA2)를 통해 상기 제2 슬레이브 디바이스(230)와 전기적으로 연결 된다.
상기 제3 I2C 중계기(161)는 제3 I2C 버스(SCL3/SDA3)를 통해 상기 내부 마스터 디바이스(250)와 전기적으로 연결 된다. 상기 제3 I2C 버스(SCL3/SDA3)는 데이터 통신을 위한 데이터 배선 및 디바이스들 간의 데이터 통신의 제어 및 동기화를 위한 클럭 배선을 포함한다.
상기 제3 I2C 중계기(161)는 제4 I2C 버스(SCL4/SDA4)를 통해 상기 제1 I2C 중계기(121) 및 상기 제2 I2C 중계기(141)와 전기적으로 연결 된다. 더욱 상세하게는, 상기 제1 I2C 중계기(121) 및 상기 제2 I2C 중계기(141)는 상기 제4 I2C 버스(SCL4/SDA4)에 병렬로 연결 되어 상기 제3 I2C 중계기(161)와 전기적으로 연결 된다. 상기 제4 I2C 버스(SCL4/SDA4)는 데이터 통신을 위한 데이터 배선 및 디바이스들 간의 데이터 통신의 제어 및 동기화를 위한 클럭 배선을 포함한다.
상기 제1 슬레이브 디바이스(210)는 I2C 인터페이스 프로토콜상의 슬레이브 디바이스를 포함한다. 상기 제1 슬레이브 디바이스(210)는 상기 제1 I2C 버스(SCL1/SDA1)를 통해 상기 제1 I2C 중계기(121)와 전기적으로 연결된다. 상기 제1 슬레이브 디바이스(210)는 상기 제1 I2C 중계기(121)로부터 출력되는 데이터를 수신한다. 상기 제1 슬레이브 디바이스(210)는 제1 주소값을 포함한다. 상기 제1 주소값은 7bit의 크기를 가질 수 있다. 이와는 달리 상기 제1 주소값은 10bit의 크기를 가질 수 있다.
상기 제2 슬레이브 디바이스(230)는 I2C 인터페이스 프로토콜상의 슬레이브 디바이스를 포함한다. 상기 제2 슬레이브 디바이스(230)는 상기 제2 I2C 버스(SCL2/SDA2)를 통해 상기 제2 I2C 중계기(141)와 전기적으로 연결된다. 상기 제2 슬레이브 디바이스(230)는 상기 제2 I2C 중계기(141)로부터 출력되는 데이터를 수신한다. 상기 제2 슬레이브 디바이스(230)는 제2 주소값을 포함한다. 상기 제2 주소값은 7bit의 크기를 가질 수 있다. 이와는 달리 상기 제2 주소값은 10bit의 크기를 가질 수 있다.
상기 내부 마스터 디바이스(250)는 I2C 인터페이스 프로토콜상의 마스터 디바이스를 포함한다. 상기 내부 마스터 디바이스(250)는 상기 제3 I2C 버스(SCL3/SDA3)를 통해 상기 제3 I2C 중계기(161)와 전기적으로 연결된다. 상기 내부 마스터 디바이스(250)는 내부 마스터 데이터 신호 및 내부 마스터 클럭 신호를 포함하는 내부 마스터 I2C 신호를 상기 제3 I2C 버스(SCL3/SDA3)를 통해 출력한다.
상기 내부 마스터 데이터 신호는 상기 제3 I2C 버스(SCL3/SDA3)의 데이터 배선을 통해 전달될 수 있고, 상기 내부 마스터 클럭 신호는 상기 제3 I2C 버스(SCL3/SDA3)의 클럭 배선을 통해 전달될 수 있다.
상기 제3 I2C 중계기(161)는 상기 내부 마스터 디바이스(250)로부터 상기 내부 마스터 I2C 신호를 전달 받아 상기 내부 마스터 I2C 신호를 상기 제4 I2C 버스(SCL4/SDA4)를 통해 상기 제1 I2C 중계기(121) 및 상기 제2 I2C 중계기(141)로 동시에 전달한다.
제1 I2C 중계기(121)는 상기 제1 I2C 버스(SCL1/SDA1) 및 상기 제4 I2C 버스(SCL4/SDA4)와 연결되어 상기 내부 마스터 I2C 신호를 입력 및 출력하지만, I2C 인터페이스 프로토콜상의 마스터 디바이스 내지는 슬레이브 디바이스를 포함하지는 않는다.
제2 I2C 중계기(141)는 상기 제2 I2C 버스(SCL2/SDA2) 및 상기 제4 I2C 버스(SCL4/SDA4)와 연결되어 상기 내부 마스터 I2C 신호를 입력 및 출력하지만, I2C 인터페이스 프로토콜상의 마스터 디바이스 내지는 슬레이브 디바이스를 포함하지는 않는다.
따라서, 상기 제3 I2C 중계기(161)는 상기 내부 마스터 I2C 신호를 상기 제1 I2C 중계기(121) 및 상기 제2 I2C 중계기(141)로 동시에 전달할 수 있다.
또한, 상기 제1 슬레이브 디바이스(210)의 상기 제1 주소값은 상기 제2 슬레이브 디바이스(230)의 상기 제2 주소값과 동일할 수 있다. 따라서, 제1 I2C 중계기(121)가 상기 내부 마스터 I2C 신호를 상기 제1 I2C 버스(SCL1/SDA1)를 통해 출력하는 타이밍은 상기 제2 I2C 중계기(141)가 상기 내부 마스터 I2C 신호를 상기 제2 I2C 버스(SCL2/SDA2)를 통해 출력하는 타이밍과 동일할 수 있다.
결과적으로, 상기 내부 마스터 디바이스(250)는 동일한 주소값을 갖는 상기 제1 슬레이브 디바이스(210) 및 상기 제2 슬레이브 디바이스(230)에 동시에 동일한 데이터를 전달할 수 있다.
본 실시예에서는 두 개의 슬레이브 디바이스인 제1 슬레이브 디바이스(210) 및 제2 슬레이브 디바이스(230)와 연결되는 것을 설명 하였지만, 이에 한정되지 않고, 상기 I2C 라우터(100)는 3개 이상의 슬레이브 디바이스를 포함할 수 있으며, 이 경우, 각 슬레이브 디바이스에 대응되는 I2C 중계기를 더 포함할 수 있다. 상기 I2C 라우터(101)가 3개 이상의 슬레이브 디바이스 및 각 슬레이브 디바이스에 대응되는 I2C 중계기를 포함하는 경우 상기 내부 마스터 디바이스(250)는 각 슬레이브 디바이스에 동시에 동일한 데이터를 전달할 수 있다.
도 5는 본 발명의 다른 실시예에 따른 I2C 라우터 시스템을 나타내는 블록도이다. 도 6은 도 5의 I2C 라우터의 블록도이다.
본 실시예에 따른 I2C 라우터 시스템은 도 1 및 도 2의 I2C 라우터 시스템과 비교하여 I2C 라우터(101)가 상이하고, 마스터/슬레이브 디바이스(270)를 더 포함하고 있다는 점을 제외하고는 도 1 및 도 2의 I2C 라우터 시스템과 실질적으로 동일하다. 따라서, 도 1 및 도 2의 I2C 라우터 시스템과 동일한 부재는 동일한 참조 부호로 나타내고, 중복되는 자세한 설명은 생략될 수 있다.
도 5 및 도 6을 참조하면, 상기 I2C 라우터 시스템은 I2C 라우터(102), 제1 슬레이브 디바이스(210), 제2 슬레이브 디바이스(230), 외부 마스터 디바이스(300) 및 마스터/슬레이브 디바이스(270)를 포함한다.
상기 I2C 라우터(102)는 제1 스위치(112), 제1 I2C 중계기(122), 제2 스위치(132) 및 제2 I2C 중계기(142), 제3 스위치(152) 및 제3 I2C 중계기(162)를 포함한다.
상기 제1 I2C 중계기(122)는 제1 I2C 버스(SCL1/SDA1)를 통해 상기 제1 슬레이브 디바이스(210)와 전기적으로 연결 된다.
상기 제2 I2C 중계기(142)는 제2 I2C 버스(SCL2/SDA2)를 통해 상기 제2 슬레이브 디바이스(230)와 전기적으로 연결 된다.
상기 제3 I2C 중계기(162)는 제3 I2C 버스(SCL3/SDA3)를 통해 상기 마스터/슬레이브 디바이스(270)와 전기적으로 연결 된다. 상기 제3 I2C 버스(SCL3/SDA3)는 데이터 통신을 위한 데이터 배선 및 디바이스들 간의 데이터 통신의 제어 및 동기화를 위한 클럭 배선을 포함한다.
상기 제3 I2C 중계기(162)는 제4 I2C 버스(SCL4/SDA4)를 통해 상기 제1 I2C 중계기(122) 및 상기 제2 I2C 중계기(142)와 전기적으로 연결 된다. 더욱 상세하게는, 상기 제1 I2C 중계기(122) 및 상기 제2 I2C 중계기(142)는 상기 제4 I2C 버스(SCL4/SDA4)에 병렬로 연결 되어 상기 제3 I2C 중계기(162)와 전기적으로 연결 된다. 상기 제4 I2C 버스(SCL4/SDA4)는 데이터 통신을 위한 데이터 배선 및 디바이스들 간의 데이터 통신의 제어 및 동기화를 위한 클럭 배선을 포함한다.
상기 외부 마스터 디바이스(300)는 상기 외부 I2C 버스(SCL/SDA)를 통해 상기 제1 스위치(112), 상기 제2 스위치(132) 및 상기 제3 스위치(152)와 전기적으로 연결 된다. 더욱 상세하게는, 상기 제1 스위치(112), 상기 제2 스위치(132) 및 상기 제3 스위치(152)는 상기 외부 I2C 버스(SCL/SDA)에 병렬로 연결 되어 상기 외부 마스터 디바이스(300)와 전기적으로 연결 된다. 상기 외부 I2C 버스(SCL/SDA)는 데이터 통신을 위한 데이터 배선 및 디바이스들 간의 데이터 통신의 제어 및 동기화를 위한 클럭 배선을 포함한다.
상기 제1 슬레이브 디바이스(210)는 상기 제1 I2C 중계기(122)로부터 출력되는 데이터를 수신한다. 상기 제1 슬레이브 디바이스(210)는 제1 주소값을 포함한다. 상기 제1 주소값은 7bit의 크기를 가질 수 있다. 이와는 달리 상기 제1 주소값은 10bit의 크기를 가질 수 있다.
상기 제2 슬레이브 디바이스(230)는 상기 제2 I2C 중계기(142)로부터 출력되는 데이터를 수신한다. 상기 제2 슬레이브 디바이스(230)는 제2 주소값을 포함한다. 상기 제2 주소값은 7bit의 크기를 가질 수 있다. 이와는 달리 상기 제2 주소값은 10bit의 크기를 가질 수 있다.
상기 마스터/슬레이브 디바이스(270)는 I2C 인터페이스 프로토콜상의 마스터 디바이스 및 슬레이브 디바이스를 포함한다. 더욱 상세하게는, 상기 마스터/슬레이브 디바이스(270)는 마스터 디바이스로서 동작할 수도 있고, 슬레이브 디바이스로서도 동작할 수 있다.
상기 마스터/슬레이브 디바이스(270)는 마스터 디바이스로서 동작하는 경우, 내부 마스터 데이터 신호 및 내부 마스터 클럭 신호를 포함하는 내부 마스터 I2C 신호를 상기 제3 I2C 버스(SCL3/SDA3)를 통해 출력한다. 상기 내부 마스터 데이터 신호는 상기 제3 I2C 버스(SCL3/SDA3)의 데이터 배선을 통해 전달될 수 있고, 상기 내부 마스터 클럭 신호는 상기 제3 I2C 버스(SCL3/SDA3)의 클럭 배선을 통해 전달될 수 있다.
상기 마스터/슬레이브 디바이스(270)는 슬레이브 디바이스로서 동작하는 경우, 상기 제3 I2C 중계기(162)로부터 출력되는 I2C 신호를 입력 받을 수 있다.
상기 외부 마스터 디바이스(300)는 I2C 인터페이스 프로토콜상의 마스터 디바이스를 포함한다. 상기 외부 마스터 디바이스(300)는 상기 I2C 라우터 시스템을 포함하는 표시 장치의 디버깅, 업데이트 및 초기 설정치 입력 등을 위해 일시적으로 상기 I2C 라우터(102)와 연결될 수 있다.
상기 외부 마스터 디바이스(300)는 외부 마스터 데이터 신호 및 외부 마스터 클럭 신호를 포함하는 외부 마스터 I2C 신호를 상기 외부 I2C 버스(SCL/SDA)를 통해 출력하고, 상기 외부 마스터 디바이스(300)의 연결에 대응되는 라우터 인에이블신호(R_EN)를 제1 상태신호에서 제2 상태신호로 토글시킬 수 있다.
상기 외부 마스터 데이터 신호는 상기 외부 I2C 버스(SCL/SDA)의 데이터 배선을 통해 전달될 수 있고, 상기 외부 마스터 클럭 신호는 상기 외부 I2C 버스(SCL/SDA)의 클럭 배선을 통해 전달될 수 있다.
상기 제1 상태신호는 상기 외부 마스터 디바이스(300)가 상기 I2C 라우터에 연결되기 이전의 상태에 대응되고, 상기 제2 상태신호는 상기 외부 마스터 디바이스(300)가 상기 I2C 라우터에 연결된 상태에 대응된다.
이하에서는 상기 라우터 인에이블신호(R_EN)가 상기 제1 상태신호인 경우를 기준으로 설명한다.
먼저, 상기 라우터 인에이블신호(R_EN)가 상기 제1 상태신호인 경우 상기 제1 스위치(112), 상기 제2 스위치(132) 및 상기 제3 스위치(152)는 상기 외부 마스터 I2C 신호를 상기 제1 I2C 중계기(122), 상기 제2 I2C 중계기(142) 및 상기 제3 I2C 중계기(162)로 전달하지 않는다.
상기 마스터/슬레이브 디바이스(270)는 마스터 디바이스로서 동작한다. 따라서, 상기 마스터 I2C 신호를 상기 제3 I2C 버스(SCL3/SDA3)를 통해 출력한다.
상기 제3 I2C 중계기(162)는 상기 마스터/슬레이브 디바이스(270)로부터 상기 내부 마스터 I2C 신호를 전달 받아 상기 내부 마스터 I2C 신호를 상기 제4 I2C 버스(SCL4/SDA4)를 통해 상기 제1 I2C 중계기(122) 및 상기 제2 I2C 중계기(142)로 동시에 전달한다.
제1 I2C 중계기(122)는 상기 제1 I2C 버스(SCL1/SDA1) 및 상기 제4 I2C 버스(SCL4/SDA4)와 연결되어 상기 내부 마스터 I2C 신호를 입력 및 출력하지만, I2C 인터페이스 프로토콜상의 마스터 디바이스 내지는 슬레이브 디바이스를 포함하지는 않는다.
제2 I2C 중계기(142)는 상기 제2 I2C 버스(SCL2/SDA2) 및 상기 제4 I2C 버스(SCL4/SDA4)와 연결되어 상기 내부 마스터 I2C 신호를 입력 및 출력하지만, I2C 인터페이스 프로토콜상의 마스터 디바이스 내지는 슬레이브 디바이스를 포함하지는 않는다.
따라서, 상기 제3 I2C 중계기(162)는 상기 내부 마스터 I2C 신호를 상기 제1 I2C 중계기(122) 및 상기 제2 I2C 중계기(142)로 동시에 전달할 수 있다.
또한, 상기 제1 슬레이브 디바이스(210)의 상기 제1 주소값은 상기 제2 슬레이브 디바이스(230)의 상기 제2 주소값과 동일할 수 있다. 따라서, 제1 I2C 중계기(122)가 상기 내부 마스터 I2C 신호를 상기 제1 I2C 버스(SCL1/SDA1)를 통해 출력하는 타이밍은 상기 제2 I2C 중계기(142)가 상기 마스터 I2C 신호를 상기 제2 I2C 버스(SCL2/SDA2)를 통해 출력하는 타이밍과 동일할 수 있다.
결과적으로, 상기 마스터/슬레이브 디바이스(270)는 동일한 주소값을 갖는 상기 제1 슬레이브 디바이스(210) 및 상기 제2 슬레이브 디바이스(230)에 동시에 동일한 데이터를 전달할 수 있다.
이하에서는 상기 라우터 인에이블신호(R_EN)가 상기 제2 상태신호인 경우를 기준으로 설명한다.
먼저, 상기 마스터/슬레이브 디바이스(270)는 슬레이브 디바이스로서 동작한다. 따라서, 상기 내부 마스터 I2C 신호를 상기 제3 I2C 버스(SCL3/SDA3)를 통해 출력하지 않는다.
상기 라우터 인에이블신호(R_EN)가 상기 제2 상태신호인 경우 상기 제1 스위치(112), 상기 제2 스위치(132) 및 상기 제3 스위치(152)는 상기 외부 마스터 I2C 신호를 상기 제1 I2C 중계기(122), 상기 제2 I2C 중계기(142) 및 상기 제3 I2C 중계기(162)로 각각 전달한다.
상기 제1 I2C 중계기(122)는 상기 제1 스위치(112)로부터 전달 받은 상기 외부 마스터 I2C 신호를 상기 제1 I2C 버스(SCL1/SDA1)를 통해 상기 제1 슬레이브 디바이스(210)로 출력한다.
상기 제2 I2C 중계기(142)는 상기 제2 스위치(132)로부터 전달 받은 상기 외부 마스터 I2C 신호를 상기 제2 I2C 버스(SCL2/SDA2)를 통해 상기 제2 슬레이브 디바이스(230)로 출력한다.
상기 제3 I2C 중계기(162)는 상기 제3 스위치(152)로부터 전달 받은 상기 외부 마스터 I2C 신호를 상기 제3 I2C 버스(SCL3/SDA3)를 통해 상기 마스터/슬레이브 디바이스(270)로 출력한다.
상기 외부 마스터 디바이스는 상기 제1 슬레이브 디바이스(210) 및 상기 제2 슬레이브 디바이스(230)에 개별적으로 데이터를 전달할 수 있다.
상기 제1 슬레이브 디바이스(210) 및 상기 제2 슬레이브 디바이스(230)에 개별적으로 데이터를 전달하기 위해서 상기 제1 슬레이브 디바이스(210)의 제1 주소값은 상기 제2 슬레이브 디바이스(230)의 제2 주소값과 달라야 한다.
따라서, 상기 제1 슬레이브 디바이스(210)는 상기 제2 상태신호에 대응하여 상기 제1 주소값을 변경할 수 있다. 또한, 상기 제1 슬레이브 디바이스(210)도 상기 제2 상태신호에 대응하여 상기 제1 주소값을 변경할 수 있다. 이를 위해서, 제1 슬레이브 디바이스(210) 및 상기 제2 슬레이브 디바이스(230)는 상기 라우터 인에이블신호(R_EN)가 상기 제1 상태신호인 경우의 주소값들과 상기 라우터 인에이블신호(R_EN)가 상기 제2 상태신호인 경우의 주소값들을 포함하고 있을 수 있다.
결과적으로, 상기 외부 마스터 디바이스(300)는 하나의 상기 외부 I2C 버스 및 상기 I2C 라우터를 통해 상기 제1 슬레이브 디바이스(210), 상기 제2 슬레이브 디바이스(230) 및 상기 마스터/슬레이브 디바이스(270)와 순차적으로 연결된다. 더욱 상세하게는 상기 제1 I2C 중계기(122), 상기 제2 I2C 중계기(142) 및 상기 제3 I2C 중계기(162)는 상기 라우터 인에이블신호(R_EN)가 상기 제2 상태신호인 경우 순차적으로 상기 외부 마스터 I2C 신호를 각각 출력한다.
본 실시예에서는 두 개의 슬레이브 디바이스인 제1 슬레이브 디바이스(210) 및 제2 슬레이브 디바이스(230)와 연결되는 것을 설명 하였지만, 이에 한정되지 않고, 상기 I2C 라우터(102)는 3개 이상의 슬레이브 디바이스를 포함할 수 있으며, 이 경우, 각 슬레이브 디바이스에 대응되는 스위치 및 I2C 중계기를 더 포함할 수 있다. 상기 I2C 라우터(102)가 3개 이상의 슬레이브 디바이스 및 각 슬레이브 디바이스에 대응되는 스위치 및 I2C 중계기를 포함하는 경우 상기 외부 마스터 디바이스(300)는 상기 외부 I2C 버스(SCL/SDA)를 통해 각 슬레이브 디바이스와 연결될 수 있다.
본 발명의 실시예들에 따르면, 외부 마스터 디바이스는 하나의 I2C 버스를 이용하여 라우터 기능을 수행하는 I2C 라우터와 연결하고, 다수의 슬레이브 디바이스들은 각각의 독립된 I2C 버스를 통해 상기 I2C 라우터와 병렬로 연결됨으로써 동작 시간을 감소시킬 수 있다. 또한, 각각의 독립된 I2C 버스를 통해 각각의 슬레이브 디바이스들이 연결됨으로 인해 I2C 버스의 부하가 감소되며, 품질 저하를 예방할 수 있다.
본 발명의 실시예들에 따른 표시 장치는 텔레비전, 데스크톱 모니터와 같은 고정형 표시 장치를 비롯하여 모바일폰, 노트북 컴퓨터, 태블릿 컴퓨터 등과 같은 휴대용 표시 장치뿐만 아니라 I2C 인터페이스 프로토콜을 사용하는 다양한 시스템에도 사용될 수 있다.
이상에서는 본 발명의 바람직한 실시예들을 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자 또는 해당 기술분야에 통상의 지식을 갖는 자라면 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100, 101, 102: I2C 라우터 210: 제1 슬레이브 디바이스
230: 제2 슬레이브 디바이스 250: 마스터 디바이스
270: 마스터/슬레이브 디바이스 110, 112: 제1 스위치
120, 121, 122: 제1 I2C 중계기 130, 132: 제2 스위치
140, 141, 142: 제2 I2C 중계기 152: 제3 스위치
161, 162: 제3 I2C 중계기 SCL/SDA: 외부 I2C 버스
SCL1/SDA1: 제1 I2C 버스 SCL2/SDA2: 제2 I2C 버스
SCL3/SDA3: 제3 I2C 버스 SCL4/SDA4: 제4 I2C 버스
R_EN: 라우터 인에이블신호

Claims (18)

  1. 제1 I2C 버스를 통해 제1 I2C 신호를 출력하는 제1 I2C 중계기 및 제2 I2C 버스를 통해 제2 I2C 신호를 출력하는 제2 I2C 중계기를 포함하는 I2C 라우터;
    상기 제1 I2C 버스를 통해 상기 제1 I2C 신호를 입력 받는 제1 슬레이브 디바이스; 및
    상기 제2 I2C 버스를 통해 상기 제2 I2C 신호를 입력 받는 제2 슬레이브 디바이스를 포함하고,
    상기 I2C 라우터와 연결되어 외부 마스터 데이터 신호 및 외부 마스터 클럭 신호를 포함하는 외부 마스터 I2C 신호를 출력하고, 라우터 인에이블신호를 제1 상태신호에서 제2 상태신호로 토글시키는 외부 마스터 디바이스를 더 포함하고,
    상기 제1 I2C 중계기는 상기 라우터 인에이블신호가 상기 제2 상태신호인 경우 상기 외부 마스터 I2C 신호를 포함하는 상기 제1 I2C 신호를 출력하고,
    상기 제2 I2C 중계기는 상기 라우터 인에이블신호가 상기 제2 상태신호인 경우 상기 외부 마스터 I2C 신호를 포함하는 상기 제2 I2C 신호를 출력하는 것을 특징으로 하는 I2C 라우터 시스템.
  2. 삭제
  3. 제1항에 있어서,
    상기 I2C 라우터는, 상기 라우터 인에이블신호가 상기 제2 상태신호인 경우 상기 제1 I2C 중계기에 상기 외부 마스터 I2C 신호를 전달하는 제1 스위치, 상기 라우터 인에이블신호가 상기 제2 상태신호인 경우 상기 제2 I2C 중계기에 상기 외부 마스터 I2C 신호를 전달하는 제2 스위치를 더 포함하는 것을 특징으로 하는 I2C 라우터 시스템.
  4. 제3항에 있어서,
    상기 외부 마스터 디바이스는 하나의 외부 I2C 버스를 통해 상기 I2C 라우터와 연결되고,
    상기 제1 스위치 및 상기 제2 스위치는 상기 외부 I2C 버스와 병렬로 연결되는 것을 특징으로 하는 I2C 라우터 시스템.
  5. 제1항에 있어서,
    상기 제1 슬레이브 디바이스는 제1 주소값을 포함하고,
    상기 제2 슬레이브 디바이스는 제2 주소값을 포함하고,
    상기 라우터 인에이블신호가 상기 제1 상태신호인 경우 상기 제1 주소값과 상기 제2 주소값은 동일한 것을 특징으로 하는 I2C 라우터 시스템.
  6. 제5항에 있어서,
    상기 라우터 인에이블신호가 상기 제2 상태신호인 경우 상기 제1 주소값과 상기 제2 주소값은 서로 다른 값을 갖도록 변경되는 것을 특징으로 하는 I2C 라우터 시스템.
  7. 제1항에 있어서,
    상기 제1 I2C 중계기 및 상기 제2 I2C 중계기는 상기 라우터 인에이블신호가 상기 제2 상태신호인 경우 순차적으로 상기 제1 I2C 신호 및 상기 제2 I2C 신호를 출력하는 것을 특징으로 하는 I2C 라우터 시스템.
  8. 제1항에 있어서,
    마스터-슬레이브 디바이스를 더 포함하고,
    상기 I2C 라우터는, 제3 I2C 중계기를 더 포함하고,
    상기 제3 I2C 중계기는 제3 I2C 버스를 통해 상기 마스터-슬레이브 디바이스와 전기적으로 연결되고, 제4 I2C 버스를 통해 상기 제1 I2C 중계기 및 상기 제2 I2C 중계기와 전기적으로 연결되는 것을 특징으로 하는 I2C 라우터 시스템.
  9. 제8항에 있어서,
    상기 마스터-슬레이브 디바이스는 상기 라우터 인에이블신호가 상기 제1 상태신호인 경우 상기 제3 I2C 버스를 통해 내부 마스터 데이터 신호 및 내부 마스터 클럭 신호를 포함하는 내부 마스터 I2C 신호를 상기 제3 I2C 중계기로 출력하고,
    상기 제3 I2C 중계기는 상기 라우터 인에이블신호가 상기 제1 상태신호인 경우 상기 제4 I2C 버스를 통해 상기 내부 마스터 I2C 신호를 상기 제1 I2C 중계기 및 상기 제2 I2C 중계기로 동시에 전달하고,
    상기 제1 I2C 중계기는 상기 라우터 인에이블신호가 상기 제1 상태신호인 경우 상기 내부 마스터 I2C 신호를 포함하는 상기 제1 I2C 신호를 출력하고,
    상기 제2 I2C 중계기는 상기 라우터 인에이블신호가 상기 제1 상태신호인 경우 상기 내부 마스터 I2C 신호를 포함하는 상기 제2 I2C 신호를 출력하는 것을 특징으로 하는 I2C 라우터 시스템.
  10. 제9항에 있어서,
    상기 제1 I2C 중계기 및 상기 제2 I2C 중계기는 상기 라우터 인에이블신호가 상기 제1 상태신호인 경우 동시에 상기 제1 I2C 신호 및 상기 제2 I2C 신호를 출력하는 것을 특징으로 하는 I2C 라우터 시스템.
  11. 제8항에 있어서,
    상기 제3 I2C 중계기는 상기 라우터 인에이블신호가 상기 제2 상태신호인 경우 상기 제3 I2C 버스를 통해 상기 외부 마스터 I2C 신호를 포함하는 제3 I2C 신호를 출력하는 것을 특징으로 하는 I2C 라우터 시스템.
  12. 제11항에 있어서,
    상기 I2C 라우터는, 제3 스위치를 더 포함하고,
    상기 제3 스위치는 상기 라우터 인에이블신호가 상기 제2 상태신호인 경우 상기 제3 I2C 중계기에 상기 외부 마스터 I2C 신호를 전달하는 것을 특징으로 하는 I2C 라우터 시스템.
  13. 제8항에 있어서,
    상기 마스터-슬레이브 디바이스는 상기 라우터 인에이블신호가 상기 제1 상태신호인 경우 마스터 디바이스로 동작하고, 상기 라우터 인에이블신호가 상기 제2 상태신호인 경우 슬레이브 디바이스로 동작하는 것을 특징으로 하는 I2C 라우터 시스템.
  14. 제1항에 있어서,
    내부 마스터 디바이스를 더 포함하고,
    상기 I2C 라우터는, 제3 I2C 중계기를 더 포함하고,
    상기 제3 I2C 중계기는 제3 I2C 버스를 통해 상기 내부 마스터 디바이스와 전기적으로 연결되고, 제4 I2C 버스를 통해 상기 제1 I2C 중계기 및 상기 제2 I2C 중계기와 전기적으로 연결되는 것을 특징으로 하는 I2C 라우터 시스템.
  15. 제14항에 있어서,
    상기 내부 마스터 디바이스는 상기 제3 I2C 버스를 통해 내부 마스터 데이터 신호 및 내부 마스터 클럭 신호를 포함하는 내부 마스터 I2C 신호를 출력하고,
    상기 제3 I2C 중계기는 상기 제4 I2C 버스를 통해 상기 내부 마스터 I2C 신호를 상기 제1 I2C 중계기 및 상기 제2 I2C 중계기로 동시에 전달하고,
    상기 제1 I2C 중계기는 상기 내부 마스터 I2C 신호를 포함하는 상기 제1 I2C 신호를 출력하고,
    상기 제2 I2C 중계기는 상기 내부 마스터 I2C 신호를 포함하는 상기 제2 I2C 신호를 출력하는 것을 특징으로 하는 I2C 라우터 시스템.
  16. 제15항에 있어서,
    상기 제1 I2C 중계기 및 상기 제2 I2C 중계기는 동시에 상기 제1 I2C 신호 및 상기 제2 I2C 신호를 출력하는 것을 특징으로 하는 I2C 라우터 시스템.
  17. 제14항에 있어서,
    상기 제1 I2C 중계기 및 상기 제2 I2C 중계기는 상기 제4 I2C 버스에 병렬로 연결되는 것을 특징으로 하는 I2C 라우터 시스템.
  18. 제1항에 있어서,
    상기 제1 슬레이브 디바이스 및 상기 제2 슬레이브 디바이스는
    표시 장치의 이이피롬((electrically erasable programmable read-only memory, EEPROM), 전원 관리 회로(power management integrated circuit, PMIC), 표시 패널 및 타이밍 제어부 중 적어도 어느 하나를 포함하는 것을 특징으로 하는 I2C 라우터 시스템.
KR1020130152158A 2013-12-09 2013-12-09 I2c 라우터 시스템 KR102187781B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020130152158A KR102187781B1 (ko) 2013-12-09 2013-12-09 I2c 라우터 시스템
US14/452,437 US9684619B2 (en) 2013-12-09 2014-08-05 I2C router system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130152158A KR102187781B1 (ko) 2013-12-09 2013-12-09 I2c 라우터 시스템

Publications (2)

Publication Number Publication Date
KR20150066745A KR20150066745A (ko) 2015-06-17
KR102187781B1 true KR102187781B1 (ko) 2020-12-08

Family

ID=53271318

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130152158A KR102187781B1 (ko) 2013-12-09 2013-12-09 I2c 라우터 시스템

Country Status (2)

Country Link
US (1) US9684619B2 (ko)
KR (1) KR102187781B1 (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160335213A1 (en) * 2015-05-13 2016-11-17 Hong Fu Jin Precision Industry (Shenzhen) Co., Ltd. Motherboard with multiple interfaces
US9727506B2 (en) * 2015-10-01 2017-08-08 Sony Corporation Communication system, communication system control method, and program
KR102565697B1 (ko) 2016-10-19 2023-08-10 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
CN108279601A (zh) * 2018-01-26 2018-07-13 武汉理工大学 一种基于i2c+can总线的多通道数字测控系统
US10579581B2 (en) * 2018-02-28 2020-03-03 Qualcomm Incorporated Multilane heterogeneous serial bus

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030212847A1 (en) * 2002-05-09 2003-11-13 International Business Machines Corporation Apparatus for supporting I2C bus masters on a secondary side of an I2C multiplexor

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100224965B1 (ko) * 1997-07-10 1999-10-15 윤종용 다층 구조의 아이2씨 버스를 이용한 진단/제어 시스템
US6301623B1 (en) * 1998-12-24 2001-10-09 3Com Corporation Computer network with a plurality of identically addressed devices
US6339806B1 (en) * 1999-03-23 2002-01-15 International Business Machines Corporation Primary bus to secondary bus multiplexing for I2C and other serial buses
US6526464B1 (en) * 1999-07-07 2003-02-25 Micron Technology, Inc. Mechanism to expand address space of a serial bus
US6981087B1 (en) * 2001-01-02 2005-12-27 Juniper Networks, Inc. Multi-master and diverse serial bus in a complex electrical system
US6745270B1 (en) * 2001-01-31 2004-06-01 International Business Machines Corporation Dynamically allocating I2C addresses using self bus switching device
JP2003242048A (ja) 2002-02-14 2003-08-29 Hitachi Ltd バスシステム
US7016981B2 (en) * 2002-09-09 2006-03-21 Sun Microsystems, Inc. Switching apparatus and method for increasing the total number of addressable electronic devices beyond limits imposed by device address sizes
US7010639B2 (en) 2003-06-12 2006-03-07 Hewlett-Packard Development Company, L.P. Inter integrated circuit bus router for preventing communication to an unauthorized port
KR20050011822A (ko) 2003-07-24 2005-01-31 삼성전자주식회사 동일한 어드레스를 가지는 복수의 디바이스들을 하나의버스제어기에 연결하기 위한 장치 및 그 운용 방법
TWI305617B (en) 2003-11-27 2009-01-21 Hon Hai Prec Ind Co Ltd Multi-channel inter integrated circuit and decode circuit therein
KR100668976B1 (ko) 2005-01-13 2007-01-16 삼성전자주식회사 버스확장장치
KR100772389B1 (ko) * 2006-01-12 2007-11-01 삼성전자주식회사 메모리 인식 장치
US8185680B2 (en) * 2006-02-06 2012-05-22 Standard Microsystems Corporation Method for changing ownership of a bus between master/slave devices
KR100848545B1 (ko) 2007-08-20 2008-07-25 주식회사 디지털존 I2c 버스 프로토콜을 기반으로 마스터와 복수의슬레이브를 구비한 장치
TWI407316B (zh) * 2008-03-12 2013-09-01 Inventec Corp 解決具有相同定址位址之兩i2c從屬裝置間產生衝突的裝置
US9122809B2 (en) * 2008-07-01 2015-09-01 Hewlett-Packard Development Company, L.P. Segmenting bus topology
DE102010005104B3 (de) * 2010-01-20 2011-07-21 Texas Instruments Deutschland GmbH, 85356 Elektronische Vorrichtung und Verfahren für einen größeren Adressbereich auf einem IIC oder einem IIC-kompatiblen Bus
US20120066423A1 (en) * 2010-09-13 2012-03-15 Boon Siang Choo Inter-integrated circuit bus multicasting
KR101222108B1 (ko) 2010-12-09 2013-01-16 인텔릭스(주) I2c 버스 프로토콜 기반의 직렬 클럭 버스 스위칭을 이용한 개별 또는 동시 접근 장치 및 그 방법
US8667204B2 (en) * 2011-01-24 2014-03-04 Rpx Corporation Method to differentiate identical devices on a two-wire interface
US8832343B2 (en) * 2012-07-17 2014-09-09 International Business Machines Corporation Double density I2C system
US9152598B2 (en) * 2012-11-28 2015-10-06 Atmel Corporation Connecting multiple slave devices to a single master controller in bus system

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030212847A1 (en) * 2002-05-09 2003-11-13 International Business Machines Corporation Apparatus for supporting I2C bus masters on a secondary side of an I2C multiplexor

Also Published As

Publication number Publication date
US20150161075A1 (en) 2015-06-11
KR20150066745A (ko) 2015-06-17
US9684619B2 (en) 2017-06-20

Similar Documents

Publication Publication Date Title
KR102187781B1 (ko) I2c 라우터 시스템
CN101398801B (zh) 扩展内部集成电路总线的方法及装置
US10102177B2 (en) Serial communication system, communication control unit, and electronic device for finding and assigning unused addresses
US20090234998A1 (en) Connection system
US10216669B2 (en) Bus bridge for translating requests between a module bus and an axi bus
CN104834620A (zh) 串行外设接口spi总线电路、实现方法以及电子设备
US9015365B2 (en) Integrated circuit using I2C bus and control method thereof
US9195627B2 (en) Apparatus and method of controlling clock signals
KR20060111202A (ko) 디스플레이장치 및 그 제어방법과, 통신시스템
US8347013B2 (en) Interface card with extensible input/output interface
KR101082110B1 (ko) 타이밍 제어기, 이를 이용하여 데이터를 송수신하는 장치
CN104142905A (zh) 一种扩展集成电路总线iic的方法及设备
JP4906688B2 (ja) 制御信号通信方法、光トランシーバ装置
KR101490823B1 (ko) Fpga를 활용한 장치 제어용 범용 i2c 인터페이스 장치 및 이를 이용한 통신 방법
KR20120064445A (ko) I2c 버스 프로토콜 기반의 직렬 클럭 버스 스위칭을 이용한 멀티플렉싱 장치 및 그 방법
US20130073831A1 (en) Semiconductor device and data processing system having a reduced number of terminals allocated for externally accessed address
JP2019174990A (ja) タッチモニタおよび表示システム
CN219349507U (zh) 一种多处理器系统、主板及电子设备
KR20190027515A (ko) 투-와이어 버스용 슬레이브 디바이스
CN117472837B (zh) 模式切换电路、方法、外扩连接器及PCIe板卡
US9824051B2 (en) Access appliance providing direct display data channel (DDC) interface connection and stored monitor calibration information
KR100698303B1 (ko) 직렬 버스 디렉션 컨트롤러
EP3159805B1 (en) Peripheral controller
KR20200031129A (ko) 종속 컴퓨터의 초기 프로그래밍을 위한 방법 및 장치
CN115934598A (zh) 节点与用户接口板通信方法、装置、电子设备和存储介质

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant