JP5931561B2 - 信号処理装置 - Google Patents

信号処理装置 Download PDF

Info

Publication number
JP5931561B2
JP5931561B2 JP2012099419A JP2012099419A JP5931561B2 JP 5931561 B2 JP5931561 B2 JP 5931561B2 JP 2012099419 A JP2012099419 A JP 2012099419A JP 2012099419 A JP2012099419 A JP 2012099419A JP 5931561 B2 JP5931561 B2 JP 5931561B2
Authority
JP
Japan
Prior art keywords
oxide semiconductor
transistor
oxide
film
insulating film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2012099419A
Other languages
English (en)
Other versions
JP2012257207A (ja
Inventor
康之 高橋
康之 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2012099419A priority Critical patent/JP5931561B2/ja
Publication of JP2012257207A publication Critical patent/JP2012257207A/ja
Application granted granted Critical
Publication of JP5931561B2 publication Critical patent/JP5931561B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0008Arrangements for reducing power consumption
    • H03K19/0013Arrangements for reducing power consumption in field effect transistor circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00315Modifications for increasing the reliability for protection in field-effect transistor circuits
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/05Making the transistor
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/50Peripheral circuit region structures
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B69/00Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • General Engineering & Computer Science (AREA)
  • Computing Systems (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Chemical & Material Sciences (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Thin Film Transistor (AREA)
  • Dram (AREA)
  • Static Random-Access Memory (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Semiconductor Memories (AREA)

Description

電源を切っても記憶しているデータが消えない信号処理装置に関する。また、電源を切っても記憶しているデータを読み出すことが可能な信号処理装置に関する。
なお、本明細書中において半導体装置とは、半導体特性を利用することで機能しうる装置全般を指し、半導体素子、電気光学装置、記憶装置、信号処理装置、半導体回路および電子機器は全て半導体装置である。
中央演算処理装置(CPU:Central Processing Unit)などの信号処理回路は、その用途によって多種多様な構成を有しているが、一般的に、データやプログラムを記憶するためのメインメモリの他に、レジスタ、キャッシュメモリなど、各種の記憶装置が設けられている。レジスタは、演算処理やプログラムの実行状態の保持などのために一時的にデータを保持する役割を担っている。また、キャッシュメモリは、演算回路とメインメモリの間に介在し、メインメモリへのアクセスを減らして演算処理を高速化させることを目的として設けられている。
レジスタやキャッシュメモリ等の記憶装置は、メインメモリよりも高速でデータの書き込みを行う必要がある。よって、通常は、レジスタとしてフリップフロップが、キャッシュメモリとしてSRAM(Static Random Access Memory)等が用いられる。つまり、これらのレジスタ、キャッシュメモリ等には、電源電位の供給が途絶えるとデータを消失してしまう揮発性の記憶装置が用いられている。
消費電力を抑えるため、データの入出力が行われない期間において信号処理回路への電力の供給を一時的に停止するという方法が提案されている。その方法では、レジスタ、キャッシュメモリ等の揮発性の記憶装置の周辺に不揮発性の記憶装置を配置し、上記データをその不揮発性の記憶装置に一時的に記憶させる。こうして、信号処理回路において電源電位の供給を停止する間も、レジスタ、キャッシュメモリ等に記憶されたデータは保持される。(例えば、特許文献1参照)。
また、信号処理回路において長時間の電力の供給停止を行う際には、電力の供給停止の前に、揮発性の記憶装置内のデータをハードディスク、フラッシュメモリ等の外部記憶装置に移すことで、データの消失を防ぐこともできる。
特開平10−078836号公報
信号処理回路において電力の供給を停止する間、揮発性の記憶装置の周辺に配置した不揮発性の記憶装置へ揮発性の記憶装置のデータを記憶させる方法では、これらの不揮発性の記憶装置として主に磁気素子や強誘電体が用いられているため、信号処理装置の作製工程が複雑である。
また、信号処理装置において電力の供給を停止する間、外部記憶装置に揮発性の記憶装置のデータを記憶させる方法では、外部記憶装置から揮発性の記憶装置にデータを戻すのには時間を要する。よって、外部記憶装置によるデータのバックアップは、消費電力の低減を目的とした短時間の電源停止には適さない。
上述の課題に鑑み、本発明の一態様は、消費電力を抑えることができる信号処理装置の提供を目的の一つとする。
本発明の一態様は、電力の供給を停止している間も記憶しているデータを読み出すことができる信号処理装置の提供を目的の一つとする。
記憶回路に、酸化物半導体にチャネルが形成されるトランジスタを適用することで、電力の供給を停止している間もデータの保持(記憶)を可能とすることができる。また、電力の供給を停止している間も記憶しているデータの読み出しを可能とすることができる。
酸化物半導体にチャネルが形成されるトランジスタを有する記憶回路は、非破壊読み出しが可能であるため、電力の供給を停止している間も、複数回の読み出しが可能となる。
本発明の一態様は、電源回路と、論理回路と、記憶回路を有し、記憶回路は、容量素子と、容量素子における電荷の供給、保持、放出を制御するトランジスタとを有し、電源回路は、論理回路及び記憶回路に電力を供給し、論理回路は、入力された信号の演算結果を記憶回路に記憶させ、記憶回路は、電源回路からの電力が遮断される前に、トランジスタをオフ状態とすることで、電力の供給が停止しても演算結果を保持することを特徴とする信号処理装置である。
また、本発明の一態様は、第1の電源回路と、論理回路と、記憶回路を有し、記憶回路は、容量素子と、容量素子における電荷の供給、保持、放出を制御するトランジスタとを有し、第1の電源回路は、論理回路及び記憶回路に電力を供給し、論理回路は、入力された信号の演算結果を記憶回路に記憶させ、記憶回路は、第1の電源回路からの電力が遮断される前に、トランジスタをオフ状態とすることで、電力の供給が停止しても演算結果を保持し、記憶回路が保持する演算結果は、記憶回路に接続された読み出し回路により検出されることを特徴とする信号処理装置である。
読み出し回路は、第2の電源回路に接続され、第2の電源回路から電力が供給される。このため、信号処理装置に第1の電源回路から電力が供給されない状態であっても、記憶回路が保持している演算結果(データ)を読み出すことが可能である。
酸化物半導体にチャネルが形成されるトランジスタのオフ電流は、著しく低い。そのため、当該トランジスタを用いることによって、信号処理装置に電力が供給されない間も、記憶回路内の電荷の移動を抑えることができる。
酸化物半導体としては、Sn、Zn、Ga、Al、Mn及びCoから選ばれた1つまたは複数の元素と、Inとを含む材料を用いることができる。
本明細書で開示する信号処理装置は、演算処理終了後にデータを記憶回路に保持することで、電力の供給を停止することができる。このため、消費電力の大幅な低減が実現可能となる。本明細書で開示する信号処理装置を用いることで、消費電力が低減された半導体装置を実現することができる。
また、信号処理装置に記憶回路を複数設けてもよい。信号処理装置が電力停止から復帰する際に必要な情報を、記憶回路に記憶させておくこともできる。
本発明の一態様により、消費電力の少ない信号処理装置を提供することができる。
本発明の一態様により、電力の供給を停止している間も記憶しているデータを読み出すことができる信号処理装置を提供することができる。
本発明の一態様は、上記課題の少なくとも一を解決することができる。
信号処理装置と読み出し回路の構成を説明するブロック図。 記憶回路と読み出し回路の構成を説明する回路図。 信号処理装置の動作を説明するタイミングチャート。 信号処理装置と読み出し回路の構成を説明するブロック図。 記憶回路の構成を説明する図。 CPUのブロック図。 トランジスタの作製工程を説明する図。 トランジスタの作製工程を説明する図。 トランジスタの作製工程を説明する図。 トランジスタの構成を示す断面図。 酸化物半導体を有するトランジスタの構成を示す断面図。 電子機器の構成を示す図。 酸化物半導体材料の構造を説明する図。 酸化物半導体材料の構造を説明する図。 酸化物半導体材料の構造を説明する図。 計算によって得られた移動度のゲート電圧依存性を説明する図。 計算によって得られたドレイン電流と移動度のゲート電圧依存性を説明する図。 計算によって得られたドレイン電流と移動度のゲート電圧依存性を説明する図。 計算によって得られたドレイン電流と移動度のゲート電圧依存性を説明する図。 計算に用いたトランジスタの断面構造を説明する図。 酸化物半導体膜を用いたトランジスタ特性のグラフ。 試料1のトランジスタのBT試験後のVgs−Ids特性を示す図。 試料2であるトランジスタのBT試験後のVgs−Ids特性を示す図。 試料Aおよび試料BのXRDスペクトルを示す図。 トランジスタのオフ電流と測定時基板温度との関係を示す図。 dsおよび電界効果移動度のVgs依存性を示す図。 基板温度としきい値電圧の関係および基板温度と電界効果移動度の関係を示す図。 半導体装置の上面図及び断面図。 半導体装置の上面図及び断面図。
以下では、本発明の実施の形態について図面を用いて詳細に説明する。ただし、本発明は以下の説明に限定されず、本発明の趣旨及びその範囲から逸脱することなくその形態及び詳細を様々に変更し得ることは、当業者であれば容易に理解される。したがって、本発明は、以下に示す実施の形態の記載内容に限定して解釈されるものではない。
なお、「ソース」や「ドレイン」の機能は、異なる極性のトランジスタを採用する場合や、回路動作において電流の方向が変化する場合などには入れかわることがある。このため、本明細書においては、「ソース」や「ドレイン」の用語は、入れかえて用いることができるものとする。
「電気的に接続」には、「何らかの電気的作用を有するもの」を介して接続されている場合が含まれる。ここで、「何らかの電気的作用を有するもの」は、接続対象間での電気信号の授受を可能とするものであれば、特に制限はない。例えば、「何らかの電気的作用を有するもの」には、電極や配線をはじめ、トランジスタなどのスイッチング素子、抵抗素子、インダクタ、キャパシタ、その他の各種機能を有する素子などが含まれる。
回路図上は独立している構成要素どうしが電気的に接続しているように図示されている場合であっても、実際には、例えば配線の一部が電極としても機能する場合など、一の導電膜が、複数の構成要素の機能を併せ持っている場合もある。本明細書において電気的に接続とは、このような、一の導電膜が、複数の構成要素の機能を併せ持っている場合も、その範疇に含める。
図面等において示す各構成の、位置、大きさ、範囲などは、理解の簡単のため、実際の位置、大きさ、範囲などを表していない場合がある。このため、開示する発明は、必ずしも、図面等に開示された位置、大きさ、範囲などに限定されない。
「第1」、「第2」、「第3」などの序数詞は、構成要素の混同を避けるために付すものであり、数的に限定するものではない。
なお、電圧とは2点間における電位差のことをいい、電位とはある一点における静電場の中にある単位電荷が持つ静電エネルギー(電気的な位置エネルギー)のことをいう。ただし、一般的に、ある一点における電位と基準となる電位(例えば接地電位)との電位差のことを、単に電位もしくは電圧と呼び、電位と電圧が同義語として用いられることが多い。このため、本明細書では特に指定する場合を除き、電位を電圧と読み替えてもよいし、電圧を電位と読み替えてもよいこととする。
(実施の形態1)
本発明の一態様の構成について、図1及び図2を用いて説明する。図1は、信号処理装置100と、信号処理装置100に接続する読み出し回路104の構成を説明するブロック図である。
なお、CPU、マイクロプロセッサ、画像処理回路、DSP(Digital Signal Processor)、FPGA(Field Programmable Gate Array)等のLSI(Large Scale Integrated Circuit)等が、本発明の信号処理装置の範疇に含まれる。
信号処理装置100は、入力されたデータに基づいて各種の処理を行う論理回路101と、論理回路101に電力を供給する電源回路103と、論理回路101で処理されたデータを記憶する記憶回路102を有する。
また、記憶回路102は読み出し回路104と接続されている。読み出し回路104は、電源回路103とは異なる電源回路105から電力が供給される。なお、電源回路103を第1の電源回路、電源回路105を第2の電源回路と読み替えることができる。
論理回路101は、各種の論理回路で構成され、入力端子INから入力されたデータを、外部から入力されるクロック信号CLKと同期しながら処理し、記憶回路102を介して読み出し回路104へ出力する。なお、信号処理装置100に記憶回路102を複数設ける構成としてもよい。
図2に、記憶回路102及び読み出し回路104に適用できる具体的な回路構成の一例を示す。図2に示す記憶回路102は、トランジスタ121と、容量素子122とを有する。トランジスタ121は、チャネルが形成される半導体層に酸化物半導体を用いたトランジスタである。なお、記憶回路102は、必要に応じて、ダイオード、抵抗素子、インダクタなどのその他の回路素子をさらに有していても良い。図2において、トランジスタ121はチャネルが形成される半導体層に酸化物半導体を用いたトランジスタであることを示すためにOSの符号を付す。
なお、容量素子122は、トランジスタの寄生容量等を積極的に利用することによって省略することも可能である。
記憶回路102において、トランジスタ121のゲートと、ソースまたはドレインの一方は論理回路101に電気的に接続され、ソースまたはドレインの他方は容量素子122の一対の電極のうちの一方の電極に電気的に接続されている。また、容量素子122の他方の電極は、電源端子115に電気的に接続されている。トランジスタ121のソースまたはドレインの他方と、容量素子122の一方の電極が電気的に接続されている部位を、ノード123と称する。
図2に示す読み出し回路104は、p型のトランジスタであるトランジスタ124と、n型のトランジスタであるトランジスタ125を有する。トランジスタ124のソースまたはドレインの一方は電源端子116に電気的に接続され、トランジスタ124のソースまたはドレインの他方は、トランジスタ125のソースまたはドレインの一方に電気的に接続されている。トランジスタ125のソースまたはドレインの他方は、電源端子117に電気的に接続されている。
トランジスタ124及びトランジスタ125のゲートは、ノード123に電気的に接続している。また、トランジスタ124のソースまたはドレインの他方と、トランジスタ125のソースまたはドレインの一方は、出力端子OUTに電気的に接続されている。図2では、読み出し回路104として、CMOSインバータ回路を用いる例について示しているが、これに限定されない。また、必要に応じて、ダイオード、抵抗素子、インダクタなどのその他の回路素子をさらに有していても良い。
電源端子116には、電源回路105から高電源電位Vdd2が供給され、電源端子117には低電源電位Vss2が供給されている。また、論理回路101の電源端子111には電源回路103から高電源電位Vdd1が供給され、電源端子112には低電源電位Vss1が供給されている。
なお、高電源電位とは、基準電位より高い電位の信号のことであり、低電源電位とは基準電位以下の電位の信号のことをいう。また、高電源電位及び低電源電位ともに、トランジスタが動作できる程度の電位、すなわち高電源電位の信号がゲートに印加されることでトランジスタがオン状態となり、低電源電位の信号が印加されることでトランジスタがオフ状態となる電位であることが望ましい。
また、電源端子111に供給される高電源電位Vdd1と、電源端子116に供給される高電源電位Vdd2は、同電位でもよいし、異なる電位でも良い。また、電源端子112に供給される低電源電位Vss1、電源端子115に供給される低電源電位Vss3、及び電源端子117に供給される低電源電位Vss2は、基準電位でもよいし、共通電位もしくは接地電位でもよい。また、固定電位であれば、電源端子112に供給される低電源電位Vss1、電源端子115に供給される低電源電位Vss3、及び電源端子117に供給される低電源電位Vss2をそれぞれ異なる電位としても良い。
酸化物半導体層にチャネルが形成されるトランジスタのオフ電流は、結晶性を有するシリコンにチャネルが形成されるトランジスタのオフ電流に比べて著しく低い。そのため、当該トランジスタをトランジスタ121として用いることによって、信号処理装置100に電力が供給されない間も、容量素子122に蓄積された電荷の移動を抑えることができる。よって、ノード123の電位を保つことが可能となる。
また、トランジスタ121は、酸化物半導体層を挟んで上下に2つのゲートを有するトランジスタとすることができる。一方のゲートに制御信号を入力し、他方のゲートには、別の制御信号を入力することができる。別の制御信号は、一定の電位の信号であってもよい。一定の電位は、低電源電位や高電源電位であってもよい。なお、2つのゲートを電気的に接続し、制御信号を入力してもよい。他方のゲートに入力する信号によって、トランジスタ121のしきい値電圧等を制御することが可能である。また、トランジスタ121のオフ電流を更に低減することも可能である。また、トランジスタ121のオン電流を増大させることも可能である。
また、論理回路101及び読み出し回路104をトランジスタを用いて構成する場合に、当該トランジスタは、酸化物半導体以外の半導体でなる層または基板にチャネルが形成されるトランジスタとすることができる。例えば、シリコン層またはシリコン基板にチャネルが形成されるトランジスタとすることができる。また、論理回路101及び読み出し回路104に用いられるトランジスタ全てを、チャネルが酸化物半導体層に形成されるトランジスタとすることもできる。または、論理回路101及び読み出し回路104に用いられるトランジスタのうちのいずれかは、チャネルが酸化物半導体層に形成されるトランジスタであり、残りのトランジスタは酸化物半導体以外の半導体でなる層または基板にチャネルが形成されるトランジスタとすることもできる。
シリコン層またはシリコン基板にチャネルが形成されるトランジスタは、チャネルが酸化物半導体層に形成されるトランジスタよりもスイッチング速度が速く、オン電流が大きいという特徴がある。そのため、シリコン層またはシリコン基板にチャネルが形成されるトランジスタと、チャネルが酸化物半導体層に形成されるトランジスタとを組み合わせて用いた回路では、当該回路の動作速度を高めつつ、リーク電流を抑制することができる。信号処理装置100において、シリコン層またはシリコン基板にチャネルが形成されるトランジスタと、チャネルが酸化物半導体層に形成されるトランジスタとを組み合わせて用いることによって、信号処理装置100の動作速度を高めつつ、消費電力を低減することが可能である。
次に、図3のタイミングチャートを用いて、信号処理装置100の動作の一例について説明する。なお、図3では入力または出力される信号(電位)がハイレベルの場合をデータ”1”に対応させ、ローレベルの場合をデータ”0”に対応させた例を示すがこれに限定されない。信号INがローレベルの場合をデータ”1”に対応させ、ハイレベルの場合をデータ”0”に対応させてもよい。
信号処理装置100において、電力の供給の後、消費電力を削減するために電力の供給を停止し、再び電力を供給する場合の駆動方法は以下のようにすることができる。
信号処理装置100は、クロック信号CLKの立ち上がりもしくは立ち下がりに同期してデータ格納を行う、所謂、エッジセンシティブ・ラッチ回路に、トランジスタ121と容量素子122を追加した構成とすることができる。なお、エッジセンシティブ・ラッチ回路に限らず、クロック信号CLKが高電位もしくは低電位の際にデータ格納を行う、所謂、レベルセンシティブ・ラッチ回路に、トランジスタ121と容量素子122を追加した構成とすることもできる。なお、クロック信号CLK以外に、クロック信号CLKの反転信号を用いてもよい。
(通常動作)
第1の期間T1は、通常動作を行う期間ということができる。第1の期間T1において、論理回路101の電源端子111に高電源電位Vdd1を供給した状態で、クロック信号CLKに同期して、入力端子INからデータの信号電位が論理回路101に入力される。論理回路101からは、トランジスタ121をオン状態とする信号が出力される。また、論理回路101は、入力された信号を演算処理し、演算結果(データ)を記憶回路102に供給する。
論理回路101の演算結果は、トランジスタ121を介してノード123に供給される。すなわち、容量素子122に演算結果に応じた電荷が蓄積される。
(電力供給停止前の動作)
第2の期間T2は、電力供給停止前の動作を行う期間ということができる。第2の期間T2においては、まず、論理回路101からトランジスタ121をオフ状態とする信号を出力し、トランジスタ121をオフ状態とする。こうして、容量素子122に蓄積された電荷を保持し、ノード123の電位を一定に保つ。
なお、トランジスタ121のゲートには、クロック信号CLKとは異なる制御信号が入力されている。つまり、トランジスタ121のオン状態及びオフ状態は、クロック信号CLKとは異なる制御信号によって、独立したタイミングで制御することが可能である。そのため、論理回路101への電力の供給を停止する前に、トランジスタ121をオフ状態とすることができる。こうして、演算結果を正確に容量素子122に保持させることができる。
(電力供給停止の動作)
第3の期間T3及び第4の期間T4は、電力供給停止の動作を行う期間ということができる。第3の期間T3においては、論理回路101への高電源電位Vdd1の供給を停止する。なお、トランジスタ121はオフ状態のままである。論理回路101への高電源電位Vdd1の供給が停止した後においても、論理回路101から供給されたデータは容量素子122によって保持される。トランジスタ121はリーク電流が極めて小さいため、容量素子122によって保持された信号(電位)を長期間保つことができる。こうして、記憶回路102は高電源電位Vdd1の供給が停止した後も、データを保持することができる。
そして、高電源電位Vdd1の供給を停止した後に、第4の期間T4において、クロック信号CLKの供給を停止する。ここで、第4の期間T4はクロック信号停止期間と呼ぶこともできる。クロック信号CLKの供給を停止することによって、信号処理装置100の消費電力を更に低減することができる。
なお、高電源電位及び低電源電位の少なくとも一方が供給されないとき、電力が供給されていない(電力の供給が停止されている)とみなすことができる。また、例えば、高電源電位を低電源電位と等しい電位とすることによって、電力が供給されていない状態とすることもできる。例えば、高電源電位と低電源電位とを共に接地電位とすることによって、電力は供給されていない状態とすることもできる。また、電源端子111及び電源端子112の一方もしくは両方を、電気的に浮遊した状態(フローティング状態)とした時も、電力が供給されていないとみなすことができる。
また、高電源電位及び低電源電位の供給を行ったまま、クロック信号CLKの供給のみを停止させてもよい。
また、読み出し回路104の電源端子116には、電源回路103とは異なる電源回路105から高電源電位Vdd2が供給されている。このため、信号処理装置100が停止している間も、読み出し回路104を動作させて、記憶回路102に保持されているデータを検出することが可能となる。
(電力供給再開の動作)
第5の期間T5及び第6の期間T6は電力供給再開の動作を行う期間ということができる。第5の期間T5において、クロック信号CLKの供給を開始する。そして、高電源電位Vdd1の供給が再開された(第6の期間T6)後、トランジスタ121をオン状態とする。このようにして、第1の期間T1と同様の、通常動作を再開することができる(第7の期間T7)。
本発明の一態様である信号処理装置100及びその駆動方法では、クロック信号CLKに同期して演算処理を行う論理回路101に電力が供給されない間も、データを記憶回路102によって保持することが可能となる。ここで、記憶回路102が有するトランジスタ121は、オフ電流が極めて小さい。例えば、トランジスタ121のオフ電流は、結晶性を有するシリコンにチャネルが形成されるトランジスタのオフ電流に比べて著しく低い。
そのため、論理回路101に電力が供給されない間も記憶回路102に保持された信号は長期間にわたり保たれる。信号処理装置100は電力の供給が停止した間も記憶内容(データ)を保持することが可能であり、信号処理装置100が停止している間も、ノード123に保持されているデータを破壊することなく読み出すことが可能である。
また、トランジスタ121のゲートには、クロック信号CLKとは異なる制御信号が入力されている。つまり、トランジスタ121のオン状態及びオフ状態は、クロック信号CLKとは異なる制御信号によって、独立したタイミングで制御することが可能である。そのため、論理回路101への電力の供給を停止する前に、トランジスタ121をオフ状態とすることができる。こうして、データを正確に容量素子122に保持させることができる。また、電力の供給を再開した後、トランジスタ121をオン状態とすることによって、データを保持するノード123の電位の変動を抑制することができる。こうして、容量素子122に保持された信号(電位)を正確に保持させることができる。
このような記憶回路102を、信号処理装置100に用いることで、電力の供給停止によるデータの消失を防ぐことができる。また、電力の供給を再開した後、短時間で電力供給停止前の状態に復帰することも可能となる。
特に、このような記憶回路102を、CPU、メモリ、及び周辺制御装置のそれぞれに用いることによって、CPUを用いたシステム全体で、電力の供給停止を可能とする。また、電力の供給を再開した後、短時間で電源供給停止前の状態に復帰することができる。こうして、短い時間でも電源停止を行うことができるため、当該システム全体の消費電力を削減することができる。
また、図3では、第7の期間T7の期間中に、読み出し回路104への電力の供給を停止し、読み出し回路104の動作を停止させる例を示している。読み出し回路104は、どの期間においても動作させ、または停止させることができる。
読み出し回路104の動作中は、記憶回路102に保持されたデータに応じた出力が、出力端子OUTから供給される。読み出し回路104の停止中は、出力端子OUTからどのような出力が供給されるか不明な状態(Don’t care状態)となる。
本実施の形態は、他の実施の形態と適宜組み合わせて実施することが可能である。
(実施の形態2)
本実施の形態では、図1とは異なる構成について、図4を用いて説明する。
図4に示す信号処理装置150は、図1に示した信号処理装置100から電源回路103を分離した構成を有する。また、信号処理装置150と読み出し回路104への電力の供給は、電源回路151から、電力振り分け回路152を介して行う。
電力振り分け回路152により、電源回路151から論理回路101及び読み出し回路104への電力の供給停止を、独立して行うことが可能となる。また、電力振り分け回路152は、電力振り分け回路152に接続する回路に応じて、異なる大きさの電力を供給することも可能である。
このように、複数の電源回路を一つに統合することで、半導体装置の設計が容易となり、生産性を向上させることができる。
(実施の形態3)
本実施の形態では、記憶回路の他の構成例について、図5を用いて説明する。
図5に示す記憶回路200は、位相反転回路201と、位相反転回路202と、チャネルが形成される半導体層に酸化物半導体を用いたトランジスタ121と、容量素子122とを有する。なお、記憶回路200は、必要に応じて、ダイオード、抵抗素子、インダクタなどのその他の回路素子をさらに有していても良い。
なお、容量素子122は、トランジスタの寄生容量等を積極的に利用することによって省略することも可能である。
位相反転回路201の出力端子(図中、outと表記)は、トランジスタ121のソース及びドレインの一方と電気的に接続される。トランジスタ121のソース及びドレインの他方は容量素子122の一対の電極のうちの一方及び位相反転回路202の入力端子(図中、inと表記)と電気的に接続される。位相反転回路202の出力端子(図中、outと表記)は、位相反転回路201の入力端子(図中、inと表記)と電気的に接続される。記憶回路200の入力端子211から入力されたデータに対応する信号は、位相反転回路201に入力される。位相反転回路201は、電力が供給されている間は、入力された信号の反転信号を出力する。位相反転回路202は、電力が供給されている間は、入力された信号の反転信号を出力する。位相反転回路201及び位相反転回路202としては、例えばインバータ、NAND回路、NOR回路等を用いることができる。
なお、位相反転回路201及び位相反転回路202は、電力が供給されている間は、クロック信号CLK及びクロック信号CLKの反転信号の一方または両方に同期して、入力された信号の反転信号を出力する、または、出力がフローティング(ハイ・インピーダンス)状態となるような回路であってもよい。位相反転回路201及び位相反転回路202として、例えばスリーステートバッファ、クロックドインバータ等を用いることができる。
また、トランジスタ121のゲートには、端子213からクロック信号CLK及びクロック信号CLKの反転信号とは異なる制御信号が入力される。つまり、トランジスタ121のオン状態及びオフ状態は、クロック信号CLK及びクロック信号CLKの反転信号とは異なる制御信号によって、独立したタイミングで制御することが可能である。
位相反転回路201及び位相反転回路202の電力は、実施の形態1で示した電源回路103から供給されてもよいし、実施の形態2で示したように電源振り分け回路152を介して供給されてもよい。
また、記憶回路200に、クロック信号CLK及びクロック信号CLKの反転信号の一方または両方が入力される演算回路を設けてもよい。
電力が供給され且つトランジスタ121がオン状態の場合には、位相反転回路201と位相反転回路202によって帰還ループが形成される。この帰還ループによって、データを保持する。よって、電力が供給され且つトランジスタ121がオン状態の場合には、位相反転回路201と位相反転回路202によって、フリップフロップ回路、ラッチ回路が構成されているとみなすこともできる。つまり、図5に示した構成は、フリップフロップ回路やラッチ回路において、トランジスタ121と、容量素子122と、が追加された構成に対応する。
具体的には、フリップフロップ回路やラッチ回路中のデータが保持されるノードであって、フリップフロップ回路やラッチ回路を構成する位相反転回路201の出力端子(out)と、記憶回路200の出力端子212との間に存在するノード123において、容量素子122の一対の電極のうちの一方が電気的に接続される。また、フリップフロップ回路やラッチ回路を構成する位相反転回路201の出力端子(out)と、容量素子122の一方の電極が接続されたノード123との電気的接続を選択的に行うように、トランジスタ121が追加される。
図5に示した構成において容量素子122の一対の電極のうちの一方の電位(ノード123の電位)を、記憶回路200の出力電位とすることができる。当該出力電位は、記憶回路200に入力されたデータに対応する電位である。
図5に示した構成では、容量素子122の一対の電極のうちの他方は、接地されている(接地電位が与えられている)例を示した。これに限定されず、容量素子122の一対の電極のうちの他方は、基準電位などの一定の電位が入力される構成とすることができる。
図5に示した構成において、位相反転回路201及び位相反転回路202をトランジスタを用いて構成する場合に、当該トランジスタは、酸化物半導体以外の半導体でなる層または基板にチャネルが形成されるトランジスタとすることができる。例えば、シリコン層またはシリコン基板にチャネルが形成されるトランジスタとすることができる。また、位相反転回路201及び位相反転回路202に用いられるトランジスタ全てを、チャネルが酸化物半導体層に形成されるトランジスタとすることもできる。または、位相反転回路201及び位相反転回路202に用いられるトランジスタのうちのいずれかは、チャネルが酸化物半導体層に形成されるトランジスタであり、残りのトランジスタは酸化物半導体以外の半導体でなる層または基板にチャネルが形成されるトランジスタとすることもできる。
記憶回路200において、シリコン層またはシリコン基板にチャネルが形成されるトランジスタと、チャネルが酸化物半導体層に形成されるトランジスタとを組み合わせて用いることによって、記憶回路200の動作速度を高めつつ、消費電力を低減することが可能である。
なお、信号処理装置100の記憶回路として、本実施の形態に開示した記憶回路200を用いた場合においても、実施の形態1と同様に動作させることが可能である。また、信号処理装置100に記憶回路200を複数設ける構成としてもよい。
本実施の形態は、他の実施の形態と適宜組み合わせて実施することが可能である。
(実施の形態4)
本実施の形態では、本発明の一態様に係る半導体装置の一例として、CPUの構成について説明する。
図6に、本実施の形態のCPUの構成を示す。図6に示すCPUは、基板9900上に、ALU9901、ALU・Controller9902、Instruction・Decoder9903、Interrupt・Controller9904、Timing・Controller9905、Register9906、Register・Controller9907、Bus・I/F9908、書き換え可能なROM9909、ROM・I/F9920、読み出し回路9910を主に有している。
本実施の形態に示すInstruction・Decoder9903は、上記実施の形態で示した信号処理装置100に相当し、図示しない論理回路101と記憶回路102を有する。また、読み出し回路9910は、上記実施の形態で示した読み出し回路104に相当する。
なお、ALUはArithmetic Logic Unitであり、Bus・I/Fはバスインターフェースであり、ROM・I/FはROMインターフェースである。ROM9909及びROM・I/F9920は、別チップに設けても良い。勿論、図6に示すCPUは、その構成を簡略化して示した一例にすぎず、実際のCPUはその用途によって多種多様な構成を有している。
Bus・I/F9908を介してCPUに入力された命令は、Instruction・Decoder9903に入力され、論理回路101による演算処理(デコード)を行い、演算結果が記憶回路102に保持される。記憶回路102に保持された演算結果(デコードされた命令)は、読み出し回路9910により読み出され、ALU・Controller9902、Interrupt・Controller9904、Register・Controller9907、Timing・Controller9905に入力される。
なお、Instruction・Decoder9903は、演算処理終了後に電力の供給を停止する。演算処理終了後に電力の供給を停止しても、読み出し回路9910により演算結果(デコードされた命令)を読み出すことができる。
ALU・Controller9902、Interrupt・Controller9904、Register・Controller9907、Timing・Controller9905は、デコードされた命令に基づき、各種制御を行なう。具体的にALU・Controller9902は、ALU9901の動作を制御するための信号を生成する。また、Interrupt・Controller9904は、CPUのプログラム実行中に、外部の入出力装置や、周辺回路からの割り込み要求を、その優先度やマスク状態から判断し、処理する。Register・Controller9907は、Register9906のアドレスを生成し、CPUの状態に応じてRegister9906の読み出しや書き込みを行なう。
またTiming・Controller9905は、ALU9901、ALU・Controller9902、Instruction・Decoder9903、Interrupt・Controller9904、Register・Controller9907の動作のタイミングを制御する信号を生成する。例えばTiming・Controller9905は、基準クロック信号CLK1を元に、内部クロック信号CLK2を生成する内部クロック生成部を備えており、クロック信号CLK2を上記各種回路に供給する。
本実施の形態に示すInstruction・Decoder9903への電力の供給は、演算処理終了後に、次の演算処理が行われるまで停止することができる。Instruction・Decoder9903が有する記憶回路102は、電力の供給が停止されても演算結果を保持することが可能であるため、Instruction・Decoder9903への電力の供給が停止されていても、演算結果を読み出すことができる。
なお、上記実施の形態で示した信号処理装置100及び読み出し回路104は、CPUを構成する全ての回路に適用可能である。
この様にして、一時的にCPUの一部もしくは全ての動作を停止し、または一部もしくは全ての電力の供給を停止した場合においてもデータを保持することが可能であり、消費電力の低減を行うことができる。具体的には、例えば、パーソナルコンピュータのユーザーが、キーボードなどの入力装置への情報の入力を停止している間でも、CPUを停止することができ、それにより消費電力を低減することができる。
本実施の形態では、CPUを例に挙げて説明したが、本発明の信号処理装置はCPUに限定されず、マイクロプロセッサ、画像処理回路、DSP、FPGA等のLSIにも応用可能である。
本実施の形態は、上記実施の形態と組み合わせて実施することが可能である。
(実施の形態5)
本実施の形態では、チャネルが形成される半導体層に酸化物半導体を用いたトランジスタと、チャネルが形成される半導体層にシリコンを用いたトランジスタとを例に挙げて、上記実施の形態に示した信号処理装置100及び読み出し回路104に適用可能なトランジスタの作製方法について説明する。
図7(A)に示すように、基板700上に絶縁膜701と、単結晶の半導体基板から分離された半導体膜702とを形成する。
基板700として使用することができる素材に大きな制限はないが、少なくとも、後の加熱処理に耐えうる程度の耐熱性を有していることが必要となる。例えば、基板700には、フュージョン法やフロート法で作製されるガラス基板、石英基板、半導体基板、セラミック基板等を用いることができる。ガラス基板としては、後の加熱処理の温度が高い場合には、歪み点が730℃以上のものを用いると良い。
また、本実施の形態では、半導体膜702が単結晶のシリコンである場合を例に挙げて、以下、トランジスタ110の作製方法について説明する。なお、具体的な単結晶の半導体膜702の作製方法の一例について、簡単に説明する。まず、単結晶の半導体基板であるボンド基板に、電界で加速されたイオンでなるイオンビームを注入し、ボンド基板の表面から一定の深さの領域に、結晶構造が乱されることで局所的に脆弱化された脆化層を形成する。脆化層が形成される領域の深さは、イオンビームの加速エネルギーとイオンビームの入射角によって調節することができる。そして、ボンド基板と、絶縁膜701が形成された基板700とを、間に当該絶縁膜701が挟まるように貼り合わせる。貼り合わせは、ボンド基板と基板700とを重ね合わせた後、ボンド基板と基板700の一部に、1N/cm以上500N/cm以下、好ましくは11N/cm以上20N/cm以下程度の圧力を加える。圧力を加えると、その部分からボンド基板と絶縁膜701とが接合を開始し、最終的には密着した面全体に接合がおよぶ。次いで、加熱処理を行うことで、脆化層に存在する微小ボイドどうしが結合して、微小ボイドの体積が増大する。その結果、脆化層においてボンド基板の一部である単結晶半導体膜が、ボンド基板から分離する。上記加熱処理の温度は、基板700の歪み点を越えない温度とする。そして、上記単結晶半導体膜をエッチング等により所望の形状に加工することで、半導体膜702を形成することができる。
半導体膜702には、閾値電圧を制御するために、硼素、アルミニウム、ガリウムなどのp型の導電性を付与する不純物元素、若しくはリン、砒素などのn型の導電性を付与する不純物元素を添加しても良い。閾値電圧を制御するための不純物元素の添加は、所定の形状にエッチング加工する前の半導体膜に対して行っても良いし、所定の形状にエッチング加工した後の半導体膜702に対して行っても良い。また、閾値電圧を制御するための不純物元素の添加を、ボンド基板に対して行っても良い。若しくは、不純物元素の添加を、閾値電圧を大まかに調整するためにボンド基板に対して行った上で、閾値電圧を微調整するために、所定の形状にエッチング加工する前の半導体膜に対して、又は所定の形状にエッチング加工した後の半導体膜702に対しても行っても良い。
なお、本実施の形態では、単結晶の半導体膜を用いる例について説明しているが、本発明はこの構成に限定されない。例えば、絶縁膜701上に気相成長法を用いて形成された多結晶、微結晶、非晶質の半導体膜を用いても良いし、上記半導体膜を公知の技術により結晶化しても良い。公知の結晶化方法としては、レーザ光を用いたレーザ結晶化法、触媒元素を用いる結晶化法がある。或いは、触媒元素を用いる結晶化法とレーザ結晶化法とを組み合わせて用いることもできる。また、石英のような耐熱性に優れている基板を用いる場合、電熱炉を使用した熱結晶化方法、赤外光を用いたランプ加熱結晶化法、触媒元素を用いる結晶化法、950℃程度の高温加熱法を組み合わせた結晶化法を用いても良い。
次に、図7(B)に示すように、半導体膜702上にゲート絶縁膜703を形成した後、ゲート絶縁膜703上にマスク705を形成し、導電性を付与する不純物元素を半導体膜702の一部に添加することで、不純物領域704を形成する。
ゲート絶縁膜703は、高密度プラズマ処理、熱処理などを行うことにより半導体膜702の表面を酸化又は窒化することで形成することができる。高密度プラズマ処理は、例えばHe、Ar、Kr、Xeなどの希ガスと酸素、酸化窒素、アンモニア、窒素、水素などの混合ガスとを用いて行う。この場合、プラズマの励起をマイクロ波の導入により行うことで、低電子温度で高密度のプラズマを生成することができる。このような高密度のプラズマで生成された酸素ラジカル(OHラジカルを含む場合もある)や窒素ラジカル(NHラジカルを含む場合もある)によって、半導体膜の表面を酸化又は窒化することにより、1〜20nm、望ましくは5〜10nmの絶縁膜が半導体膜に接するように形成できる。例えば、亜酸化窒素(NO)をArで1〜3倍(流量比)に希釈して、10〜30Paの圧力にて3〜5kWのマイクロ波(2.45GHz)電力を印加して半導体膜702の表面を酸化若しくは窒化させる。この処理により1nm〜10nm(好ましくは2nm〜6nm)の絶縁膜を形成する。更に亜酸化窒素(NO)とシラン(SiH)を導入し、10〜30Paの圧力にて3〜5kWのマイクロ波(2.45GHz)電力を印加して気相成長法により酸化窒化珪素膜を形成してゲート絶縁膜を形成する。固相反応と気相成長法による反応を組み合わせることにより界面準位密度が低く絶縁耐圧の優れたゲート絶縁膜を形成することができる。
上述した高密度プラズマ処理による半導体膜の酸化又は窒化は固相反応で進むため、ゲート絶縁膜703と半導体膜702との界面準位密度を極めて低くすることができる。また高密度プラズマ処理により半導体膜702を直接酸化又は窒化することで、形成される絶縁膜の厚さのばらつきを抑えることができる。また半導体膜が結晶性を有する場合、高密度プラズマ処理を用いて半導体膜の表面を固相反応で酸化させることにより、結晶粒界においてのみ酸化が速く進んでしまうのを抑え、均一性が良く、界面準位密度の低いゲート絶縁膜を形成することができる。高密度プラズマ処理により形成された絶縁膜を、ゲート絶縁膜の一部又は全部に含んで形成されるトランジスタは、特性のばらつきを抑えることができる。
また、プラズマCVD法又はスパッタリング法などを用い、酸化珪素、窒化珪素、窒化酸化珪素、酸化窒化珪素、酸化アルミニウム、窒化アルミニウム、酸化ジルコニウム、酸化イットリウム、酸化ランタン、酸化セシウム、酸化タンタル、酸化マグネシウム、酸化ハフニウム、ハフニウムシリケート(HfSi(x>0、y>0))、窒素が添加されたハフニウムシリケート(HfSi(x>0、y>0))、窒素が添加されたハフニウムアルミネート(HfAl(x>0、y>0))等を含む膜を、単層で、又は積層させることで、ゲート絶縁膜703を形成しても良い。
なお、本明細書において酸化窒化物とは、その組成として、窒素よりも酸素の含有量が多い物質であり、また、窒化酸化物とは、その組成として、酸素よりも窒素の含有量が多い物質を意味する。
ゲート絶縁膜703の厚さは、例えば、1nm以上100nm以下、好ましくは10nm以上50nm以下とすることができる。本実施の形態では、プラズマCVD法を用いて、酸化珪素を含む単層の絶縁膜を、ゲート絶縁膜703として用いる。
次いで、マスク705を除去した後、図7(C)に示すように、ゲート絶縁膜703の一部を除去して、不純物領域704と重畳する領域にエッチング等により開口部706を形成した後、ゲート電極707及び導電膜708を形成する。
ゲート電極707及び導電膜708は、開口部706を覆うように導電膜を形成した後、該導電膜を所定の形状に加工することで、形成することができる。導電膜708は、開口部706において不純物領域704と接している。上記導電膜の形成にはCVD法、スパッタリング法、蒸着法、スピンコート法等を用いることができる。また、導電膜は、タンタル(Ta)、タングステン(W)、チタン(Ti)、モリブデン(Mo)、アルミニウム(Al)、銅(Cu)、クロム(Cr)、ニオブ(Nb)等を用いることができる。上記金属を主成分とする合金を用いても良いし、上記金属を含む化合物を用いても良い。又は、半導体膜に導電性を付与するリン等の不純物元素をドーピングした、多結晶珪素などの半導体を用いて形成しても良い。
なお、本実施の形態ではゲート電極707及び導電膜708を単層の導電膜で形成しているが、本実施の形態はこの構成に限定されない。ゲート電極707及び導電膜708は積層された複数の導電膜で形成されていても良い。
2つの導電膜の組み合わせとして、1層目に窒化タンタル又はタンタルを、2層目にタングステンを用いることができる。上記例の他に、窒化タングステンとタングステン、窒化モリブデンとモリブデン、アルミニウムとタンタル、アルミニウムとチタン等が挙げられる。タングステンや窒化タンタルは、耐熱性が高いため、2層の導電膜を形成した後の工程において、熱活性化を目的とした加熱処理を行うことができる。また、2層の導電膜の組み合わせとして、例えば、n型の導電性を付与する不純物元素がドーピングされた珪素とニッケルシリサイド、n型の導電性を付与する不純物元素がドーピングされた珪素とタングステンシリサイド等も用いることができる。
3つの導電膜を積層する3層構造の場合は、モリブデン膜とアルミニウム膜とモリブデン膜の積層構造を採用するとよい。
また、ゲート電極707及び導電膜708に酸化インジウム、酸化インジウム酸化スズ、酸化インジウム酸化亜鉛、酸化亜鉛、酸化亜鉛アルミニウム、酸窒化亜鉛アルミニウム、又は酸化亜鉛ガリウム等の透光性を有する酸化物導電膜を用いることもできる。
なお、マスクを用いずに、液滴吐出法を用いて選択的にゲート電極707及び導電膜708を形成しても良い。液滴吐出法とは、所定の組成物を含む液滴を細孔から吐出又は噴出することで所定のパターンを形成する方法を意味し、インクジェット法などがその範疇に含まれる。
また、ゲート電極707及び導電膜708は、導電膜を形成後、誘導結合型プラズマ(ICP:Inductively Coupled Plasma)を用いたドライエッチング法を用い、エッチング条件(コイル型の電極層に印加される電力量、基板側の電極層に印加される電力量、基板側の電極温度等)を適宜調節することにより、所望のテーパー形状を有するようにエッチングすることができる。また、テーパー形状は、マスクの形状によっても角度等を制御することができる。なお、エッチング用ガスとしては、塩素、塩化硼素、塩化珪素もしくは四塩化炭素などの塩素系ガス、四弗化炭素、弗化硫黄もしくは弗化窒素などのフッ素系ガス又は酸素を適宜用いることができる。
次に、図7(D)に示すように、ゲート電極707及び導電膜708をマスクとして一導電性を付与する不純物元素を半導体膜702に添加することで、ゲート電極707と重なるチャネル形成領域710と、チャネル形成領域710を間に挟む一対の不純物領域709と、不純物領域704の一部に更に不純物元素が添加された不純物領域711とが、半導体膜702に形成される。
本実施の形態では、半導体膜702にp型を付与する不純物元素(例えばボロン)を添加する場合を例に挙げる。
次いで、図8(A)に示すように、ゲート絶縁膜703、ゲート電極707、導電膜708を覆うように、絶縁膜712、絶縁膜713を形成する。具体的には、絶縁膜712、絶縁膜713は、酸化珪素、窒化珪素、窒化酸化珪素、酸化窒化珪素、窒化アルミニウム、酸化アルミニウム、窒化酸化アルミニウム、酸化窒化アルミニウム、酸化ハフニウム、酸化ジルコニウム、酸化イットリウム、酸化ランタン、酸化セシウム、酸化タンタル、または酸化マグネシウムなどの無機の絶縁膜を単層でまたは積層して用いることができる。なお、絶縁膜712、絶縁膜713に誘電率の低い(low−k)材料を用いることで、各種電極や配線の重なりに起因する容量を十分に低減することが可能になる。なお、絶縁膜712、絶縁膜713に、上記材料を用いた多孔性の絶縁膜を適用してもよい。多孔性の絶縁膜では、密度の高い絶縁膜と比較して誘電率が低下するため、電極や配線に起因する寄生容量を更に低減することが可能である。
本実施の形態では、絶縁膜712として酸化窒化珪素、絶縁膜713として窒化酸化珪素を用いる場合を例に挙げる。また、本実施の形態では、ゲート電極707及び導電膜708上に絶縁膜712、絶縁膜713を形成している場合を例示しているが、本発明はゲート電極707及び導電膜708上に絶縁膜を1層だけ形成していても良いし、3層以上の複数の絶縁膜を積層するように形成していても良い。
次いで、図8(B)に示すように、絶縁膜712及び絶縁膜713にCMP(化学的機械研磨)処理やエッチング処理を行うことにより、ゲート電極707及び導電膜708の表面を露出させる。なお、後に形成されるトランジスタ109の特性を向上させるために、絶縁膜712、絶縁膜713の表面は可能な限り平坦にしておくことが好ましい。
以上の工程により、トランジスタ110を形成することができる。
次いで、トランジスタ109の作製方法について説明する。まず、図8(C)に示すように、絶縁膜712又は絶縁膜713上に酸化物半導体層716を形成する。
酸化物半導体層716は、絶縁膜712及び絶縁膜713上に形成した酸化物半導体膜を所望の形状に加工することで、形成することができる。上記酸化物半導体膜の膜厚は、2nm以上200nm以下、好ましくは3nm以上50nm以下、更に好ましくは3nm以上20nm以下とする。酸化物半導体膜は、例えば、InとZnを含む金属酸化物をターゲットとして用い、スパッタ法により成膜する。また、スパッタガスとして、希ガス(例えばアルゴン)、酸素、又は希ガスと酸素の混合ガスを用いることができる。
なお、酸化物半導体膜をスパッタ法により成膜する前に、アルゴンガスを導入してプラズマを発生させる逆スパッタを行い、絶縁膜712及び絶縁膜713の表面に付着している塵埃を除去することが好ましい。逆スパッタとは、ターゲット側に電圧を印加せずに、アルゴン雰囲気下で基板側にRF電源を用いて電圧を印加して基板近傍にプラズマを形成して表面を改質する方法である。なお、アルゴン雰囲気に代えて窒素、ヘリウムなどを用いてもよい。また、アルゴン雰囲気に酸素、亜酸化窒素などを加えた雰囲気で行ってもよい。また、アルゴン雰囲気に塩素、四フッ化炭素などを加えた雰囲気で行ってもよい。
用いる酸化物半導体としては、少なくともインジウム(In)あるいは亜鉛(Zn)を含むことが好ましい。特にInとZnを含むことが好ましい。また、該酸化物半導体を用いたトランジスタの電気特性のばらつきを減らすためのスタビライザーとして、それらに加えてガリウム(Ga)を有することが好ましい。また、スタビライザーとしてスズ(Sn)を有することが好ましい。また、スタビライザーとしてハフニウム(Hf)を有することが好ましい。また、スタビライザーとしてアルミニウム(Al)を有することが好ましい。
また、他のスタビライザーとして、ランタノイドである、ランタン(La)、セリウム(Ce)、プラセオジム(Pr)、ネオジム(Nd)、サマリウム(Sm)、ユウロピウム(Eu)、ガドリニウム(Gd)、テルビウム(Tb)、ジスプロシウム(Dy)、ホルミウム(Ho)、エルビウム(Er)、ツリウム(Tm)、イッテルビウム(Yb)、ルテチウム(Lu)のいずれか一種あるいは複数種を有してもよい。
例えば、酸化物半導体として、酸化インジウム、酸化スズ、酸化亜鉛、二元系金属の酸化物であるIn−Zn系酸化物、Sn−Zn系酸化物、Al−Zn系酸化物、Zn−Mg系酸化物、Sn−Mg系酸化物、In−Mg系酸化物、In−Ga系酸化物、三元系金属の酸化物であるIn−Ga−Zn系酸化物(IGZOとも表記する)、In−Al−Zn系酸化物、In−Sn−Zn系酸化物、Sn−Ga−Zn系酸化物、Al−Ga−Zn系酸化物、Sn−Al−Zn系酸化物、In−Hf−Zn系酸化物、In−La−Zn系酸化物、In−Ce−Zn系酸化物、In−Pr−Zn系酸化物、In−Nd−Zn系酸化物、In−Sm−Zn系酸化物、In−Eu−Zn系酸化物、In−Gd−Zn系酸化物、In−Tb−Zn系酸化物、In−Dy−Zn系酸化物、In−Ho−Zn系酸化物、In−Er−Zn系酸化物、In−Tm−Zn系酸化物、In−Yb−Zn系酸化物、In−Lu−Zn系酸化物、四元系金属の酸化物であるIn−Sn−Ga−Zn系酸化物、In−Hf−Ga−Zn系酸化物、In−Al−Ga−Zn系酸化物、In−Sn−Al−Zn系酸化物、In−Sn−Hf−Zn系酸化物、In−Hf−Al−Zn系酸化物を用いることができる。
なお、ここで、例えば、In−Ga−Zn系酸化物とは、InとGaとZnを主成分として有する酸化物という意味であり、InとGaとZnの比率は問わない。また、InとGaとZn以外の金属元素が入っていてもよい。
また、酸化物半導体は、化学式InMO(ZnO)(m>0)で表記される薄膜を用いることができる。ここで、Mは、Sn、Zn、Ga、Al、Fe、Mn及びCoから選ばれた一または複数の金属元素を示す。例えばMとして、Ga、Ga及びAl、Ga及びMn、またはGa及びCoなどがある。また、酸化物半導体として、InSnO(ZnO)(n>0、且つ、nは整数)で表記される材料を用いてもよい。
例えば、In:Ga:Zn=1:1:1あるいはIn:Ga:Zn=2:2:1の原子数比のIn−Ga−Zn系酸化物やその組成の近傍の酸化物を用いることができる。あるいは、In:Sn:Zn=1:1:1、In:Sn:Zn=2:1:3あるいはIn:Sn:Zn=2:1:5の原子数比のIn−Sn−Zn系酸化物やその組成の近傍の酸化物を用いるとよい。
また、酸化物半導体としてIn−Zn系酸化物を用いる場合、原子数比で、In/Zn=0.5〜50、好ましくはIn/Zn=1〜20、さらに好ましくはIn/Zn=1.5〜15とする。Znの原子数比を好ましい前記範囲とすることで、トランジスタの電界効果移動度を向上させることができる。ここで、化合物の原子数比がIn:Zn:O=X:Y:Zのとき、Z>1.5X+Yとする。
しかし、これらに限られず、必要とするトランジスタの電気特性(電界効果移動度、しきい値電圧、ばらつき等)に応じて適切な組成のものを用いればよい。また、必要とする半導体特性を得るために、キャリア濃度や不純物濃度、欠陥密度、金属元素と酸素の原子数比、原子間結合距離、密度等を適切なものとすることが好ましい。
例えば、In−Sn−Zn系酸化物では比較的容易に高い電界効果移動度が得られる。しかしながら、In−Ga−Zn系酸化物でも、バルク内欠陥密度を低減することにより電界効果移動度を上げることができる。
なお、例えば、In、Ga、Znの原子数比がIn:Ga:Zn=a:b:c(a+b+c=1)である酸化物と、原子数比がIn:Ga:Zn=A:B:C(A+B+C=1)の酸化物の組成が近傍であるとは、a、b、cが、
(a―A)+(b―B)+(c―C)≦r
を満たすことを言う。rは、例えば、0.05とすればよい。他の酸化物でも同様である。
酸化物半導体は単結晶でも、非単結晶でもよい。後者の場合、アモルファスでも、多結晶でもよい。また、アモルファス中に結晶性を有する部分を含む構造でも、非アモルファスでもよい。
アモルファス状態の酸化物半導体は、比較的容易に平坦な表面を得ることができるため、これを用いてトランジスタを作製した際の界面散乱を低減でき、比較的容易に、比較的高い電界効果移動度を得ることができる。
また、結晶性を有する酸化物半導体では、よりバルク内欠陥を低減することができ、表面の平坦性を高めればアモルファス状態の酸化物半導体以上の電界効果移動度を得ることができる。表面の平坦性を高めるためには、平坦な表面上に酸化物半導体を形成することが好ましく、具体的には、平均面粗さ(Ra)が1nm以下、好ましくは0.3nm以下、より好ましくは0.1nm以下の表面上に形成するとよい。
なお、Raは、JIS B0601で定義されている中心線平均粗さを面に対して適用できるよう三次元に拡張したものであり、「基準面から指定面までの偏差の絶対値を平均した値」と表現でき、以下の式にて定義される。
なお、上記において、Sは、測定面(座標(x,y)(x,y)(x,y)(x,y)で表される4点によって囲まれる長方形の領域)の面積を指し、Zは測定面の平均高さを指す。Raは原子間力顕微鏡(AFM:Atomic Force Microscope)にて評価可能である。
本実施の形態では、In(インジウム)、Ga(ガリウム)、及びZn(亜鉛)を含む金属酸化物ターゲットを用いたスパッタ法により得られる、膜厚30nmのIn−Ga−Zn系酸化物の薄膜を、酸化物半導体膜として用いる。上記ターゲットとして、例えば、各金属の組成比が、原子数比でIn:Ga:Zn=1:1:0.5、In:Ga:Zn=1:1:1、またはIn:Ga:Zn=1:1:2であるターゲットを用いることができる。また、酸化物半導体膜を形成するための金属酸化物ターゲットの相対密度は90%以上100%以下、好ましくは95%以上100%未満である。相対密度の高いターゲットを用いることにより、成膜した酸化物半導体膜は緻密な膜となる。なお、In−Ga−Zn系酸化物は、IGZOと呼ぶことができる。
酸化物半導体膜としてIn−Sn−Zn系酸化物を用いる場合は、In−Sn−Zn系酸化物をスパッタ法で成膜するためのターゲットの組成比を、原子数比でIn:Sn:Zn=1:2:2、In:Sn:Zn=2:1:3、In:Sn:Zn=1:1:1、または20:45:35などとすればよい。
なお、In(インジウム)、及びZn(亜鉛)を含むターゲットを用いて酸化物半導体膜を形成する場合、ターゲットの原子数比がIn/Znが0.5以上50以下、好ましくは1以上20以下、さらに好ましくは1.5以上15以下となるようにする。Znの比率を上記範囲に収めることで、電界効果移動度の向上を実現することができる。
本実施の形態では、減圧状態に保持された成膜室内に基板を保持し、成膜室内の残留水分を除去しつつ水素及び水が除去されたスパッタガスを導入し、上記ターゲットを用いて酸化物半導体膜を成膜する。スパッタガスは高純度化されたガスを用いることが好ましい。例えば、スパッタガスとしてアルゴンを用いる場合は、純度9N、露点−121℃、含有HO量0.1ppb以下、含有H量0.5ppb以下が好ましく、酸素を用いる場合は、純度8N、露点−112℃、含有HO量1ppb以下、含有H量1ppb以下が好ましい。
酸化物半導体膜は、酸化物半導体の化学量論比に対し、酸素を過剰にすると好ましい。酸素を過剰にすることで酸化物半導体の酸素欠損に起因するキャリアの生成を抑制することができる。
成膜時に、基板温度を100℃以上600℃以下、好ましくは200℃以上400℃以下としても良い。基板を加熱しながら成膜することにより、成膜した酸化物半導体膜に含まれる不純物濃度を低減することができる。また、スパッタリングによる損傷が軽減される。成膜室内の残留水分を除去するためには、吸着型の真空ポンプを用いることが好ましい。例えば、クライオポンプ、イオンポンプ、チタンサブリメーションポンプを用いることが好ましい。また、排気手段としては、ターボポンプにコールドトラップを加えたものであってもよい。クライオポンプを用いて成膜室内のガスを排気すると、例えば、水素原子、水(HO)など水素原子を含む化合物(より好ましくは炭素原子を含む化合物も)等が排気されるため、当該成膜室で成膜した酸化物半導体膜に含まれる不純物の濃度を低減できる。
成膜条件の一例としては、基板とターゲットの間との距離を100mm、圧力0.6Pa、直流(DC)電源0.5kW、スパッタガスとして酸素(酸素流量比率100%)を用いる条件が適用される。なお、パルス直流(DC)電源を用いると、成膜時に発生する塵埃が軽減でき、膜厚分布も均一となるために好ましい。
また、スパッタリング装置の成膜室のリークレートを1×10−10Pa・m/秒以下とすることで、スパッタリング法による成膜途中における酸化物半導体膜への、アルカリ金属、水素化物等の不純物の混入を低減することができる。また、排気系として上述した吸着型の真空ポンプを用いることで、排気系からのアルカリ金属、水素原子、水素分子、水、水酸基、または水素化物等の不純物の逆流を低減することができる。
また、ターゲットの純度を、99.99%以上とすることで、酸化物半導体膜に混入するアルカリ金属、水素原子、水素分子、水、水酸基、または水素化物等を低減することができる。また、当該ターゲットを用いることで、酸化物半導体膜において、リチウム、ナトリウム、カリウム等のアルカリ金属の濃度を低減することができる。
なお、酸化物半導体膜に水素、水酸基及び水がなるべく含まれないようにするために、成膜の前処理として、スパッタリング装置の予備加熱室で絶縁膜712及び絶縁膜713までが形成された基板700を予備加熱し、基板700に吸着した水又は水素などの不純物を脱離し排気することが好ましい。なお、予備加熱の温度は、100℃以上400℃以下、好ましくは150℃以上300℃以下である。また、予備加熱室に設ける排気手段はクライオポンプが好ましい。なお、この予備加熱の処理は省略することもできる。また、この予備加熱は、後に行われるゲート絶縁膜721の成膜前に、導電膜719、導電膜720まで形成した基板700にも同様に行ってもよい。
なお、酸化物半導体層716を形成するためのエッチングは、ドライエッチングでもウェットエッチングでもよく、両方を用いてもよい。ドライエッチングに用いるエッチングガスとしては、塩素を含むガス(塩素系ガス、例えば塩素(Cl)、三塩化硼素(BCl)、四塩化珪素(SiCl)、四塩化炭素(CCl)など)が好ましい。また、フッ素を含むガス(フッ素系ガス、例えば四弗化炭素(CF)、六弗化硫黄(SF)、三弗化窒素(NF)、トリフルオロメタン(CHF)など)、臭化水素(HBr)、酸素(O)、これらのガスにヘリウム(He)やアルゴン(Ar)などの希ガスを添加したガス、などを用いることができる。
ドライエッチング法としては、反応性イオンエッチング(RIE:Reactive Ion Etching)法を用いることができる。また、プラズマ源として、容量結合型プラズマ(CCP:Capacitively Coupled Plasma)、誘導結合型プラズマ(ICP:Inductively Coupled Plasma)、電子サイクロトロン共鳴(ECR:Electron Cyclotron Resonance)プラズマ、ヘリコン波励起プラズマ(HWP:Helicon Wave Plasma)、マイクロ波励起表面波プラズマSWP:Surface Wave Plasma)などを用いることができる。エッチングをドライエッチング法で行う場合は、所望の形状にエッチングできるように、エッチング条件(コイル型の電極に印加される電力量、基板側の電極に印加される電力量、基板側の電極温度等)を適宜調節する。
ウェットエッチングに用いるエッチング液として、燐酸と酢酸と硝酸を混ぜた溶液、クエン酸やシュウ酸などの有機酸を用いることができる。本実施の形態では、ITO−07N(関東化学社製)を用いる。
酸化物半導体層716を形成するためのレジストマスクをインクジェット法で形成してもよい。レジストマスクをインクジェット法で形成するとフォトマスクを使用しないため、製造コストを低減できる。
なお、次工程の導電膜を形成する前に逆スパッタを行い、酸化物半導体層716及び絶縁膜712及び絶縁膜713の表面に付着しているレジスト残渣などを除去することが好ましい。
なお、スパッタ等で成膜された酸化物半導体膜中には、不純物としての水又は水素(水酸基を含む)が多量に含まれていることがある。水又は水素はドナー準位を形成しやすいため、酸化物半導体にとっては不純物である。そこで、本発明の一態様では、酸化物半導体膜中の水又は水素などの不純物を低減(脱水化または脱水素化)するために、酸化物半導体層716に対して、減圧雰囲気下、窒素や希ガスなどの不活性ガス雰囲気下、酸素ガス雰囲気下、又は超乾燥エア(CRDS(キャビティリングダウンレーザー分光法)方式の露点計を用いて測定した場合の水分量が20ppm(露点換算で−55℃)以下、好ましくは1ppm以下、好ましくは10ppb以下の空気)雰囲気下で、酸化物半導体層716に加熱処理を施す。
酸化物半導体層716に加熱処理を施すことで、酸化物半導体層716中の水又は水素を脱離させることができる。具体的には、250℃以上750℃以下、好ましくは400℃以上基板の歪み点未満の温度で加熱処理を行えば良い。例えば、500℃、3分間以上6分間以下程度で行えばよい。加熱処理にRTA法を用いれば、短時間に脱水化又は脱水素化が行えるため、ガラス基板の歪点を超える温度でも処理することができる。
本実施の形態では、加熱処理装置の一つである電気炉を用いる。
なお、加熱処理装置は電気炉に限られず、抵抗発熱体などの発熱体からの熱伝導又は熱輻射によって、被処理物を加熱する装置を備えていてもよい。例えば、GRTA(Gas Rapid Thermal Anneal)装置、LRTA(Lamp Rapid Thermal Anneal)装置等のRTA(Rapid Thermal Anneal)装置を用いることができる。LRTA装置は、ハロゲンランプ、メタルハライドランプ、キセノンアークランプ、カーボンアークランプ、高圧ナトリウムランプ、高圧水銀ランプなどのランプから発する光(電磁波)の輻射により、被処理物を加熱する装置である。GRTA装置は、高温のガスを用いて加熱処理を行う装置である。気体には、アルゴンなどの希ガス、又は窒素のような、加熱処理によって被処理物と反応しない不活性気体が用いられる。
加熱処理においては、窒素、又はヘリウム、ネオン、アルゴン等の希ガスに、水又は水素などが含まれないことが好ましい。又は、加熱処理装置に導入する窒素、又はヘリウム、ネオン、アルゴン等の希ガスの純度を、6N(99.9999%)以上、好ましくは7N(99.99999%)以上、(即ち不純物濃度を1ppm以下、好ましくは0.1ppm以下)とすることが好ましい。
なお、酸化物半導体は不純物に対して鈍感であり、膜中にはかなりの金属不純物が含まれていても問題がなく、ナトリウムのようなアルカリ金属が多量に含まれる廉価なソーダ石灰ガラスも使えると指摘されている(神谷、野村、細野、「アモルファス酸化物半導体の物性とデバイス開発の現状」、固体物理、2009年9月号、Vol.44、pp.621−633.)。しかし、このような指摘は適切でない。アルカリ金属は酸化物半導体を構成する元素ではないため、不純物である。アルカリ土類金属も、酸化物半導体を構成する元素ではない場合において、不純物となる。特に、アルカリ金属のうちNaは、酸化物半導体層に接する絶縁膜が酸化物である場合、当該絶縁膜中に拡散してNaとなる。また、Naは、酸化物半導体層内において、酸化物半導体を構成する金属と酸素の結合を分断する、或いは、その結合中に割り込む。その結果、例えば、閾値電圧がマイナス方向にシフトすることによるノーマリオン化、電界効果移動度の低下等の、トランジスタの特性の劣化が起こり、加えて、特性のばらつきも生じる。この不純物によりもたらされるトランジスタの特性の劣化と、特性のばらつきは、酸化物半導体層中の水素濃度が十分に低い場合において顕著に現れる。従って、酸化物半導体層中の水素濃度が1×1018atoms/cm以下、より好ましくは1×1017atoms/cm以下である場合には、上記不純物の濃度を低減することが望ましい。具体的に、二次イオン質量分析法によるNa濃度の測定値は、5×1016atoms/cm以下、好ましくは1×1016atoms/cm以下、更に好ましくは1×1015atoms/cm以下とするとよい。同様に、Li濃度の測定値は、5×1015atoms/cm以下、好ましくは1×1015atoms/cm以下とするとよい。同様に、K濃度の測定値は、5×1015atoms/cm以下、好ましくは1×1015atoms/cm以下とするとよい。
以上の工程により、酸化物半導体層716中の水素の濃度を低減し、高純度化することができる。
酸化物半導体層716を形成した後、イオン注入法により酸化物半導体層716に酸素を導入してもよい。また、酸素の導入は、プラズマドープ法により行ってもよい。具体的には、高周波(RF)を用いて酸素をプラズマ化し、酸素ラジカル、酸素イオンを酸化物半導体層716へ導入する。この時、酸化物半導体層716が形成される基板にバイアスを印加すると好ましい。基板に印加するバイアスを大きくすることで、より深くまで酸素を導入することができる。
プラズマドープ法により酸化物半導体層716へ導入される酸素(酸素ラジカル、酸素原子、及び/又は酸素イオン)は、酸素を含むガスを用いてプラズマ発生装置により供給されてもよいし、又はオゾン発生装置により供給されてもよい。
酸化物半導体層716に酸素を導入した後、加熱処理(好ましくは200℃以上600℃以下、例えば250℃以上550℃以下)を行ってもよい。例えば、窒素雰囲気下で450℃、1時間の加熱処理を行う。なお、上記雰囲気に水、水素などが含まれないことが好ましい。
酸化物半導体層716への酸素の導入及び加熱処理によって、不純物の排除工程によって同時に減少してしまう酸化物半導体を構成する主成分材料の一つである酸素を補い酸化物半導体層716をi型(真性)化することができる。
なお、酸化物半導体層716は非晶質であっても良いが、結晶性を有していても良い。酸化物半導体層716に、結晶性を有する酸化物半導体を用いる場合は、酸化物半導体層716と接する絶縁膜713は、酸化物半導体膜716が結晶成長しやすいように、十分な平坦性を有することが好ましい。具体的には、平均面粗さ(Ra)が1nm以下、好ましくは0.3nm以下となるようにする。Raは原子間力顕微鏡(AFM:Atomic Force Microscope)にて評価可能である。また、絶縁膜713の上層に、酸化物半導体層716と接する十分な平坦性を有する絶縁膜を設けてもよい。
結晶性を有する酸化物半導体としては、c軸配向し、かつab面、表面または界面の方向から見て三角形状または六角形状の原子配列を有し、c軸においては金属原子が層状または金属原子と酸素原子とが層状に配列しており、ab面においてはa軸またはb軸の向きが異なる(c軸を中心に回転した)結晶を含む酸化物半導体(CAAC−OS:C Axis Aligned Crystalline Oxide Semiconductorともいう)を用いることが好ましい。
CAAC−OSは、広義に、非単結晶であって、そのab面に垂直な方向から見て、三角形、六角形、正三角形または正六角形の原子配列を有し、かつc軸方向に垂直な方向から見て、金属原子が層状、または金属原子と酸素原子が層状に配列した相を含む。
CAAC−OSは単結晶ではないが、非晶質のみから形成されているものでもない。また、CAAC−OSは結晶化した部分(結晶部分)を含むが、1つの結晶部分と他の結晶部分の境界を明確に判別できないこともある。
CAAC−OSを構成する酸素の一部は窒素で置換されてもよい。また、CAAC−OSを構成する個々の結晶部分のc軸は一定の方向(例えば、CAAC−OSが形成される基板面、CAAC−OSの表面などに垂直な方向)に揃っていてもよい。または、CAAC−OSを構成する個々の結晶部分のab面の法線は一定の方向(例えば、CAAC−OSが形成される基板面、CAAC−OSの表面などに垂直な方向)を向いていてもよい。
CAAC−OSは、その組成などに応じて、導体または絶縁体となりうる。また、その組成などに応じて、可視光に対して透明であったり不透明であったりする。
このようなCAAC−OSの例として、膜状に形成され、膜表面または酸化物半導体が形成される基板面に垂直な方向から観察すると三角形または六角形の原子配列が認められ、かつその膜断面を観察すると金属原子または金属原子および酸素原子(または窒素原子)の層状配列が認められる酸化物半導体を挙げることもできる。
CAAC−OSについて図13乃至図15を用いて詳細に説明する。なお、特に断りがない限り、図13乃至図15は上方向をc軸方向とし、c軸方向と直交する面をab面とする。なお、単に上半分、下半分という場合、ab面を境にした場合の上半分、下半分をいう。また、図13において、丸で囲まれたOは4配位のOを示し、二重丸で囲まれたOは3配位のOを示す。
図13(A)に、1個の6配位のInと、Inに近接の6個の4配位の酸素原子(以下4配位のO)と、を有する構造を示す。金属原子が1個に対して、近接の酸素原子のみ示した構造を、ここではサブユニットと呼ぶ。図13(A)の構造は、八面体構造をとるが、簡単のため平面構造で示している。なお、図13(A)の上半分および下半分にはそれぞれ3個ずつ4配位のOがある。図13(A)に示すサブユニットは電荷が0である。
図13(B)に、1個の5配位のGaと、Gaに近接の3個の3配位の酸素原子(以下3配位のO)と、Gaに近接の2個の4配位のOと、を有する構造を示す。3配位のOは、いずれもab面に存在する。図13(B)の上半分および下半分にはそれぞれ1個ずつ4配位のOがある。また、Inも5配位をとるため、図13(B)に示す構造をとりうる。図13(B)に示すサブユニットは電荷が0である。
図13(C)に、1個の4配位のZnと、Znに近接の4個の4配位のOと、による構造を示す。図13(C)の上半分には1個の4配位のOがあり、下半分には3個の4配位のOがある。または、図13(C)の上半分に3個の4配位のOがあり、下半分に1個の4配位のOがあってもよい。図13(C)に示すサブユニットは電荷が0である。
図13(D)に、1個の6配位のSnと、Snに近接の6個の4配位のOと、を有する構造を示す。図13(D)の上半分には3個の4配位のOがあり、下半分には3個の4配位のOがある。図13(D)に示すサブユニットは電荷が+1となる。
図13(E)に、2個のZnを含むサブユニットを示す。図13(E)の上半分には1個の4配位のOがあり、下半分には1個の4配位のOがある。図13(E)に示すサブユニットは電荷が−1となる。
ここでは、サブユニットのいくつかの集合体を1グループと呼び、複数のグループからなる1周期分を1ユニットと呼ぶ。
ここで、これらのサブユニット同士結合する規則について説明する。6配位のInの上半分の3個のOは、下方向にそれぞれ3個の近接Inを有し、下半分の3個のOは、上方向にそれぞれ3個の近接Inを有する。5配位のGaの上半分の1個のOは下方向に1個の近接Gaを有し、下半分の1個のOは上方向に1個の近接Gaを有する。4配位のZnの上半分の1個のOは、下方向に1個の近接Znを有し、下半分の3個のOは、上方向にそれぞれ3個の近接Znを有する。この様に、金属原子の上方向の4配位のOの数と、そのOの下方向にある近接金属原子の数は等しく、同様に金属原子の下方向の4配位のOの数と、そのOの上方向にある近接金属原子の数は等しい。Oは4配位なので、下方向にある近接金属原子の数と、上方向にある近接金属原子の数の和は4になる。従って、金属原子の上方向にある4配位のOの数と、別の金属原子の下方向にある4配位のOの数との和が4個のとき、金属原子を有する二種のサブユニット同士は結合することができる。例えば、6配位の金属原子(InまたはSn)が下半分の4配位のOを介して結合する場合、4配位のOが3個であるため、5配位の金属原子(GaまたはIn)、または4配位の金属原子(Zn)のいずれかと結合することになる。
これらの配位数を有する金属原子は、c軸方向において、4配位のOを介して結合する。また、このほかにも、層構造の合計の電荷が0となるようにサブユニット同士が結合して1グループを構成する。
図14(A)に、In−Sn−Zn系酸化物の層構造を構成する1グループのモデル図を示す。図14(B)に、3つのグループで構成されるユニットを示す。なお、図14(C)は、図14(B)の層構造をc軸方向から観察した場合の原子配列を示す。
図14(A)においては、簡単のため、3配位のOは省略し、4配位のOは個数のみ示し、例えば、Sn原子の上半分および下半分にはそれぞれ3個ずつ4配位のOがあることを丸枠の3として示している。同様に、図14(A)において、In原子の上半分および下半分にはそれぞれ1個ずつ4配位のOがあり、丸枠の1として示している。また、同様に、図14(A)において、下半分には1個の4配位のOがあり、上半分には3個の4配位のOがあるZn原子と、上半分には1個の4配位のOがあり、下半分には3個の4配位のOがあるZn原子とを示している。
図14(A)において、In−Sn−Zn系酸化物の層構造を構成するグループは、上から順に4配位のOが3個ずつ上半分および下半分にあるSn原子が、4配位のOが1個ずつ上半分および下半分にあるIn原子と結合し、そのIn原子が、上半分に3個の4配位のOがあるZn原子と結合し、そのZn原子の下半分の1個の4配位のOを介して4配位のOが3個ずつ上半分および下半分にあるIn原子と結合し、そのIn原子が、上半分に1個の4配位のOがあるZn2個からなるサブユニットと結合し、このサブユニットの下半分の1個の4配位のOを介して4配位のOが3個ずつ上半分および下半分にあるSn原子と結合している構成である。このグループを複数結合して1周期分であるユニットを構成する。
ここで、3配位のOおよび4配位のOの場合、結合1本当たりの電荷はそれぞれ−0.667、−0.5と考えることができる。例えば、In(6配位または5配位)、Zn(4配位)、Sn(5配位または6配位)の電荷は、それぞれ+3、+2、+4である。従って、Snを含むサブユニットは電荷が+1となる。そのため、Snを含む層構造を形成するためには、電荷+1を打ち消す電荷−1が必要となる。電荷−1をとる構造として、図14(E)に示すように、2個のZnを含むサブユニットが挙げられる。例えば、Snを含むサブユニットが1個に対し、2個のZnを含むサブユニットが1個あれば、電荷が打ち消されるため、層構造の合計の電荷を0とすることができる。
また、Inは5配位および6配位のいずれもとることができるものとする。具体的には、図14(B)に示したユニットとすることで、In−Sn−Zn系酸化物の結晶(InSnZn)を得ることができる。なお、得られるIn−Sn−Zn系酸化物の層構造は、InSnZn(ZnO)(mは0または自然数。)とする組成式で表すことができる。なお、In−Sn−Zn系酸化物の結晶は、mの数が大きいと結晶性が向上するため、好ましい。
また、このほかにも、四元系金属の酸化物であるIn−Sn−Ga−Zn系酸化物や、三元系金属の酸化物であるIn−Ga−Zn系酸化物(IGZOとも表記する。)、In−Al−Zn系酸化物、Sn−Ga−Zn系酸化物、Al−Ga−Zn系酸化物、Sn−Al−Zn系酸化物や、In−Hf−Zn系酸化物、In−La−Zn系酸化物、In−Ce−Zn系酸化物、In−Pr−Zn系酸化物、In−Nd−Zn系酸化物、In−Pm−Zn系酸化物、In−Sm−Zn系酸化物、In−Eu−Zn系酸化物、In−Gd−Zn系酸化物、In−Tb−Zn系酸化物、In−Dy−Zn系酸化物、In−Ho−Zn系酸化物、In−Er−Zn系酸化物、In−Tm−Zn系酸化物、In−Yb−Zn系酸化物、In−Lu−Zn系酸化物や、二元系金属の酸化物であるIn−Zn系酸化物、Sn−Zn系酸化物、Al−Zn系酸化物、Zn−Mg系酸化物、Sn−Mg系酸化物、In−Mg系酸化物や、In−Ga系酸化物などを用いた場合も同様である。
例えば、図15(A)に、In−Ga−Zn系酸化物の層構造を構成する1グループのモデル図を示す。
図15(A)において、In−Ga−Zn系酸化物の層構造を構成するグループは、上から順に4配位のOが3個ずつ上半分および下半分にあるIn原子が、4配位のOが1個上半分にあるZn原子と結合し、そのZn原子の下半分の3個の4配位のOを介して、4配位のOが1個ずつ上半分および下半分にあるGa原子と結合し、そのGa原子の下半分の1個の4配位のOを介して、4配位のOが3個ずつ上半分および下半分にあるIn原子と結合している構成である。このグループを複数結合して1周期分であるユニットを構成する。
図15(B)に3つのグループで構成されるユニットを示す。なお、図15(C)は、図15(B)の層構造をc軸方向から観察した場合の原子配列を示している。
ここで、In(6配位または5配位)、Zn(4配位)、Ga(5配位)の電荷は、それぞれ+3、+2、+3であるため、In、ZnおよびGaのいずれかを含むサブユニットは、電荷が0となる。そのため、これらのサブユニットの組み合わせであればグループの合計の電荷は常に0となる。
また、In−Ga−Zn系酸化物の層構造を構成するグループは、図15(A)に示したグループに限定されず、In、Ga、Znの配列が異なるグループを組み合わせたユニットも取りうる。
次いで、図9(A)に示すように、ゲート電極707と接し、なおかつ酸化物半導体層716とも接する導電膜719と、導電膜708と接し、なおかつ酸化物半導体層716とも接する導電膜720とを形成する。導電膜719及び導電膜720は、ソース電極又はドレイン電極として機能する。
具体的には、導電膜719及び導電膜720は、ゲート電極707及び導電膜708を覆うようにスパッタ法や真空蒸着法で導電膜を形成した後、該導電膜を所定の形状に加工することで、形成することができる。
導電膜719及び導電膜720となる導電膜は、アルミニウム、クロム、銅、タンタル、チタン、モリブデン、タングステンから選ばれた元素、又は上述した元素を成分とする合金か、上述した元素を組み合わせた合金膜等が挙げられる。また、アルミニウム、銅などの金属膜の下側もしくは上側にクロム、タンタル、チタン、モリブデン、タングステンなどの高融点金属膜を積層させた構成としても良い。また、アルミニウム又は銅は、耐熱性や腐食性の問題を回避するために、高融点金属材料と組み合わせて用いると良い。高融点金属材料としては、モリブデン、チタン、クロム、タンタル、タングステン、ネオジム、スカンジウム、イットリウム等を用いることができる。
また、導電膜719及び導電膜720となる導電膜は、単層構造でも、2層以上の積層構造としてもよい。例えば、シリコンを含むアルミニウム膜の単層構造、アルミニウム膜上にチタン膜を積層する2層構造、チタン膜と、そのチタン膜上に重ねてアルミニウム膜を積層し、更にその上にチタン膜を成膜する3層構造などが挙げられる。また、Cu−Mg−Al合金、Mo−Ti合金、Ti、Mo、は、酸化膜との密着性が高い。よって、下層にCu−Mg−Al合金、Mo−Ti合金、Ti、或いはMoで構成される導電膜、上層にCuで構成される導電膜を積層し、上記積層された導電膜を導電膜719及び導電膜720に用いることで、酸化膜である絶縁膜と、導電膜719及び導電膜720との密着性を高めることができる。
また、導電膜719及び導電膜720となる導電膜としては、導電性の金属酸化物で形成しても良い。導電性の金属酸化物としては酸化インジウム、酸化スズ、酸化亜鉛、酸化インジウム酸化スズ、酸化インジウム酸化亜鉛又は前記金属酸化物材料にシリコン若しくは酸化シリコンを含ませたものを用いることができる。
導電膜形成後に加熱処理を行う場合には、この加熱処理に耐える耐熱性を導電膜に持たせることが好ましい。
なお、導電膜のエッチングの際に、酸化物半導体層716がなるべく除去されないようにそれぞれの材料及びエッチング条件を適宜調節する。エッチング条件によっては、酸化物半導体層716の露出した部分が一部エッチングされることで、溝部(凹部)が形成されることもある。
本実施の形態では、導電膜にチタン膜を用いる。そのため、アンモニアと過酸化水素水を含む溶液(アンモニア過水)を用いて、選択的に導電膜をウェットエッチングすることができる。具体的には、31重量%の過酸化水素水と、28重量%のアンモニア水と水とを、体積比5:2:2で混合したアンモニア過水を用いる。或いは、塩素(Cl)、三塩化硼素(BCl)などを含むガスを用いて、導電膜をドライエッチングしても良い。
なお、フォトリソグラフィ工程で用いるフォトマスク数及び工程数を削減するため、透過した光に多段階の強度をもたせる多階調マスクによって形成されたレジストマスクを用いてエッチング工程を行ってもよい。多階調マスクを用いて形成したレジストマスクは複数の膜厚を有する形状となり、エッチングを行うことで更に形状を変形することができるため、異なるパターンに加工する複数のエッチング工程に用いることができる。よって、一枚の多階調マスクによって、少なくとも二種類以上の異なるパターンに対応するレジストマスクを形成することができる。よって露光マスク数を削減することができ、対応するフォトリソグラフィ工程も削減できるため、工程の簡略化が可能となる。
また、酸化物半導体層716と、ソース電極又はドレイン電極として機能する導電膜719及び導電膜720との間に、ソース領域及びドレイン領域として機能する酸化物導電膜を設けるようにしても良い。酸化物導電膜の材料としては、酸化亜鉛を成分として含むものが好ましく、酸化インジウムを含まないものであることが好ましい。そのような酸化物導電膜として、酸化亜鉛、酸化亜鉛アルミニウム、酸窒化亜鉛アルミニウム、酸化亜鉛ガリウムなどを適用することができる。
例えば、酸化物導電膜を形成する場合、酸化物導電膜を形成するためのエッチング加工と、導電膜719及び導電膜720を形成するためのエッチング加工とを一括で行うようにしても良い。
ソース領域及びドレイン領域として機能する酸化物導電膜を設けることで、酸化物半導体層716と導電膜719及び導電膜720の間の抵抗を下げることができるので、トランジスタの高速動作を実現させることができる。また、ソース領域及びドレイン領域として機能する酸化物導電膜を設けることで、トランジスタの耐圧を高めることができる。
次いで、NO、N、又はArなどのガスを用いたプラズマ処理を行うようにしても良い。このプラズマ処理によって露出している酸化物半導体層の表面に付着した水などを除去する。また、酸素とアルゴンの混合ガスを用いてプラズマ処理を行ってもよい。
なお、プラズマ処理を行った後、図9(B)に示すように、導電膜719及び導電膜720と、酸化物半導体層716とを覆うように、ゲート絶縁膜721を形成する。そして、ゲート絶縁膜721上において、酸化物半導体層716と重なる位置にゲート電極722を形成し、導電膜719と重なる位置に導電膜723を形成する。
ゲート絶縁膜721は、ゲート絶縁膜703と同様の材料、同様の積層構造を用いて形成することが可能である。なお、ゲート絶縁膜721は、水や、水素などの不純物を極力含まないことが望ましく、単層の絶縁膜であっても良いし、積層された複数の絶縁膜で構成されていても良い。ゲート絶縁膜721に水素が含まれると、その水素が酸化物半導体層716へ侵入し、又は水素が酸化物半導体層716中の酸素を引き抜き、酸化物半導体層716が低抵抗化(n型化)してしまい、寄生チャネルが形成されるおそれがある。
よって、ゲート絶縁膜721はできるだけ水素を含まない膜になるように、成膜方法に水素を用いないことが重要である。また、ゲート絶縁膜721は、酸素過剰領域を有するのが好ましい。ゲート絶縁膜721が酸素過剰領域を有していると、酸化物半導体層716からゲート絶縁膜721への酸素の移動を防ぐことができ、且つ、ゲート絶縁膜721から酸化物半導体層716への酸素の供給を行うこともできるためである。
また、ゲート絶縁膜721に、アルカリ金属や、水素及び酸素に対するバリア性の高い材料を用いてもよい。また、ゲート絶縁膜721を、酸素過剰領域を有する絶縁膜とバリア性の高い絶縁膜の積層としてもよい。バリア性の高い絶縁膜としては、例えば、窒化珪素膜、窒化酸化珪素膜、窒化アルミニウム膜、酸化アルミニウム膜、酸化窒化アルミニウム膜、又は窒化酸化アルミニウム膜などを用いることができる。ゲート絶縁膜721を、酸素過剰領域を有する絶縁膜とバリア性の高い絶縁膜の積層とする場合、酸素過剰領域を有する絶縁膜を酸化物半導体層716に接して形成すればよい。
バリア性の高い絶縁膜を用いることで、酸化物半導体層716内、或いは、酸化物半導体層716と絶縁膜の界面とその近傍への不純物の侵入を防ぐとともに、酸化物半導体層中からの酸素脱離を防ぐことができる。
本実施の形態では、スパッタ法で形成された膜厚200nmの酸化珪素膜上に、スパッタ法で形成された膜厚100nmの窒化珪素膜を積層させた構造を有する、ゲート絶縁膜721を形成する。成膜時の基板温度は、室温以上300℃以下とすればよく、本実施の形態では100℃とする。
なお、ゲート絶縁膜721を形成した後に、加熱処理を施しても良い。加熱処理は、窒素、超乾燥空気、又は希ガス(アルゴン、ヘリウムなど)の雰囲気下において、好ましくは200℃以上400℃以下、例えば250℃以上350℃以下で行う。上記ガスは、水の含有量が20ppm以下、好ましくは1ppm以下、より好ましくは10ppb以下であることが望ましい。本実施の形態では、例えば、窒素雰囲気下で250℃、1時間の加熱処理を行う。或いは、導電膜719及び導電膜720を形成する前に、水又は水素を低減させるための酸化物半導体層に対して行った先の加熱処理と同様に、高温短時間のRTA処理を行っても良い。酸素を含むゲート絶縁膜721が設けられた後に、加熱処理が施されることによって、酸化物半導体層716に対して行った先の加熱処理により、酸化物半導体層716に酸素欠損が発生していたとしても、ゲート絶縁膜721から酸化物半導体層716に酸素が供与される。
そして、酸化物半導体層716に酸素が供与されることで、酸化物半導体層716において、ドナーとなる酸素欠損を低減し、化学量論的組成比を満たすことが可能である。酸化物半導体層716には、化学量論的組成比を超える量の酸素が含まれていることが好ましい。その結果、酸化物半導体層716をi型に近づけることができ、酸素欠損によるトランジスタの電気特性のばらつきを軽減し、電気特性の向上を実現することができる。この加熱処理を行うタイミングは、ゲート絶縁膜721の形成後であれば特に限定されず、他の工程、例えば樹脂膜形成時の加熱処理や、透明導電膜を低抵抗化させるための加熱処理と兼ねることで、工程数を増やすことなく、酸化物半導体層716をi型に近づけることができる。
また、酸素雰囲気下で酸化物半導体層716に加熱処理を施すことで、酸化物半導体に酸素を添加し、酸化物半導体層716中においてドナーとなる酸素欠損を低減させても良い。加熱処理の温度は、例えば100℃以上350℃未満、好ましくは150℃以上250℃未満で行う。上記酸素雰囲気下の加熱処理に用いられる酸素ガスには、水、水素などが含まれないことが好ましい。又は、加熱処理装置に導入する酸素ガスの純度を、6N(99.9999%)以上、好ましくは7N(99.99999%)以上、(即ち酸素中の不純物濃度を1ppm以下、好ましくは0.1ppm以下)とすることが好ましい。
また、ゲート電極722及び導電膜723は、ゲート絶縁膜721上に導電膜を形成した後、該導電膜をエッチング加工することで形成することができる。ゲート電極722及び導電膜723は、ゲート電極707、或いは導電膜719及び導電膜720と同様の材料を用いて形成することが可能である。
ゲート電極722及び導電膜723の膜厚は、10nm〜400nm、好ましくは100nm〜200nmとする。本実施の形態では、タングステンターゲットを用いたスパッタ法により150nmのゲート電極用の導電膜を形成した後、該導電膜をエッチングにより所望の形状に加工することで、ゲート電極722及び導電膜723を形成する。なお、レジストマスクをインクジェット法で形成してもよい。レジストマスクをインクジェット法で形成するとフォトマスクを使用しないため、製造コストを低減できる。
以上の工程により、トランジスタ109が形成される。
なお、ゲート絶縁膜721を間に挟んで導電膜719と導電膜723とが重なる部分が、容量素子108に相当する。
また、トランジスタ109はシングルゲート構造のトランジスタを用いて説明したが、必要に応じて、電気的に接続された複数のゲート電極を有することで、チャネル形成領域を複数有する、マルチゲート構造のトランジスタも形成することができる。
なお、酸化物半導体層716に接する絶縁膜(本実施の形態においては、ゲート絶縁膜721が該当する。)は、第13族元素及び酸素を含む絶縁材料を用いるようにしても良い。酸化物半導体材料には第13族元素を含むものが多く、第13族元素を含む絶縁材料は酸化物半導体との相性が良く、これを酸化物半導体層に接する絶縁膜に用いることで、酸化物半導体層との界面の状態を良好に保つことができる。
第13族元素を含む絶縁材料とは、絶縁材料に一又は複数の第13族元素を含むことを意味する。第13族元素を含む絶縁材料としては、例えば、酸化ガリウム、酸化アルミニウム、酸化アルミニウムガリウム、酸化ガリウムアルミニウムなどがある。ここで、酸化アルミニウムガリウムとは、ガリウムの含有量(原子%)よりアルミニウムの含有量(原子%)が多いものを示し、酸化ガリウムアルミニウムとは、ガリウムの含有量(原子%)がアルミニウムの含有量(原子%)以上のものを示す。
例えば、ガリウムを含有する酸化物半導体層に接して絶縁膜を形成する場合に、絶縁膜に酸化ガリウムを含む材料を用いることで酸化物半導体層と絶縁膜の界面特性を良好に保つことができる。例えば、酸化物半導体層と酸化ガリウムを含む絶縁膜とを接して設けることにより、酸化物半導体層と絶縁膜の界面における水素のパイルアップを低減することができる。なお、絶縁膜に酸化物半導体の成分元素と同じ族の元素を用いる場合には、同様の効果を得ることが可能である。例えば、酸化アルミニウムを含む材料を用いて絶縁膜を形成することも有効である。なお、酸化アルミニウムはバリア性を有する材料であり、水を透過させにくいという特性も有しているため、当該材料を用いることは、酸化物半導体層への水の侵入防止という点においても好ましい。
また、ゲート絶縁膜721と同様に、絶縁膜713も酸素過剰領域(化学量論的組成比より酸素が多い領域)を有する材料で形成することが好ましい。絶縁膜713と酸化物半導体層716の間に、酸素過剰領域を有する絶縁膜を形成してもよい。
絶縁膜に酸素ドープ処理を行うことにより、酸素過剰領域を有する絶縁膜とすることもできる。酸素ドープとは、酸素をバルクに添加することをいう。なお、当該バルクの用語は、酸素を薄膜表面のみでなく薄膜内部に添加することを明確にする趣旨で用いている。また、酸素ドープには、プラズマ化した酸素をバルクに添加する酸素プラズマドープが含まれる。また、酸素ドープは、イオン注入法、イオンドーピング法、またはプラズマドープ法を用いて行ってもよい。
例えば、酸化物半導体層716に接する絶縁膜として酸化ガリウムを用いた場合、酸素雰囲気下による熱処理や、酸素ドープを行うことにより、酸化ガリウムの組成をGa(X=3+α、0<α<1)とすることができる。
また、酸化物半導体層716に接する絶縁膜として酸化アルミニウムを用いた場合、酸素雰囲気下による熱処理や、酸素ドープを行うことにより、酸化アルミニウムの組成をAl(X=3+α、0<α<1)とすることができる。
また、酸化物半導体層716に接する絶縁膜として酸化ガリウムアルミニウム(酸化アルミニウムガリウム)を用いた場合、酸素雰囲気下による熱処理や、酸素ドープを行うことにより、酸化ガリウムアルミニウム(酸化アルミニウムガリウム)の組成をGaAl2−X3+α(0<X<2、0<α<1)とすることができる。
酸素過剰領域を有する絶縁膜を、酸化物半導体層716に接するように形成し、加熱処理を行うことで、絶縁膜中の過剰な酸素が酸化物半導体層に供給され、酸化物半導体層中、又は酸化物半導体層と絶縁膜の界面における酸素欠陥を低減し、酸化物半導体層をi型化又はi型に限りなく近くすることができる。
なお、酸素過剰領域を有する絶縁膜は、酸化物半導体層716に接する絶縁膜のうち、上層に位置する絶縁膜又は下層に位置する絶縁膜のうち、どちらか一方のみに用いても良いが、両方の絶縁膜に用いる方が好ましい。酸素過剰領域を有する絶縁膜を、酸化物半導体層716に接する絶縁膜の、上層及び下層に位置する絶縁膜に用い、酸化物半導体層716を挟む構成とすることで、上記効果をより高めることができる。
また、酸化物半導体層716の上層又は下層に用いる絶縁膜は、上層と下層で同じ構成元素を有する絶縁膜としても良いし、異なる構成元素を有する絶縁膜としても良い。例えば、上層と下層とも、組成がGa(X=3+α、0<α<1)の酸化ガリウムとしても良いし、上層と下層の一方を組成がGa(X=3+α、0<α<1)の酸化ガリウムとし、他方を組成がAl(X=3+α、0<α<1)の酸化アルミニウムとしても良い。
また、酸化物半導体層716に接する絶縁膜は、酸素過剰領域を有する絶縁膜の積層としても良い。例えば、酸化物半導体層716の上層に組成がGa(X=3+α、0<α<1)の酸化ガリウムを形成し、その上に組成がGaAl2−X3+α(0<X<2、0<α<1)の酸化ガリウムアルミニウム(酸化アルミニウムガリウム)を形成してもよい。
次に、図9(C)に示すように、ゲート絶縁膜721、導電膜723、ゲート電極722を覆うように、絶縁膜724を形成する。絶縁膜724は、PVD法やCVD法などを用いて形成することができる。また、酸化珪素、酸化窒化珪素、窒化珪素、酸化ハフニウム、酸化ガリウム、酸化アルミニウム等の無機絶縁材料を含む材料を用いて形成することができる。なお、絶縁膜724には、誘電率の低い材料や、誘電率の低い構造(多孔性の構造など)を用いることが望ましい。絶縁膜724の誘電率を低くすることにより、配線や電極などの間に生じる寄生容量を低減し、動作の高速化を図ることができるためである。なお、本実施の形態では、絶縁膜724を単層構造としているが、本発明の一態様はこれに限定されず、2層以上の積層構造としても良い。
次に、ゲート絶縁膜721、絶縁膜724に開口部725を形成し、導電膜720の一部を露出させる。その後、絶縁膜724上に、上記開口部725において導電膜720と接する配線726を形成する。
配線726は、PVD法や、CVD法を用いて導電膜を形成した後、当該導電膜をエッチング加工することによって形成される。また、導電膜の材料としては、アルミニウム、クロム、銅、タンタル、チタン、モリブデン、タングステンから選ばれた元素や、上述した元素を成分とする合金等を用いることができる。マンガン、マグネシウム、ジルコニウム、ベリリウム、ネオジム、スカンジウムのいずれか、又はこれらを複数組み合わせた材料を用いてもよい。
より具体的には、例えば、絶縁膜724の開口を含む領域にPVD法によりチタン膜を薄く形成し、PVD法によりチタン膜を薄く(5nm程度)形成した後に、開口部725に埋め込むようにアルミニウム膜を形成する方法を適用することができる。ここで、PVD法により形成されるチタン膜は、被形成面の酸化膜(自然酸化膜など)を還元し、下部電極など(ここでは導電膜720)との接触抵抗を低減させる機能を有する。また、アルミニウム膜のヒロックを防止することができる。また、チタンや窒化チタンなどによるバリア膜を形成した後に、メッキ法により銅膜を形成してもよい。
絶縁膜724に形成する開口部725は、導電膜708と重畳する領域に形成することが望ましい。このような領域に開口部725を形成することで、コンタクト領域に起因する素子面積の増大を抑制することができる。
ここで、導電膜708を用いずに、不純物領域704と導電膜720との接続と、導電膜720と配線726との接続とを重畳させる場合について説明する。この場合、不純物領域704上に形成された絶縁膜712、絶縁膜713に開口部(下部の開口部と呼ぶ)を形成し、下部の開口部を覆うように導電膜720を形成した後、ゲート絶縁膜721及び絶縁膜724において、下部の開口部と重畳する領域に開口部(上部の開口部と呼ぶ)を形成し、配線726を形成することになる。下部の開口部と重畳する領域に上部の開口部を形成する際に、エッチングにより下部の開口部に形成された導電膜720が断線してしまうおそれがある。これを避けるために、下部の開口部と上部の開口部が重畳しないように形成することにより、素子面積が増大するという問題がおこる。
本実施の形態に示すように、導電膜708を用いることにより、導電膜720を断線させずに上部の開口部を形成することが可能となる。これにより、下部の開口部と上部の開口部を重畳させて設けることができるため、開口部に起因する素子面積の増大を抑制することができる。つまり、半導体装置の集積度を高めることができる。
次に、配線726を覆うように絶縁膜727を形成する。上述した一連の工程により、信号処理装置100及び読み出し回路104を作製することができる。
なお、上記作製方法では、ソース電極及びドレイン電極として機能する導電膜719及び導電膜720が、酸化物半導体層716の後に形成されている。よって、図9(B)に示すように、上記作製方法によって得られるトランジスタ109は、導電膜719及び導電膜720が、酸化物半導体層716の上に形成されている。しかし、トランジスタ109は、ソース電極及びドレイン電極として機能する導電膜が、酸化物半導体層716の下、すなわち、酸化物半導体層716と絶縁膜712及び絶縁膜713の間に設けられていても良い。
図10に、ソース電極及びドレイン電極として機能する導電膜719及び導電膜720が、酸化物半導体層716と絶縁膜712及び絶縁膜713の間に設けられている場合の、トランジスタ109の断面図を示す。図10に示すトランジスタ109は、絶縁膜713を形成した後に導電膜719及び導電膜720の形成を行い、次いで酸化物半導体層716の形成を行うことで、得ることができる。
本実施の形態は、上記実施の形態と適宜組み合わせて実施することが可能である。
(実施の形態6)
本実施の形態では、実施の形態5とは異なる構造を有した、酸化物半導体層を用いたトランジスタについて説明する。
図11(A)に示すトランジスタ901は、下地膜902上に形成された、活性層として機能する酸化物半導体層903と、酸化物半導体層903上に形成されたソース電極904及びドレイン電極905と、酸化物半導体層903、ソース電極904及びドレイン電極905上のゲート絶縁膜906と、ゲート絶縁膜906上において酸化物半導体層903と重なる位置に設けられたゲート電極907と、ゲート電極907上において酸化物半導体層903を覆う保護絶縁膜910とを有する。
図11(A)に示すトランジスタ901は、ゲート電極907が酸化物半導体層903の上に形成されているトップゲート型であり、なおかつ、ソース電極904及びドレイン電極905が酸化物半導体層903の上に形成されているトップコンタクト型である。そして、トランジスタ901は、ソース電極904及びドレイン電極905と、ゲート電極907とが重なっていない。すなわち、ソース電極904及びドレイン電極905とゲート電極907との間には、ゲート絶縁膜906の膜厚よりも大きい間隔が設けられている。よって、トランジスタ901は、ソース電極904及びドレイン電極905とゲート電極907との間に形成される寄生容量を小さく抑えることができるので、高速動作を実現することができる。
また、酸化物半導体層903は、ゲート電極907が形成された後に酸化物半導体層903にn型の導電性を付与するドーパントを添加することで得られる、一対の高濃度領域908を有する。また、酸化物半導体層903のうち、ゲート絶縁膜906を間に挟んでゲート電極907と重なる領域がチャネル形成領域909である。酸化物半導体層903では、一対の高濃度領域908の間にチャネル形成領域909が設けられている。高濃度領域908を形成するためのドーパントの添加は、イオン注入法を用いることができる。ドーパントは、例えばヘリウム、アルゴン、キセノンなどの希ガスや、窒素、リン、ヒ素、アンチモン、ホウ素などを用いることができる。
例えば、窒素をドーパントとして用いた場合、高濃度領域908中の窒素原子の濃度は、5×1019/cm以上1×1022/cm以下であることが望ましい。
n型の導電性を付与するドーパントが添加されている高濃度領域908は、酸化物半導体層903中の他の領域に比べて導電性が高くなる。よって、高濃度領域908を酸化物半導体層903に設けることで、ソース電極904とドレイン電極905の間の抵抗を下げることができる。
また、In−Ga−Zn系酸化物を酸化物半導体層903に用いた場合、窒素を添加した後、300℃以上600℃以下で1時間程度加熱処理を施すことにより、高濃度領域908中の酸化物半導体はウルツ鉱型の結晶構造を有するようになる。高濃度領域908中の酸化物半導体がウルツ鉱型の結晶構造を有することで、さらに高濃度領域908の導電性を高め、ソース電極904とドレイン電極905の間の抵抗を下げることができる。なお、ウルツ鉱型の結晶構造を有する酸化物半導体を形成して、ソース電極904とドレイン電極905の間の抵抗を効果的に下げるためには、窒素をドーパントとして用いた場合、高濃度領域908中の窒素原子の濃度を、1×1020/cm以上7atoms%以下とすることが望ましい。しかし、窒素原子が上記範囲よりも低い濃度であっても、ウルツ鉱型の結晶構造を有する酸化物半導体が得られる場合もある。
また、酸化物半導体層903は、CAAC−OSで構成されていても良い。酸化物半導体層903がCAAC−OSで構成されている場合、非晶質の場合に比べて酸化物半導体層903の導電率を高めることができるので、ソース電極904とドレイン電極905の間の抵抗を下げることができる。
そして、ソース電極904とドレイン電極905の間の抵抗を下げることで、トランジスタ901の微細化を進めても、高いオン電流と、高速動作を確保することができる。また、トランジスタ901の微細化により、当該トランジスタを用いた半導体装置の占める面積を縮小化し、単位面積あたりのトランジスタ数を高めることができる。
図11(B)に示すトランジスタ911は、下地膜912上に形成されたソース電極914及びドレイン電極915と、ソース電極914及びドレイン電極915上に形成された活性層として機能する酸化物半導体層913と、酸化物半導体層913、ソース電極914及びドレイン電極915上のゲート絶縁膜916と、ゲート絶縁膜916上において酸化物半導体層913と重なる位置に設けられたゲート電極917と、ゲート電極917上において酸化物半導体層913を覆う保護絶縁膜920とを有する。
図11(B)に示すトランジスタ911は、ゲート電極917が酸化物半導体層913の上に形成されているトップゲート型であり、なおかつ、ソース電極914及びドレイン電極915が酸化物半導体層913の下に形成されているボトムコンタクト型である。そして、トランジスタ911は、トランジスタ901と同様に、ソース電極914及びドレイン電極915と、ゲート電極917とが重なっていないので、ソース電極914及びドレイン電極915とゲート電極917との間に形成される寄生容量を小さく抑えることができ、高速動作を実現することができる。
また、酸化物半導体層913は、ゲート電極917が形成された後に酸化物半導体層913にn型の導電性を付与するドーパントを添加することで得られる、一対の高濃度領域918を有する。また、酸化物半導体層913のうち、ゲート絶縁膜916を間に挟んでゲート電極917と重なる領域がチャネル形成領域919である。酸化物半導体層913では、一対の高濃度領域918の間にチャネル形成領域919が設けられている。
高濃度領域918は、上述した、トランジスタ901が有する高濃度領域908の場合と同様に、イオン注入法を用いて形成することができる。そして、高濃度領域918を形成するためのドーパントの種類については、高濃度領域908の場合を参照することができる。
例えば、窒素をドーパントとして用いた場合、高濃度領域918中の窒素原子の濃度は、5×1019/cm以上1×1022/cm以下であることが望ましい。
n型の導電性を付与するドーパントが添加されている高濃度領域918は、酸化物半導体層913中の他の領域に比べて導電性が高くなる。よって、高濃度領域918を酸化物半導体層913に設けることで、ソース電極914とドレイン電極915の間の抵抗を下げることができる。
また、In−Ga−Zn系酸化物を酸化物半導体層913に用いた場合、窒素を添加した後、300℃以上600℃以下程度で加熱処理を施すことにより、高濃度領域918中の酸化物半導体はウルツ鉱型の結晶構造を有するようになる。高濃度領域918中の酸化物半導体がウルツ鉱型の結晶構造を有することで、さらに高濃度領域918の導電性を高め、ソース電極914とドレイン電極915の間の抵抗を下げることができる。なお、ウルツ鉱型の結晶構造を有する酸化物半導体を形成して、ソース電極914とドレイン電極915の間の抵抗を効果的に下げるためには、窒素をドーパントとして用いた場合、高濃度領域918中の窒素原子の濃度を、1×1020/cm以上7atoms%以下とすることが望ましい。しかし、窒素原子が上記範囲よりも低い濃度であっても、ウルツ鉱型の結晶構造を有する酸化物半導体が得られる場合もある。
また、酸化物半導体層913は、CAAC−OSで構成されていても良い。酸化物半導体層913がCAAC−OSで構成されている場合、非晶質の場合に比べて酸化物半導体層913の導電率を高めることができるので、ソース電極914とドレイン電極915の間の抵抗を下げることができる。
そして、ソース電極914とドレイン電極915の間の抵抗を下げることで、トランジスタ911の微細化を進めても、高いオン電流と、高速動作を確保することができる。また、トランジスタ911の微細化により、当該トランジスタを用いた半導体装置の占める面積を縮小化し、単位面積あたりのトランジスタ数を高めることができる。
図11(C)に示すトランジスタ921は、下地膜922上に形成された、活性層として機能する酸化物半導体層923と、酸化物半導体層923上に形成されたソース電極924及びドレイン電極925と、酸化物半導体層923、ソース電極924及びドレイン電極925上のゲート絶縁膜926と、ゲート絶縁膜926上において酸化物半導体層923と重なる位置に設けられたゲート電極927と、ゲート電極927上において酸化物半導体層923を覆う保護絶縁膜932とを有する。さらに、トランジスタ921は、ゲート電極927の側部に設けられた、絶縁膜で形成されたサイドウォール930を有する。
図11(C)に示すトランジスタ921は、ゲート電極927が酸化物半導体層923の上に形成されているトップゲート型であり、なおかつ、ソース電極924及びドレイン電極925が酸化物半導体層923の上に形成されているトップコンタクト型である。そして、トランジスタ921は、トランジスタ901と同様に、ソース電極924及びドレイン電極925と、ゲート電極927とが重なっていないので、ソース電極924及びドレイン電極925とゲート電極927との間に形成される寄生容量を小さく抑えることができ、高速動作を実現することができる。
また、酸化物半導体層923は、ゲート電極927が形成された後に酸化物半導体層923にn型の導電性を付与するドーパントを添加することで得られる、一対の高濃度領域928と、一対の低濃度領域929とを有する。また、酸化物半導体層923のうち、ゲート絶縁膜926を間に挟んでゲート電極927と重なる領域がチャネル形成領域931である。酸化物半導体層923では、一対の高濃度領域928の間に一対の低濃度領域929が設けられ、一対の低濃度領域929の間にチャネル形成領域931が設けられている。そして、一対の低濃度領域929は、酸化物半導体層923中の、ゲート絶縁膜926を間に挟んでサイドウォール930と重なる領域に設けられている。
高濃度領域928及び低濃度領域929は、上述した、トランジスタ901が有する高濃度領域908の場合と同様に、イオン注入法を用いて形成することができる。そして、高濃度領域928を形成するためのドーパントの種類については、高濃度領域908の場合を参照することができる。
例えば、窒素をドーパントとして用いた場合、高濃度領域928中の窒素原子の濃度は、5×1019/cm以上1×1022/cm以下であることが望ましい。また、例えば、窒素をドーパントとして用いた場合、低濃度領域929中の窒素原子の濃度は、5×1018/cm以上5×1019/cm未満であることが望ましい。
n型の導電性を付与するドーパントが添加されている高濃度領域928は、酸化物半導体層923中の他の領域に比べて導電性が高くなる。よって、高濃度領域928を酸化物半導体層923に設けることで、ソース電極924とドレイン電極925の間の抵抗を下げることができる。また、低濃度領域929をチャネル形成領域931と高濃度領域928の間に設けることで、短チャネル効果による閾値電圧のマイナスシフトを軽減することができる。
また、In−Ga−Zn系酸化物を酸化物半導体層923に用いた場合、窒素を添加した後、300℃以上600℃以下程度で加熱処理を施すことにより、高濃度領域928中の酸化物半導体はウルツ鉱型の結晶構造を有するようになる。またさらに、低濃度領域929も、窒素の濃度によっては、上記加熱処理によりウルツ鉱型の結晶構造を有する場合もある。高濃度領域928中の酸化物半導体がウルツ鉱型の結晶構造を有することで、さらに高濃度領域928の導電性を高め、ソース電極924とドレイン電極925の間の抵抗を下げることができる。なお、ウルツ鉱型の結晶構造を有する酸化物半導体を形成して、ソース電極924とドレイン電極925の間の抵抗を効果的に下げるためには、窒素をドーパントとして用いた場合、高濃度領域928中の窒素原子の濃度を、1×1020/cm以上7atoms%以下とすることが望ましい。しかし、窒素原子が上記範囲よりも低い濃度であっても、ウルツ鉱型の結晶構造を有する酸化物半導体が得られる場合もある。
また、酸化物半導体層923は、CAAC−OSで構成されていても良い。酸化物半導体層923がCAAC−OSで構成されている場合、非晶質の場合に比べて酸化物半導体層923の導電率を高めることができるので、ソース電極924とドレイン電極925の間の抵抗を下げることができる。
そして、ソース電極924とドレイン電極925の間の抵抗を下げることで、トランジスタ921の微細化を進めても、高いオン電流と、高速動作を確保することができる。また、トランジスタ921の微細化により、当該トランジスタを用いた半導体装置の占める面積を縮小化し、単位面積あたりのトランジスタ数を高めることができる。
図11(D)に示すトランジスタ941は、下地膜942上に形成されたソース電極944及びドレイン電極945と、ソース電極944及びドレイン電極945上に形成された活性層として機能する酸化物半導体層943と、酸化物半導体層943、ソース電極944及びドレイン電極945上のゲート絶縁膜946と、ゲート絶縁膜946上において酸化物半導体層943と重なる位置に設けられたゲート電極947と、ゲート電極947上において酸化物半導体層943を覆う保護絶縁膜952とを有する。さらに、トランジスタ941は、ゲート電極947の側部に設けられた、絶縁膜で形成されたサイドウォール950を有する。
図11(D)に示すトランジスタ941は、ゲート電極947が酸化物半導体層943の上に形成されているトップゲート型であり、なおかつ、ソース電極944及びドレイン電極945が酸化物半導体層943の下に形成されているボトムコンタクト型である。そして、トランジスタ941は、トランジスタ901と同様に、ソース電極944及びドレイン電極945と、ゲート電極947とが重なっていないので、ソース電極944及びドレイン電極945とゲート電極947との間に形成される寄生容量を小さく抑えることができ、高速動作を実現することができる。
また、酸化物半導体層943は、ゲート電極947が形成された後に酸化物半導体層943にn型の導電性を付与するドーパントを添加することで得られる、一対の高濃度領域948と、一対の低濃度領域949とを有する。また、酸化物半導体層943のうち、ゲート絶縁膜946を間に挟んでゲート電極947と重なる領域がチャネル形成領域951である。酸化物半導体層943では、一対の高濃度領域948の間に一対の低濃度領域949が設けられ、一対の低濃度領域949の間にチャネル形成領域951が設けられている。そして、一対の低濃度領域949は、酸化物半導体層943中の、ゲート絶縁膜946を間に挟んでサイドウォール950と重なる領域に設けられている。
高濃度領域948及び低濃度領域949は、上述した、トランジスタ901が有する高濃度領域908の場合と同様に、イオン注入法を用いて形成することができる。そして、高濃度領域948を形成するためのドーパントの種類については、高濃度領域908の場合を参照することができる。
例えば、窒素をドーパントとして用いた場合、高濃度領域948中の窒素原子の濃度は、5×1019/cm以上1×1022/cm以下であることが望ましい。また、例えば、窒素をドーパントとして用いた場合、低濃度領域949中の窒素原子の濃度は、5×1018/cm以上5×1019/cm未満であることが望ましい。
n型の導電性を付与するドーパントが添加されている高濃度領域948は、酸化物半導体層943中の他の領域に比べて導電性が高くなる。よって、高濃度領域948を酸化物半導体層943に設けることで、ソース電極944とドレイン電極945の間の抵抗を下げることができる。また、低濃度領域949をチャネル形成領域951と高濃度領域948の間に設けることで、短チャネル効果による閾値電圧のマイナスシフトを軽減することができる。
また、In−Ga−Zn系酸化物を酸化物半導体層943に用いた場合、窒素を添加した後、300℃以上600℃以下程度で加熱処理を施すことにより、高濃度領域948中の酸化物半導体はウルツ鉱型の結晶構造を有するようになる。またさらに、低濃度領域949も、窒素の濃度によっては、上記加熱処理によりウルツ鉱型の結晶構造を有する場合もある。高濃度領域948中の酸化物半導体がウルツ鉱型の結晶構造を有することで、さらに高濃度領域948の導電性を高め、ソース電極944とドレイン電極945の間の抵抗を下げることができる。なお、ウルツ鉱型の結晶構造を有する酸化物半導体を形成して、ソース電極944とドレイン電極945の間の抵抗を効果的に下げるためには、窒素をドーパントとして用いた場合、高濃度領域948中の窒素原子の濃度を、1×1020/cm以上7atoms%以下とすることが望ましい。しかし、窒素原子が上記範囲よりも低い濃度であっても、ウルツ鉱型の結晶構造を有する酸化物半導体が得られる場合もある。
また、酸化物半導体層943は、CAAC−OSで構成されていても良い。酸化物半導体層943がCAAC−OSで構成されている場合、非晶質の場合に比べて酸化物半導体層943の導電率を高めることができるので、ソース電極944とドレイン電極945の間の抵抗を下げることができる。
そして、ソース電極944とドレイン電極945の間の抵抗を下げることで、トランジスタ941の微細化を進めても、高いオン電流と、高速動作を確保することができる。また、トランジスタ941の微細化により、当該トランジスタを用いた半導体装置の占める面積を縮小化し、単位面積あたりのトランジスタ数を高めることができる。
なお、酸化物半導体を用いたトランジスタにおいて、ソース領域またはドレイン領域として機能する高濃度領域をセルフアラインプロセスにて作製する方法の一つとして、酸化物半導体層の表面を露出させて、アルゴンプラズマ処理をおこない、酸化物半導体層のプラズマにさらされた領域の抵抗率を低下させる方法が開示されている(S. Jeon et al. ”180nm Gate Length Amorphous InGaZnO Thin Film Transistor for High Density Image Sensor Applications”, IEDM Tech. Dig., pp.504−507, 2010.)。
しかしながら、上記作製方法では、ゲート絶縁膜を形成した後に、ソース領域またはドレイン領域となるべき部分を露出するべく、ゲート絶縁膜を部分的に除去する必要がある。よって、ゲート絶縁膜が除去される際に、下層の酸化物半導体層も部分的にオーバーエッチングされ、ソース領域またはドレイン領域となるべき部分の膜厚が小さくなってしまう。その結果、ソース領域またはドレイン領域の抵抗が増加し、また、オーバーエッチングによるトランジスタの特性不良が起こりやすくなる。
トランジスタの微細化を進めるには、加工精度の高いドライエッチング法を採用する必要がある。しかし、上記オーバーエッチングは、酸化物半導体層とゲート絶縁膜の選択比が十分に確保できないドライエッチング法を採用する場合に、顕著に起こりやすい。
例えば、酸化物半導体層が十分な厚さであればオーバーエッチングも問題にはならないが、チャネル長を200nm以下とする場合には、短チャネル効果を防止する上で、チャネル形成領域となる部分の酸化物半導体層の厚さは20nm以下、好ましくは10nm以下であることが求められる。そのような薄い酸化物半導体層を扱う場合には、酸化物半導体層のオーバーエッチングは、上述したような、ソース領域またはドレイン領域の抵抗の増加、トランジスタの特性不良を生じさせるため、好ましくない。
しかし、本発明の一態様のように、酸化物半導体層へのドーパントの添加を、酸化物半導体層を露出させず、ゲート絶縁膜を残したまま行うことで、酸化物半導体層のオーバーエッチングを防ぎ、酸化物半導体層への過剰なダメージを軽減することができる。また、加えて、酸化物半導体層とゲート絶縁膜の界面も清浄に保たれる。従って、トランジスタの特性及び信頼性を高めることができる。
また、酸化物半導体層より下層に位置する下地膜や、保護絶縁膜は、アルカリ金属や、水素及び酸素に対するバリア性の高い材料を用いるのが望ましい。例えば、バリア性の高い絶縁膜として、窒化珪素膜、窒化酸化珪素膜、窒化アルミニウム膜、酸化アルミニウム膜、酸化窒化アルミニウム膜、又は窒化酸化アルミニウム膜などを用いることができる。下地膜及び保護絶縁膜をバリア性の高い絶縁膜の単層または積層、もしくは、バリア性の高い絶縁膜と、バリア性の低い絶縁膜の積層としてもよい。
酸化物半導体層をバリア性の高い絶縁膜で覆うことにより、外部からの不純物の侵入を防ぐとともに、酸化物半導体層中からの酸素脱離を防ぐことができる。よって、トランジスタの信頼性を向上させることができる。
本実施の形態は、上記実施の形態と適宜組み合わせて実施することが可能である。
(実施の形態7)
本発明の一態様に係る信号処理装置を用いることで、信頼性が高い電子機器、消費電力の低い電子機器を提供することが可能である。特に電力の供給を常時受けることが困難な携帯用の電子機器の場合、本発明の一態様に係る消費電力の低い信号処理装置をその構成要素に追加することにより、連続使用時間が長くなるといったメリットが得られる。
本発明の一態様に係る信号処理装置は、表示装置、パーソナルコンピュータ、記録媒体を備えた画像再生装置(代表的にはDVD:Digital Versatile Disc等の記録媒体を再生し、その画像を表示しうるディスプレイを有する装置)に用いることができる。その他に、本発明の一態様に係る信号処理装置を用いることができる電子機器として、携帯電話、携帯型を含むゲーム機、携帯情報端末、電子書籍、ビデオカメラ、デジタルスチルカメラ、ゴーグル型ディスプレイ(ヘッドマウントディスプレイ)、ナビゲーションシステム、音響再生装置(カーオーディオ、デジタルオーディオプレイヤー等)、複写機、ファクシミリ、プリンター、プリンター複合機、現金自動預け入れ払い機(ATM)、自動販売機などが挙げられる。これら電子機器の具体例を図12に示す。
図12(A)は電子書籍であり、筐体7001、表示部7002等を有する。本発明の一態様に係る信号処理装置は、電子書籍の駆動を制御するための集積回路に用いることができる。電子書籍の駆動を制御するための集積回路に本発明の一態様に係る信号処理装置を用いることで、消費電力の低い電子書籍を提供することができる。また、可撓性を有する基板を用いることで、信号処理装置に可撓性を持たせることができるので、フレキシブルかつ軽くて使い勝手の良い電子書籍を提供することができる。
図12(B)は表示装置であり、筐体7011、表示部7012、支持台7013等を有する。本発明の一態様に係る信号処理装置は、表示装置の駆動を制御するための集積回路に用いることができる。表示装置の駆動を制御するための集積回路に本発明の一態様に係る信号処理装置を用いることで、消費電力の低い表示装置を提供することができる。なお、表示装置には、パーソナルコンピュータ用、TV放送受信用、広告表示用などの全ての情報表示用表示装置が含まれる。
図12(C)は表示装置であり、筐体7021、表示部7022等を有する。本発明の一態様に係る信号処理装置は、表示装置の駆動を制御するための集積回路に用いることができる。表示装置の駆動を制御するための集積回路に本発明の一態様に係る信号処理装置を用いることで、消費電力の低い表示装置を提供することができる。また、可撓性を有する基板を用いることで、信号処理装置に可撓性を持たせることができるので、フレキシブルかつ軽くて使い勝手の良い表示装置を提供することができる。よって、図12(C)に示すように、布地などに固定させて表示装置を使用することができ、表示装置の応用の幅が格段に広がる。
図12(D)は携帯型ゲーム機であり、筐体7031、筐体7032、表示部7033、表示部7034、マイクロホン7035、スピーカー7036、操作キー7037、スタイラス7038等を有する。本発明の一態様に係る信号処理装置は、携帯型ゲーム機の駆動を制御するための集積回路に用いることができる。携帯型ゲーム機の駆動を制御するための集積回路に本発明の一態様に係る信号処理装置を用いることで、消費電力の低い携帯型ゲーム機を提供することができる。なお、図12(D)に示した携帯型ゲーム機は、2つの表示部7033と表示部7034とを有しているが、携帯型ゲーム機が有する表示部の数は、これに限定されない。
図12(E)は携帯電話であり、筐体7041、表示部7042、音声入力部7043、音声出力部7044、操作キー7045、受光部7046等を有する。受光部7046において受信した光を電気信号に変換することで、外部の画像を取り込むことができる。本発明の一態様に係る信号処理装置は、携帯電話の駆動を制御するための集積回路に用いることができる。携帯電話の駆動を制御するための集積回路に本発明の一態様に係る信号処理装置を用いることで、消費電力の低い携帯電話を提供することができる。
図12(F)は携帯情報端末であり、筐体7051、表示部7052、操作キー7053等を有する。図12(F)に示す携帯情報端末は、モデムが筐体7051に内蔵されていても良い。本発明の一態様に係る信号処理装置は、携帯情報端末の駆動を制御するための集積回路に用いることができる。携帯情報端末の駆動を制御するための集積回路に本発明の一態様に係る信号処理装置を用いることで、消費電力の低い携帯情報端末を提供することができる。
本実施の形態は、上記実施の形態と適宜組み合わせて実施することが可能である。
(実施の形態8)
酸化物半導体に限らず、実際に測定される絶縁ゲート型トランジスタの電界効果移動度は、さまざまな理由によって本来の移動度よりも低くなる。移動度を低下させる要因としては半導体内部の欠陥や半導体と絶縁膜との界面の欠陥があるが、Levinsonモデルを用いると、半導体内部に欠陥がないと仮定した場合の電界効果移動度を理論的に導き出せる。
半導体本来の移動度(Hall移動度)をμ、測定される電界効果移動度をμとし、半導体中に何らかのポテンシャル障壁(粒界等)が存在すると仮定すると、以下の式で表現できる。
ここで、Eはポテンシャル障壁の高さであり、kがボルツマン定数、Tは絶対温度である。また、ポテンシャル障壁が欠陥に由来すると仮定すると、Levinsonモデルでは、以下の式で表される。
ここで、eは電気素量、Nはチャネル内の単位面積当たりの平均欠陥密度、εは半導体の誘電率、nは単位面積当たりのチャネルに含まれるキャリア数、Coxは単位面積当たりの容量、Vはゲート電圧、tはチャネルの厚さである。なお、厚さ30nm以下の半導体層であれば、チャネルの厚さは半導体層の厚さと同一として差し支えない。
線形領域におけるドレイン電流Iは、以下の式となる。
ここで、Lはチャネル長、Wはチャネル幅であり、ここでは、L=W=10μmである。また、Vはドレイン電圧である。
上式の両辺をVで割り、更に両辺の対数を取ると、以下のようになる。
数5の右辺はVの関数である。この式からわかるように、縦軸をln(Id/Vg)、横軸を1/Vgとする直線の傾きから欠陥密度Nが求められる。すなわち、トランジスタのI―V特性から、欠陥密度を評価できる。酸化物半導体としては、インジウム(In)、スズ(Sn)、亜鉛(Zn)の比率が、In:Sn:Zn=1:1:1のものでは欠陥密度Nは1×1012/cm程度である。
このようにして求めた欠陥密度等をもとに数2および数3よりμ=120cm/Vsが導出される。欠陥のあるIn−Sn−Zn酸化物で測定される移動度は35cm/Vs程度である。しかし、半導体内部および半導体と絶縁膜との界面の欠陥が無い酸化物半導体の移動度μは120cm/Vsとなると予想できる。
ただし、半導体内部に欠陥がなくても、チャネルとゲート絶縁膜との界面での散乱によってトランジスタの輸送特性は影響を受ける。すなわち、ゲート絶縁膜界面からxだけ離れた場所における電界効果移動度μは、以下の式で表される。
ここで、Dはゲート方向の電界、B、Gは定数である。BおよびGは、実際の測定結果より求めることができ、上記の測定結果からは、B=4.75×10cm/s、G=10nm(界面散乱が及ぶ深さ)である。Dが増加する(すなわち、ゲート電圧が高くなる)と数6の第2項が増加するため、電界効果移動度μは低下することがわかる。
半導体内部の欠陥が無い理想的な酸化物半導体をチャネルに用いたトランジスタの電界効果移動度μを計算した結果を図16に示す。なお、計算にはシノプシス社製デバイスシミュレーションソフト、Sentaurus Deviceを使用し、酸化物半導体のバンドギャップ、電子親和力、比誘電率、厚さをそれぞれ、2.8電子ボルト、4.7電子ボルト、15、15nmとした。これらの値は、スパッタリング法により形成された薄膜を測定して得られたものである。
さらに、ゲート、ソース、ドレインの仕事関数をそれぞれ、5.5電子ボルト、4.6電子ボルト、4.6電子ボルトとした。また、ゲート絶縁膜の厚さは100nm、比誘電率は4.1とした。チャネル長およびチャネル幅はともに10μm、ドレイン電圧Vは0.1Vである。
図16で示されるように、ゲート電圧1V強で移動度100cm/Vs以上のピークをつけるが、ゲート電圧がさらに高くなると、界面散乱が大きくなり、移動度が低下する。なお、界面散乱を低減するためには、半導体層表面を原子レベルで平坦にすること(Atomic Layer Flatness)が望ましい。
このような移動度を有する酸化物半導体を用いて微細なトランジスタを作製した場合の特性を計算した結果を図17乃至図19に示す。なお、計算に用いたトランジスタの断面構造を図20に示す。図20に示すトランジスタは酸化物半導体層にnの導電型を呈する半導体領域1003aおよび半導体領域1003cを有する。半導体領域1003aおよび半導体領域1003cの抵抗率は2×10−3Ωcmとする。
図20(A)に示すトランジスタは、下地膜1001と、下地膜1001に埋め込まれるように形成された酸化アルミニウムよりなる埋め込み絶縁物1002の上に形成される。トランジスタは半導体領域1003a、半導体領域1003cと、それらに挟まれ、チャネル形成領域となる真性の半導体領域1003bと、ゲート1005を有する。ゲート1005の幅を33nmとする。
ゲート1005と半導体領域1003bの間には、ゲート絶縁膜1004を有し、また、ゲート1005の両側面にはサイドウォール1006aおよびサイドウォール1006b、ゲート1005の上部には、ゲート1005と他の配線との短絡を防止するための絶縁物1007を有する。サイドウォールの幅は5nmとする。また、半導体領域1003aおよび半導体領域1003cに接して、ソース1008aおよびドレイン1008bを有する。なお、このトランジスタにおけるチャネル幅を40nmとする。
図20(B)に示すトランジスタは、下地膜1001と、酸化アルミニウムよりなる埋め込み絶縁物1002の上に形成され、半導体領域1003a、半導体領域1003cと、それらに挟まれた真性の半導体領域1003bと、幅33nmのゲート1005とゲート絶縁膜1004とサイドウォール1006aおよびサイドウォール1006bと絶縁物1007とソース1008aおよびドレイン1008bを有する点で図20(A)に示すトランジスタと同じである。
図20(A)に示すトランジスタと図20(B)に示すトランジスタの相違点は、サイドウォール1006aおよびサイドウォール1006bの下の半導体領域の導電型である。図20(A)に示すトランジスタでは、サイドウォール1006aおよびサイドウォール1006bの下の半導体領域はnの導電型を呈する半導体領域1003aおよび半導体領域1003cであるが、図20(B)に示すトランジスタでは、真性の半導体領域1003bである。すなわち、半導体領域1003a(半導体領域1003c)とゲート1005がLoffだけ重ならない領域ができている。この領域をオフセット領域といい、その幅Loffをオフセット長という。図から明らかなように、オフセット長は、サイドウォール1006a(サイドウォール1006b)の幅と同じである。
その他の計算に使用するパラメータは上述の通りである。計算にはシノプシス社製デバイスシミュレーションソフト、Sentaurus Deviceを使用した。図17は、図20(A)に示される構造のトランジスタのドレイン電流(Id、実線)および電界効果移動度(μ、点線)のゲート電圧(Vg、ゲートとソースの電位差)依存性を示す。ドレイン電流Idは、ドレイン電圧(ドレインとソースの電位差)を+1Vとし、電界効果移動度μはドレイン電圧を+0.1Vとして計算したものである。
図17(A)はゲート絶縁膜の厚さを15nmとしたものであり、図17(B)は10nmとしたものであり、図17(C)は5nmとしたものである。ゲート絶縁膜が薄くなるほど、特にオフ状態でのドレイン電流Id(オフ電流)が顕著に低下する。一方、電界効果移動度μのピーク値やオン状態でのドレイン電流Id(オン電流)には目立った変化が無い。ゲート電圧1V前後で、ドレイン電流はメモリ素子等で必要とされる10μAを超えることが示された。
図18は、図20(B)に示される構造のトランジスタで、オフセット長Loffを5nmとしたもののドレイン電流Id(実線)および電界効果移動度μ(点線)のゲート電圧Vg依存性を示す。ドレイン電流Idは、ドレイン電圧を+1Vとし、電界効果移動度μはドレイン電圧を+0.1Vとして計算したものである。図18(A)はゲート絶縁膜の厚さを15nmとしたものであり、図18(B)は10nmとしたものであり、図18(C)は5nmとしたものである。
また、図19は、図20(B)に示される構造のトランジスタで、オフセット長Loffを15nmとしたもののドレイン電流Id(実線)および電界効果移動度μ(点線)のゲート電圧依存性を示す。ドレイン電流Idは、ドレイン電圧を+1Vとし、電界効果移動度μはドレイン電圧を+0.1Vとして計算したものである。図19(A)はゲート絶縁膜の厚さを15nmとしたものであり、図19(B)は10nmとしたものであり、図19(C)は5nmとしたものである。
いずれもゲート絶縁膜が薄くなるほど、オフ電流が顕著に低下する一方、電界効果移動度μのピーク値やオン電流には目立った変化が無い。
なお、電界効果移動度μのピークは、図17では80cm/Vs程度であるが、図18では60cm/Vs程度、図19では40cm/Vsと、オフセット長Loffが増加するほど低下する。また、オフ電流も同様な傾向がある。一方、オン電流にはオフセット長Loffの増加にともなって減少するが、オフ電流の低下に比べるとはるかに緩やかである。また、いずれもゲート電圧1V前後で、ドレイン電流はメモリ素子等で必要とされる10μAを超えることが示された。
本実施の形態は、上記実施の形態と適宜組み合わせて実施することが可能である。
(実施の形態9)
In、Sn、Znを主成分とする酸化物半導体をチャネル形成領域とするトランジスタは、該酸化物半導体を形成する際に基板を加熱して成膜すること、或いは酸化物半導体膜を形成した後に熱処理を行うことで良好な特性を得ることができる。なお、主成分とは組成比で5atomic%以上含まれる元素をいう。
In、Sn、Znを主成分とする酸化物半導体膜の成膜後に基板を意図的に加熱することで、トランジスタの電界効果移動度を向上させることが可能となる。また、トランジスタのしきい値電圧をプラスシフトさせ、ノーマリ・オフ化させることが可能となる。
例えば、図21(A)〜(C)は、In、Sn、Znを主成分とし、チャネル長Lが3μm、チャネル幅Wが10μmである酸化物半導体膜と、厚さ100nmのゲート絶縁膜を用いたトランジスタの特性である。なお、Vは10Vとした。
図21(A)は基板を意図的に加熱せずにスパッタリング法でIn、Sn、Znを主成分とする酸化物半導体膜を形成したときのトランジスタ特性である。このとき電界効果移動度は18.8cm/Vsが得られている。一方、基板を意図的に加熱してIn、Sn、Znを主成分とする酸化物半導体膜を形成すると電界効果移動度を向上させることが可能となる。図21(B)は基板を200℃に加熱してIn、Sn、Znを主成分とする酸化物半導体膜を形成したときのトランジスタ特性を示すが、電界効果移動度は32.2cm/Vsが得られている。
電界効果移動度は、In、Sn、Znを主成分とする酸化物半導体膜を形成した後に熱処理をすることによって、さらに高めることができる。図21(C)は、In、Sn、Znを主成分とする酸化物半導体膜を200℃でスパッタリング成膜した後、650℃で熱処理をしたときのトランジスタ特性を示す。このとき電界効果移動度は34.5cm/Vsが得られている。
基板を意図的に加熱することでスパッタリング成膜中の水が酸化物半導体膜中に取り込まれるのを低減する効果が期待できる。また、成膜後に熱処理をすることによっても、酸化物半導体膜から水素や水酸基若しくは水を放出させ除去することができ、上記のように電界効果移動度を向上させることができる。このような電界効果移動度の向上は、脱水化・脱水素化による不純物の除去のみならず、高密度化により原子間距離が短くなるためとも推定される。また、酸化物半導体から不純物を除去して高純度化することで結晶化を図ることができる。このように高純度化された非単結晶酸化物半導体は、理想的には100cm/Vsを超える電界効果移動度を実現することも可能になると推定される。
In、Sn、Znを主成分とする酸化物半導体に酸素イオンを注入し、熱処理により該酸化物半導体に含まれる水素や水酸基若しくは水を放出させ、その熱処理と同時に又はその後の熱処理により酸化物半導体を結晶化させても良い。このような結晶化若しくは再結晶化の処理により結晶性の良い非単結晶酸化物半導体を得ることができる。
基板を意図的に加熱して成膜すること及び/又は成膜後に熱処理することの効果は、電界効果移動度の向上のみならず、トランジスタのノーマリ・オフ化を図ることにも寄与している。基板を意図的に加熱しないで形成されたIn、Sn、Znを主成分とする酸化物半導体膜をチャネル形成領域としたトランジスタは、しきい値電圧がマイナスシフトしてしまう傾向がある。しかし、基板を意図的に加熱して形成された酸化物半導体膜を用いた場合、このしきい値電圧のマイナスシフト化は解消される。つまり、しきい値電圧はトランジスタがノーマリ・オフとなる方向に動き、このような傾向は図21(A)と図21(B)の対比からも確認することができる。
なお、しきい値電圧はIn、Sn及びZnの比率を変えることによっても制御することが可能であり、組成比としてIn:Sn:Zn=2:1:3とすることでトランジスタのノーマリ・オフ化を期待することができる。また、ターゲットの組成比をIn:Sn:Zn=2:1:3とすることで結晶性の高い酸化物半導体膜を得ることができる。
意図的な基板加熱温度若しくは熱処理温度は、150℃以上、好ましくは200℃以上、より好ましくは400℃以上であり、より高温で成膜し或いは熱処理することでトランジスタのノーマリ・オフ化を図ることが可能となる。
また、意図的に基板を加熱した成膜及び/又は成膜後に熱処理をすることで、ゲートバイアス・ストレスに対する安定性を高めることができる。例えば、2MV/cm、150℃、1時間印加の条件において、ドリフトがそれぞれ±1.5V未満、好ましくは1.0V未満を得ることができる。
実際に、酸化物半導体膜成膜後に加熱処理を行っていない試料1と、650℃の加熱処理を行った試料2のトランジスタに対してBT試験を行った。
まず基板温度を25℃とし、Vdsを10Vとし、トランジスタのVgs−Ids特性の測定を行った。次に、基板温度を150℃とし、Vdsを0.1Vとした。次に、ゲート絶縁膜に印加される電界強度が2MV/cmとなるようにVgsに20Vを印加し、そのまま1時間保持した。次に、Vgsを0Vとした。次に、基板温度25℃とし、Vdsを10Vとし、トランジスタのVgs−Ids測定を行った。これをプラスBT試験と呼ぶ。
同様に、まず基板温度を25℃とし、Vdsを10Vとし、トランジスタのVgs−Ids特性の測定を行った。次に、基板温度を150℃とし、Vdsを0.1Vとした。次に、ゲート絶縁膜に印加される電界強度が−2MV/cmとなるようにVgsに−20Vを印加し、そのまま1時間保持した。次に、Vgsを0Vとした。次に、基板温度25℃とし、Vdsを10Vとし、トランジスタのVgs−Ids測定を行った。これをマイナスBT試験と呼ぶ。
試料1のプラスBT試験の結果を図22(A)に、マイナスBT試験の結果を図22(B)に示す。また、試料2のプラスBT試験の結果を図23(A)に、マイナスBT試験の結果を図23(B)に示す。
試料1のプラスBT試験およびマイナスBT試験によるしきい値電圧の変動は、それぞれ1.80Vおよび−0.42Vであった。また、試料2のプラスBT試験およびマイナスBT試験によるしきい値電圧の変動は、それぞれ0.79Vおよび0.76Vであった。
試料1および試料2のいずれも、BT試験前後におけるしきい値電圧の変動が小さく、信頼性が高いことがわかる。
熱処理は酸素雰囲気中で行うことができるが、まず窒素若しくは不活性ガス、または減圧下で熱処理を行ってから酸素を含む雰囲気中で熱処理を行っても良い。最初に脱水化・脱水素化を行ってから酸素を酸化物半導体に加えることで、熱処理の効果をより高めることができる。また、後から酸素を加えるには、酸素イオンを電界で加速して酸化物半導体膜に注入する方法を適用しても良い。
酸化物半導体中及び積層される膜との界面には、酸素欠損による欠陥が生成されやすいが、かかる熱処理により酸化物半導体中に酸素を過剰に含ませることにより、定常的に生成される酸素欠損を過剰な酸素によって補償することが可能となる。過剰酸素は主に格子間に存在する酸素であり、その酸素濃度は1×1016atoms/cm以上2×1020atoms/cm以下のとすれば、結晶に歪み等を与えることなく酸化物半導体中に含ませることができる。
また、熱処理によって酸化物半導体に結晶が少なくとも一部に含まれるようにすることで、より安定な酸化物半導体膜を得ることができる。例えば、組成比In:Sn:Zn=1:1:1のターゲットを用いて、基板を意図的に加熱せずにスパッタリング成膜した酸化物半導体膜は、X線回折(XRD:X−Ray Diffraction)でハローパタンが観測される。この成膜された酸化物半導体膜を熱処理することによって結晶化させることができる。熱処理温度は任意であるが、例えば650℃の熱処理を行うことで、X線回折により明確な回折ピークを観測することができる。
実際に、In−Sn−Zn系酸化物のXRD分析を行った。XRD分析には、Bruker AXS社製X線回折装置D8 ADVANCEを用い、Out−of−Plane法で測定した。
XRD分析を行った試料として、試料Aおよび試料Bを用意した。以下に試料Aおよび試料Bの作製方法を説明する。
脱水素化処理済みの石英基板上にIn−Sn−Zn系酸化物を100nmの厚さで成膜した。
In−Sn−Zn系酸化物は、スパッタリング装置を用い、酸素雰囲気で電力を100W(DC)として成膜した。ターゲットは、In:Sn:Zn=1:1:1[原子数比]のIn−Sn−Zn−Oターゲットを用いた。なお、成膜時の基板加熱温度は200℃とした。このようにして作製した試料を試料Aとした。
次に、試料Aと同様の方法で作製した試料に対し加熱処理を650℃の温度で行った。加熱処理は、はじめに窒素雰囲気で1時間の加熱処理を行い、温度を下げずに酸素雰囲気でさらに1時間の加熱処理を行っている。このようにして作製した試料を試料Bとした。
図24に試料Aおよび試料BのXRDスペクトルを示す。試料Aでは、結晶由来のピークが観測されなかったが、試料Bでは、2θが35deg近傍および37deg〜38degに結晶由来のピークが観測された。
このように、In、Sn、Znを主成分とする酸化物半導体は成膜時に意図的に加熱すること及び/又は成膜後に熱処理することによりトランジスタの特性を向上させることができる。
この基板加熱や熱処理は、酸化物半導体にとって悪性の不純物である水素や水酸基を膜中に含ませないようにすること、或いは膜中から除去する作用がある。すなわち、酸化物半導体中でドナー不純物となる水素を除去することで高純度化を図ることができ、それによってトランジスタのノーマリ・オフ化を図ることができ、酸化物半導体が高純度化されることによりオフ電流を1aA/μm以下にすることができる。ここで、上記オフ電流値の単位は、チャネル幅1μmあたりの電流値を示す。
図25に、トランジスタのオフ電流と測定時の基板温度(絶対温度)の逆数との関係を示す。ここでは、簡単のため測定時の基板温度の逆数に1000を掛けた数値(1000/T)を横軸としている。
具体的には、図25に示すように、基板温度が125℃の場合には1aA/μm(1×10−18A/μm)以下、85℃の場合には100zA/μm(1×10−19A/μm)以下、室温(27℃)の場合には1zA/μm(1×10−21A/μm)以下にすることができる。好ましくは、125℃において0.1aA/μm(1×10−19A/μm)以下に、85℃において10zA/μm(1×10−20A/μm)以下に、室温において0.1zA/μm(1×10−22A/μm)以下にすることができる。
もっとも、酸化物半導体膜の成膜時に水素や水が膜中に混入しないように、成膜室外部からのリークや成膜室内の内壁からの脱ガスを十分抑え、スパッタガスの高純度化を図ることが好ましい。例えば、スパッタガスは水が膜中に含まれないように露点−70℃以下であるガスを用いることが好ましい。また、ターゲットそのものに水素や水などの不純物が含まれていていないように、高純度化されたターゲットを用いることが好ましい。In、Sn、Znを主成分とする酸化物半導体は熱処理によって膜中の水を除去することができるが、In、Ga、Znを主成分とする酸化物半導体と比べて水の放出温度が高いため、好ましくは最初から水の含まれない膜を形成しておくことが好ましい。
また、酸化物半導体膜成膜後に650℃の加熱処理を行った試料のトランジスタにおいて、基板温度と電気的特性の関係について評価した。
測定に用いたトランジスタは、チャネル長Lが3μm、チャネル幅Wが10μm、Lovが0μm、dWが0μmである。なお、Vdsは10Vとした。なお、基板温度は−40℃、−25℃、25℃、75℃、125℃および150℃で行った。ここで、トランジスタにおいて、ゲート電極と一対の電極との重畳する幅をLovと呼び、酸化物半導体膜に対する一対の電極のはみ出しをdWと呼ぶ。
図26に、Ids(実線)および電界効果移動度(点線)のVgs依存性を示す。また、図27(A)に基板温度としきい値電圧の関係を、図27(B)に基板温度と電界効果移動度の関係を示す。
図27(A)より、基板温度が高いほどしきい値電圧は低くなることがわかる。なお、その範囲は−40℃〜150℃で1.09V〜−0.23Vであった。
また、図27(B)より、基板温度が高いほど電界効果移動度が低くなることがわかる。なお、その範囲は−40℃〜150℃で36cm/Vs〜32cm/Vsであった。従って、上述の温度範囲において電気的特性の変動が小さいことがわかる。
上記のようなIn、Sn、Znを主成分とする酸化物半導体をチャネル形成領域とするトランジスタによれば、オフ電流を1aA/μm以下に保ちつつ、電界効果移動度を30cm/Vs以上、好ましくは40cm/Vs以上、より好ましくは60cm/Vs以上とし、LSIで要求されるオン電流の値を満たすことができる。例えば、L/W=33nm/40nmのFETで、ゲート電圧2.7V、ドレイン電圧1.0Vのとき12μA以上のオン電流を流すことができる。またトランジスタの動作に求められる温度範囲においても、十分な電気的特性を確保することができる。このような特性であれば、Si半導体で作られる集積回路の中に酸化物半導体で形成されるトランジスタを混載しても、動作速度を犠牲にすることなく新たな機能を有する集積回路を実現することができる。
本実施の形態は、上記実施の形態と適宜組み合わせて実施することが可能である。
本実施例では、In−Sn−Zn系酸化物を酸化物半導体膜に用いたトランジスタの一例について、図28などを用いて説明する。
図28は、コプラナー型であるトップゲート・トップコンタクト構造のトランジスタの上面図および断面図である。図28(A)にトランジスタの上面図を示す。また、図28(B)に図28(A)の一点鎖線A−Bに対応する断面A−Bを示す。
図28(B)に示すトランジスタは、基板960と、基板960上に設けられた下地絶縁膜961と、下地絶縁膜961の周辺に設けられた保護絶縁膜962と、下地絶縁膜961および保護絶縁膜962上に設けられた高抵抗領域963aおよび低抵抗領域963bを有する酸化物半導体膜963と、酸化物半導体膜963上に設けられたゲート絶縁膜964と、ゲート絶縁膜964を介して酸化物半導体膜963と重畳して設けられたゲート電極965と、ゲート電極965の側面と接して設けられた側壁絶縁膜966と、少なくとも低抵抗領域963bと接して設けられた一対の電極967と、少なくとも酸化物半導体膜963、ゲート電極965および一対の電極967を覆って設けられた層間絶縁膜968と、層間絶縁膜968に設けられた開口部を介して少なくとも一対の電極967の一方と接続して設けられた配線969と、を有する。
なお、図示しないが、層間絶縁膜968および配線969を覆って設けられた保護膜を有していても構わない。該保護膜を設けることで、層間絶縁膜968の表面伝導に起因して生じる微小リーク電流を低減することができ、トランジスタのオフ電流を低減することができる。
本実施例では、In−Sn−Zn系酸化物を酸化物半導体膜に用いたトランジスタの他の一例について示す。
図29は、本実施例で作製したトランジスタの構造を示す上面図および断面図である。図29(A)はトランジスタの上面図である。また、図29(B)は図29(A)の一点鎖線A−Bに対応する断面図である。
図29(B)に示すトランジスタは、基板970と、基板970上に設けられた下地絶縁膜971と、下地絶縁膜971上に設けられた酸化物半導体膜973と、酸化物半導体膜973と接する一対の電極976と、酸化物半導体膜973および一対の電極976上に設けられたゲート絶縁膜974と、ゲート絶縁膜974を介して酸化物半導体膜973と重畳して設けられたゲート電極975と、ゲート絶縁膜974およびゲート電極975を覆って設けられた層間絶縁膜977と、層間絶縁膜977に設けられた開口部を介して一対の電極976と接続する配線978と、層間絶縁膜977および配線978を覆って設けられた保護膜979と、を有する。
基板970としてはガラス基板を、下地絶縁膜971としては酸化シリコン膜を、酸化物半導体膜973としてはIn−Sn−Zn系酸化物を、一対の電極976としてはタングステン膜を、ゲート絶縁膜974としては酸化シリコン膜を、ゲート電極975としては窒化タンタル膜とタングステン膜との積層構造を、層間絶縁膜977としては酸化窒化シリコン膜とポリイミド膜との積層構造を、配線978としてはチタン膜、アルミニウム膜、チタン膜がこの順で形成された積層構造を、保護膜979としてはポリイミド膜を、それぞれ用いた。
なお、図29(A)に示す構造のトランジスタにおいて、ゲート電極975と一対の電極976との重畳する幅をLovと呼ぶ。同様に、酸化物半導体膜973に対する一対の電極976のはみ出しをdWと呼ぶ。
100 信号処理装置
101 論理回路
102 記憶回路
103 電源回路
104 読み出し回路
105 電源回路
108 容量素子
109 トランジスタ
110 トランジスタ
111 電源端子
112 電源端子
115 電源端子
116 電源端子
117 電源端子
121 トランジスタ
122 容量素子
123 ノード
124 トランジスタ
125 トランジスタ
150 信号処理装置
151 電源回路
152 回路
200 記憶回路
201 位相反転回路
202 位相反転回路
211 入力端子
212 出力端子
700 基板
701 絶縁膜
702 半導体膜
703 ゲート絶縁膜
704 不純物領域
705 マスク
706 開口部
707 ゲート電極
708 導電膜
709 不純物領域
710 チャネル形成領域
711 不純物領域
712 絶縁膜
713 絶縁膜
716 酸化物半導体層
719 導電膜
720 導電膜
721 ゲート絶縁膜
722 ゲート電極
723 導電膜
724 絶縁膜
725 開口部
726 配線
727 絶縁膜
901 トランジスタ
902 下地膜
903 酸化物半導体層
904 ソース電極
905 ドレイン電極
906 ゲート絶縁膜
907 ゲート電極
908 高濃度領域
909 チャネル形成領域
910 保護絶縁膜
911 トランジスタ
912 下地膜
913 酸化物半導体層
914 ソース電極
915 ドレイン電極
916 ゲート絶縁膜
917 ゲート電極
918 高濃度領域
919 チャネル形成領域
920 保護絶縁膜
921 トランジスタ
922 下地膜
923 酸化物半導体層
924 ソース電極
925 ドレイン電極
926 ゲート絶縁膜
927 ゲート電極
928 高濃度領域
929 低濃度領域
930 サイドウォール
931 チャネル形成領域
932 保護絶縁膜
941 トランジスタ
942 下地膜
943 酸化物半導体層
944 ソース電極
945 ドレイン電極
946 ゲート絶縁膜
947 ゲート電極
948 高濃度領域
949 低濃度領域
950 サイドウォール
951 チャネル形成領域
952 保護絶縁膜
7001 筐体
7002 表示部
7011 筐体
7012 表示部
7013 支持台
7021 筐体
7022 表示部
7031 筐体
7032 筐体
7033 表示部
7034 表示部
7035 マイクロホン
7036 スピーカー
7037 操作キー
7038 スタイラス
7041 筐体
7042 表示部
7043 音声入力部
7044 音声出力部
7045 操作キー
7046 受光部
7051 筐体
7052 表示部
7053 操作キー
9900 基板
9901 ALU
9902 ALU・Controller
9903 Instruction・Decoder
9904 Interrupt・Controller
9905 Timing・Controller
9906 Register
9907 Register・Controller
9908 Bus・I/F
9909 ROM
9910 読み出し回路
9920 ROM・I/F

Claims (6)

  1. 第1の電源回路と、論理回路と、記憶回路を有し、
    前記記憶回路は、容量素子と、前記容量素子における電荷の供給、保持、放出を制御するトランジスタとを有し、
    前記第1の電源回路は、前記論理回路及び前記記憶回路に電力を供給し、
    前記論理回路は、入力された信号の演算結果を前記記憶回路に記憶させ、
    前記記憶回路は、前記電力が遮断される前に、前記トランジスタをオフ状態とすることで、前記電力の供給が停止しても前記演算結果を保持し、
    前記記憶回路が保持する前記演算結果は、前記記憶回路に接続された読み出し回路により検出されることを特徴とする信号処理装置。
  2. 請求項において、
    前記記憶回路が保持する前記演算結果は、前記電力の供給が停止しても検出されることを特徴とする信号処理装置。
  3. 請求項または請求項のいずれか一項において、
    前記読み出し回路は、第2の電源回路に接続されていることを特徴とする信号処理装置。
  4. 請求項1乃至請求項のいずれか一項において、
    前記トランジスタは、酸化物半導体にチャネルが形成されることを特徴とする信号処理装置。
  5. 請求項において、
    前記酸化物半導体は、Sn、Zn、Ga、Al、Mn及びCoから選ばれた1つまたは複数の元素と、Inを含むことを特徴とする信号処理装置。
  6. 請求項または請求項のいずれか一項において、
    前記酸化物半導体は、結晶性を有することを特徴とする信号処理装置。
JP2012099419A 2011-04-29 2012-04-25 信号処理装置 Expired - Fee Related JP5931561B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2012099419A JP5931561B2 (ja) 2011-04-29 2012-04-25 信号処理装置

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
JP2011102574 2011-04-29
JP2011102574 2011-04-29
JP2011108903 2011-05-14
JP2011108903 2011-05-14
JP2012099419A JP5931561B2 (ja) 2011-04-29 2012-04-25 信号処理装置

Publications (2)

Publication Number Publication Date
JP2012257207A JP2012257207A (ja) 2012-12-27
JP5931561B2 true JP5931561B2 (ja) 2016-06-08

Family

ID=47067419

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012099419A Expired - Fee Related JP5931561B2 (ja) 2011-04-29 2012-04-25 信号処理装置

Country Status (2)

Country Link
US (1) US8446171B2 (ja)
JP (1) JP5931561B2 (ja)

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI525614B (zh) * 2011-01-05 2016-03-11 半導體能源研究所股份有限公司 儲存元件、儲存裝置、及信號處理電路
TWI567735B (zh) * 2011-03-31 2017-01-21 半導體能源研究所股份有限公司 記憶體電路,記憶體單元,及訊號處理電路
JP5886127B2 (ja) 2011-05-13 2016-03-16 株式会社半導体エネルギー研究所 半導体装置
KR102081792B1 (ko) 2011-05-19 2020-02-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 연산회로 및 연산회로의 구동방법
US8995218B2 (en) 2012-03-07 2015-03-31 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US9372694B2 (en) 2012-03-29 2016-06-21 Semiconductor Energy Laboratory Co., Ltd. Reducing data backup and recovery periods in processors
US9030232B2 (en) 2012-04-13 2015-05-12 Semiconductor Energy Laboratory Co., Ltd. Isolator circuit and semiconductor device
EP2842158A4 (en) 2012-04-24 2015-12-02 Applied Materials Inc PVD ALN FILM WITH OXYGEN DOPING OF LOW SPEED MASK FILM
US9104395B2 (en) 2012-05-02 2015-08-11 Semiconductor Energy Laboratory Co., Ltd. Processor and driving method thereof
US9043561B2 (en) 2012-05-02 2015-05-26 Semiconductor Energy Laboratory Co., Ltd. Storage device
JP6185311B2 (ja) 2012-07-20 2017-08-23 株式会社半導体エネルギー研究所 電源制御回路、及び信号処理回路
KR102178068B1 (ko) 2012-11-06 2020-11-12 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 구동 방법
JP5807076B2 (ja) 2013-01-24 2015-11-10 株式会社半導体エネルギー研究所 半導体装置
KR102112367B1 (ko) 2013-02-12 2020-05-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
WO2014157019A1 (en) 2013-03-25 2014-10-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP6396671B2 (ja) 2013-04-26 2018-09-26 株式会社半導体エネルギー研究所 半導体装置
US8994430B2 (en) 2013-05-17 2015-03-31 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US9436790B1 (en) * 2013-11-25 2016-09-06 Marvell International Ltd. Systems and methods for integrated circuit design
US9300292B2 (en) * 2014-01-10 2016-03-29 Semiconductor Energy Laboratory Co., Ltd. Circuit including transistor
JP6442321B2 (ja) 2014-03-07 2018-12-19 株式会社半導体エネルギー研究所 半導体装置及びその駆動方法、並びに電子機器
US9515661B2 (en) 2014-05-09 2016-12-06 Semiconductor Energy Laboratory Co., Ltd. Circuit, semiconductor device, and clock tree
JP2016111677A (ja) 2014-09-26 2016-06-20 株式会社半導体エネルギー研究所 半導体装置、無線センサ、及び電子機器
JP6615565B2 (ja) 2014-10-24 2019-12-04 株式会社半導体エネルギー研究所 半導体装置
JP6683503B2 (ja) * 2015-03-03 2020-04-22 株式会社半導体エネルギー研究所 半導体装置
US10334196B2 (en) 2016-01-25 2019-06-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
CN109478883A (zh) 2016-07-19 2019-03-15 株式会社半导体能源研究所 半导体装置
US10120470B2 (en) 2016-07-22 2018-11-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display device and electronic device
US10797706B2 (en) 2016-12-27 2020-10-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
CN109584440A (zh) * 2018-10-24 2019-04-05 山西大学 一种基于fpga控制的自动售货机

Family Cites Families (103)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05110392A (ja) * 1991-10-16 1993-04-30 Hitachi Ltd 状態保持回路を具備する集積回路
WO1997006554A2 (en) 1995-08-03 1997-02-20 Philips Electronics N.V. Semiconductor device provided with transparent switching element
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
US7061014B2 (en) 2001-11-05 2006-06-13 Japan Science And Technology Agency Natural-superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
DE60232907D1 (ja) * 2001-11-19 2009-08-20 Rohm Co Ltd
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
CN1445821A (zh) 2002-03-15 2003-10-01 三洋电机株式会社 ZnO膜和ZnO半导体层的形成方法、半导体元件及其制造方法
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
US6788567B2 (en) * 2002-12-02 2004-09-07 Rohm Co., Ltd. Data holding device and data holding method
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
JP4620046B2 (ja) 2004-03-12 2011-01-26 独立行政法人科学技術振興機構 薄膜トランジスタ及びその製造方法
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
WO2006051995A1 (en) 2004-11-10 2006-05-18 Canon Kabushiki Kaisha Field effect transistor employing an amorphous oxide
AU2005302963B2 (en) 2004-11-10 2009-07-02 Cannon Kabushiki Kaisha Light-emitting device
CA2708335A1 (en) 2004-11-10 2006-05-18 Canon Kabushiki Kaisha Amorphous oxide and field effect transistor
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI562380B (en) 2005-01-28 2016-12-11 Semiconductor Energy Lab Co Ltd Semiconductor device, electronic device, and method of manufacturing semiconductor device
US7608531B2 (en) 2005-01-28 2009-10-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, electronic device, and method of manufacturing semiconductor device
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
WO2006105077A2 (en) 2005-03-28 2006-10-05 Massachusetts Institute Of Technology Low voltage thin film transistor with high-k dielectric material
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
JP2007006290A (ja) 2005-06-24 2007-01-11 Toshiba Corp デジタル集積回路およびその制御方法
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
EP3614442A3 (en) 2005-09-29 2020-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having oxide semiconductor layer and manufactoring method thereof
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
KR101117948B1 (ko) 2005-11-15 2012-02-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 디스플레이 장치 제조 방법
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
WO2008133345A1 (en) 2007-04-25 2008-11-06 Canon Kabushiki Kaisha Oxynitride semiconductor
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
JP5215158B2 (ja) 2007-12-17 2013-06-19 富士フイルム株式会社 無機結晶性配向膜及びその製造方法、半導体デバイス
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
JP5470054B2 (ja) * 2009-01-22 2014-04-16 株式会社半導体エネルギー研究所 半導体装置
CN110061144A (zh) 2009-10-16 2019-07-26 株式会社半导体能源研究所 逻辑电路和半导体器件
CN102576734B (zh) * 2009-10-21 2015-04-22 株式会社半导体能源研究所 显示装置和包括显示装置的电子设备
KR101930682B1 (ko) 2009-10-29 2018-12-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
MY166309A (en) 2009-11-20 2018-06-25 Semiconductor Energy Lab Nonvolatile latch circuit and logic circuit, and semiconductor device using the same
KR101720072B1 (ko) 2009-12-11 2017-03-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 불휘발성 래치 회로와 논리 회로, 및 이를 사용한 반도체 장치
KR101729933B1 (ko) 2009-12-18 2017-04-25 가부시키가이샤 한도오따이 에네루기 켄큐쇼 불휘발성 래치 회로와 논리 회로, 및 이를 사용한 반도체 장치
WO2011089847A1 (en) * 2010-01-20 2011-07-28 Semiconductor Energy Laboratory Co., Ltd. Signal processing circuit and method for driving the same

Also Published As

Publication number Publication date
US8446171B2 (en) 2013-05-21
JP2012257207A (ja) 2012-12-27
US20120274356A1 (en) 2012-11-01

Similar Documents

Publication Publication Date Title
JP5931561B2 (ja) 信号処理装置
US10910404B2 (en) Semiconductor device
US9818749B2 (en) Storage element, storage device, and signal processing circuit
US9202567B2 (en) Memory circuit
JP5881524B2 (ja) 記憶回路、電子機器
JP5937412B2 (ja) 記憶回路及び信号処理回路
JP5871715B2 (ja) 分周回路、及び分周回路を用いた半導体装置
JP5882824B2 (ja) 半導体記憶装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20150320

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20160122

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160126

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160314

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160405

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160427

R150 Certificate of patent or registration of utility model

Ref document number: 5931561

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees