JP5827354B2 - 分数クロック信号を生成するための技術 - Google Patents
分数クロック信号を生成するための技術 Download PDFInfo
- Publication number
- JP5827354B2 JP5827354B2 JP2014030247A JP2014030247A JP5827354B2 JP 5827354 B2 JP5827354 B2 JP 5827354B2 JP 2014030247 A JP2014030247 A JP 2014030247A JP 2014030247 A JP2014030247 A JP 2014030247A JP 5827354 B2 JP5827354 B2 JP 5827354B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- frequency
- circuit
- clock signal
- divided
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000000034 method Methods 0.000 title claims description 21
- 230000000737 periodic effect Effects 0.000 claims description 76
- 230000004044 response Effects 0.000 claims description 32
- 238000001514 detection method Methods 0.000 claims description 21
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 12
- 101000885321 Homo sapiens Serine/threonine-protein kinase DCLK1 Proteins 0.000 description 17
- 102100039758 Serine/threonine-protein kinase DCLK1 Human genes 0.000 description 17
- 230000006870 function Effects 0.000 description 10
- 238000012545 processing Methods 0.000 description 10
- 238000010586 diagram Methods 0.000 description 6
- 238000003491 array Methods 0.000 description 3
- 230000007423 decrease Effects 0.000 description 3
- 239000000872 buffer Substances 0.000 description 2
- 230000000630 rising effect Effects 0.000 description 2
- 230000002411 adverse Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 230000007257 malfunction Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000006855 networking Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000010363 phase shift Effects 0.000 description 1
- 229920000729 poly(L-lysine) polymer Polymers 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 238000012552 review Methods 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/099—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
本発明は電子回路に関し、より詳細には、分数クロック信号(fractional clock signal)を生成するための技術に関する。
本願明細書は、例えば、以下の項目も提供する。
(項目1)
回路であって、
入力クロック信号をフィードバック信号と比較することにより、制御信号を生成する、位相検出回路と、
該制御信号に応答して周期的出力信号を生成する、クロック信号生成回路と、
該周期的出力信号の周波数を第1の値によって分割することにより、第1の分周信号を生成する、第1の分周器と、
該周期的出力信号の該周波数を第2の値によって分割することにより、第2の分周信号を生成する、第2の分周器と
を備えており、
該第1および該第2の分周信号は、異なる時間間隔の間に、該フィードバック信号として該位相検出回路に経路指定される、回路。
(項目2)
前記第1の分周信号は、選択信号の各期間の第1の部分の間に、前記フィードバック信号として前記位相検出回路に経路指定され、前記第2の分周信号は、該選択信号の各期間の第2の部分の間に、該フィードバック信号として該位相検出回路に経路指定される、項目1に記載の回路。
(項目3)
前記第1の分周信号の周波数を第3の値によって分割することにより、第3の分周信号を生成する、第3の分周器と、
前記選択信号の各期間の前記第1の部分の間に、前記フィードバック信号として、該第1の分周信号を前記位相検出回路に経路指定し、該選択信号の各期間の前記第2の部分の間に、該フィードバック信号として前記第2の分周信号を該位相検出回路に経路指定する、マルチプレクサと
をさらに備えており、
該第3の分周信号は、該選択信号を生成するために使用され、該選択信号は、該マルチプレクサの選択入力端子に伝送される、項目2に記載の回路。
(項目4)
前記第1の分周器をリセットする第1のリセット信号、前記第2の分周器をリセットする第2のリセット信号、および前記第3の分周信号に応答する前記選択信号を生成する、同期化ブロックをさらに備える、項目3に記載の回路。
(項目5)
基準クロック信号の周波数を分割することにより、前記入力クロック信号を生成する、第4の分周器をさらに備える、項目3に記載の回路。
(項目6)
前記位相検出回路は、位相比較器と、該位相比較器に連結され電荷ポンプと、該電荷ポンプに連結されたループフィルタとを備える、項目2に記載の回路。
(項目7)
前記回路は、位相ロックループであり、前記クロック信号生成回路は、振動子回路であり、前記周期的出力信号の平均周波数は、前記第1の値、前記第2の値、および前記選択信号の負荷サイクルによって決定される、項目6に記載の回路。
(項目8)
前記回路は、位相ロックループであり、前記クロック信号生成回路は、振動子回路である、項目1に記載の回路。
(項目9)
前記回路は、プログラマブル論理集積回路上に製造され、前記第1および前記第2の分周器は、プログラマブル論理ブロックによって実装される、項目1に記載の回路。
(項目10)
クロック信号を生成するための方法であって、該方法は、
入力クロック信号をフィードバッククロック信号と比較することにより、制御信号を生成することと、
該制御信号に応答して、出力クロック信号を生成することと、
該出力クロック信号の周波数を第1の値によって分割することにより、第1の分周信号を生成すことと、
該出力クロック信号の該周波数を第2の値によって分割することにより、第2の分周信号を生成することと、
交互の時間間隔の間に、該フィードバッククロック信号として該第1および該第2の分周信号を経路指定することと
を含む、方法。
(項目11)
前記第1の分周信号の周波数を第3の値によって分割することにより、第3の分周信号を生成することをさらに含み、
交互の時間間隔の間に、前記フィードバッククロック信号として該第1および前記第2の分周信号を経路指定することは、選択信号の各期間の第1の部分の間に、該フィードバッククロック信号として該第1の分周信号を経路指定することと、該選択信号の各期間の第2の部分の間に、該フィードバッククロック信号として該第2の分周信号を経路指定することとをさらに含み、該第3の分周信号は、該選択信号を生成するために使用される、項目10に記載の方法。
(項目12)
前記第1の分周信号の期間を規定する第1のリセット信号を生成することと、
前記第2の分周信号の期間を規定する第2のリセット信号を生成することと
をさらに含む、項目11に記載の方法。
(項目13)
前記出力クロック信号の平均周波数は、前記第1の値、前記第2の値、および前記選択信号の負荷サイクルによって決定される、項目11に記載の方法。
(項目14)
基準クロック信号の周波数を分割することにより、前記入力クロック信号を生成することをさらに含む、項目10に記載の方法。
(項目15)
前記制御信号に応答して前記出力クロック信号を生成することは、振動子を使用して該出力クロック信号を生成することをさらに含む、項目10に記載の方法。
(項目16)
ロックループであって、
入力クロック信号をフィードバッククロック信号と比較することにより、制御信号を生成する、位相検出回路と、
該制御信号に応答して、出力クロック信号を生成する、クロック信号生成回路と
を備えており、
該ロックループは、選択信号の各期間の第1の部分の間に、該フィードバッククロック信号として経路指定される第1の分周信号を生成するために、該出力クロック信号の周波数を第1の値によって分割するように構成され、
該ロックループは、該選択信号の各期間の第2の部分の間に、該フィードバッククロック信号として経路指定される第2の分周信号を生成するために、該出力クロック信号の該周波数を第2の値によって分割するように構成される、ロックループ。
(項目17)
前記出力クロック信号の平均周波数は、前記第1の値、前記第2の値、および前記選択信号の負荷サイクルによって決定され、該第1の値と該第2の値とは異なる値である、項目16に記載のロックループ。
(項目18)
前記出力クロック信号の前記周波数を前記第1の値によって分割することにより、前記第1の分周信号を生成するように構成される、第1の分周器回路と、
前記出力クロック信号の前記周波数を前記第2の値によって分割することにより、前記第2の分周信号を生成するように構成される、第2の分周器回路と
をさらに備える、項目16に記載のロックループ。
(項目19)
第3の分周器回路をさらに備え、該第3の分周器回路は、前記第1の分周信号の周波数を第3の値によって分割することにより、前記選択信号を生成するために使用される第3の分周信号を生成するように構成される、項目18に記載のロックループ。
(項目20)
プログラマブル回路ブロックをさらに備え、該プログラマブル回路ブロックは、前記第1の分周信号を生成させること、前記出力クロック信号の前記周波数を前記第1の値によって分割して前記第2の分周信号を生成すること、および該出力クロック信号の該周波数を前記第2の値によって分割することを実行するように構成される、項目16に記載のロックループ。
(項目21)
前記ロックループは、前記出力クロック信号の前記平均周波数を、前記入力クロック信号の選択された固定周波数に非整数を乗じた該入力クロック信号の周波数と等しくさせる、項目16に記載のロックループ。
(項目22)
前記ロックループは、位相ロックループであり、前記クロック信号生成回路は、振動子回路である、項目16に記載のロックループ。
Claims (19)
- 回路であって、
入力クロック信号をフィードバック信号と比較することにより、制御信号を生成する位相検出回路と、
該制御信号に応答して周期的出力信号を生成するクロック信号生成回路と、
該周期的出力信号の周波数を第1の値によって分割することにより、第1の分周信号を生成する第1の分周器と、
該周期的出力信号の該周波数を第2の値によって分割することにより、第2の分周信号を生成する第2の分周器と、
該第1の分周器をリセットすることにより、該第1の分周信号の期間を規定する第1のリセット信号を生成する同期化ブロックであって、該同期化ブロックは、該第2の分周器をリセットすることにより、該第2の分周信号の期間を規定する第2のリセット信号を生成する、同期化ブロックと、
該第1の分周信号の周波数を第3の値によって分割することにより、第3の分周信号を生成する第3の分周器であって、該同期化ブロックは、該第3の分周信号に応答して選択信号を生成する、第3の分周器と、
該選択信号の各期間の第1の部分の間に、該フィードバック信号として、該第1の分周信号を該位相検出回路に経路指定するマルチプレクサであって、該マルチプレクサは、該選択信号の各期間の第2の部分の間に、該フィードバック信号として該第2の分周信号を該位相検出回路に経路指定する、マルチプレクサと
を備える、回路。 - 前記同期化ブロックは、前記第1の分周信号に応答して前記第1のリセット信号を生成し、該同期化ブロックは、前記第2の分周信号に応答して前記第2のリセット信号を生成する、請求項1に記載の回路。
- 基準クロック信号の周波数を分割することにより、前記入力クロック信号を生成する第4の分周器をさらに備える、請求項1に記載の回路。
- 前記位相検出回路は、位相比較器と、該位相比較器に連結された電荷ポンプと、該電荷ポンプに連結されたループフィルタとを備える、請求項1に記載の回路。
- 前記回路は、位相ロックループであり、前記クロック信号生成回路は、振動子回路であり、前記周期的出力信号の平均周波数は、前記第1の値、前記第2の値、および前記選択信号の負荷サイクルによって決定される、請求項4に記載の回路。
- 前記回路は、位相ロックループであり、前記クロック信号生成回路は、振動子回路である、請求項1に記載の回路。
- 前記回路は、プログラマブル論理集積回路上に製造され、前記第1の分周器および前記第2の分周器は、プログラマブル論理ブロックによって実装される、請求項1に記載の回路。
- クロック信号を生成するための方法であって、該方法は、
位相検出回路を使用して、入力クロック信号をフィードバッククロック信号と比較することにより、制御信号を生成することと、
該制御信号に応答して、出力クロック信号を生成することと、
該出力クロック信号の周波数を第1の値によって分割することにより、第1の分周信号を生成することと、
該出力クロック信号の該周波数を第2の値によって分割することにより、第2の分周信号を生成することと、
同期化ブロックを使用して、該第1の分周信号の期間を規定する第1のリセット信号を生成することと、
該同期化ブロックを使用して、該第2の分周信号の期間を規定する第2のリセット信号を生成することと、
該第1の分周信号の周波数を第3の値によって分割することにより、第3の分周信号を生成することと、
該同期化ブロックを使用して、該第3の分周信号に応答して選択信号を生成することと、
マルチプレクサを使用して、該選択信号の各期間の第1の部分の間に、該フィードバッククロック信号として該第1の分周信号を該位相検出回路に経路指定することと、
該マルチプレクサを使用して、該選択信号の各期間の第2の部分の間に、該フィードバッククロック信号として該第2の分周信号を該位相検出回路に経路指定することと
を含む、方法。 - 前記第1の分周信号の期間を規定する第1のリセット信号を生成することは、該第1の分周信号に応答して該第1のリセット信号を生成することを含み、
前記第2の分周信号の期間を規定する第2のリセット信号を生成することは、該第2の分周信号に応答して該第2のリセット信号を生成することを含む、請求項8に記載の方法。 - 前記出力クロック信号の平均周波数は、前記第1の値、前記第2の値、および前記選択信号の負荷サイクルによって決定される、請求項8に記載の方法。
- 基準クロック信号の周波数を分割することにより、前記入力クロック信号を生成することをさらに含む、請求項8に記載の方法。
- 前記制御信号に応答して前記出力クロック信号を生成することは、振動子を使用して該出力クロック信号を生成することをさらに含む、請求項8に記載の方法。
- ロックループであって、
該ロックループは、
入力クロック信号をフィードバッククロック信号と比較することにより、制御信号を生成する位相検出回路と、
該制御信号に応答して、出力クロック信号を生成するクロック信号生成回路と
を備え、
該ロックループは、該出力クロック信号の周波数を第1の値によって分割することにより、第1の分周信号を生成するように構成され、
該ロックループは、該出力クロック信号の該周波数を第2の値によって分割することにより、第2の分周信号を生成するように構成され、
該ロックループは、
該第1の分周信号の期間を規定する第1のリセット信号と、該第2の分周信号の期間を規定する第2のリセット信号とを生成する同期化ブロックと、
該第1の分周信号の周波数を第3の値によって分割することにより、第3の分周信号を生成する第1の分周器回路と
をさらに備え、
該同期化ブロックは、該第3の分周信号に応答して選択信号を生成し、
該ロックループは、
該選択信号の各期間の第1の部分の間に、該フィードバッククロック信号として、該第1の分周信号を該位相検出回路に経路指定するマルチプレクサであって、該マルチプレクサは、該選択信号の各期間の第2の部分の間に、該フィードバッククロック信号として該第2の分周信号を該位相検出回路に経路指定する、マルチプレクサをさらに備える、ロックループ。 - 前記出力クロック信号の平均周波数は、前記第1の値、前記第2の値、および前記選択信号の負荷サイクルによって決定され、該第1の値と該第2の値とは異なる値である、請求項13に記載のロックループ。
- 前記出力クロック信号の前記周波数を前記第1の値によって分割することにより、前記第1の分周信号を生成する第2の分周器回路と、
該出力クロック信号の該周波数を前記第2の値によって分割することにより、前記第2の分周信号を生成する第3の分周器回路と
をさらに備える、請求項13に記載のロックループ。 - 前記同期化ブロックは、前記第1の分周信号に応答して前記第1のリセット信号を生成し、該同期化ブロックは、前記第2の分周信号に応答して前記第2のリセット信号を生成する、請求項13に記載のロックループ。
- プログラマブル回路ブロックをさらに備え、該プログラマブル回路ブロックは、前記出力クロック信号の前記周波数を前記第1の値によって分割することにより、前記第1の分周信号を生成することと、該出力クロック信号の該周波数を前記第2の値によって分割することにより、前記第2の分周信号を生成することとを実行するように構成される、請求項13に記載のロックループ。
- 前記ロックループは、前記出力クロック信号の平均周波数を、前記入力クロック信号の選択された固定周波数に非整数を乗じた該入力クロック信号の周波数と等しくさせる、請求項13に記載のロックループ。
- 前記ロックループは、位相ロックループであり、前記クロック信号生成回路は、振動子回路である、請求項13に記載のロックループ。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US12/234,114 US7956696B2 (en) | 2008-09-19 | 2008-09-19 | Techniques for generating fractional clock signals |
US12/234,114 | 2008-09-19 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011527887A Division JP2012503431A (ja) | 2008-09-19 | 2009-09-11 | 分数クロック信号を生成するための技術 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014099925A JP2014099925A (ja) | 2014-05-29 |
JP5827354B2 true JP5827354B2 (ja) | 2015-12-02 |
Family
ID=42037020
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011527887A Withdrawn JP2012503431A (ja) | 2008-09-19 | 2009-09-11 | 分数クロック信号を生成するための技術 |
JP2014030247A Expired - Fee Related JP5827354B2 (ja) | 2008-09-19 | 2014-02-20 | 分数クロック信号を生成するための技術 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011527887A Withdrawn JP2012503431A (ja) | 2008-09-19 | 2009-09-11 | 分数クロック信号を生成するための技術 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7956696B2 (ja) |
EP (1) | EP2332258B1 (ja) |
JP (2) | JP2012503431A (ja) |
CN (1) | CN102160292B (ja) |
WO (1) | WO2010033436A2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11444746B1 (en) | 2021-06-07 | 2022-09-13 | Analog Devices, Inc. | Phasing detection of asynchronous dividers |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7426708B2 (en) * | 2005-01-31 | 2008-09-16 | Nanotech Corporation | ASICs having programmable bypass of design faults |
US7746132B2 (en) * | 2005-09-08 | 2010-06-29 | Panasonic Corporation | PLL circuit |
US8963588B2 (en) * | 2011-08-22 | 2015-02-24 | Infineon Technologies Ag | Fractional frequency divider |
US8705605B1 (en) | 2011-11-03 | 2014-04-22 | Altera Corporation | Technique for providing loopback testing with single stage equalizer |
US9379722B2 (en) | 2013-06-25 | 2016-06-28 | Qualcomm Incorporated | Frequency divider with duty cycle adjustment within feedback loop |
US20150091620A1 (en) * | 2013-10-01 | 2015-04-02 | Lsi Corporation | Reducing current variation when switching clocks |
EP3641138A1 (en) | 2016-03-11 | 2020-04-22 | Socionext Inc. | Demultiplexer circuit, and semiconductor integrated circuit |
CN108736882B (zh) * | 2017-04-21 | 2021-12-14 | 展讯通信(上海)有限公司 | 分数分频电路和射频终端 |
US20190050020A1 (en) * | 2017-08-10 | 2019-02-14 | Qualcomm Incorporated | Clock Signal Staggering with Clock Frequency Adjustment |
US10236895B1 (en) * | 2017-12-19 | 2019-03-19 | Analog Bits Inc. | Method and circuits for fine-controlled phase/frequency offsets in phase-locked loops |
US10715158B1 (en) * | 2019-04-10 | 2020-07-14 | Synopsys, Inc. | Phase-locked loop (PLL) with calibration circuit |
US11018680B1 (en) * | 2020-07-15 | 2021-05-25 | Keysight Technologies, Inc. | Phase lock loops (PLLS) and methods of initializing PLLS |
CN113541686B (zh) * | 2021-07-23 | 2022-10-18 | 上海壁仞智能科技有限公司 | 频率切换电路 |
TW202336803A (zh) * | 2021-11-19 | 2023-09-16 | 日商東京威力科創股份有限公司 | 電漿處理裝置、控制方法、電源系統、程式及記憶媒體 |
Family Cites Families (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CA1290407C (en) * | 1986-12-23 | 1991-10-08 | Shigeki Saito | Frequency synthesizer |
JPH0237822A (ja) * | 1988-07-27 | 1990-02-07 | Nec Corp | 分周回路 |
JP3388527B2 (ja) * | 1995-03-06 | 2003-03-24 | 日本電信電話株式会社 | 分数n分周器およびこれを用いた分数n周波数シンセサイザ |
FR2763196B1 (fr) * | 1997-05-07 | 1999-07-30 | Thomson Csf | Synthetiseur de frequence coherent a boucle de phase et pas fractionnaires |
JP4390353B2 (ja) * | 2000-04-12 | 2009-12-24 | 株式会社ルネサステクノロジ | クロック生成方法およびクロック生成回路 |
JP2002158581A (ja) * | 2000-11-17 | 2002-05-31 | Nec Eng Ltd | 周波数可変型pll回路 |
CN1200572C (zh) * | 2000-12-04 | 2005-05-04 | 北京双攀科技发展有限责任公司 | 一种在现行制式上实现立体电视的方法和装置 |
US6888580B2 (en) * | 2001-02-27 | 2005-05-03 | Ati Technologies Inc. | Integrated single and dual television tuner having improved fine tuning |
KR100725935B1 (ko) * | 2001-03-23 | 2007-06-11 | 삼성전자주식회사 | 프랙셔널-앤 주파수 합성기용 위상 고정 루프 회로 |
AU2002343497A1 (en) * | 2001-10-11 | 2003-04-22 | Sirf Technologies, Inc. | Rf converter with multiple mode frequency synthesizer compatible with a 48 fo gps baseband processor |
US6608530B1 (en) * | 2001-12-14 | 2003-08-19 | Cypress Semiconductor Corp. | Enhanced ZDB feedback methodology utilizing binary weighted techniques |
US6710664B2 (en) * | 2002-04-22 | 2004-03-23 | Rf Micro Devices, Inc. | Coarse tuning for fractional-N synthesizers |
JP2004056409A (ja) * | 2002-07-19 | 2004-02-19 | Ando Electric Co Ltd | 分数分周器を用いた位相同期ループ回路 |
JP2004158940A (ja) * | 2002-11-05 | 2004-06-03 | Yokogawa Electric Corp | Pll回路とそれを用いた信号発生器 |
JP3688683B2 (ja) * | 2003-01-31 | 2005-08-31 | 株式会社東芝 | 分数分周器、テレビ受信機、ビデオ信号用集積回路及び分数分周器方法 |
US6914490B2 (en) * | 2003-05-29 | 2005-07-05 | Ibtel Corporation | Method for clock generator lock-time reduction during speedstep transition |
US7205848B2 (en) * | 2003-09-10 | 2007-04-17 | Gennum Corporation | System and method for reducing the lock time of a phase locked loop circuit |
US7064591B1 (en) * | 2004-05-11 | 2006-06-20 | Rf Micro Devices, Inc. | Coarse tuning for fractional-N synthesizers |
US7405629B2 (en) * | 2005-06-30 | 2008-07-29 | Cypress Semiconductor Corp. | Frequency modulator, circuit, and method that uses multiple vector accumulation to achieve fractional-N frequency synthesis |
JP4459923B2 (ja) * | 2006-05-01 | 2010-04-28 | 日本電信電話株式会社 | Pllシンセサイザ |
US7742554B2 (en) * | 2006-07-10 | 2010-06-22 | Mediatek Inc. | PLL device with leakage current compensation unit |
JP4686432B2 (ja) * | 2006-10-13 | 2011-05-25 | 三菱電機株式会社 | クロック位相シフト装置 |
CN201114098Y (zh) * | 2007-04-25 | 2008-09-10 | 北京网新易尚科技有限公司 | 具有GPS授时校频功能的TDMoverIP设备 |
US8044723B2 (en) * | 2007-09-14 | 2011-10-25 | Qualcomm Incorporated | Oscillator signal generation with spur mitigation in a wireless communication device |
-
2008
- 2008-09-19 US US12/234,114 patent/US7956696B2/en not_active Expired - Fee Related
-
2009
- 2009-09-11 CN CN200980136785.2A patent/CN102160292B/zh active Active
- 2009-09-11 EP EP09815015.4A patent/EP2332258B1/en active Active
- 2009-09-11 WO PCT/US2009/056753 patent/WO2010033436A2/en active Application Filing
- 2009-09-11 JP JP2011527887A patent/JP2012503431A/ja not_active Withdrawn
-
2014
- 2014-02-20 JP JP2014030247A patent/JP5827354B2/ja not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11444746B1 (en) | 2021-06-07 | 2022-09-13 | Analog Devices, Inc. | Phasing detection of asynchronous dividers |
Also Published As
Publication number | Publication date |
---|---|
EP2332258A2 (en) | 2011-06-15 |
US7956696B2 (en) | 2011-06-07 |
JP2012503431A (ja) | 2012-02-02 |
US20100073094A1 (en) | 2010-03-25 |
JP2014099925A (ja) | 2014-05-29 |
EP2332258B1 (en) | 2017-11-15 |
WO2010033436A2 (en) | 2010-03-25 |
CN102160292A (zh) | 2011-08-17 |
EP2332258A4 (en) | 2014-02-26 |
CN102160292B (zh) | 2015-06-03 |
WO2010033436A3 (en) | 2010-06-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5827354B2 (ja) | 分数クロック信号を生成するための技術 | |
US9660653B1 (en) | Techniques for reducing skew between clock signals | |
US6924684B1 (en) | Counter-based phase shifter circuits and methods with optional duty cycle correction | |
US8929498B2 (en) | Techniques for varying a periodic signal based on changes in a data rate | |
US7994828B2 (en) | Frequency divider, frequency dividing method thereof, and phase locked loop utilizing the frequency divider | |
JP5893026B2 (ja) | 高速周波数分周器及びそれを用いる位相同期ループ | |
US7940098B1 (en) | Fractional delay-locked loops | |
US7532029B1 (en) | Techniques for reconfiguring programmable circuit blocks | |
US6661261B2 (en) | Programmable divider with built-in programmable delay chain for high-speed/low power application | |
US7619451B1 (en) | Techniques for compensating delays in clock signals on integrated circuits | |
WO2010135097A2 (en) | Clock distribution techniques for channels | |
JP2019514287A (ja) | デジタルフラクショナルn乗算注入同期発振器 | |
JP2004517542A (ja) | デジタル周波数乗算器 | |
US8995599B1 (en) | Techniques for generating fractional periodic signals | |
US7157953B1 (en) | Circuit for and method of employing a clock signal | |
US7821312B1 (en) | Techniques for selecting phases of clock signals | |
US6933761B2 (en) | Techniques for dynamically selecting phases of oscillator signals | |
JP2007053685A (ja) | 半導体集積回路装置 | |
US8132039B1 (en) | Techniques for generating clock signals using counters | |
US10348275B2 (en) | Frequency-divider circuitry | |
US8279761B2 (en) | Input/output interface for periodic signals | |
US6977539B1 (en) | Clock signal generators having programmable full-period clock skew control and methods of generating clock signals having programmable skews | |
US8514995B1 (en) | Techniques for phase shifting a periodic signal based on a data signal | |
US6995590B1 (en) | Hybrid phase/delay locked loop circuits and methods | |
US7598790B1 (en) | Clock synthesis using polyphase numerically controlled oscillator |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140220 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150604 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150825 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150924 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20151015 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5827354 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |