JP5711041B2 - 容量性スピーカ駆動回路 - Google Patents
容量性スピーカ駆動回路 Download PDFInfo
- Publication number
- JP5711041B2 JP5711041B2 JP2011103976A JP2011103976A JP5711041B2 JP 5711041 B2 JP5711041 B2 JP 5711041B2 JP 2011103976 A JP2011103976 A JP 2011103976A JP 2011103976 A JP2011103976 A JP 2011103976A JP 5711041 B2 JP5711041 B2 JP 5711041B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- overcurrent detection
- treble
- overcurrent
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000001514 detection method Methods 0.000 claims description 100
- 230000005236 sound signal Effects 0.000 description 19
- 239000003990 capacitor Substances 0.000 description 14
- 230000005540 biological transmission Effects 0.000 description 13
- 238000010586 diagram Methods 0.000 description 12
- 230000007423 decrease Effects 0.000 description 6
- 238000000034 method Methods 0.000 description 6
- HCUOEKSZWPGJIM-YBRHCDHNSA-N (e,2e)-2-hydroxyimino-6-methoxy-4-methyl-5-nitrohex-3-enamide Chemical compound COCC([N+]([O-])=O)\C(C)=C\C(=N/O)\C(N)=O HCUOEKSZWPGJIM-YBRHCDHNSA-N 0.000 description 5
- 101150110971 CIN7 gene Proteins 0.000 description 5
- 101001109689 Homo sapiens Nuclear receptor subfamily 4 group A member 3 Proteins 0.000 description 5
- 101000598778 Homo sapiens Protein OSCP1 Proteins 0.000 description 5
- 101150110298 INV1 gene Proteins 0.000 description 5
- 101001067395 Mus musculus Phospholipid scramblase 1 Proteins 0.000 description 5
- 102100022673 Nuclear receptor subfamily 4 group A member 3 Human genes 0.000 description 5
- 101100397044 Xenopus laevis invs-a gene Proteins 0.000 description 5
- 230000007704 transition Effects 0.000 description 5
- 238000012544 monitoring process Methods 0.000 description 4
- 230000002238 attenuated effect Effects 0.000 description 3
- 238000002347 injection Methods 0.000 description 2
- 239000007924 injection Substances 0.000 description 2
- 230000007257 malfunction Effects 0.000 description 2
- 230000000873 masking effect Effects 0.000 description 2
- 230000003071 parasitic effect Effects 0.000 description 2
- 230000001681 protective effect Effects 0.000 description 2
- 230000000903 blocking effect Effects 0.000 description 1
- 230000006378 damage Effects 0.000 description 1
- 230000002542 deteriorative effect Effects 0.000 description 1
- 230000001771 impaired effect Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 230000001755 vocal effect Effects 0.000 description 1
Images
Description
請求項2にかかる発明は、請求項1に記載の容量性スピーカ駆動回路において、前記高音過電流検出手段は、前記出力ドライバのパワートランジスタに流れる電流の電流値が高音過電流検出電流値を超えると前記高音過電流検出信号を検出することを特徴とする。
請求項3にかかる発明は、請求項2に記載の容量性スピーカ駆動回路において、前記高音過電流検出手段は、前記高音過電流検出信号が発生した後は、前記出力ドライバのパワートランジスタに流れる電流の電流値が前記高音過電流検出電流値よりも低い高音過電流解除電流値を下回ると、前記高音過電流検出信号を解除することを特徴とする。
請求項4にかかる発明は、請求項1、2、3のいずれか1つに記載の容量性スピーカ駆動回路において、前記高音過電流検出手段における前記高音過電流検出信号の発生と解除の変化を緩慢な変化に変更して前記通過周波数帯域切替手段に伝達するソフトオン/ソフトオフ回路を設けたことを特徴とする。
また、高音成分の大信号が所定時間を超えて継続して入力した場合でも、プリアンプの再生周波数帯域が制限されて、高音域の再生が減衰するだけであり、多くの楽器が発生する音声信号の基音成分は通過する。そのため、音楽の豊かさが多少損なわれるものの、音声信号再生の連続性は維持される。なお、高音成分の大信号が連続するケ−スは、極めて稀である。
請求項4にかかる発明によれば、高音過電流検出手段における高音過電流検出信号の発生と解除の変化を緩慢な変化に変更して通過周波数帯域切替手段に伝達するソフトオン/ソフトオフ回路を設けたので、通過周波数帯域切替手段のスイッチのチャージインジェクションによって発生する切り替えノイズが可聴域に入らなくなる。また、高音の減衰も緩やかに行われるため、音声信号再生の連続性も高く維持される。
図1に本発明の第1の実施例の容量性スピーカ駆動回路としてのD級増幅回路の回路を示す。10はプリアンプであり、オペアンプOP11,OP12、抵抗R11〜R14、キャパシタC11,C12、トランスミッションゲートSW11からなり、アナログの音声入力信号VINを一定の利得で増幅し、バランス(差動)信号V1N,V1Pに変換して出力する。20はPWM変調回路であり、プリアンプ10から出力するバランス信号V1N,V1PをそれぞれPWM信号V2N,V2Pに変換して出力する。30N,30Pはゲート駆動ロジックであり、PWM信号V2N,V2Pを入力して過電流検出の制御信号VS1が発生していないときPWM信号V2N,V2Pを後段に伝送し、発生したとき遮断する。
fc=1/[2π・R12・C11] (1)
から、式(2)で表される
fc=1/[2π・R12・(C11+C12)] (2)
に切り替わる。よって、高音過電流検出状態に移行すると、プリアンプ10のカットオフ周波数fcが低域に移行する。そのため、高音信号に由来する電流が低減することになる。
図2に本発明の第2の実施例のD級増幅回路の回路を示す。本実施例のD級増幅回路は、図1に示した第1の実施例のD級増幅回路とほぼ同一であるが、オアゲートOR1の出力信号VS2を、バッファB1、インバータINV1を経由してプリアンプ10のトランスミッションゲートSW11の制御端子に入力する代わりに、ソフトオン/ソフトオフ回路90を経由してプリアンプ10ののトランスミッションゲートSW11の制御端子に入力している点が異なる。
20:PWM変調回路
30N,30P:ゲート駆動ロジック
40N,40P:レベルシフタ
50N,50P:プリドライバ
60N,60P:出力ドライバ
70N,70P,70NA,70PA:過電流補償回路
80:出力フィルタおよび容量性スピーカ
90:ソフトオン/ソフトオフ回路
Claims (4)
- 入力信号を増幅するプリアンプと、該プリアンプで増幅されたアナログ信号をPWM信号に変換するPWM変調回路と、該PWM変調回路の出力PWM信号からPWM駆動信号を生成する出力ドライバと、該出力ドライバから出力するPWM駆動信号をアナログ信号に変換する出力フィルタと、を備えた容量性スピーカ駆動回路において、
前記出力ドライバのパワートランジスタに流れる電流が所定時間以上にわたって所定値を超えた場合に高音過電流検出信号を発生する高音過電流検出手段と、前記高音過電流検出信号が発生すると前記プリアンプの通過周波数帯域を低下させる通過周波数帯域切替手段と、を設けたことを特徴とする容量性スピーカ駆動回路。 - 請求項1に記載の容量性スピーカ駆動回路において、
前記高音過電流検出手段は、前記出力ドライバのパワートランジスタに流れる電流の電流値が高音過電流検出電流値を超えると前記高音過電流検出信号を検出することを特徴とする容量性スピーカ駆動回路。
- 請求項2に記載の容量性スピーカ駆動回路において、
前記高音過電流検出手段は、前記高音過電流検出信号が発生した後は、前記出力ドライバのパワートランジスタに流れる電流の電流値が前記高音過電流検出電流値よりも低い高音過電流解除電流値を下回ると、前記高音過電流検出信号を解除することを特徴とする容量性スピーカ駆動回路。
- 請求項1、2、3のいずれか1つに記載の容量性スピーカ駆動回路において、
前記高音過電流検出手段における前記高音過電流検出信号の発生と解除の変化を緩慢な変化に変更して前記通過周波数帯域切替手段に伝達するソフトオン/ソフトオフ回路を設けたことを特徴とする容量性スピーカ駆動回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011103976A JP5711041B2 (ja) | 2011-05-09 | 2011-05-09 | 容量性スピーカ駆動回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011103976A JP5711041B2 (ja) | 2011-05-09 | 2011-05-09 | 容量性スピーカ駆動回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012235403A JP2012235403A (ja) | 2012-11-29 |
JP5711041B2 true JP5711041B2 (ja) | 2015-04-30 |
Family
ID=47435270
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011103976A Active JP5711041B2 (ja) | 2011-05-09 | 2011-05-09 | 容量性スピーカ駆動回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5711041B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20220210550A1 (en) * | 2020-12-30 | 2022-06-30 | Anpec Electronics Corporation | Driver circuit of capacitive speaker |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5820291B2 (ja) * | 2012-02-09 | 2015-11-24 | 新日本無線株式会社 | 過電流保護回路 |
JP6186135B2 (ja) * | 2013-02-26 | 2017-08-23 | 京セラ株式会社 | D級アンプおよび電子機器 |
US10433062B2 (en) * | 2018-01-12 | 2019-10-01 | Diodes Incorporated | Stereo audio system and method |
KR102013118B1 (ko) * | 2018-06-05 | 2019-08-22 | (주)아이언디바이스 | 스피커 드라이버 및 그 동작 방법 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
NL9000518A (nl) * | 1990-03-07 | 1991-10-01 | Philips Nv | Breedband signaalversterker. |
JPH04159803A (ja) * | 1990-10-23 | 1992-06-03 | Matsushita Electric Ind Co Ltd | 電力増幅器 |
US20040017921A1 (en) * | 2002-07-26 | 2004-01-29 | Mantovani Jose Ricardo Baddini | Electrical impedance based audio compensation in audio devices and methods therefor |
JP2005109665A (ja) * | 2003-09-29 | 2005-04-21 | Matsushita Electric Ind Co Ltd | 負荷駆動装置 |
JP2006101044A (ja) * | 2004-09-29 | 2006-04-13 | Matsushita Electric Ind Co Ltd | 過電流保護回路 |
EP1998592A4 (en) * | 2006-03-22 | 2011-11-02 | Nec Corp | AUDIO SWITCHING |
JP4983412B2 (ja) * | 2007-06-05 | 2012-07-25 | ヤマハ株式会社 | 電力増幅回路 |
JP2008306269A (ja) * | 2007-06-05 | 2008-12-18 | Yamaha Corp | 電力増幅回路 |
JP2009118260A (ja) * | 2007-11-07 | 2009-05-28 | Panasonic Corp | 信号増幅装置及び音響システム |
JP2010114500A (ja) * | 2008-11-04 | 2010-05-20 | Seiko Epson Corp | 電力増幅装置 |
EP2302796B1 (en) * | 2009-07-24 | 2015-09-09 | Asahi Kasei Microdevices Corporation | Drive device |
TWI442786B (zh) * | 2009-12-31 | 2014-06-21 | Htc Corp | 揚聲器系統及揚聲器驅動電路 |
-
2011
- 2011-05-09 JP JP2011103976A patent/JP5711041B2/ja active Active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20220210550A1 (en) * | 2020-12-30 | 2022-06-30 | Anpec Electronics Corporation | Driver circuit of capacitive speaker |
US11483648B2 (en) * | 2020-12-30 | 2022-10-25 | Anpec Electronics Corporation | Driver circuit of capacitive speaker |
Also Published As
Publication number | Publication date |
---|---|
JP2012235403A (ja) | 2012-11-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5155413B2 (ja) | オーディオ再生機器におけるクリック及びポップノイズを低減するシステム及び方法 | |
JP5711041B2 (ja) | 容量性スピーカ駆動回路 | |
KR100805437B1 (ko) | D급 증폭기 | |
US9813814B1 (en) | Enhancing dynamic range based on spectral content of signal | |
JP5493019B2 (ja) | デジタルアンプのポップアップノイズ防止回路 | |
JP4133716B2 (ja) | ポップ音低減回路 | |
US8433078B2 (en) | High perceived audio quality class D amplifier | |
JP2011066558A (ja) | D級増幅器 | |
US10587232B2 (en) | Class D amplifiers | |
WO2012028017A1 (zh) | 一种音频功率放大器及音频功放模式切换方法 | |
US20100128898A1 (en) | Method and apparatus for operation sequencing of audio amplifiers | |
US9154098B2 (en) | Amplifier circuit and amplification method | |
JP2004343277A (ja) | 入力バッファ回路 | |
US6731162B2 (en) | Multi-channel digital amplifier for shifting phases of PWM signals | |
JP4048781B2 (ja) | D級増幅器 | |
JP2007088926A (ja) | Dクラスアンプ | |
US8249274B2 (en) | Audio amplifier with timing circuit to power down bias control and amplifying circuits in sequence | |
WO2008105592A1 (en) | Switching amplification driver for reducing starting noise and audio amplifier including the same | |
US20080075301A1 (en) | Muting Circuit | |
JP2009081641A (ja) | アンバランス−バランス変換回路 | |
CN203775149U (zh) | 具有功率限制功能的d类功放芯片和音频播放设备 | |
JP4759015B2 (ja) | 定電圧回路 | |
JP5676378B2 (ja) | D級増幅回路 | |
WO2018061386A1 (ja) | D級増幅器 | |
US7734265B2 (en) | Audio muting circuit and audio muting method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140403 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140925 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20141002 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20141030 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150227 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150305 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5711041 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |