CN203775149U - 具有功率限制功能的d类功放芯片和音频播放设备 - Google Patents
具有功率限制功能的d类功放芯片和音频播放设备 Download PDFInfo
- Publication number
- CN203775149U CN203775149U CN201420146333.0U CN201420146333U CN203775149U CN 203775149 U CN203775149 U CN 203775149U CN 201420146333 U CN201420146333 U CN 201420146333U CN 203775149 U CN203775149 U CN 203775149U
- Authority
- CN
- China
- Prior art keywords
- oxide
- semiconductor
- metal
- operational amplifier
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000003321 amplification Effects 0.000 title abstract description 9
- 238000003199 nucleic acid amplification method Methods 0.000 title abstract description 9
- 239000010752 BS 2869 Class D Substances 0.000 title abstract 6
- 230000005236 sound signal Effects 0.000 claims abstract description 23
- 239000004065 semiconductor Substances 0.000 claims description 204
- 101710170230 Antimicrobial peptide 1 Proteins 0.000 description 27
- 239000003990 capacitor Substances 0.000 description 7
- 238000010586 diagram Methods 0.000 description 5
- 230000002159 abnormal effect Effects 0.000 description 1
- 230000003139 buffering effect Effects 0.000 description 1
- 230000007812 deficiency Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 238000005070 sampling Methods 0.000 description 1
Landscapes
- Amplifiers (AREA)
Abstract
本实用新型公开了具有功率限制功能的D类功放芯片和音频播放设备,其D类功放芯片包括:PWM调制模块,PWM调制模块包括用于放大差分音频信号的差分运算放大器,所述D类功放芯片还包括用于限制差分运算放大器的输出功率的功率限制模块;差分运算放大器的正相输入端连接D类功放芯片的第一输入端,差分运算放大器的反相输入端连接D类功放芯片的第二输入端,功率限制模块的正输出端连接差分运算放大器的正相输出端,功率限制模块的负输出端连接差分运算放大器的反相输出端。本实用新型通过功率限制模块限制内部差分运算放大器的最低电平,从而限制了D类功放芯片的输出功率,抑制瞬间大的输入信号对扬声器的损坏。
Description
技术领域
本实用新型涉及电子产品,特别涉及具有功率限制功能的D类功放芯片和音频播放设备。
背景技术
D类功放称D类音频功率放大器,有时也称为数字功放,它是一种开关型的功放,与传统的线性功放相比,D类功放具有效率高、发热少的特点,被广泛应用于智能电视、智能手机等消费电子领域。
D类功放基于PWM(Pulse Width Modulation,脉宽调制)模式,将音频信号与采样的三角波比较,输出脉冲宽度与音频信号幅度成正比例的PWM波形,然后经过驱动器将该PWM波形的幅度放大,再由滤波器还原为放大后的音频信号驱动扬声器发出声音。
请参阅图1,在使用时需要由输入电容C1、C2提供偏置电压,在D类功放10放大信号后,通过滤波器20将信号还原驱动扬声器发出声音。现有的D类功放10包括:差分运算放大器AMP1、第一比较器CMP1、第二比较器CMP2、第一驱动器和第二驱动器,音频信号经过差分运算放大器AMP1放大后输出给第一比较器CMP1和第二比较器CMP2,由第一比较器CMP1和第二比较器CMP2将其与功放内部的三角波发生器产生的三角波信号比较输出PWM波形,且该PWM波形的脉冲宽度与音频信号幅度成正比例,所述PWM波形经过第一驱动器和第二驱动器放大后输出给滤波器,再由滤波器还原为音频信号驱动扬声器振动发出声音。
上述D类功放一般能正常驱动扬声器发出声音,但是当输入的音频信号的幅度过大时,经滤波器还原后的音频信号的幅度如果超过了扬声器的额定值;或者因输入音频信号的电流过大使输入电容C1、C2被短路,而导致还原后的音频信号为一直流分量等异常情况发生时,扬声器很可能被烧坏。因此有必要限制D类功放内部运算放大器的输出功率。
发明内容
鉴于上述现有技术的不足之处,本实用新型的目的在于提供一种具有功率限制功能的D类功放芯片和音频播放设备,能限制D类功放芯片的输出功率,从而防止扬声器被损坏。
为了达到上述目的,本实用新型采取了以下技术方案:
一种具有功率限制功能的D类功放芯片,包括:
用于将输入D类功放芯片的差分音频信号放大,并与D类功放芯片内部产生的三角波信号比较输出PWM信号的PWM调制模块;
所述PWM调制模块包括用于放大所述差分音频信号的差分运算放大器;
所述D类功放芯片还包括:
用于限制差分运算放大器的输出功率的功率限制模块;
所述差分运算放大器的正相输入端连接D类功放芯片的第一输入端,差分运算放大器的反相输入端连接D类功放芯片的第二输入端,所述功率限制模块的正输出端连接所述差分运算放大器的正相输出端,功率限制模块的负输出端连接所述差分运算放大器的反相输出端。
所述的具有功率限制功能的D类功放芯片中,所述功率限制模块包括:
用于产生一反比例电压的反比电压生成单元,所述反比例电压与功率限制模块的输入电压成反比;
用于限制差分运算放大器输出的最低电平的箝位单元;
用于为所述箝位单元提供偏置电压和生成箝位单元的栅极电压的控制电压生成单元;
所述反比电压生成单元的输入端连接D类功放芯片的第三输入端、反比电压生成单元的输出端通过所述控制电压生成单元连接所述箝位单元。
所述的具有功率限制功能的D类功放芯片中,所述反比电压生成单元包括第一运算放大器、第二运算放大器、第一电阻、第二电阻、第三电阻和第四电阻;
所述第一运算放大器的正相输入端连接D类功放芯片的第三输入端,第一运算放大器的反相输入端连接第一运算放大器的输出端,所述第一运算放大器的输出端通过第三电阻连接第二运算放大器的反相输入端;
所述第二运算放大器的正相输入端通过第一电阻连接D类功放芯片的电源端、还通过第二电阻接地,所述第二运算放大器的反相输入端通过第四电阻连接所述第二运算放大器的输出端,所述第二运算放大器的输出端为反比电压生成单元的输出端、连接控制电压生成单元。
所述的具有功率限制功能的D类功放芯片中,所述第一运算放大器和第二运算放大器为箝位运算放大器。
所述的具有功率限制功能的D类功放芯片中,所述控制电压生成单元包括第一MOS管、第二MOS管、第三MOS管、第四MOS管、第五MOS管、第六MOS管、第七MOS管、第八MOS管、第一电容和第五电阻;
所述第一MOS管的漏极连接偏置电压供电端,第一MOS管的栅极连接第二MOS管的栅极和第三MOS管的栅极,第一MOS管的源极、第二MOS管的源极和第三MOS管的源极均接地;
所述第二MOS管的漏极连接第五MOS管的漏极和栅极、第六MOS管的栅极、第七MOS管的栅极和第八MOS管的栅极,所述第三MOS管的漏极连接反比电压生成单元的输出端和第四MOS管的源极;
所述第四MOS管的栅极连接第六MOS管的漏极,第四MOS管的漏极通过第五电阻连接第六MOS管的漏极、也通过第一电容接地、还连接所述箝位单元的栅极端;
所述第五MOS管的源极连接第六MOS管的源极、第七MOS管的源极和第八MOS管的源极;所述第七MOS管的漏极和第八MOS管的漏极连接所述箝位单元的漏极端。
所述的具有功率限制功能的D类功放芯片中,所述箝位单元包括第九MOS管和第十MOS管,所述第九MOS管的栅极为箝位单元栅极端、连接所述第四MOS管的漏极和第十MOS管的栅极,所述第九MOS管的漏极连接第七MOS管的漏极,第九MOS管的源极连接所述差分运算放大器的正相输出端,所述第十MOS管的漏极连接第八MOS管的漏极,第十MOS管的源极连接所述差分运算放大器的反相输出端。
所述的具有功率限制功能的D类功放芯片中,所述第一MOS管、第二MOS管、第三MOS管、第四MOS管、第九MOS管和第十MOS管为N沟道MOS管,第五MOS管、第六MOS管、第七MOS管和第八MOS管为P沟道MOS管。
所述的具有功率限制功能的D类功放芯片中,所述PWM调制模块还包括:第一比较器、第二比较器、第一驱动模块、第二驱动模块、第六电阻、第七电阻、第八电阻和第九电阻;
所述第一比较器的反相输入端连接差分运算放大器的正相输出端和功率限制模块的正输出端,所述第二比较器的反相输入端连接差分运算放大器的反相输出端和功率限制模块的负输出端,所述第一比较器的正相输入端和第二比较器的正相输入端连接D类功放芯片内部的三角波产生模块;所述第一比较器的输出端通过第一驱动模块连接D类功放芯片的第一输出端,所述第二比较器的输出端通过第二驱动模块连接D类功放芯片的第二输出端;
所述第六电阻串联在D类功放芯片的第一输入端和差分运算放大器的正相输入端之间,所述第七电阻串联在D类功放芯片的第二输入端和差分运算放大器的反相输入端之间,所述第八电阻串接在差分运算放大器的正相输入端和D类功放芯片的第一输出端之间,所述第九电阻串接在差分运算放大器的反相输入端和D类功放芯片的第二输出端之间。
一种音频播放设备,其包括扬声器、如上述的D类功放芯片,及用于将D类功放芯片输出的PWM信号还原为音频信号驱动扬声器发出声音的桥式滤波器。
所述的音频播放设备中,所述桥式滤波器包括第一电感、第二电感、第二电容和第三电容,所述第一电感的一端连接D类功放芯片的第一输出端,第一电感的另一端通过第二电容接地、还连接扬声器;所述第二电感的一端连接D类功放芯片的第二输出端,第二电感的另一端通过第三电容接地、还连接扬声器。
相较于现有技术,本实用新型提供的具有功率限制功能的D类功放芯片和音频播放设备,所述D类功放芯片通过功率限制模块限制内部差分运算放大器的最低电平,从而限制了D类功放芯片的输出功率,抑制瞬间大的输入信号对扬声器的损坏。
附图说明
图1为现有D类功放芯片的电路原理图;
图2为本实用新型D类功放芯片的结构框图;
图3为本实用新型D类功放芯片中功率限制模块的电路图;
图4为现有D类功放芯片的输出电压波形示意图;
图5为本实用新型D类功放芯片的输出电压波形示意图;
图6为本实用新型音频播放设备的电路图。
具体实施方式
本实用新型提供一种具有功率限制功能的D类功放芯片和音频播放设备,为使本实用新型的目的、技术方案及效果更加清楚、明确,以下参照附图并举实施例对本实用新型进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本实用新型,并不用于限定本实用新型。
请参阅图2,本实用新型提供的具有功率限制功能的D类功放芯片可集成在一块芯片上,其包括:PWM调制模块200和功率限制模块100,所述PWM调制模块200用于将输入D类功放芯片的差分音频信号放大,并与D类功放芯片内部产生的三角波信号比较输出PWM信号。
其中,所述PWM调制模块200包括用于放大所述差分音频信号的差分运算放大器AMP1,所述差分运算放大器AMP1的正相输入端连接D类功放芯片的第一输入端a,差分运算放大器AMP1的反相输入端连接D类功放芯片的第二输入端b,所述功率限制模块100的正输出端sp连接所述差分运算放大器AMP1的正相输出端,功率限制模块100的负输出端sn连接所述差分运算放大器AMP1的反相输出端,所述功率限制模块100用于限制差分运算放大器AMP1的输出功率,即限制所述差分运算放大器AMP1输出信号的最低电平。
由于差分运算放大器AMP1的输出功率与输出电压的幅度成正比,因此只要限制了差分运算放大器AMP1的输出电压的最低电平,就可以限制差分运算放大器AMP1的功率。请一并参阅图3,所述功率限制模块100包括:反比电压生成单元101、最低电平的箝位单元102和控制电压生成单元103,所述反比电压生成单元101的输入端连接D类功放芯片的第三输入端plim、反比电压生成单元101的输出端通过所述控制电压生成单元103连接所述箝位单元102。
所述比电压生成单元用于产生与功率限制模块100的输入电压成反比的反比例电压,即产生一个与D类功放芯片的第三输入端plim的电压成反正例的电压,该电压输出给控制电压生成单元103。所述控制电压生成单元103用于为所述箝位单元102提供偏置电压和生成箝位单元102的栅极电压,使所述栅极电压稳定,所述箝位单元102用于限制差分运算放大器AMP1的正相输出端和反相输出端输出电压的最低电平,从而限制D类功放芯片的输出功率。
具体实施时,所述反比电压生成单元101包括第一运算放大器AMP2、第二运算放大器AMP3、第一电阻R1、第二电阻R2、第三电阻R3和第四电阻R4。其中,所述第一电阻R1和第二电阻R2分压电阻为第二运算放大器AMP3提供输入电压,并且第三电阻R3与第四电阻R4的阻值比可确定第二运算放大器AMP3放大倍数。
所述第一运算放大器AMP2的正相输入端连接D类功放芯片的第三输入端plim,第一运算放大器AMP2的反相输入端连接第一运算放大器AMP2的输出端,所述第一运算放大器AMP2的输出端通过第三电阻R3连接第二运算放大器AMP3的反相输入端。所述第二运算放大器AMP3的正相输入端通过第一电阻R1连接D类功放芯片的电源端VREF、还通过第二电阻R2接地,所述第二运算放大器AMP3的反相输入端通过第四电阻R4连接所述第二运算放大器AMP3的输出端,所述第二运算放大器AMP3的输出端为反比电压生成单元101的输出端、连接控制电压生成单元103。
本实施例中,所述第一运算放大器AMP2和第二运算放大器AMP3为箝位运算放大器,在功率限制模块100中均起箝位电压的作用,D类功放芯片的第三输入端plim的电压Vplim经第一运算放大器AMP2缓冲以后,使其输出端电压V1=Vplim。对于第二运算放大器AMP3需使第二运算放大器AMP3的两个输入端的电压相等,即V2=V3,并使 ,从而使第二运算放大器AMP3的输出电压与功率限制模块100的输入电压成反比。其中,V3为第二运算放大器AMP3的反相输入端的电压,V4为第二运算放大器AMP3的输出端的电压,R3为第三电阻R3的阻值,R4为第四电阻R4的阻值。
请继续参阅图3,所述的控制电压生成单元103包括第一MOS管M1、第二MOS管M2、第三MOS管M3、第四MOS管M4、第五MOS管M5、第六MOS管M6、第七MOS管M7、第八MOS管M8、第一电容C1和第五电阻R5。其中,所述第一MOS管M1、第二MOS管M2、第三MOS管M3和第四MOS管M4,第五MOS管M5、第六MOS管M6、第七MOS管M7和第八MOS管M8为P沟道MOS管。当然,在其它实施例中,所述,所述第一MOS管M1、第二MOS管M2、第三MOS管M3和第四MOS管M4,第五MOS管M5、第六MOS管M6、第七MOS管M7和第八MOS管还可以采用其它相应功能的电子元件代替,如N沟道MOS管结合反相器的方式代替PMOS管,只要能实现本实用新型的技术方案即可。
所述第一MOS管M1的漏极连接偏置电压供电端,第一MOS管M1的栅极连接第二MOS管M2的栅极和第三MOS管M3的栅极,第一MOS管M1的源极、第二MOS管M2的源极和第三MOS管M3的源极均接地。所述第二MOS管M2的漏极连接第五MOS管M5的漏极和栅极、第六MOS管M6的栅极、第七MOS管M7的栅极和第八MOS管M8的栅极,所述第三MOS管M3的漏极连接反比电压生成单元101的输出端(即第二运算放大器AMP3的输出端)和第四MOS管M4的源极。
所述第四MOS管M4的栅极连接第六MOS管M6的漏极,第四MOS管M4的漏极通过第五电阻R5连接第六MOS管M6的漏极、也通过第一电容C1接地、还连接所述箝位单元102的栅极端。所述第五MOS管M5的源极连接第六MOS管M6的源极、第七MOS管M7的源极和第八MOS管M8的源极;所述第七MOS管M7的漏极和第八MOS管M8的漏极连接所述箝位单元102的漏极端。
本实施例中,偏置电压供电端Vbias输出的偏置电流Ibias经第一MOS管M1镜像到第二MOS管M2和第三MOS管M3,流过第二MOS管M2的电流经第五MOS管M5镜像到第六MOS管M6、第七MOS管M7和第八MOS管M8。所述第六MOS管M6为第四MOS管M4的漏极提供电压、第七MOS管M7和第八MOS管M8为箝位单元102的漏极端提供电压。
请继续参阅图3,所述箝位单元102包括第九MOS管M9和第十MOS管M10,所述第九MOS管M9的栅极为箝位单元102栅极端、第九MOS管M9和第十MOS管M10的漏极为箝位单元102漏极端,所述第五电容C5主要用于稳定第九MOS管M9的栅极电压。所述第九MOS管M9的栅极连接所述第四MOS管M4的漏极和第十MOS管M10的栅极,所述第九MOS管M9的漏极连接第七MOS管M7的漏极,第九MOS管M9的源极连接所述差分运算放大器AMP1的正相输出端,所述第十MOS管M10的漏极连接第八MOS管M8的漏极,第十MOS管M10的源极连接所述差分运算放大器AMP1的反相输出端。本实施例中,所述第九MOS管M9和第十MOS管M10均为N沟道MOS管,其作用在于限制差分运算放大器AMP1的正相输出端和反相输出端的最低电平,从而来限制D类功放芯片的输出功率。当然,在其它实施例中,所述第九MOS管M9和第十MOS管M10还可以采用其它相应功能的电子元件代替,如P沟道MOS管结合反相器的方式代替NMOS管,只要能实现本实用新型的技术方案即可。
请再次参阅图2,所述PWM调制模块200还包括第一比较器CMP1、第二比较器CMP2、第一驱动模块201、第二驱动模块202、第六电阻R6、第七电阻R7、第八电阻R8和第九电阻R9。所述第一比较器CMP1和第二比较器CMP2用于将音频信号与三角形信号比较产生PWM信号。所述第六电阻R6、第七电阻R7、第八电阻R8和第九电阻R9用于设置增益参数,为D类功放芯片设置合适的增益,且该D类功放芯片的增益为。
所述第一比较器CMP1的反相输入端连接差分运算放大器AMP1的正相输出端和功率限制模块100的正输出端,所述第二比较器CMP2的反相输入端连接差分运算放大器AMP1的反相输出端和功率限制模块100的负输出端,所述第一比较器CMP1的正相输入端和第二比较器CMP2的正相输入端连接D类功放芯片内部的三角波产生模块。所述第一比较器CMP1的输出端通过第一驱动模块201连接D类功放芯片的第一输出端c,所述第二比较器CMP2的输出端通过第二驱动模块202连接D类功放芯片的第二输出端d。
所述第六电阻R6串联在D类功放芯片的第一输入端a和差分运算放大器AMP1的正相输入端之间,所述第七电阻R7串联在D类功放芯片的第二输入端b和差分运算放大器AMP1的反相输入端之间,所述第八电阻R8串接在差分运算放大器AMP1的正相输入端和D类功放芯片的第一输出端c之间,所述第九电阻R9串接在差分运算放大器AMP1的反相输入端和D类功放芯片的第二输出端d之间。
在PWM调制模块200中,音频信号经过差分运算放大器AMP1放大后输出给第一比较器CMP1和第二比较器CMP2,通过第一比较器CMP1和第二比较器CMP2将放大的音频信号与固定频率的三角波信号比较输出PWM波形,此PWM波形为低压脉冲,低压脉冲经过第一驱动模块201和第二驱动模块202转换为高电平为VCC、低电平为零的高压脉冲信号输出。由于三角波产生模块、第一驱动模块201和第二驱动模块202为现有D类功放芯片的常规电路,具体请参阅现有技术的相关介绍,此处不再详述。
以下结合图3对功率限制模块限制D类功放芯片的输出功率的原理进行详细说明:
由于第二运算放大器AMP3的两个输入端的电压V2=V3,并且有。
因此,第二运算放大器AMP3的输出电压V4= (公式一)
其中,V2是第一电阻R1和第二电阻R2对电源端VREF的分压,即V2=。
又由于V1=Vplim。
因此, (公式二)
又由于第九MOS管M9和第十MOS管M10的栅极电压V5=V4+VDS4,由上述公式二可知,V5=+VDS4,因此,V5与Vplim成反比例关系。
并且,根据NMOS的电流公式可知,只要流过第九MOS管M9和第十MOS管M10电流不变,就不变,因此只需使NMOS的栅极电压固定不变,其源极电压最低电压就固定不变。而在本实用新型实施例中,流过第九MOS管M9和第十MOS管M10的电流由第一MOS管M1镜像给第二MOS管M2和第三MOS管M3,再由第二MOS管M2镜像给第六、七、八MOS得到,而流过第一MOS管M1的电流由偏置电流Ibias提供,且该偏置电流Ibias是固定不变的,因此流过第九MOS管M9和第十MOS管M10电流也固定不变,所以第九MOS管M9和第十MOS管M10的源极的最低电压固定不变,而差分运算放大器AMP1的正相输出端的最低电平为V5-VDS9,反相输出端的最低电平为V5-VDS10。又由于在D类功放芯片中,只要限制了差分运算放大器AMP1输出信号的最低电平就可以限制D类功放芯片的功率。由上述公式二可知,V5与Vplim成反比关系,使第九MOS管M9输出的sp和第十MOS管M10输出的sn的最低电平与Vplim成反比,因此电压Vplim越高,sp和sn允许的最低电平越低,最大限制功率越大。请参阅图4,现有的D类功放芯片的输出波形为比较标准的正弦波,而采用本实用新型的D类功放芯片限制了最大功率以后,其波形就出现失真,使其输入电压的峰值被限制了,如图5所示。
本实用新型通过第九MOS管M9和第十MOS管M10箝位差分运算放大器AMP1放大之后的信号的最低电压,使功率限制模块100能够根据输入的Vplim电压限制差分运算放大器AMP1输出信号的最低电压,来限制D类功放芯片的最大输出功率,从而来保护与其连接后级电路(如扬声器),降低了电子产品的维修成本。
本实用新型还相应提供一种音频播放设备,请参阅图6,所述的音频播放设备包括扬声器400、桥式滤波器300和上述的D类功放芯片,所述D类功放芯片、桥式滤波器300和扬声器400依次连接。其中,所述D类功放芯片可集成在一块芯片上,其输出的PWM脉冲信号经过桥式滤波器300还原为音频信号驱动扬声器400发出声音。
其中,所述桥式滤波器300包括第一电感L1、第二电感L2、第二电容C2和第三电容C3,所述第一电感L1的一端连接D类功放芯片的第一输出端c,第一电感L1的另一端通过第二电容C2接地、还连接扬声器400;所述第二电感L2的一端连接D类功放芯片的第二输出端d,第二电感L2的另一端通过第三电容C3接地、还连接扬声器400,通过该桥式滤波器300将D类功放芯片输出的高压脉冲信号还原为音频信号驱动扬声器400振动发声。
综上所述,本实用新型通过功率限制模块限制内部差分运算放大器的最低电平,从而限制了D类功放芯片的输出功率,抑制瞬间大的输入信号对扬声器的损坏,延长了电子终端的使用寿命,而且降低了电子终端的修改成本。
可以理解的是,对本领域普通技术人员来说,可以根据本实用新型的技术方案及其实用新型构思加以等同替换或改变,而所有这些改变或替换都应属于本实用新型所附的权利要求的保护范围。
Claims (10)
1.一种具有功率限制功能的D类功放芯片,包括:
用于将输入D类功放芯片的差分音频信号放大,并与D类功放芯片内部产生的三角波信号比较输出PWM信号的PWM调制模块;
所述PWM调制模块包括用于放大所述差分音频信号的差分运算放大器;
其特征在于,所述D类功放芯片还包括:
用于限制差分运算放大器的输出功率的功率限制模块;
所述差分运算放大器的正相输入端连接D类功放芯片的第一输入端,差分运算放大器的反相输入端连接D类功放芯片的第二输入端,所述功率限制模块的正输出端连接所述差分运算放大器的正相输出端,功率限制模块的负输出端连接所述差分运算放大器的反相输出端。
2.根据权利要求1所述的具有功率限制功能的D类功放芯片,其特征在于,所述功率限制模块包括:
用于产生一反比例电压的反比电压生成单元,所述反比例电压与功率限制模块的输入电压成反比;
用于限制差分运算放大器输出的最低电平的箝位单元;
用于为所述箝位单元提供偏置电压和生成箝位单元的栅极电压的控制电压生成单元;
所述反比电压生成单元的输入端连接D类功放芯片的第三输入端、反比电压生成单元的输出端通过所述控制电压生成单元连接所述箝位单元。
3.根据权利要求2所述的具有功率限制功能的D类功放芯片,其特征在于,所述反比电压生成单元包括第一运算放大器、第二运算放大器、第一电阻、第二电阻、第三电阻和第四电阻;
所述第一运算放大器的正相输入端连接D类功放芯片的第三输入端,第一运算放大器的反相输入端连接第一运算放大器的输出端,所述第一运算放大器的输出端通过第三电阻连接第二运算放大器的反相输入端;
所述第二运算放大器的正相输入端通过第一电阻连接D类功放芯片的电源端、还通过第二电阻接地,所述第二运算放大器的反相输入端通过第四电阻连接所述第二运算放大器的输出端,所述第二运算放大器的输出端为反比电压生成单元的输出端、连接控制电压生成单元。
4.根据权利要求3所述的具有功率限制功能的D类功放芯片,其特征在于,所述第一运算放大器和第二运算放大器为箝位运算放大器。
5.根据权利要求2所述的具有功率限制功能的D类功放芯片,其特征在于,所述控制电压生成单元包括第一MOS管、第二MOS管、第三MOS管、第四MOS管、第五MOS管、第六MOS管、第七MOS管、第八MOS管、第一电容和第五电阻;
所述第一MOS管的漏极连接偏置电压供电端,第一MOS管的栅极连接第二MOS管的栅极和第三MOS管的栅极,第一MOS管的源极、第二MOS管的源极和第三MOS管的源极均接地;
所述第二MOS管的漏极连接第五MOS管的漏极和栅极、第六MOS管的栅极、第七MOS管的栅极和第八MOS管的栅极,所述第三MOS管的漏极连接反比电压生成单元的输出端和第四MOS管的源极;
所述第四MOS管的栅极连接第六MOS管的漏极,第四MOS管的漏极通过第五电阻连接第六MOS管的漏极、也通过第一电容接地、还连接所述箝位单元的栅极端;
所述第五MOS管的源极连接第六MOS管的源极、第七MOS管的源极和第八MOS管的源极;所述第七MOS管的漏极和第八MOS管的漏极连接所述箝位单元的漏极端。
6.根据权利要求5所述的具有功率限制功能的D类功放芯片,其特征在于,所述箝位单元包括第九MOS管和第十MOS管,所述第九MOS管的栅极为箝位单元栅极端、连接所述第四MOS管的漏极和第十MOS管的栅极,所述第九MOS管的漏极连接第七MOS管的漏极,第九MOS管的源极连接所述差分运算放大器的正相输出端,所述第十MOS管的漏极连接第八MOS管的漏极,第十MOS管的源极连接所述差分运算放大器的反相输出端。
7.根据权利要求6所述的具有功率限制功能的D类功放芯片,其特征在于,所述第一MOS管、第二MOS管、第三MOS管、第四MOS管、第九MOS管和第十MOS管为N沟道MOS管,第五MOS管、第六MOS管、第七MOS管和第八MOS管为P沟道MOS管。
8.根据权利要求1所述的具有功率限制功能的D类功放芯片,其特征在于,所述PWM调制模块还包括:第一比较器、第二比较器、第一驱动模块、第二驱动模块、第六电阻、第七电阻、第八电阻和第九电阻;
所述第一比较器的反相输入端连接差分运算放大器的正相输出端和功率限制模块的正输出端,所述第二比较器的反相输入端连接差分运算放大器的反相输出端和功率限制模块的负输出端,所述第一比较器的正相输入端和第二比较器的正相输入端连接D类功放芯片内部的三角波产生模块;所述第一比较器的输出端通过第一驱动模块连接D类功放芯片的第一输出端,所述第二比较器的输出端通过第二驱动模块连接D类功放芯片的第二输出端;
所述第六电阻串联在D类功放芯片的第一输入端和差分运算放大器的正相输入端之间,所述第七电阻串联在D类功放芯片的第二输入端和差分运算放大器的反相输入端之间,所述第八电阻串接在差分运算放大器的正相输入端和D类功放芯片的第一输出端之间,所述第九电阻串接在差分运算放大器的反相输入端和D类功放芯片的第二输出端之间。
9.一种音频播放设备,其特征在于,包括扬声器、如权利要求1-8任意一项所述的D类功放芯片,及用于将D类功放芯片输出的PWM信号还原为音频信号驱动扬声器发出声音的桥式滤波器。
10.根据权利要求9所述的音频播放设备,其特征在于,所述桥式滤波器包括第一电感、第二电感、第二电容和第三电容,所述第一电感的一端连接D类功放芯片的第一输出端,第一电感的另一端通过第二电容接地、还连接扬声器;所述第二电感的一端连接D类功放芯片的第二输出端,第二电感的另一端通过第三电容接地、还连接扬声器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201420146333.0U CN203775149U (zh) | 2014-03-28 | 2014-03-28 | 具有功率限制功能的d类功放芯片和音频播放设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201420146333.0U CN203775149U (zh) | 2014-03-28 | 2014-03-28 | 具有功率限制功能的d类功放芯片和音频播放设备 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN203775149U true CN203775149U (zh) | 2014-08-13 |
Family
ID=51292294
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201420146333.0U Expired - Fee Related CN203775149U (zh) | 2014-03-28 | 2014-03-28 | 具有功率限制功能的d类功放芯片和音频播放设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN203775149U (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104485908A (zh) * | 2014-11-14 | 2015-04-01 | 河北高达电子科技有限公司 | 1000w数字功放 |
CN111969967A (zh) * | 2020-08-24 | 2020-11-20 | 北京百瑞互联技术有限公司 | 一种低电压e类功率放大器、方法、芯片及设备 |
CN116388763A (zh) * | 2023-04-10 | 2023-07-04 | 苏州领慧立芯科技有限公司 | 一种兼容电压/电流输出的dac |
-
2014
- 2014-03-28 CN CN201420146333.0U patent/CN203775149U/zh not_active Expired - Fee Related
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104485908A (zh) * | 2014-11-14 | 2015-04-01 | 河北高达电子科技有限公司 | 1000w数字功放 |
CN104485908B (zh) * | 2014-11-14 | 2017-06-20 | 河北高达电子科技有限公司 | 1000w数字功放 |
CN111969967A (zh) * | 2020-08-24 | 2020-11-20 | 北京百瑞互联技术有限公司 | 一种低电压e类功率放大器、方法、芯片及设备 |
CN111969967B (zh) * | 2020-08-24 | 2024-04-12 | 北京百瑞互联技术股份有限公司 | 一种低电压e类功率放大器、方法、芯片及设备 |
CN116388763A (zh) * | 2023-04-10 | 2023-07-04 | 苏州领慧立芯科技有限公司 | 一种兼容电压/电流输出的dac |
CN116388763B (zh) * | 2023-04-10 | 2023-12-22 | 苏州领慧立芯科技有限公司 | 一种兼容电压/电流输出的dac |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9762187B2 (en) | Audio output circuit for driving an electroacoustic conversion element | |
Guo et al. | A 101 dB PSRR, 0.0027% THD+ N and 94% power-efficiency filterless class D amplifier | |
US8872581B2 (en) | Class-D power amplifier capable of reducing electromagnetic interference and triangular wave generator thereof | |
CN101557203A (zh) | 一种具有过流保护的功率放大器 | |
US9444419B2 (en) | Boosted differential class H amplifier | |
JP2009049671A (ja) | 出力制限回路、d級パワーアンプ、音響機器 | |
EP2127070B1 (en) | A data processing system for clipping correction | |
CN203775149U (zh) | 具有功率限制功能的d类功放芯片和音频播放设备 | |
CN103391059A (zh) | 具有d类放大器的音频系统及集成电路芯片 | |
CN102118668B (zh) | 扬声器系统和扬声器驱动电路 | |
CN109120269B (zh) | 一种数字模拟转换器 | |
CN108649959B (zh) | 一种数字模拟转换器及数字功放子系统 | |
CN209184560U (zh) | 一种基准电压生成电路及开关电源 | |
CN108718198B (zh) | 一种数字模拟转换器 | |
CN110912524A (zh) | D类功放振荡电路、d类功放振荡器及其频率调节方法 | |
CN110972044A (zh) | 扬声器控制电路及音频播放装置 | |
CN104184425A (zh) | 单端输入的d类音频功率放大器 | |
CN208433954U (zh) | 一种数字模拟转换器 | |
CN101453196B (zh) | 放大器电路 | |
CN208433953U (zh) | 一种数字模拟转换器及数字功放子系统 | |
US7388431B2 (en) | Switching amplifier and control method thereof | |
KR100626987B1 (ko) | 헤드폰 드라이버 및 헤드폰 드라이버 구동방법 | |
JP2006229891A (ja) | 信号増幅回路およびそれを用いた電子機器 | |
CN100477506C (zh) | D类放大器电路 | |
CN203563186U (zh) | 降噪电路及具有其的语音音频驱动电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20140813 |