JP5660466B2 - 半導体装置及び半導体装置の製造方法 - Google Patents
半導体装置及び半導体装置の製造方法 Download PDFInfo
- Publication number
- JP5660466B2 JP5660466B2 JP2011222729A JP2011222729A JP5660466B2 JP 5660466 B2 JP5660466 B2 JP 5660466B2 JP 2011222729 A JP2011222729 A JP 2011222729A JP 2011222729 A JP2011222729 A JP 2011222729A JP 5660466 B2 JP5660466 B2 JP 5660466B2
- Authority
- JP
- Japan
- Prior art keywords
- conductive layer
- via hole
- interlayer insulating
- pad portion
- film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/0212—Auxiliary members for bonding areas, e.g. spacers
- H01L2224/02122—Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body
- H01L2224/02163—Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body on the bonding area
- H01L2224/02165—Reinforcing structures
- H01L2224/02166—Collar structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Wire Bonding (AREA)
Description
このように、パッド部の周縁下部側に設けられるビアホール内の導電層が内部に空洞部を有しているので、ボンディング時にパッド部に衝撃が加わった際に、この衝撃がより分散されやすくなり、パッド部からの衝撃に起因する層間絶縁膜でのクラックの発生を一層抑制することができる。
この方法によれば、複数のSOG膜を貫通するビアホール内に導電層を埋め込みながら、同時に導電層の内部に空洞部を形成するようにしているので、クラックの発生を抑制可能な構成を、製造工程数を抑えて実現することができる。また、パッド部の下側に少なくともビアが形成されるので、パッド部の下側に残存する複数のSOG膜の剥がれを抑えることができる。
以下、本発明の第1実施形態について、詳細に説明する。
なお、図1は、第1実施形態に係る半導体装置を示す断面説明図である。図2は、空洞部の大きさを説明する図である。
なお、図3〜図5は、第1実施形態に係る半導体装置の製造工程を示す断面説明図である。図6及び図7は、導電層の内部に空洞部を形成する工程を説明する説明図である。
このように、パッド部12dの周縁下部側に設けられるビアホール15c内の導電層16bが内部に空洞部17を有しているので、ボンディング時にパッド部12dに衝撃が加わった際に、この衝撃がより分散されやすくなり、パッド部12dからの衝撃に起因する層間絶縁膜10でのクラックの発生を一層抑制することができる。
この方法によれば、ビアホール15a〜15c内に導電層を埋め込みながら、同時に導電層の内部に空洞部17を形成するようにしているので、クラックの発生を抑制可能な構成を、製造工程数を抑えて実現することができる。また、パッド部12dの下側に少なくともビアが形成されるので、パッド部の下側に残存するSOG膜の剥がれを抑えることができる。
本発明は上記記述及び図面によって説明した実施形態に限定されるものではなく、例えば次のような実施形態も本発明の技術的範囲に含まれる。
2…SOI層
3、103…半導体基板
4…埋込酸化膜
7…トレンチ
8…絶縁層
10…層間絶縁膜
10a…第1層間絶縁膜
10b…第2層間絶縁膜
10c…第3層間絶縁膜
10d…第4層間絶縁膜
11a…第1SOG膜(SOG膜)
11b…第2SOG膜(SOG膜)
11c…第3SOG膜(SOG膜)
12a…第1配線層(配線層)
12b…第2配線層(配線層)
12c…第3配線層(配線層)
12d…第4配線層(配線層、パッド部)
14…保護層
15a…第1ビアホール(ビアホール)
15b…第2ビアホール(ビアホール)
15c…貫通ビアホール(ビアホール)
15d…第3ビアホール(ビアホール)
16a…第1導電層(導電層)
16b…第2導電層(導電層)
16c…第3導電層(導電層)
17…空洞部
18…開口部
19…パッシベーション膜
20…C−MOS
30…バイポーラトランジスタ
40…LDMOS
50…ダイオード
71…制御端子
72…LOCOS酸化膜
Claims (6)
- 半導体素子が形成された半導体基板と、
前記半導体基板上に形成された複数のSOG膜および層間絶縁膜と、
前記層間絶縁膜を介して、前記半導体素子と電気的に接続された複数の配線層と、
前記配線層と電気的に接続され、一方面側がボンディング接続されるパッド部と、
前記複数のSOG膜を貫通するように形成されるビアホールと、
前記ビアホール内に埋め込まれる導電層と、
を有し、
前記ビアホールは、前記パッド部よりも下方に設けられており、
前記導電層の少なくとも一部は、内部に空洞部を有していることを特徴とする半導体装置。 - 前記ビアホールは、前記パッド部の周縁下部側に少なくとも設けられており、
前記パッド部の周縁下部側に設けられるビアホール内に埋め込まれる前記導電層は、内部に前記空洞部を有していることを特徴とする請求項1に記載の半導体装置。 - 前記導電層は、タングステンを主体として構成されていることを特徴とする請求項1又は請求項2に記載の半導体装置。
- 前記パッド部の下方側の領域に、前記半導体素子が形成されていることを特徴とする請求項1から請求項3のいずれか一項に記載の半導体装置。
- 半導体基板に半導体素子を形成する工程と、
前記半導体素子を形成した前記半導体基板上に複数のSOG膜および層間絶縁膜を形成する工程と、
前記複数の層間絶縁膜間に配線層を形成する工程と、
前記複数のSOG膜を貫通するビアホールを形成する工程と、
前記ビアホール内に導電層を埋め込みつつ、前記導電層の少なくとも一部の内部に空洞部を形成する工程と、
前記層間絶縁膜の上方にパッド部を形成する工程と、
を含むことを特徴とする半導体装置の製造方法。 - 前記導電層は、タングステンを主体として構成されることを特徴とする請求項5に記載の半導体装置の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011222729A JP5660466B2 (ja) | 2011-10-07 | 2011-10-07 | 半導体装置及び半導体装置の製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011222729A JP5660466B2 (ja) | 2011-10-07 | 2011-10-07 | 半導体装置及び半導体装置の製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013084711A JP2013084711A (ja) | 2013-05-09 |
JP5660466B2 true JP5660466B2 (ja) | 2015-01-28 |
Family
ID=48529630
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011222729A Expired - Fee Related JP5660466B2 (ja) | 2011-10-07 | 2011-10-07 | 半導体装置及び半導体装置の製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5660466B2 (ja) |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2622038B2 (ja) * | 1991-06-03 | 1997-06-18 | シャープ株式会社 | 半導体装置及びその製造方法 |
JP2001168093A (ja) * | 1999-12-09 | 2001-06-22 | Sharp Corp | 半導体装置 |
US6599778B2 (en) * | 2001-12-19 | 2003-07-29 | International Business Machines Corporation | Chip and wafer integration process using vertical connections |
JP5329068B2 (ja) * | 2007-10-22 | 2013-10-30 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
JP2010135348A (ja) * | 2008-12-02 | 2010-06-17 | Panasonic Corp | 貫通電極形成方法 |
US8587121B2 (en) * | 2010-03-24 | 2013-11-19 | International Business Machines Corporation | Backside dummy plugs for 3D integration |
-
2011
- 2011-10-07 JP JP2011222729A patent/JP5660466B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2013084711A (ja) | 2013-05-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5324822B2 (ja) | 半導体装置 | |
JP5448304B2 (ja) | 半導体装置 | |
JP5106933B2 (ja) | 半導体装置 | |
US20170186704A1 (en) | Method for manufacturing a semiconductor device having moisture-resistant rings being formed in a peripheral region | |
TWI311790B (en) | Semiconductor device having bonding pad above low-k kielectric film and manufacturing method therefor | |
JP5802515B2 (ja) | 半導体装置及びその製造方法 | |
KR101369361B1 (ko) | 일체형 크랙 스탑 구조물을 구비한 반도체 장치 | |
US8633107B2 (en) | Method of producing a semiconductor device and semiconductor device having a through-wafer interconnect | |
CN1207768C (zh) | 具有绝缘体上硅结构的半导体器件及其制造方法 | |
JP2011139103A (ja) | 半導体装置 | |
US9105698B2 (en) | Multilevel interconnect structures and methods of fabricating same | |
JP2012204444A (ja) | 半導体装置及びその製造方法 | |
JPH10199925A (ja) | 半導体装置及びその製造方法 | |
JP2002222811A (ja) | 半導体装置およびその製造方法 | |
KR20140052731A (ko) | 반도체 장치 및 이의 형성 방법 | |
JP5369394B2 (ja) | 半導体装置及びその製造方法 | |
JP5660466B2 (ja) | 半導体装置及び半導体装置の製造方法 | |
JP2004247522A (ja) | 半導体装置及びその製造方法 | |
JP2008041804A (ja) | 半導体装置及びその製造方法 | |
JP5582879B2 (ja) | 半導体装置及びその製造方法 | |
US8384214B2 (en) | Semiconductor structure, pad structure and protection structure | |
JP4814694B2 (ja) | 半導体装置 | |
TWI854424B (zh) | 半導體裝置 | |
JP2006324388A (ja) | 半導体装置およびその製造方法 | |
JP2006019312A (ja) | 半導体集積回路装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20131212 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140527 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140530 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140722 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20141107 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20141120 |
|
LAPS | Cancellation because of no payment of annual fees |