JP5660466B2 - 半導体装置及び半導体装置の製造方法 - Google Patents

半導体装置及び半導体装置の製造方法 Download PDF

Info

Publication number
JP5660466B2
JP5660466B2 JP2011222729A JP2011222729A JP5660466B2 JP 5660466 B2 JP5660466 B2 JP 5660466B2 JP 2011222729 A JP2011222729 A JP 2011222729A JP 2011222729 A JP2011222729 A JP 2011222729A JP 5660466 B2 JP5660466 B2 JP 5660466B2
Authority
JP
Japan
Prior art keywords
conductive layer
via hole
interlayer insulating
pad portion
film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2011222729A
Other languages
English (en)
Other versions
JP2013084711A (ja
Inventor
伸 瀧澤
伸 瀧澤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Denso Corp
Original Assignee
Denso Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Denso Corp filed Critical Denso Corp
Priority to JP2011222729A priority Critical patent/JP5660466B2/ja
Publication of JP2013084711A publication Critical patent/JP2013084711A/ja
Application granted granted Critical
Publication of JP5660466B2 publication Critical patent/JP5660466B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/0212Auxiliary members for bonding areas, e.g. spacers
    • H01L2224/02122Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body
    • H01L2224/02163Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body on the bonding area
    • H01L2224/02165Reinforcing structures
    • H01L2224/02166Collar structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Wire Bonding (AREA)

Description

本発明は、半導体装置の製造方法及び半導体装置に関する。
従来、半導体素子が形成された半導体装置の上部側にパッド部を設け、このパッド部に外部と電気的に接続するためのワイヤをボンディングすることが行われている。このようにワイヤをボンディングする際にパッド部へ衝撃が加わると、パッド部の下部側に設けられる層間絶縁膜にクラックが発生することがある。そして、このクラックの内部に水分が侵入することによって、配線などが腐食するといった問題がある。また、小型化などの観点から半導体素子などの上部側(直上側)にパッド部が設けられることがあるが、この構成では、クラックが半導体素子まで進展する虞があり、素子特性に影響が生じるといった問題もある。そこで、このようなクラックの発生を抑制する技術として、例えば、下記特許文献1〜3に示すものが知られている。
特許文献1には、多数のパッド部(3)が形成された多層配線構造の半導体集積回路装置において、パッド部(3)と同一階層の配線層(63)、パッド部(3)よりも下層の配線層(62)及び接続孔(73)によって、パッド部(3)の底面および左右の側面を外囲してパッド部(3)の配列方向に沿って延びる樋状のクラック阻止壁(11)が形成された構造が記載されている。そして、このクラック阻止壁(11)により、パッド下で発生するクラックの進行を抑制するようにしている。
特許文献2には、基板主面の上方に形成された下層パッド(12a)と、この下層パッド(12a)を覆って形成された層間絶縁膜(13)と、層間絶縁膜(13)上に形成され下層パッド(12a)の上方に配設されたボンディングパッド(16)と、層間絶縁膜(13)を貫通し下層パッド(12a)とボンディングパッド(16)とを接続するコンタクト(15)を備えた半導体装置が記載されている。そして、コンタクト(15)は、基板主面と垂直方向に見ると、開口(17a)を囲む環状に形成されており、ボンディングパッド(16)の下部の層間絶縁膜(13)にクラックが発生しても、そのクラックは、この環状のコンタクト(15)によって外側への延伸が抑制されるようになっている。
特許文献3には、複数の配線が形成された導体層(7)と、導体層(7)の複数の配線と重なる領域に形成されたボンディングパッド(14)とを備え、配線の一部がボンディングパッド(14)と接合される一方、配線の他の部分とボンディングパッド(14)との間に絶縁性の保護膜(8)が形成された半導体装置が記載されている。また、ボンディングパッド(14)と重なる領域内の配線上の保護膜(8)は、隣合う配線上の保護膜と橋架しており、このように保護膜が橋架することにより空孔部(16)が形成されている。そして、ボンディングパッド(14)から保護膜(8)に応力が働くと、空孔部(16)が衝撃緩衝材として機能し、保護膜(8)の下に形成される配線などの構成要素の損傷を抑制するようにしている。
特開2005−72172号公報 特開2006−165419号公報 特開2004−214594号公報
ところで、近年の微細化に伴い、配線間などの埋め込み性の良さから、オゾンTEOS(テトラエトキシシラン)膜に代わり、プラズマCVD法で堆積したTEOS(テトラエチルオルソシリケート)膜が層間絶縁膜として用いられることがあるが、配線間にボイドが生じてしまう場合がある。このため、このボイドの発生を抑えるために、層間絶縁膜の一部に、SOG(Spin On Glass)膜を用いることがある。しかし、このSOG膜は他の部位との密着強度が低くなりやすく、剥離してしまう虞がある。特に、ボンディングによってパッド部に衝撃が加わったりすると、パッド部の下側に残存するSOG膜が剥がれやすくなる。したがって、クラックの発生を抑制しつつ、SOG膜での剥離を抑えることが可能な構造が望まれている。
しかしながら、上記特許文献1〜3は、クラックの発生を抑制可能な構成ではあるものの、SOG膜の剥離を抑える構成については何ら設けられておらず、この問題を改善することができなかった。また、特許文献1及び2の構成では、クラック阻止壁などを別途設けなければならず、製造工程が増えるといった問題もあった。
本発明は、上述した課題を解決するためになされたものであり、クラックの発生を抑制できるとともに、SOG膜の剥離を抑えることが可能な半導体装置及び半導体装置の製造方法を提供することにある。
本発明は、半導体素子が形成された半導体基板と、前記半導体基板上に形成された複数のSOG膜および層間絶縁膜と、前記層間絶縁膜を介して、前記半導体素子と電気的に接続された複数の配線層と、前記配線層と電気的に接続され、一方面側がボンディング接続されるパッド部と、前記複数のSOG膜を貫通するように形成されるビアホールと、前記ビアホール内に埋め込まれる導電層と、を有し、前記ビアホールは、前記パッド部よりも下方に設けられており、前記導電層の少なくとも一部は、内部に空洞部を有していることを特徴とする。
また、第2の発明は、半導体基板に半導体素子を形成する工程と、前記半導体素子を形成した前記半導体基板上に複数のSOG膜および層間絶縁膜を形成する工程と、前記複数の層間絶縁膜に配線層を形成する工程と、前記複数のSOG膜を貫通するビアホールを形成する工程と、前記ビアホール内に導電層を埋め込みつつ、前記導電層の少なくとも一部の内部に空洞部を形成する工程と、前記層間絶縁膜の上方にパッド部を形成する工程と、を含むことを特徴とする。
請求項1の半導体装置では、半導体素子が形成された半導体基板上に、複数のSOG膜および層間絶縁膜が形成されており、この層間絶縁膜を介して、複数の配線層が半導体素子と電気的に接続されている。さらに、一方面側がボンディング接続されるパッド部と、複数のSOG膜を貫通するように形成されるビアホールと、ビアホール内に埋め込まれる導電層とを有している。そして、ビアホールは、パッド部よりも下方に設けられており、導電層の少なくとも一部は、内部に空洞部を有している。
このように、パッド部よりも下方であって、複数のSOG膜を貫通するように設けられるビアホール内の導電層の少なくとも一部が内部に空洞部を有しているので、ボンディング時などにパッド部等から衝撃が加わった際に、この衝撃が一点に集中することなく空洞部で分散されやすくなる。このため、パッド部等からの衝撃に起因する層間絶縁膜でのクラックの発生を抑制することができる。さらに、層間絶縁膜と導電層は共に異種材料(絶縁材料と導電材料)であるため、この界面で衝撃が分散されやすくなり、クラックの伝搬をより抑えることができる。また、パッド部よりも下方にビアが設けられているので、このビアが杭としても機能し、複数のSOG膜の剥がれを抑えることができる。
請求項2の発明では、ビアホールは、パッド部の周縁下部側に少なくとも設けられている。そして、パッド部の周縁下部側に設けられるビアホール内に埋め込まれる導電層は、内部に空洞部を有している。
このように、パッド部の周縁下部側に設けられるビアホール内の導電層が内部に空洞部を有しているので、ボンディング時にパッド部に衝撃が加わった際に、この衝撃がより分散されやすくなり、パッド部からの衝撃に起因する層間絶縁膜でのクラックの発生を一層抑制することができる。
請求項3の発明では、導電層は、タングステンを主体として構成されている。このように、半導体装置の配線等に用いられることが多く、また、孔埋めの制御が比較的容易なタングステンを主体としてビアホール内に埋め込まれる導電層が構成されているため、製造コストを抑えることができる。
請求項4の発明では、パッド部の下方側の領域に、半導体素子が形成されている。このように、パッド部の下方側の領域にも半導体素子を形成することで、装置全体の小型化を図ることができる。また、パッド部の下方側の領域は、ボンディング時にパッド部からの衝撃が加わりやすいが、上述のように、パッド部よりも下方に設けられる導電層の少なくとも一部は、内部に空洞部を有しているので、クラックの発生を抑制することができる。
請求項5の半導体装置の製造方法では、半導体基板に半導体素子を形成する工程と、半導体素子を形成した半導体基板上に複数のSOG膜および層間絶縁膜を形成する工程と、複数の層間絶縁膜に配線層を形成する工程と、複数のSOG膜を貫通するビアホールを形成する工程とを有している。そして、ビアホール内に導電層を埋め込みつつ、導電層の少なくとも一部の内部に空洞部を形成し、層間絶縁膜の上方にパッド部を形成するようにしている。
この方法によれば、複数のSOG膜を貫通するビアホール内に導電層を埋め込みながら、同時に導電層の内部に空洞部を形成するようにしているので、クラックの発生を抑制可能な構成を、製造工程数を抑えて実現することができる。また、パッド部の下側に少なくともビアが形成されるので、パッド部の下側に残存する複数のSOG膜の剥がれを抑えることができる。
請求項6の方法では、導電層は、タングステンを主体として構成されている。このように、導電層が、比較的半導体装置の配線等に用いられることが多く、また、孔埋めの制御がし易いタングステンを主体として構成されているため、製造コストを抑えることができる。
図1は、第1実施形態に係る半導体装置を示す断面説明図である。 図2は、空洞部の大きさを説明する図である。 図3は、第1実施形態に係る半導体装置の製造工程を示す断面説明図である。 図4は、第1実施形態に係る半導体装置の製造工程を示す断面説明図である。 図5は、第1実施形態に係る半導体装置の製造工程を示す断面説明図である。 図6は、導電層の内部に空洞部を形成する工程を説明する説明図である。 図7は、導電層の内部に空洞部を形成する工程を説明する説明図である。 図8は、第1実施形態の変形例に係る半導体装置の構成概要を示す説明図である。
[第1実施形態]
以下、本発明の第1実施形態について、詳細に説明する。
なお、図1は、第1実施形態に係る半導体装置を示す断面説明図である。図2は、空洞部の大きさを説明する図である。
本発明では、例えば、シリコンからなる半導体基板3上に、半導体素子が形成されており(図1〜7では図示略)、さらにこの半導体素子の上には、層間絶縁膜10が形成されている。この層間絶縁膜10は、SOG(Spin On Glass)膜、ホウ素リン含有ケイ酸ガラス(BPSG)膜及びTEOS(テトラエトキシシラン)膜等から構成されている(詳細は後述)。
そして、層間絶縁膜10を介して、第1配線層12a、第2配線層12b、第3配線層12c、第4配線層12dが半導体素子と電気的に接続されている。これら各配線層は、例えば、Alを主体として構成されている。また、第4配線層12dの少なくとも一部は、パッド部として機能し、一方面側がボンディング接続されると共に、多方面側が第3配線層12cと接続されている(以下、第4配線層12dを、「パッド部12d」ともいう)。
さらに、層間絶縁膜10には、複数のビアホール15a〜15cが配置されており、このビアホール15a〜15c内には、導電層16a、16bが埋め込まれており、各配線層を電気的に接続している。ビアホール15a〜15cは、図1にも示すように、パッド部12dよりも下方に設けられており、複数のビアホールに埋め込まれる導電層のうちの少なくとも一部は、内部に空洞部17を有している。
より具体的に、ビアホールは、パッド部12dの周縁下部側に少なくとも設けられている。そして、パッド部12dの周縁下部側に設けられるビアホール(後述の貫通ビアホール15c)内に埋め込まれる導電層(第2導電層16b)には、内部に空洞部17が形成されている。また、この導電層は、タングステンを主体として構成されている。
そして、導電層が空洞部17を有するためには、ビアホール(貫通ビアホール15c)の大きさは、図2に示すように、アスペクト比が3以上(B/A≧3)であることが好ましい。アスペクト比が3以上であれば、ビアホール内に埋め込まれる導電層の内部に空洞部17を形成することができる。一方、3未満になると導電層の内部に空洞部17ができにくくなり、例えば、アスペクト比2(B/A=2)では、ビアホール内に導電層がほぼ埋まるようになる。なお、空洞部17の有無や大きさは、ビアホールの大きさ(径と深さ)や製造時のガス流量等を変更することにより制御することができる。例えば、ビアホールのアスペクト比が3程度であれば、空洞部の径(幅)は、A/3程度の大きさとなる。
次に、半導体装置1の製造方法について説明する。
なお、図3〜図5は、第1実施形態に係る半導体装置の製造工程を示す断面説明図である。図6及び図7は、導電層の内部に空洞部を形成する工程を説明する説明図である。
本発明の半導体装置1の製造方法では、まず、半導体基板3の一方面側に、公知の方法などによって、半導体素子(図示略)を形成し、この半導体素子の上に第1層間絶縁膜10aを1500nm程度形成する。第1層間絶縁膜10aは、例えば、BPSG膜やTEOS膜などの酸化膜から構成され、CVD法などにより形成することができる。
次に、図3(A)に示すように、第1層間絶縁膜10aの上に、Al膜をスパッタ法などにより500nm程度形成した後、フォトリソグラフィとドライエッチング等を用いて、このAl膜にパターニングを施し、第1配線層12aを形成する(図3(B))。そして、この第1配線層12aの上に保護層14として、SiN膜(100nm程度)と、TEOS膜(200nm程度)を形成する(図3(C))。
次に、保護層14の上に、第1SOG膜11aを200nm程度、スピンコータを用いて形成した後(図3(D))、この第1SOG膜11aの不要部分をエッチングする(図3(E))。そして、この第1SOG膜11aの上に、第2層間絶縁膜10bを形成する(図4(A))。第2層間絶縁膜10bは、例えば、TEOS膜などの酸化膜から構成され、CVD法などにより形成することができる。
次に、この第2層間絶縁膜10bを、CMP(Chemical Mechanical Polishing)などの方法によって、第1配線層12a上の厚さが1000nm程度となるまで研磨し、表面を平坦化する(図4(B))。そして、第1配線層12a上の第2層間絶縁膜10bに、フォトリソグラフィとドライエッチング等を用いて、第1ビアホール15aを複数形成する(図4(C))。
次に、スパッタなどの方法によってタングステンを製膜し、第1ビアホール15a内に第1導電層16aを埋め込む(図4(D))。そして、CMPなどの方法によって、第1ビアホール15a内以外の不要部分のタングステンを除去する(図4(E))。なお、これにより、第1導電層16aの厚さ(深さ)は、1000nm程度となる。
次に、第2配線層12b、第2SOG膜11b、保護層14及び第3層間絶縁膜10cを上述した方法と同様に、第2層間絶縁膜10b及び第1導電層16aの上に形成する(図5(A))。そして、フォトリソグラフィとドライエッチング等を用いて、第2ビアホール15bを複数形成する(図5(B))。このとき、第1SOG膜11a、第2層間絶縁膜10b、第2SOG膜11b、第3層間絶縁膜10cを少なくとも貫通する貫通ビアホール15cを同時に形成する。例えば、層間絶縁膜(酸化膜)のほうが配線層(Al膜)よりもエッチングレートが大きくなるエッチング条件(すなわちエッチング選択比が大きく取れる条件)にてエッチングを行うことにより、大きさ(深さ)の異なる第2ビアホール15bと貫通ビアホール15cとを同時に形成することができる。また、貫通ビアホール15cは、アスペクト比が3以上となるように形成する。
次に、スパッタなどの方法によってタングステンを製膜し、第2ビアホール15b内及び貫通ビアホール15c内に第2導電層16bを埋め込むとともに、貫通ビアホール15c内に埋め込まれる第2導電層16bの内部に空洞部17を形成する(図5(C))。具体的に、貫通ビアホール15c内に第2導電層16bが埋め込まれる過程を図6及び図7を用いて説明する。
まず、タングステンの製膜が開始されると(図6(A))、貫通ビアホール15cの表面全体に薄いタングステンの膜ででき(図6(B))、この膜厚が徐々に大きくなっていく(図6(C))。さらに、タングステンの膜厚が大きくなっていくと、内部に空洞を有した状態で貫通ビアホール15cの上部が互いにくっつき(図7(A))、やがて貫通ビアホール15cの上部が閉じて、貫通ビアホール15c内の第2導電層16bの内部に空洞部17が形成される(図7(B))。(すなわち、ビアホールの内周壁及び底壁上にタングステンを埋め、内部に空洞を有した状態のまま上部を繋ぐように閉塞する。)
このように、貫通ビアホール15cを適切な大きさ(アスペクト比が3以上)にすることで、この貫通ビアホール15c内に第2導電層16bを埋め込みつつ、第2導電層16bの内部に空洞部17を同時に形成することができる。また、第1SOG膜11a、第2層間絶縁膜10b、第2SOG膜11b、第3層間絶縁膜10cを貫通する貫通ビアホール15cを形成し、この内部に埋め込まれる第2導電層16bの内部に空洞部17を設けることで、縦方向(膜厚方向)の広い領域で、クラックの発生を抑制することができる。
次に、CMPなどの方法によって、第2ビアホール15b内及び貫通ビアホール15c内以外の不要部分のタングステンを除去する(図5(D))。なお、これにより、第2ビアホール15b内の(第2配線層12b上の)第2導電層16aの厚さ(深さ)は、1000nm程度となる。
次に、図5(E)に示すように、Al膜をスパッタ法などにより500nm程度形成した後、フォトリソグラフィとドライエッチング等を用いて、このAl膜にパターニングを施し、第3配線層12cを形成する。さらに、第4層間絶縁膜10dを形成するとともに、この第4層間絶縁膜10dに、フォトリソグラフィとドライエッチング等を用いて、開口部18を設ける。なお、この開口部18は、少なくとも貫通ビアホール15cの上方側に形成する(開口部周縁下部側に貫通ビアホール15cが配置されるように、当該開口部18を形成する)。そして、この第4層間絶縁膜10dの上方に、パッド部としても機能する第4配線層12dがスパッタ法などにより形成される。さらに、パッド部12d以外の一方面側(上面側)をパッシベーション膜19で覆い、図1に示す半導体装置1を製造することができる。
以上説明したように、本第1実施形態に係る半導体装置1によれば、半導体素子が形成された半導体基板3上に、SOG膜を含む層間絶縁膜10が形成されており、この層間絶縁膜10を介して、配線層12a〜12dが半導体素子と電気的に接続されている。さらに、一方面側がボンディング接続されるパッド部12d(第4配線層12d)と、層間絶縁膜10に配置されると共に配線層12a〜12cを接続するビアホール15a〜15cと、ビアホール15a〜15c内に埋め込まれる導電層16a、16bとを有している。そして、ビアホール15a〜15cは、パッド部12dよりも下方に設けられており、導電層16a、16bの少なくとも一部は、内部に空洞部17を有している。
このように、パッド部12dよりも下方に設けられるビアホール15a〜15c内の導電層16a、16bの少なくとも一部が内部に空洞部17を有しているので、ボンディング時などにパッド部12d等から衝撃が加わった際に、この衝撃が一点に集中することなく空洞部17で分散されやすくなる。このため、パッド部12d等からの衝撃に起因する層間絶縁膜10でのクラックの発生を抑制することができる。さらに、層間絶縁膜10と導電層16a、16bは共に異種材料(絶縁材料と導電材料)であるため、この界面で衝撃が分散されやすくなり、クラックの伝搬をより抑えることができる。また、パッド部12dよりも下方にビアが設けられているので、このビアが杭としても機能し、SOG膜の剥がれを抑えることができる。
また、ビアホール(貫通ビアホール15c)は、パッド部12dの周縁下部側に少なくとも設けられている。そして、パッド部12dの周縁下部側に設けられるビアホール(貫通ビアホール15c)内に埋め込まれる導電層16bは、内部に空洞部17を有している。
このように、パッド部12dの周縁下部側に設けられるビアホール15c内の導電層16bが内部に空洞部17を有しているので、ボンディング時にパッド部12dに衝撃が加わった際に、この衝撃がより分散されやすくなり、パッド部12dからの衝撃に起因する層間絶縁膜10でのクラックの発生を一層抑制することができる。
また、導電層16a、16bは、タングステンを主体として構成されている。このように、半導体装置1の配線等に用いられることが多く、また、孔埋めの制御が比較的容易なタングステンを主体としてビアホール15a〜15c内に埋め込まれる導電層16a、16bが構成されているため、製造コストを抑えることができる。
また、本第1実施形態に係る半導体装置1の製造方法では、半導体基板3に半導体素子を形成する工程と、半導体素子を形成した半導体基板3上にSOG膜を含む層間絶縁膜10を形成する工程と、層間絶縁膜10に配線層12a〜12dを形成する工程と、層間絶縁膜10に複数のビアホール15a〜15cを形成する工程とを有している。そして、ビアホール内に導電層16a、16bを埋め込みつつ、導電層の少なくとも一部の内部に空洞部17を形成し、層間絶縁膜10の上方にパッド部12dを形成するようにしている。
この方法によれば、ビアホール15a〜15c内に導電層を埋め込みながら、同時に導電層の内部に空洞部17を形成するようにしているので、クラックの発生を抑制可能な構成を、製造工程数を抑えて実現することができる。また、パッド部12dの下側に少なくともビアが形成されるので、パッド部の下側に残存するSOG膜の剥がれを抑えることができる。
また、導電層16a、16bは、タングステンを主体として構成されている。このように、導電層16a、16bが、比較的半導体装置の配線等に用いられることが多く、また、孔埋めの制御がし易いタングステンを主体として構成されているため、製造コストを抑えることができる。
次に、本発明の第1実施形態における変形例に係る半導体装置101について、図8を参照して説明する。本第1実施形態における変形例では、パッド部12dの下方側の領域に半導体素子が形成されている点が、上記第1実施形態にて述べた半導体装置1と主に異なる。したがって、第1実施形態の半導体装置1と実質的に同一の構成部分には、同一符号を付し、その説明を省略する。
図8は、第1実施形態の変形例に係る半導体装置の構成概要を示す説明図である。本変形例の半導体装置101では、CMOS型のMOSFET(C−MOS)20、バイポーラトランジスタ30、LDMOS40及びダイオード50などの半導体素子が同一半導体基板103上に形成されている。そして、パッド部12dの下方側の領域に、半導体素子が形成されている。具体的に、C−MOS20及びバイポーラトランジスタ30の形成領域の上方に跨るようにパッド部12dが形成されている。
具体的に、本変形例では、半導体基板103はSOI構造を有しており、シリコンからなる支持基板5上に、シリコン酸化膜(SiO)からなる埋込酸化膜4を介してN型シリコンからなるSOI(Silicon On Insulator)層2を積層して形成されている。そして、C−MOS20、バイポーラトランジスタ30、LDMOS40及びダイオード50の各領域は、トレンチ7及びトレンチ7内に配置された絶縁層8にて素子分離されている。
C−MOS20は、SOI層2の表層に、P型ウェル領域21と、N型ウェル領域22とを備えている。そして、P型ウェル領域21内には、P+領域23と、2つのN+領域24、25とを備えており、それぞれ第1ビアホール15a及び第1導電層16aを介して、第1配線層12aに接続されている。また、N+領域24、25の上には制御端子71が設けられており、P+領域23とN+領域24の間には、LOCOS酸化膜72が設けられている。N型ウェル領域22内には、N+領域26と、2つのP+領域27、28とを備えており、それぞれ第1ビアホール15a及び第1導電層16aを介して、第1配線層12aに接続されている。また、P+領域27、28の上には制御端子71が設けられており、N+領域26とP+領域27の間には、LOCOS酸化膜72が設けられている。
バイポーラトランジスタ30は、SOI層2の表層に、N+領域31と、P型ウェル領域32とを備えている。そして、P型ウェル領域32内には、P+領域33とN+領域34とを備えている。N+領域31と、P+領域33及びN+領域34は、それぞれ第1ビアホール15a及び第1導電層16aを介して、第1配線層12aに接続されている。また、N+領域31とP型ウェル領域32の間には、LOCOS酸化膜72が設けられている。
LDMOS40は、SOI層2の表層に、Pウェル領域41と、Pウェル領域41内に形成されるP+領域42及びP+領域42に隣接して形成されるN+領域43と、Nウェル領域44と、Nウェル領域44内に形成されるP+領域45と、制御端子71及びLOCOS酸化膜72を備えている。また、P+領域42及びN+領域43と、P+領域45は、それぞれ第1ビアホール15a及び第1導電層16aを介して、第1配線層12aに接続されている。
ダイオード50は、SOI層2の表層に、Pウェル領域51を備えている。そして、Pウェル領域51内には、P+領域52及びN+領域53が形成されている。また、P+領域52及びN+領域53は、それぞれ第1ビアホール15a及び第1導電層16aを介して、第1配線層12aに接続されている。
そして、これら半導体素子の上には、層間絶縁膜10(第1層間絶縁膜10a〜第4層間絶縁膜10d)が形成されている。また、この層間絶縁膜10は、第1層間絶縁膜10aと第2層間絶縁膜10bとの間に第1SOG膜11a及び第1配線層12a、第2層間絶縁膜10bと第3層間絶縁膜10cとの間に第2SOG膜11b及び第2配線層12b、第3層間絶縁膜10cと第4層間絶縁膜10dとの間に第3SOG膜11c及び第3配線層12c、第4層間絶縁膜10dに設けられる開口部18に、多方面側が第3配線層12cと接触するように、パッド部としても機能する第4配線層12dが形成されている。
さらに、第1配線層12aの一部と第2配線層12bは、第2ビアホール15b及び第2導電層16bにより接続されており、第2配線層12bの一部と第3配線層12cの一部は、第3ビアホール15d及び第3導電層16cにより接続されている。また、図8に示すように、パッド部12dの下方側の領域に、第1配線層12aの一部及び第2配線層12bの一部が、第3配線層12cと共に配置されている。そして、第1導電層16a、第2導電層16b及び第3導電層16cの少なくとも一部は、内部に空洞部を有している(図8では省略)。
このように、本変形例では、パッド部12dの下方側の領域に、半導体素子が形成されている。このように、パッド部12dの下方側の領域にも半導体素子を形成することで、装置全体の小型化を図ることができる。また、パッド部12dの下方側の領域は、ボンディング時にパッド部12dからの衝撃が加わりやすいが、上述のように、パッド部12dよりも下方に設けられる導電層16a〜16cの少なくとも一部は、内部に空洞部を有しているので、層間絶縁膜10のクラックの発生を抑制できるとともに、微細配線(第1配線層12a及び第2配線層12b)の断線も抑えることができる。
[他の実施形態]
本発明は上記記述及び図面によって説明した実施形態に限定されるものではなく、例えば次のような実施形態も本発明の技術的範囲に含まれる。
上記実施形態では、第1導電層16a及び第2導電層16bは、タングステンを主体として構成されている例を示したが、これに限定されず、例えば、アルミニウムや導電性窒化物などを主体として構成されていてもよい。
上記変形例では、C−MOS20及びバイポーラトランジスタ30の形成領域の上方に跨るようにパッド部12dが形成された例を示したが、パッド部12dの配置はこれに限定されず、例えば、LDMOS40やダイオード50の形成領域の上方にパッド部12dが形成されていてもよい。
1、101…半導体装置
2…SOI層
3、103…半導体基板
4…埋込酸化膜
7…トレンチ
8…絶縁層
10…層間絶縁膜
10a…第1層間絶縁膜
10b…第2層間絶縁膜
10c…第3層間絶縁膜
10d…第4層間絶縁膜
11a…第1SOG膜(SOG膜)
11b…第2SOG膜(SOG膜)
11c…第3SOG膜(SOG膜)
12a…第1配線層(配線層)
12b…第2配線層(配線層)
12c…第3配線層(配線層)
12d…第4配線層(配線層、パッド部)
14…保護層
15a…第1ビアホール(ビアホール)
15b…第2ビアホール(ビアホール)
15c…貫通ビアホール(ビアホール)
15d…第3ビアホール(ビアホール)
16a…第1導電層(導電層)
16b…第2導電層(導電層)
16c…第3導電層(導電層)
17…空洞部
18…開口部
19…パッシベーション膜
20…C−MOS
30…バイポーラトランジスタ
40…LDMOS
50…ダイオード
71…制御端子
72…LOCOS酸化膜

Claims (6)

  1. 半導体素子が形成された半導体基板と、
    前記半導体基板上に形成された複数のSOG膜および層間絶縁膜と、
    前記層間絶縁膜を介して、前記半導体素子と電気的に接続された複数の配線層と、
    前記配線層と電気的に接続され、一方面側がボンディング接続されるパッド部と、
    前記複数のSOG膜を貫通するように形成されるビアホールと、
    前記ビアホール内に埋め込まれる導電層と、
    を有し、
    前記ビアホールは、前記パッド部よりも下方に設けられており、
    前記導電層の少なくとも一部は、内部に空洞部を有していることを特徴とする半導体装置。
  2. 前記ビアホールは、前記パッド部の周縁下部側に少なくとも設けられており、
    前記パッド部の周縁下部側に設けられるビアホール内に埋め込まれる前記導電層は、内部に前記空洞部を有していることを特徴とする請求項1に記載の半導体装置。
  3. 前記導電層は、タングステンを主体として構成されていることを特徴とする請求項1又は請求項2に記載の半導体装置。
  4. 前記パッド部の下方側の領域に、前記半導体素子が形成されていることを特徴とする請求項1から請求項3のいずれか一項に記載の半導体装置。
  5. 半導体基板に半導体素子を形成する工程と、
    前記半導体素子を形成した前記半導体基板上に複数のSOG膜および層間絶縁膜を形成する工程と、
    前記複数の層間絶縁膜に配線層を形成する工程と、
    前記複数のSOG膜を貫通するビアホールを形成する工程と、
    前記ビアホール内に導電層を埋め込みつつ、前記導電層の少なくとも一部の内部に空洞部を形成する工程と、
    前記層間絶縁膜の上方にパッド部を形成する工程と、
    を含むことを特徴とする半導体装置の製造方法。
  6. 前記導電層は、タングステンを主体として構成されることを特徴とする請求項5に記載の半導体装置の製造方法。
JP2011222729A 2011-10-07 2011-10-07 半導体装置及び半導体装置の製造方法 Expired - Fee Related JP5660466B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011222729A JP5660466B2 (ja) 2011-10-07 2011-10-07 半導体装置及び半導体装置の製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011222729A JP5660466B2 (ja) 2011-10-07 2011-10-07 半導体装置及び半導体装置の製造方法

Publications (2)

Publication Number Publication Date
JP2013084711A JP2013084711A (ja) 2013-05-09
JP5660466B2 true JP5660466B2 (ja) 2015-01-28

Family

ID=48529630

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011222729A Expired - Fee Related JP5660466B2 (ja) 2011-10-07 2011-10-07 半導体装置及び半導体装置の製造方法

Country Status (1)

Country Link
JP (1) JP5660466B2 (ja)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2622038B2 (ja) * 1991-06-03 1997-06-18 シャープ株式会社 半導体装置及びその製造方法
JP2001168093A (ja) * 1999-12-09 2001-06-22 Sharp Corp 半導体装置
US6599778B2 (en) * 2001-12-19 2003-07-29 International Business Machines Corporation Chip and wafer integration process using vertical connections
JP5329068B2 (ja) * 2007-10-22 2013-10-30 ルネサスエレクトロニクス株式会社 半導体装置
JP2010135348A (ja) * 2008-12-02 2010-06-17 Panasonic Corp 貫通電極形成方法
US8587121B2 (en) * 2010-03-24 2013-11-19 International Business Machines Corporation Backside dummy plugs for 3D integration

Also Published As

Publication number Publication date
JP2013084711A (ja) 2013-05-09

Similar Documents

Publication Publication Date Title
JP5324822B2 (ja) 半導体装置
JP5448304B2 (ja) 半導体装置
JP5106933B2 (ja) 半導体装置
US20170186704A1 (en) Method for manufacturing a semiconductor device having moisture-resistant rings being formed in a peripheral region
TWI311790B (en) Semiconductor device having bonding pad above low-k kielectric film and manufacturing method therefor
JP5802515B2 (ja) 半導体装置及びその製造方法
KR101369361B1 (ko) 일체형 크랙 스탑 구조물을 구비한 반도체 장치
US8633107B2 (en) Method of producing a semiconductor device and semiconductor device having a through-wafer interconnect
CN1207768C (zh) 具有绝缘体上硅结构的半导体器件及其制造方法
JP2011139103A (ja) 半導体装置
US9105698B2 (en) Multilevel interconnect structures and methods of fabricating same
JP2012204444A (ja) 半導体装置及びその製造方法
JPH10199925A (ja) 半導体装置及びその製造方法
JP2002222811A (ja) 半導体装置およびその製造方法
KR20140052731A (ko) 반도체 장치 및 이의 형성 방법
JP5369394B2 (ja) 半導体装置及びその製造方法
JP5660466B2 (ja) 半導体装置及び半導体装置の製造方法
JP2004247522A (ja) 半導体装置及びその製造方法
JP2008041804A (ja) 半導体装置及びその製造方法
JP5582879B2 (ja) 半導体装置及びその製造方法
US8384214B2 (en) Semiconductor structure, pad structure and protection structure
JP4814694B2 (ja) 半導体装置
TWI854424B (zh) 半導體裝置
JP2006324388A (ja) 半導体装置およびその製造方法
JP2006019312A (ja) 半導体集積回路装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20131212

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20140527

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20140530

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140722

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20141107

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20141120

LAPS Cancellation because of no payment of annual fees