JP5466953B2 - バックアップ方法及びディスクアレイシステム - Google Patents
バックアップ方法及びディスクアレイシステム Download PDFInfo
- Publication number
- JP5466953B2 JP5466953B2 JP2009552364A JP2009552364A JP5466953B2 JP 5466953 B2 JP5466953 B2 JP 5466953B2 JP 2009552364 A JP2009552364 A JP 2009552364A JP 2009552364 A JP2009552364 A JP 2009552364A JP 5466953 B2 JP5466953 B2 JP 5466953B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- unit
- nonvolatile memory
- volatile memory
- area
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims description 29
- 230000015654 memory Effects 0.000 claims description 326
- 238000012546 transfer Methods 0.000 claims description 164
- 125000004122 cyclic group Chemical group 0.000 claims description 6
- 238000013500 data storage Methods 0.000 claims description 4
- 238000007726 management method Methods 0.000 description 71
- 239000000872 buffer Substances 0.000 description 59
- 230000007547 defect Effects 0.000 description 41
- 238000004891 communication Methods 0.000 description 26
- 238000006243 chemical reaction Methods 0.000 description 17
- 238000010586 diagram Methods 0.000 description 17
- 238000012545 processing Methods 0.000 description 13
- 238000011084 recovery Methods 0.000 description 6
- 239000003990 capacitor Substances 0.000 description 4
- 230000004044 response Effects 0.000 description 4
- 238000003491 array Methods 0.000 description 3
- 238000012937 correction Methods 0.000 description 3
- HBBGRARXTFLTSG-UHFFFAOYSA-N Lithium ion Chemical compound [Li+] HBBGRARXTFLTSG-UHFFFAOYSA-N 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 230000002950 deficient Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 229910001416 lithium ion Inorganic materials 0.000 description 1
- 229910052987 metal hydride Inorganic materials 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- PXHVJJICTQNCMI-UHFFFAOYSA-N nickel Substances [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 1
- -1 nickel metal hydride Chemical class 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0706—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
- G06F11/0727—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in a storage system, e.g. in a DASD or network based storage system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/14—Error detection or correction of the data by redundancy in operation
- G06F11/1402—Saving, restoring, recovering or retrying
- G06F11/1415—Saving, restoring, recovering or retrying at system level
- G06F11/1441—Resetting or repowering
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/16—Error detection or correction of the data by redundancy in hardware
- G06F11/20—Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements
- G06F11/2015—Redundant power supplies
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/16—Error detection or correction of the data by redundancy in hardware
- G06F11/20—Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements
- G06F11/2053—Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements where persistent mass storage functionality or persistent mass storage control functionality is redundant
- G06F11/2089—Redundant storage control functionality
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/16—Error detection or correction of the data by redundancy in hardware
- G06F11/20—Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements
- G06F11/2097—Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements maintaining the standby controller/processing unit updated
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0766—Error or fault reporting or storing
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/70—Masking faults in memories by using spares or by reconfiguring
- G11C29/74—Masking faults in memories by using spares or by reconfiguring using duplex memories, i.e. using dual copies
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Description
そこで本発明に係るバックアップ方法は、RAIDシステムが停電した場合であっても、バックアップユニットの電力容量を増やさずに、コントローラモジュールに搭載する揮発メモリが保持するデータを保証することを目的とする。
(課題を解決するための手段)
本実施例に係るバックアップ方法の1つの観点によれば、データを一時保存するための揮発メモリと不揮発メモリを有するコントローラが、該揮発メモリに保持するデータを該不揮発メモリに退避するバックアップ方法であって、前記コントローラが、冗長構成をとる第1コントローラと第2コントローラであって、前記第1コントローラおよび前記第2コントローラと1対1の対応関係で接続された冗長構成をとる第1バックアップユニットおよび第2バックアップユニットから停電時に電力が供給され、前記揮発メモリ内に保持する前記データを、前記不揮発メモリにおける所定のデータ格納単位である単位データごとに前記不揮発メモリ内の指定した領域に転送すると共に、前記転送される複数の前記単位データをパリティ演算することによってパリティデータを生成し、揮発メモリに格納された前記データの前記単位データごとの複数の部分に対応する複数の周期冗長検査コードを生成し、前記生成した複数の周期冗長検査コードの各々に基づいて、前記不揮発メモリに転送されたデータの誤りの有無を、前記単位データごとに確認し、前記不揮発メモリに転送されたデータに誤りがあった場合、誤りが確認された単位データに対応するパリティデータによって該誤りが確認されたデータを復元できるかを判別し、前記パリティデータによって、該誤りが確認されたデータを復元できない場合には、該データを不揮発メモリ内の前記指定した領域とは異なる領域に転送することを特徴とする。
(発明の効果)
本実施例に係るバックアップ方法によれば、停電発生時、不揮発メモリに保持するデータを高速に不揮発メモリに退避できるので、RAIDシステムのデータを確実に保証することができる。
101…電源ユニット
102…電源ユニット
103…バックアップユニット
104…バックアップユニット
105…コントローラモジュール(CM)
106…コントローラモジュール(CM)
107…ディスク
108…ディスク
109…ディスク
110…ディスク
111…制御回路
112…CPU
113…不揮発メモリ
114…FPGA
115…不揮発メモリ
116…DEポート
117…制御回路
118…CPU
119…揮発メモリ
120…FPGA
121…不揮発メモリ
122…DEポート
201…通信部
202…データ転送部
203…データ転送部
204…データ書き戻し部
205…通信情報管理部
206…テーブル管理部
207…テーブル管理部
208…転送制御部
209…転送制御部
210…メモリ制御部
211…メモリ制御部
212…データ変換制御部
213…データ変換制御部
214…PCI−Xインターフェース
215…バッファ
216…バッファ
217…バッファ
218…不良管理テーブル
219…不良管理テーブル
220…レジスタ
図1は本実施例に係るディスクアレイ装置100の構成図である。
外部電源(external source)は電源ユニット101、102を介して、ディスクアレイ装置100に電力を供給する。ディスクアレイ装置100は電源ユニット101、102の二つのAC/DC電源ユニットを有している。これは一方の電源ユニットが故障してもディスクアレイ装置100に外部電源から電力を供給するためである。つまりディスクアレイ装置100は電源ユニット101、102の冗長構成をとることによって、ディスクアレイ装置100は電源ユニットにおける障害に対応することができる。また電源ユニット101、102はスタンバイ電源とシステム電源を生成している。スタンバイ電源はディスクアレイ装置100を起動するために必要最小限の電力を供給する5V(ボルト)の電源である。システム電源はディスクアレイ装置100を運転するために必要な電力を供給する12V(ボルト)電源である。ディスクアレイ装置100が通常運用していない場合は電力を削減するため、電源ユニット101、102はスタンバイ電源のみ出力し、ディスクアレイ装置100は待機状態となっている。ディスクアレイ装置100が通常運用時である場合、電源ユニット101、102はスタンバイ電源とシステム電源を出力する。そして電源ユニット101、102はバックアップユニット103、104に外部電源から電力を供給し、充電している。
停電が発生して外部電源からディスクアレイ装置100への電力供給がなくなると、電源ユニット101はシステム電源を断つことをCM105に通知する。同様に電源ユニット102はシステム電源を断つことをCM106に通知する。
またディスクアレイ装置100は、バックアップユニット103、104も冗長構成をとっている。本実施例におけるバックアップユニット103はCM105に電力を供給する。バックアップユニット103はCM106に電力を供給しない。また本実施例におけるバックアップユニット104はCM106に電力を供給する。バックアップユニット104はCM105に電力を供給しない。本実施例におけるディスクアレイ装置100では、バックアップユニット103がCM105に電力を供給し、バックアップユニット104がCM106に電力を供給する。これはバックアップユニット103、104それぞれがCM105、106に供給する電力量は大きい。つまりバックアップユニット103、104の双方がCM105、106に電力を供給する構成にすると以下の問題ある。バックアップユニット103、104のいずれか一方のバックアップユニットが故障してCM105、106に電力供給できなくなると、残りのバックアップユニット1つだけではCM105、106の両方に一度に十分に電力を供給できない。その結果CM105、106の両方が電力不足で揮発メモリ113、119に保持するデータを不揮発メモリ115、121に退避できなくなってしまう。そのため本実施例ではバックアップユニット103、104のいずれかが故障しても残りのバックアップユニットが対応するCMに確実に電力を供給できるように、バックアップユニット103、104とCM105、106は1対1の対応関係に接続する。
本実施例に係るCM105は制御回路111、CPU(central proce
ssingunit)112、揮発メモリ(volatile memory)113、
FPGA(Field Programmable Gate Array)114、不
揮発メモリ(nonvolatile memory)115、DEポート(DE po
rt)116から構成されている。なおDEはドライブエンクロージャーの略称である。
同様にしてCM106は制御回路117、CPU118、揮発メモリ119、FPGA1
20、不揮発メモリ121、DEポート122から構成されている。なお具体的には、本
実施例において揮発メモリ113、119はキャッシュメモリであり、不揮発メモリ11
5、121はNAND型フラッシュメモリである。
通常運転時、外部電源は電源ユニット101、102を介してそれぞれ、制御回路111、117に電力を供給する。電源ユニット101、102はスタンバイ電源とシステム電源を生成している。また停電時には、外部電源は、電源ユニット101、102に電力を供給できない。そのためバックアップユニット103、104はそれぞれ、制御回路111、119に電力を供給する。CM105、106を構成する搭載ユニット(制御回路111、117、CPU112、118、揮発メモリ113、119、FPGA114、120、不揮発メモリ115、121、DEポート116、122)は電源ラインに接続されており、電源ラインによって電力供給されている。
CPU112は、CM105が実行する処理を制御するユニットである。同様にCPU118も、CM105が実行する処理を制御するユニットである。CPU112は、DEポート116を介して、ホストコンピュータから書き込み命令のあったデータをディスク107〜110に書き込む制御を行う。CPU112がデータを書き込む先は、ホストコンピュータからの書き込み命令に応じて、ディスク107〜110のすべての場合もあれば、ディスク107〜110のうちの一部分の場合もある。またCPU112は、DEポート116を介して、ホストコンピュータから読み出し命令のあったデータをディスク107〜110から読み出す制御を行う。同様にしてCPU118は、DEポート122を介して、ホストコンピュータから書き込み命令のあったデータをディスク107〜110に書き込む制御を行う。CPU118がデータを書き込む先は、ホストコンピュータからの書き込み命令に応じて、ディスク107〜110のすべての場合もあれば、ディスク107〜110のうちの一部分の場合もある。またCPU118は、DEポート122を介して、ホストコンピュータから読み出し命令のあったデータをディスク107〜110から読み出す制御を行う。
揮発メモリ113は、ホストコンピュータから書き込み命令のあったデータ、又はホストコンピュータから読み出し命令のあったデータを一時的に保持する。CM105は、揮発メモリ113にデータを書き込んだ段階で、ホストコンピュータに完了応答する。CM105は揮発メモリ113を有することによって、ホストコンピュータの動作とは非同期に揮発メモリ113上のデータをディスク107〜110に書き込むいわゆるライトバック動作を行うことができ、高速にデータ処理をすることができる。
図2は本実施例に係るFPGA114のハードブロック図である。
通信部201は、PCI−Xインターフェース214の制御を行う。そして通信部201は、CPU112とFPGA114のデータ転送の制御を行う。FPGA114は、PCI−Xインターフェース214を用いて、CPU112とデータの転送を行う。通信部201は、CPU112とFPGA114との間でのデータ転送で発生したエラーを検出する。また通信部201は、CPU112から揮発メモリ113内のデータを不揮発メモリ115に退避する指示を受信する。
CM105への電力供給が外部電源からバックアップユニット103に切り替わった場合、データ転送部202、203は揮発メモリ113に保持するデータを不揮発メモリ115に転送制御を実行する。データ転送部202、203は通信部201を介して、CPU112からデータ退避の指示を受信し、データ転送部202、203はデータの転送制御を実行する。
データ書き戻し部204は、復電時に不揮発メモリ115から揮発メモリ113にデータを転送する制御を行う。
通信情報管理部205は、データ転送部202、203、及びデータ書き戻し部204の処理制御に使用する通信情報を保持する。データ転送部202、203、及びデータ書き戻し部204は、通信情報管理部205から通信情報を読み出して、それぞれの処理制御を実行する。
テーブル管理部206は、不良管理テーブル218の制御を行う。
図9は本実施例にかかる不良管理テーブル218の一例である。
転送制御部208、209は、不揮発メモリ115へのコマンド(CMD)発行制御を行う。本実施例において転送制御部の数は転送制御部208、209の2つであり、これは不揮発メモリ115へデータを転送するバス(bus)の数と対応している。
メモリ制御部210、211は不揮発メモリ115のインターフェースの制御を行う。メモリ制御部210、211は、不揮発メモリ115へデータの書き込み、不揮発メモリ115からデータの読み出しを行う。メモリ制御部210、211は、不揮発メモリ115の処理を制御することによって、不揮発メモリ115へデータの書き込み、不揮発メモリ115からデータの読み出しを行う。
データ変換制御部212、213は、不揮発メモリ115のIPの制御を行う。データ変換制御部212、213は、揮発メモリ113と不揮発メモリ115のデータの整合性をとる処理を実行する。データ変換制御部212は、データ転送部202からデータを受信すると、データを不揮発メモリ115に格納可能な形式に変換してメモリ制御部210へ転送する。またデータ変換制御部212は、メモリ制御部210からデータを受信すると、データを揮発メモリ113に格納可能な形式に変換してデータ書き戻し部204に転送する。同様にしてデータ変換制御部213は、データ転送部203からデータを受信すると、データを不揮発メモリ115に格納可能な形式に変換してメモリ制御部211へ転送する。またデータ変換制御部213は、メモリ制御部211からデータを受信すると、データを揮発メモリ113に格納可能な形式に変換してデータ書き戻し部204に転送する。
次に本実施例において、揮発メモリ113が保持しているデータを退避するための不揮発メモリ115、121について説明する。
図3は本実施例に係る不揮発メモリ115の構成を示す図である。
またFPGA114がデータを書き込む単位での不揮発メモリ115の構成について説明する。不揮発メモリ115の一部(メモリチップ301、302)は1024個の「エリア」から構成されている。つまり不揮発メモリ115は2048個の「エリア」から構成されている。「エリア」は、CPU112からの1回の指示によって、FPGA114が不揮発メモリ115にデータを書き込む領域である。FPGA114は不良管理テーブル218、219によって「エリア」を識別して管理する。
図5は本実施例に係る不揮発メモリ115の小エリア501の構成図である。
図6は本実施例に係るPage600の構成図である。Page600は、図4、5に示す「Page」と同等の領域であり、不揮発メモリ115内の領域である。Page600は、メインセクタ(main−sector)601〜604、及びスペアセクタ(spare−sector)605〜608から構成される。
図7は本実施例に係るスペアセクタ700の構成図である。スペアセクタ700は図6に記載のスペアセクタ605〜608と同等の領域であり、不揮発メモリ115内の領域である。スペアセクタ700は、Invalid領域701、論理セクタ(Logical−sector)702、Reserve領域703、705、ECC領域704、User領域706から構成される。
図8は本実施例に係るDie313のハード構成図である。他のDie314〜320もDie313と同様のハード構成である。
DEポート116はディスク107〜110に接続されている。同様にDEポート122もディスク107〜110に接続されている。
[2.7.ディスクアレイ装置100の復旧]
ディスクアレイ装置100が停電から復旧すると、FPGA114は不揮発メモリ115に退避したデータを揮発メモリ113に書き戻す。より具体的には、データ書き戻し部204が不揮発メモリ115に退避したデータを揮発メモリ113に書き戻す。CPU112は、データ書き戻し部204に対して、不揮発メモリ115に退避したデータを揮発メモリ113に書き戻すことを指示する。データ書き戻し部204は、不揮発メモリ115が保持するデータを、バッファ217を介して通信部201に転送する。そして通信部201は、CPU112を介して、そのデータを揮発メモリ113に転送する。
Claims (5)
- データを一時保存するための揮発メモリと不揮発メモリを有するコントローラが、該揮発メモリに保持するデータを該不揮発メモリに退避するバックアップ方法であって、
前記コントローラが、
冗長構成をとる第1コントローラと第2コントローラであって、前記第1コントローラおよび前記第2コントローラと1対1の対応関係で接続された冗長構成をとる第1バックアップユニットおよび第2バックアップユニットから停電時に電力が供給され、
前記揮発メモリ内に保持するデータを、前記不揮発メモリにおける所定のデータ格納単位である単位データごとに前記不揮発メモリ内の指定した領域に転送すると共に、前記転送される複数の前記単位データをパリティ演算することによってパリティデータを生成し、
該揮発メモリに格納されたデータの前記単位データごとの複数の部分に対応する複数の周期冗長検査コードを生成し、
前記生成した複数の周期冗長検査コードの各々に基づいて、前記不揮発メモリに転送されたデータの誤りの有無を、前記単位データごとに確認し、
前記不揮発メモリに転送されたデータに誤りがあった場合、誤りが確認された単位データに対応するパリティデータによって該誤りが確認されたデータを復元できるかを判別し、
前記パリティデータによって、該誤りが確認されたデータを復元できない場合には、該揮発メモリに保持されたデータを不揮発メモリ内の前記指定した領域とは異なる領域に転送する
ことを特徴とするバックアップ方法。 - 前記コントローラは、前記停電時に前記揮発メモリ内に保持する前記データを前記単位データごとに前記不揮発メモリ内の指定した領域に転送する、
ことを特徴とする請求項1に記載のバックアップ方法。 - 前記コントローラは、前記生成したパリティデータを前記不揮発メモリへ転送することを特徴とする請求項1または請求項2に記載のバックアップ方法。
- データを蓄積するためのディスクアレイ装置と、
前記ディスクアレイ装置へのアクセスが可能な制御装置と、を有するディスクアレイシステムであって、
前記制御装置は、
冗長構成をとる第1制御装置と第2制御装置であって、前記第1制御装置および前記第2制御装置と1対1の対応関係で接続された冗長構成をとる第1バックアップユニットおよび第2バックアップユニットから停電時に電力が供給され、
前記第1制御装置および前記第2制御装置はそれぞれ、
前記ディスクアレイ装置のデータを一時保存するための揮発メモリと、
不揮発メモリと、
コントローラ
とを有し、
前記コントローラは、
前記揮発メモリ内に保持するデータを、前記不揮発メモリにおける所定のデータ格納単位である単位データごとに前記不揮発メモリ内の指定した領域に転送すると共に、前記転送される複数の前記単位データをパリティ演算することによってパリティデータを生成し、
該揮発メモリに格納されたデータの前記単位データごとの複数の部分に対応する複数の周期冗長検査コードを生成し、
前記生成した複数の周期冗長検査コードの各々に基づいて、前記不揮発メモリに転送されたデータの誤りの有無を、前記単位データごとに確認し、
前記不揮発メモリに転送されたデータに誤りがあった場合、誤りが確認された単位データに対応するパリティデータによって該誤りが確認されたデータを復元できるかを判別し、
前記パリティデータによって、該誤りが確認されたデータを復元できない場合には、該揮発メモリに格納されたデータを不揮発メモリ内の前記指定した領域とは異なる領域に転送する
ことを特徴とするディスクアレイシステム。 - 前記コントローラは、前記停電時に前記揮発メモリ内に保持する前記データを前記単位データごとに前記不揮発メモリ内の指定した領域に転送することを特徴とする請求項4記載のディスクアレイシステム。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2008/052144 WO2009098776A1 (ja) | 2008-02-08 | 2008-02-08 | バックアップ方法、ディスクアレイ装置及びコントローラ |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012241365A Division JP5360287B2 (ja) | 2012-10-31 | 2012-10-31 | データ制御方法およびシステム |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2009098776A1 JPWO2009098776A1 (ja) | 2011-05-26 |
JP5466953B2 true JP5466953B2 (ja) | 2014-04-09 |
Family
ID=40951864
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009552364A Active JP5466953B2 (ja) | 2008-02-08 | 2008-02-08 | バックアップ方法及びディスクアレイシステム |
Country Status (4)
Country | Link |
---|---|
US (1) | US8286028B2 (ja) |
EP (1) | EP2249243B1 (ja) |
JP (1) | JP5466953B2 (ja) |
WO (1) | WO2009098776A1 (ja) |
Families Citing this family (28)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5402693B2 (ja) * | 2010-02-05 | 2014-01-29 | 富士通株式会社 | ディスクアレイ装置の制御方法及びディスクアレイ装置 |
JP5661313B2 (ja) * | 2010-03-30 | 2015-01-28 | キヤノン株式会社 | 記憶装置 |
JP5549535B2 (ja) * | 2010-10-22 | 2014-07-16 | 富士通株式会社 | 情報処理装置,制御方法および制御装置 |
US9043642B2 (en) * | 2010-12-20 | 2015-05-26 | Avago Technologies General IP Singapore) Pte Ltd | Data manipulation on power fail |
JP5633580B2 (ja) * | 2010-12-24 | 2014-12-03 | 富士通株式会社 | ストレージ装置,制御装置および制御方法 |
JP5742362B2 (ja) * | 2011-03-28 | 2015-07-01 | 富士通株式会社 | 退避処理装置 |
US9058288B2 (en) * | 2011-04-03 | 2015-06-16 | Apple Inc. | Redundant storage in non-volatile memory by storing redundancy information in volatile memory |
CN102279777B (zh) * | 2011-08-18 | 2014-09-03 | 华为数字技术(成都)有限公司 | 数据冗余处理方法、装置和分布式存储系统 |
JP2013131192A (ja) | 2011-12-22 | 2013-07-04 | Fujitsu Ltd | ストレージ装置及びストレージ装置の制御方法 |
KR101826051B1 (ko) * | 2012-02-27 | 2018-02-07 | 삼성전자주식회사 | 비휘발성 메모리 장치의 제어 방법 및 비휘발성 메모리 시스템 |
WO2013186807A1 (en) * | 2012-06-11 | 2013-12-19 | Hitachi, Ltd. | Disk subsystem and corresponding data restoration method |
GB2507961A (en) * | 2012-11-14 | 2014-05-21 | Ibm | Back-up and restoration of data between volatile and flash memory |
JP6011272B2 (ja) * | 2012-11-22 | 2016-10-19 | 富士通株式会社 | ストレージ装置、復旧方法、および復旧プログラム |
GB2517435A (en) | 2013-08-19 | 2015-02-25 | Ibm | Fast data back-up and restore between volatile and flash memory |
ES2625124T3 (es) * | 2013-10-18 | 2017-07-18 | Huawei Technologies Co., Ltd. | Método de almacenamiento de datos, aparato de almacenamiento de datos y dispositivo de almacenamiento |
US20150205667A1 (en) * | 2014-01-23 | 2015-07-23 | DSSD, Inc. | Method and system for service-aware data placement in a storage system |
US8949692B1 (en) | 2014-01-23 | 2015-02-03 | DSSD, Inc. | Method and system for service-aware parity placement in a storage system |
WO2015115281A1 (ja) * | 2014-01-29 | 2015-08-06 | 京セラドキュメントソリューションズ株式会社 | 画像形成装置及び画像形成方法 |
WO2015116100A1 (en) | 2014-01-30 | 2015-08-06 | Hewlett-Packard Development Company, L.P. | Managing data using a number of non-volatile memory arrays |
CN106033396A (zh) * | 2015-03-10 | 2016-10-19 | 鸿富锦精密工业(深圳)有限公司 | 数据存储装置及具有该数据存储装置的数据传输系统 |
US9632715B2 (en) | 2015-08-10 | 2017-04-25 | International Business Machines Corporation | Back-up and restoration of data between volatile and flash memory |
US10387280B2 (en) | 2017-06-09 | 2019-08-20 | International Business Machines Corporation | Reporting defects in a flash memory back-up system |
WO2019049224A1 (ja) * | 2017-09-06 | 2019-03-14 | 株式会社日立製作所 | 分散ストレージシステム及び分散記憶制御方法 |
CN110058964B (zh) * | 2018-01-18 | 2023-05-02 | 伊姆西Ip控股有限责任公司 | 数据恢复方法、数据恢复系统和计算机可读介质 |
CN111462795B (zh) * | 2019-01-22 | 2022-06-07 | 华邦电子股份有限公司 | 高效数据移动的方法以及易失性存储器装置 |
US10481660B1 (en) * | 2019-04-25 | 2019-11-19 | Michael Feldman | Batteryless data logger with backup status indication and method therefor |
CN110442473B (zh) * | 2019-07-30 | 2023-01-24 | 深圳市元征科技股份有限公司 | 一种非易失性数据存储方法、装置、电子设备及介质 |
CN113110880A (zh) * | 2020-01-10 | 2021-07-13 | 中移物联网有限公司 | 一种系统启动方法及电子设备 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05250274A (ja) * | 1992-03-04 | 1993-09-28 | Mitsubishi Electric Corp | ディスクキャッシュ装置 |
JPH09305328A (ja) * | 1996-05-13 | 1997-11-28 | Fujitsu Ltd | ディスクアレイ装置 |
JPH10320135A (ja) * | 1997-01-30 | 1998-12-04 | Aiwa Co Ltd | 適応型電力障害リカバリシステム |
JP2000173289A (ja) * | 1998-12-10 | 2000-06-23 | Toshiba Corp | エラー訂正可能なフラッシュメモリシステム |
JP2003076615A (ja) * | 2001-09-06 | 2003-03-14 | Hitachi Ltd | 不揮発性半導体記憶装置 |
JP2004021811A (ja) * | 2002-06-19 | 2004-01-22 | Hitachi Ltd | 不揮発メモリを使用したディスク制御装置 |
JP2005056394A (ja) * | 2003-07-18 | 2005-03-03 | Toshiba Corp | 記憶装置及びメモリカード |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06309234A (ja) | 1993-02-15 | 1994-11-04 | Toshiba Corp | ディスク制御装置 |
JPH08220198A (ja) | 1995-02-13 | 1996-08-30 | Nec Corp | 電池バックアップメモリユニットおよびバックアップ機能試験方法 |
JP2000357059A (ja) | 1999-06-14 | 2000-12-26 | Toshiba Corp | ディスクアレイ装置 |
US7403952B2 (en) * | 2000-12-28 | 2008-07-22 | International Business Machines Corporation | Numa system resource descriptors including performance characteristics |
US7096407B2 (en) * | 2003-02-18 | 2006-08-22 | Hewlett-Packard Development Company, L.P. | Technique for implementing chipkill in a memory system |
JP2005332471A (ja) * | 2004-05-19 | 2005-12-02 | Hitachi Ltd | ディスクアレイ装置 |
US7831884B2 (en) * | 2006-08-11 | 2010-11-09 | Aclara Power-Line Systems Inc. | Method of correcting message errors using cyclic redundancy checks |
JP4833173B2 (ja) * | 2006-10-30 | 2011-12-07 | 富士通株式会社 | 復号化器、符号化・復号化装置及び記録再生装置 |
JP5010271B2 (ja) * | 2006-12-27 | 2012-08-29 | 富士通株式会社 | エラー訂正コード生成方法、およびメモリ制御装置 |
US8468416B2 (en) * | 2007-06-26 | 2013-06-18 | International Business Machines Corporation | Combined group ECC protection and subgroup parity protection |
JP5007676B2 (ja) * | 2008-01-31 | 2012-08-22 | 富士通株式会社 | 符号化装置、復号化装置、符号化・復号化装置及び記録再生装置 |
-
2008
- 2008-02-08 EP EP08711023.5A patent/EP2249243B1/en active Active
- 2008-02-08 JP JP2009552364A patent/JP5466953B2/ja active Active
- 2008-02-08 WO PCT/JP2008/052144 patent/WO2009098776A1/ja active Application Filing
-
2010
- 2010-08-03 US US12/849,423 patent/US8286028B2/en active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05250274A (ja) * | 1992-03-04 | 1993-09-28 | Mitsubishi Electric Corp | ディスクキャッシュ装置 |
JPH09305328A (ja) * | 1996-05-13 | 1997-11-28 | Fujitsu Ltd | ディスクアレイ装置 |
JPH10320135A (ja) * | 1997-01-30 | 1998-12-04 | Aiwa Co Ltd | 適応型電力障害リカバリシステム |
JP2000173289A (ja) * | 1998-12-10 | 2000-06-23 | Toshiba Corp | エラー訂正可能なフラッシュメモリシステム |
JP2003076615A (ja) * | 2001-09-06 | 2003-03-14 | Hitachi Ltd | 不揮発性半導体記憶装置 |
JP2004021811A (ja) * | 2002-06-19 | 2004-01-22 | Hitachi Ltd | 不揮発メモリを使用したディスク制御装置 |
JP2005056394A (ja) * | 2003-07-18 | 2005-03-03 | Toshiba Corp | 記憶装置及びメモリカード |
Also Published As
Publication number | Publication date |
---|---|
US8286028B2 (en) | 2012-10-09 |
EP2249243B1 (en) | 2014-06-18 |
EP2249243A4 (en) | 2013-05-15 |
EP2249243A1 (en) | 2010-11-10 |
WO2009098776A1 (ja) | 2009-08-13 |
JPWO2009098776A1 (ja) | 2011-05-26 |
US20100318844A1 (en) | 2010-12-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5466953B2 (ja) | バックアップ方法及びディスクアレイシステム | |
US8448047B2 (en) | Storage device, storage control device, data transfer intergrated circuit, and storage control method | |
US7984325B2 (en) | Storage control device, data recovery device, and storage system | |
JP5525605B2 (ja) | フラッシュメモリモジュール | |
US8479045B2 (en) | Controller for disk array device, data transfer device, and method of power recovery process | |
TWI524183B (zh) | 資料寫入方法、記憶體控制電路單元與記憶體儲存裝置 | |
US8601347B1 (en) | Flash memory device and storage control method | |
US20090327803A1 (en) | Storage control device and storage control method | |
US20180205397A1 (en) | Memory system | |
US8074104B2 (en) | Controlling apparatus and controlling method | |
JP2013061799A (ja) | 記憶装置、記憶装置の制御方法およびコントローラ | |
JP4930556B2 (ja) | 退避処理装置、退避処理方法およびストレージシステム | |
JP2013016149A (ja) | メモリコントローラ及び不揮発性記憶装置 | |
JP5329689B2 (ja) | メモリコントローラ、不揮発性記憶装置 | |
CN111831476A (zh) | 控制raid系统的操作的方法 | |
JP5579431B2 (ja) | ソリッド・ステート・ドライブ装置および平準化管理情報の退避・回復方法 | |
JP4956230B2 (ja) | メモリコントローラ | |
JP5691311B2 (ja) | 退避処理装置、退避処理方法および退避処理プログラム | |
JP5360287B2 (ja) | データ制御方法およびシステム | |
JP2000047832A (ja) | ディスクアレイ装置、及びそのデータ制御方法 | |
JP2008217811A (ja) | 不揮発メモリを使用したディスク制御装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20111213 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120213 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20120731 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131202 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140127 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5466953 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |