JP5306357B2 - マスク角部円形化効果のモデル化によるプロセスモデル精度の向上 - Google Patents

マスク角部円形化効果のモデル化によるプロセスモデル精度の向上 Download PDF

Info

Publication number
JP5306357B2
JP5306357B2 JP2010526869A JP2010526869A JP5306357B2 JP 5306357 B2 JP5306357 B2 JP 5306357B2 JP 2010526869 A JP2010526869 A JP 2010526869A JP 2010526869 A JP2010526869 A JP 2010526869A JP 5306357 B2 JP5306357 B2 JP 5306357B2
Authority
JP
Japan
Prior art keywords
mask
mcr
mask layer
process model
corner
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2010526869A
Other languages
English (en)
Other versions
JP2010541003A (ja
Inventor
イェンシェン ファン,
チャン−チエー クオ,
ローレンス エス. ザ サード メルビン,
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Synopsys Inc
Original Assignee
Synopsys Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Synopsys Inc filed Critical Synopsys Inc
Publication of JP2010541003A publication Critical patent/JP2010541003A/ja
Application granted granted Critical
Publication of JP5306357B2 publication Critical patent/JP5306357B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70483Information management; Active and passive control; Testing; Wafer monitoring, e.g. pattern monitoring
    • G03F7/70605Workpiece metrology
    • G03F7/70653Metrology techniques
    • G03F7/70675Latent image, i.e. measuring the image of the exposed resist prior to development
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70425Imaging strategies, e.g. for increasing throughput or resolution, printing product fields larger than the image field or compensating lithography- or non-lithography errors, e.g. proximity correction, mix-and-match, stitching or double patterning
    • G03F7/70433Layout for increasing efficiency or for compensating imaging errors, e.g. layout of exposure fields for reducing focus errors; Use of mask features for increasing efficiency or for compensating imaging errors
    • G03F7/70441Optical proximity correction [OPC]
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70483Information management; Active and passive control; Testing; Wafer monitoring, e.g. pattern monitoring
    • G03F7/70491Information management, e.g. software; Active and passive control, e.g. details of controlling exposure processes or exposure tool monitoring processes
    • G03F7/705Modelling or simulating from physical phenomena up to complete wafer processes or whole workflow in wafer productions
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F1/00Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
    • G03F1/36Masks having proximity correction features; Preparation thereof, e.g. optical proximity correction [OPC] design processes

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Preparing Plates And Mask In Photomechanical Process (AREA)
  • Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)
  • Electron Beam Exposure (AREA)
  • Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)

Description

(本発明の分野)
本発明は、半導体の設計および製造に関する。より具体的には、本発明は、マスクの角部円形化(MCR)効果のモデル化による、プロセスモデルの精度の向上に関する。
(関連技術)
コンピューティング技術の急速な進歩により、場合によっては一兆バイトにもなるデータセットで、毎秒、一兆回の計算的演算を実行させることが可能になった。こうした進歩は、シングルチップに何千万ものデバイスを集積することを可能にした、半導体製造技術の劇的な向上のおかげであるといえる。
半導体製造技術は、通常は、複雑な物理的および化学的相互作用を含む、多数のプロセスを含む。これらの複雑な相互作用の働きを予測するための、厳密な公式を見つけることはほぼ不可能であるため、研究者は、通常は、これらのプロセスの働きを予測するために、経験的データに適合するプロセスモデルを使用する。半導体チップの設計時に、多数の適用においてプロセスモデルを使用可能である。例えば、通常、半導体製造プロセスの望ましくない効果を補償するためのレイアウトの補正に、プロセスモデルを使用する。
プロセスモデルの低い精度は、ダウンストリーム・アプリケーションの効果に悪影響を及ぼす可能性がある。例えば、プロセスモデルの低い精度は、光近接効果補正(OPC)の効果を低下させる可能性がある。半導体集積化密度は、急激な高密度化が続いているため、プロセスモデルの精度はますます重要になってきている。従って、プロセスモデルの精度の向上が所望されている。
(概要)
本発明の実施形態は、マスクの角部円形化効果をモデル化する、改良型プロセスモデルを決定するシステムおよび技術を提供する。プロセスモデルは、通常、カーネル係数をプロセスデータに適合または較正することによって、決定される。プロセスデータは、通常、モデル化される半導体製造プロセスをマスクレイアウトに適用することで、生成される。
本発明の一実施形態は、一式の角部に近接するマスクレイアウトを修正し、プロセスモデル較正時に、この修正されたマスクレイアウトを使用できる。あるいは、一実施形態は、一式のマスク層を決定できる。マスク層のうちの1つは、マスクレイアウトそのものにしてもよい、または、マスクレイアウトのパターンの実質的な全てを含んでもよい。他のマスク層は、マスクレイアウトの角部に関するパターンを含んでもよい。実施形態は、一式のマスク層を使用して、プロセスモデルを較正してもよい。
本発明は、例えば、以下の項目も提供する。
(項目1)
マスク角部円形化効果をモデル化する、改良型プロセスモデルを決定する方法であって、該方法は、
マスクレイアウトを受信することと、
該マスクレイアウトにフォトリソグラフィープロセスを適用することによって生成された、プロセスデータを受信することと、
未較正プロセスモデルを受信することと、
該マスクレイアウトにおいて一式の角部を識別することと、
修正されたマスクレイアウトを得るために、該一式の角部に近接する該マスクレイアウトを修正することであって、該マスクレイアウトへの該修正は、マスク角部円形化効果に関する、ことと、
該修正されたマスクレイアウトおよび該プロセスデータを使用して、該未較正プロセスモデルを較正することによって、該改良型プロセスモデルを決定することと
を含む、方法。
(項目2)
前記マスクレイアウトを修正することは、斜角アーチファクトを、前記一式の角部のうちの1つの角部に追加することを含む、項目1に記載の方法。
(項目3)
前記マスクレイアウトを修正することは、切り欠きアーチファクトを、前記一式の角部のうちの1つの角部に追加することを含む、項目1に記載の方法。
(項目4)
前記一式の角部は、内側角部および外側角部を含み、前記マスクレイアウトを修正することは、
第1のアーチファクトを該内側角部に追加することと、
第2のアーチファクトを該外側角部に追加することであって、該第2のアーチファクトは、該第1のアーチファクトとは異なる、ことと
を含む、項目1に記載の方法。
(項目5)
前記第1のアーチファクトのサイズは、前記第2のアーチファクトのサイズとは異なる、項目4に記載の方法。
(項目6)
前記第1のアーチファクトの形状は、前記第2のアーチファクトの形状とは異なる、項目4に記載の方法。
(項目7)
コンピュータによって実行されると、マスク角部円形化効果をモデル化する改良型プロセスモデルを決定する方法を該コンピュータに実施させる命令を記憶する、コンピュータ可読記憶媒体であって、該方法は、
マスクレイアウトを受信することと、
該マスクレイアウトにフォトリソグラフィープロセスを適用することによって生成された、プロセスデータを受信することと、
未較正プロセスモデルを受信することと、
該マスクレイアウトにおいて一式の角部を識別することと、
修正されたマスクレイアウトを得るために、該一式の角部に近接する該マスクレイアウトを修正することであって、該マスクレイアウトへの該修正は、マスク角部円形化効果に関する、ことと、
該修正されたマスクレイアウトおよび該プロセスデータを使用して、該未較正プロセスモデルを較正することによって、該改良型プロセスモデルを決定することと
を含む、コンピュータ可読記憶媒体。
(項目8)
前記マスクレイアウトを修正することは、斜角アーチファクトを、前記一式の角部のうちの1つの角部に追加することを含む、項目7に記載のコンピュータ可読記憶媒体。
(項目9)
前記マスクレイアウトを修正することは、切り欠きアーチファクトを、前記一式の角部のうちの1つの角部に追加することを含む、項目7に記載のコンピュータ可読記憶媒体。
(項目10)
前記一式の角部は、内側角部および外側角部を含み、前記マスクレイアウトを修正することは、
第1のアーチファクトを該内側角部に追加することと、
第2のアーチファクトを該外側角部に追加することであって、該第2のアーチファクトは、該第1のアーチファクトとは異なる、ことと
を含む、項目7に記載のコンピュータ可読記憶媒体。
(項目11)
前記第1のアーチファクトのサイズは、前記第2のアーチファクトのサイズとは異なる、項目10に記載のコンピュータ可読記憶媒体。
(項目12)
前記第1のアーチファクトの形状は、前記第2のアーチファクトの形状とは異なる、項目10に記載のコンピュータ可読記憶媒体。
(項目13)
マスク角部円形化効果をモデル化する、改良型プロセスモデルを決定する方法であって、該方法は、
マスクレイアウトを受信することと、
該マスクレイアウトにフォトリソグラフィープロセスを適用することによって生成された、プロセスデータを受信することと、
光学的構成要素と、
一式のマスク角部円形化(MCR)構成要素であって、各MCR構成要素は、MCR効果をモデル化するように設計される、一式のMCR構成要素と
を含む、未較正プロセスモデルを受信することと、
該マスクレイアウトにおいて一式の角部を識別することと、
該マスクレイアウトにおいて実質的に全てのパターンを含む、第1のマスク層と、
一式のMCRマスク層であって、各MCRマスク層における実質的に全てのパターンは、該一式の角部に近接する該マスクレイアウトにおけるパターンに関し、各MCRマスク層は、MCR構成要素と関連付けられる、一式のMCRマスク層と
を含む、一式のマスク層を決定することと、
該一式のマスク層および該プロセスデータを使用して、該未較正プロセスモデルを較正することによって、該改良型プロセスモデルを決定することと
を含む、方法。
(項目14)
前記一式のMCR構成要素は、
内側角部のMCR効果をモデル化する内側角部構成要素と、
外側角部のMCR効果をモデル化する外側角部構成要素と
を含む、項目13に記載の方法。
(項目15)
前記一式のMCRマスク層は、
内側角部マスク層であって、該内側角部マスク層における実質的に全てのパターンは、内側角部に近接する前記マスクレイアウトのパターンに関する、内側角部マスク層と、
外側角部マスク層であって、該外側角部マスク層における実質的に全てのパターンは、外側角部に近接する該マスクレイアウトのパターンに関する、外側角部マスク層と
を含む、項目13に記載の方法。
(項目16)
前記改良型プロセスモデルを決定することは、
前記光学的構成要素を、前記第1のマスク層で畳み込むことと、
各MCR構成要素を、前記関連MCRマスク層で畳み込むことと
を含む、項目13に記載の方法。
(項目17)
コンピュータによって実行されると、マスク角部円形化効果をモデル化する改良型プロセスモデルを決定する方法を該コンピュータに実施させる命令を記憶する、コンピュータ可読記憶媒体であって、該方法は、
マスクレイアウトを受信することと、
該マスクレイアウトにフォトリソグラフィープロセスを適用することによって生成された、プロセスデータを受信することと、
光学的構成要素と、
一式のマスク角部円形化(MCR)構成要素であって、各MCR構成要素は、MCR効果をモデル化するように設計される、一式のMCR構成要素と
を含む、未較正プロセスモデルを受信することと、
該マスクレイアウトにおいて一式の角部を識別することと、
該マスクレイアウトにおいて実質的に全てのパターンを含む、第1のマスク層と、
一式のMCRマスク層であって、各MCRマスク層における実質的に全てのパターンは、該一式の角部に近接する該マスクレイアウトにおけるパターンに関し、各MCRマスク層は、MCR構成要素と関連付けられる、一式のMCRマスク層と
を含む、一式のマスク層を決定することと、
該一式のマスク層および該プロセスデータを使用して、該未較正プロセスモデルを較正することによって、該改良型プロセスモデルを決定することと
を含む、コンピュータ可読記憶媒体。
(項目18)
前記一式のMCR構成要素は、
内側角部のMCR効果をモデル化する内側角部構成要素と、
外側角部のMCR効果をモデル化する外側角部構成要素と
を含む、項目17に記載のコンピュータ可読記憶媒体。
(項目19)
前記一式のMCRマスク層は、
内側角部マスク層であって、該内側角部マスク層における実質的に全てのパターンは、内側角部に近接する前記マスクレイアウトのパターンに関する、内側角部マスク層と、
外側角部マスク層であって、該外側角部マスク層における実質的に全てのパターンは、外側角部に近接する該マスクレイアウトのパターンに関する、外側角部マスク層と
を含む、項目17に記載のコンピュータ可読記憶媒体。
(項目20)
前記改良型プロセスモデルを決定することは、
前記光学的構成要素を、前記第1のマスク層で畳み込むことと、
各MCR構成要素を、前記関連MCRマスク層で畳み込むことと
を含む、項目17に記載のコンピュータ可読記憶媒体。
(項目21)
コンピュータによって実行されと、改良型プロセスモデルを決定する方法を該コンピュータに実施させる命令を記憶する、コンピュータ可読記憶媒体であって、該方法は、
マスクレイアウトを受信することと、
プロセスデータを受信することであって、該プロセスデータは、該マスクレイアウトおよびフォトリソグラフィープロセスを使用して生成された特徴の限界寸法を測定することによって、生成される、ことと、
光学的構成要素と、
MCR効果をモデル化するように設計される、角部円形化(MCR)構成要素と
を含む、未較正プロセスモデルを受信することと、
該マスクレイアウトにおいて一式の角部を選択することと、
MCRマスク層を決定することであって、該MCRマスク層における実質的に全てのパターンは、該一式の角部に近接する該マスクレイアウトにおけるパターンに関する、ことと、
該マスクレイアウト、該MCRマスク層、および該プロセスデータを使用して、該未較正プロセスモデルを較正することによって、該改良型プロセスモデルを決定することと、
該改良型プロセスモデルを出力することと
を含む、コンピュータ可読記憶媒体。
(項目22)
前記改良型プロセスモデルを決定することは、
前記光学的構成要素を、前記マスクレイアウトで畳み込むことと、
前記MCR構成要素を、前記MCRマスク層で畳み込むことと
を含む、項目21に記載のコンピュータ可読記憶媒体。
図1は、本発明の一実施形態に従う、集積回路の設計および製造の種々のステップを示す。 図2は、本発明の一実施形態に従う、通常の光学的なシステムを示す。 図3Aは、本発明の一実施形態に従う、マスクレイアウトの一部を示す。 図3Bは、本発明の一実施形態に従う、フォトリソグラフィーマスクを示す。 図4は、本発明の一実施形態に従う、MCR効果をモデル化するプロセスモデルを決定する単一層アプローチを図示する、フローチャートを示す。 図5Aは、本発明の一実施形態に従う、マスクレイアウトにおける一式の角部を示す。 図5B−図5Fは、本発明の一実施形態に従う、マスクレイアウトを一式の角部に近接して修正可能な方法を示す。 図5B−図5Fは、本発明の一実施形態に従う、マスクレイアウトを一式の角部に近接して修正可能な方法を示す。 図5B−図5Fは、本発明の一実施形態に従う、マスクレイアウトを一式の角部に近接して修正可能な方法を示す。 図5B−図5Fは、本発明の一実施形態に従う、マスクレイアウトを一式の角部に近接して修正可能な方法を示す。 図5B−図5Fは、本発明の一実施形態に従う、マスクレイアウトを一式の角部に近接して修正可能な方法を示す。 図6は、本発明の一実施形態に従う、MCR効果をモデル化するプロセスモデルを決定する、複数層アプローチを図示するフローチャートを示す。 図7Aおよび図7Bは、本発明の一実施形態に従う、一式のマスク層を示す。 図7Aおよび図7Bは、本発明の一実施形態に従う、一式のマスク層を示す。 図8Aは、本発明の一実施形態に従う、外側角部のマスク層を示す。 図8Bは、本発明の一実施形態に従う、内側角部のマスク層を示す。 図9は、本発明の一実施形態に従う、改良型プロセスモデルを決定する、プロセスを図示するフローチャートを示す。 図10は、本発明の一実施形態に従う、コンピュータシステムを示す。 図11は、本発明の一実施形態に従う、プロセスモデルの格納方法を示す。
(詳細な説明)
(集積回路(IC)設計フロー)
図1は、本発明の一実施形態に従う、集積回路の設計および製造における種々のステップを示す。
プロセスは、通常、EDAソフトウェア設計プロセスを使用して実施される製品アイデア(ステップ100)から開始される(ステップ110)。設計が最終化すると、通常、テープアウトされ(イベント140)、次に、完成したチップ(結果170)を生成するために、製造プロセス(ステップ150)およびパッケージングならびに組み立てプロセス(ステップ160)が行われる。
EDAソフトウェア設計プロセス(ステップ110)は、ステップ112−130を含むが、これは、説明目的で以下に記載されているにすぎず、かつ、本発明を限定することを意図するものではない。例えば、実際の集積回路の設計では、設計者は、以下に記載されるシーケンスとは異なるシーケンスで設計ステップを実施しなければならない場合がある。
システム設計(ステップ112):このステップで、設計者は、実装したい機能を記述する。設計者は、さらに、機能、チェックコスト等を絞り込むために、状況想定プランニングを実施してもよい。このステージでは、ハードウェアとソフトウェアのアーキテクチャのパーティショニングが生じる可能性がある。このステップで使用可能なSynopsys,Inc.の例示的なEDAソフトウェア製品は、Model Architect、Saber(登録商標)、System Studio、および、DesignWare(登録商標)製品を含む。
論理設計および機能的検証(ステップ114):このステージでは、システムのモジュールのVHDLまたはVerilogコードを記述し、機能的精度について、設計のチェックを行う。より具体的には、正確な出力が生じることを保証するために、設計をチェックする。このステップで使用可能なSynopsys,Inc.の例示的なEDAソフトウェア製品は、VCS(登録商標)、Vera(登録商標)、DesignWare(登録商標)、Magellan(登録商標)、Formality(登録商標)、ESPおよびLeda(登録商標)製品を含む。
テストのための統合および設計(ステップ116):ここでは、VHDL/Verilogを、ネットリストに変換する。標的技術のために、ネットリストは最適化され得る。さらに、完成したチップをチェックするために、テストの設計および実施が可能である。このステップで使用可能なSynopsys,Inc.の例示的なEDAソフトウェア製品は、Design Compiler(登録商標)、Physical Compiler(登録商標)、Test Compiler、Power Compiler(登録商標)、FPGA Compiler、TetraMAX(登録商標)、およびDesignWare(登録商標)の製品を含む。
ネットリスト検証(ステップ118):このステップでは、時間的な制約の遵守およびVHDL/Verilog放射源コードとの対応について、ネットリストをチェックする。このステップで使用可能なSynopsys,Inc.の例示的なEDAソフトウェア製品は、Formality(登録商標)、PrimeTime(登録商標)、およびVCS(登録商標)製品を含む。
設計プランニング(ステップ120):ここでは、タイミングおよび最上位のルーティングについて、チップの全体的な配置図を構成および分析する。このステップで使用可能なSynopsys,Inc.の例示的なEDAソフトウェア製品は、Astro(登録商標)およびIC Compiler製品を含む。
物理的実装(ステップ122):このステップでは、配置(回路エレメントの位置決定)およびルーティング(回路エレメントの接続)を行う。このステップで使用可能なSynopsys,Inc.の例示的なEDAソフトウェア製品は、Astro(登録商標)およびIC Compiler製品を含む。
分析および抽出(ステップ124):このステージでは、トランジスタレベルで回路の機能が検証され、これにより、状況想定の絞込みが可能となる。このステップで使用可能なSynopsys,Inc.の例示的なEDAソフトウェア製品は、AstroRail(登録商標)、PrimeRail、PrimeTime(登録商標)、およびStar−RCXT(登録商標)製品を含む。
物理的検証(ステップ126):このステップでは、製造、電気的事項、リソグラフィー的事項、および回路の適正さを保証するために、設計をチェックする。このステップで使用可能なSynopsys,Inc.の例示的なEDAソフトウェア製品は、Hercules(登録商標)製品を含む。
分解能向上(ステップ128):このステップは、設計の製造可能性を向上させるための、レイアウトの形状的操作に関する。このステップで使用可能なSynopsys,Inc.の例示的なEDAソフトウェア製品は、Proteus/Progen、ProteusAF、およびPSMGen製品を含む。
マスクデータ作成(ステップ130):このステップは、完成チップを作成するために、マスクの生産のための「テープアウト」データを提供する。このステップで使用可能なSynopsys,Inc.の例示的なEDAソフトウェア製品は、製品のCATS(登録商標)ファミリを含む。
上記のステップのうちの1つ以上において、本発明の実施形態を使用可能である。具体的には、分解能向上ステップ128中に、本発明の一実施形態を使用可能である。
(プロセスモデル)
プロセスモデルは、通常は、複雑な物理的および化学的相互作用に関与する、1つ以上の半導体製造プロセスの働きをモデル化する。プロセスモデルは、通常、カーネル係数を経験的データに適合または較正させることによって、決定される。経験的データは、通常、モデル化される半導体製造プロセスを、1つ以上のテストレイアウトに適用することによって、生成される。例えば、ウエハ上にテストレイアウトをプリントするために、フォトリソグラフィープロセスを使用可能である。次に、エッチングプロセスの前および/または後で、ウエハ上の特徴の限界寸法(CD)を計測することにより、経験的データを取得可能である。次に、フォトリソグラフィープロセスをモデル化するプロセスモデルを決定するために、プロセスモデルを経験的データに適合可能である。
プロセスモデルが決定されると、半導体チップの設計および製造時に、多数の適用において、これを使用可能である。例えば、通常は、光近接効果補正(OPC)および分解能向上技術(RET)をサポートするために、プロセスモデルが使用される。これらのモデルは、テープアウトフロー中の、適切な時間フレームにおける、フルチップ(full−chip)データベース操作を可能にする。
未較正プロセスモデルは、通常は、パラメータおよび/または係数に関連付けられる構成要素を含む。較正時、最終的なプロセスモデルを得るために、パラメータおよび/または係数を、統計的に経験的データに適合可能である。プロセスモデルの構成要素は、通常は、特定の物理的効果をモデル化するために設計される数学式である。例えば、プロセスモデルは、
Figure 0005306357
で表すことができる。ここで、Kは構成要素またはカーネルであり、CはKに関連付けられる係数である。経験的データは、レイアウトの異なる位置のCD等の、所望の特性の値を含んでもよい。プロセスモデルが経験的データに適合されると、これを、他のレイアウトの所望の特性の値を予測するために使用可能である。
通常、予測されたデータが経験的データに正確に一致するように、係数値を較正することは不可能である。正確な適合が可能な場合でも、生成されたプロセスモデルが適切に補間および/または外挿しない可能性があるため、望ましいとはいえない場合がある。通常は、統計的適合技術は、経験的データおよび予測されたデータの間の誤差が最小化されるように、パラメータおよび/または係数を決定するために使用される。一実施形態において、システムは、パラメータおよび/または係数値を決定するために、最小二乗の適合技術を使用可能である。
適切に補間および外挿が行われる場合、すなわち、適合プロセス中に使用されたレイアウトとは異なるレイアウトに適用した際に、プロセスモデルが正確な結果を生成する場合、プロセスモデルは、ロバストであると考えられる。概して、プロセスモデルが使用するモデル化機能またはカーネルが少なければ少ないほど、よりロバストになる。しかしながら、使用するカーネルの数が少ないと、プロセスモデルの精度が低下する可能性がある。このため、通常、プロセスモデルのロバストさと精度との間にはトレードオフが存在する。
(フォトリソグラフィープロセスモデル)
フォトリソグラフィープロセスモデルの光学的なモデルは、通常、部分的にコヒーレントな光学的なシステムの働きをモデル化する、ホプキンスモデルに基づく。
図2は、本発明の一実施形態に従う、通常の光学系を示す。
放射源202からの放射は、コンデンサ204によって平行にすることができる。平行光は、次に、マスク206、アパーチャ208、レンズ本体210を通過し、ウエハ212上に像を形成可能である。
ホプキンスモデルは、次の式を用いて表せる。
Figure 0005306357
式中、I(x,y)は、ウエハ上の点(x,y)における光学的な強度であり、L(x,y、x’,y’)は、光源およびマスクの集中型モデルであり、Lは、Lの複素共役であり、J(x’,y’、x”,y”)は、マスク上の光の2つの点の間のコヒーレンスをモデル化する。集中型モデル(L)は、基本的に、光源のアレイとして、マスクを処理する。特に、L(x,y、x’,y’)は、マスク上の点(x’,y’)を点放射源としてモデル化し、J(x’,y’、x”,y”)は、マスク上の点(x’,y’)および(x”,y”)から発散される光の間の非干渉性をモデル化する。集中型モデル(L)は、マスクおよび放射源の間の畳み込みとして、表すことができる。例えば、集中型モデルは、以下のように、マスクモデルおよび放射源モデルを使用して、表すことができる。
Figure 0005306357
ここで、M(x’,y’)はマスクをモデル化し、K(x,y、x’,y’)は、放射源をモデル化する。
光学的なシステムをモデル化する、相互透過係数(TCC)行列と呼ばれる4D(4次元)行列を決定するために、ホプキンスモデルを使用可能である。次に、一式の直交2D(2次元)カーネルを使用して、TCC行列を表すことができる。一式の直交カーネルは、TCC行列の固有機能を使用して決定できる。ウエハ上の特徴は、一式の2Dカーネルをマスクで畳み込むことによって決定できる。フォトリソグラフィーおよびプロセスモデル化の一般的な情報は、Alfred Kwok−Kit Wong,Optical Imaging in Projection Microlithography,SPIE−International Society for Optical Engine,2005、および、Grant R.Fowles,Introduction to Modern Optics,2nd Edition,Dover Publications,1989に記載されている。
一実施形態において、システムは、光学的なシステムを表すために、ゼルニケ多項式と呼ばれる一式の直交機能を使用する。ゼルニケ多項式は、光学的なシステムでよく観察される光行差の種類と同じ形態の項で成る。例えば、あるゼルニケ多項式は、デフォーカスに関連付けられてもよく、別のものは、斜面等に関連付けられてもよい。光学的なシステムは、式
Figure 0005306357
を用いて表すことができ、式中、Zはゼルニケ多項式であり、Cは、Zに関連付けられる光学的な係数である。一実施形態において、システムは、光学的なモデルがMCR効果もモデル化するように、光学的なモデルの係数を修正してもよい。あるいは、システムは、MCR効果を捕捉するために、さらなるカーネルまたは構成要素を、光学的なモデルに追加してもよい。
(マスクの角部円形化効果のモデル化)
プロセスモデルの精度は、現行の半導体集積化密度において非常に重要になっており、将来的にさらに重要になると予想される。従来のプロセスモデルは、現行の集積化密度では精度が十分でないため、プロセスモデルの精度を向上するための大きな必要性に迫られている。
プロセスモデルは、通常、物理的モデルまたはブラックボックスモデルまたはその組み合わせに基づく。物理的モデルは基礎的な物理的プロセスをモデル化するが、ブラックボックスモデルは、通常は、包括的なモデル化機能を使用する。ブラックボックスのモデル化アプローチは多数の欠点を有する可能性があるため、一般的には、物理的モデル化アプローチが好適である。第一に、ブラックボックスモデルで使用される包括的なモデル化機能は、通常、大量の経験的データを収束させる必要がある。第二に、ブラックボックスモデルは、物理的モデルほど正確ではない。具体的には、ブラックボックスモデルは、テストレイアウトを使用して得られる経験的データに適合されている。しかしながら、これは、モデルが、他のレイアウトで正確に機能することを保証するものではない。第三に、経験的データは、通常、特定のプロセス点で(すなわち、特定のプロセス条件下で)得られるものである。このため、特定のプロセス点の経験的データに適合するブラックボックスモデルは、デフォーカスまたは異なる露光エネルギー等の異なるプロセス条件では、正しく機能しない可能性がある。このため、一般的には、ブラックボックスモデルではなく物理的モデルを使用することが望ましい。
しかしながら、適切な物理的モデルの決定には、非常に困難が多い。通常の物理的モデル化アプローチでは、まず、看過できない、かつ、プロセスモデルによってモデル化されていない、システム的なプロセス変動を識別する必要がある。次に、システム的な変動を生じさせる、基礎的な物理的プロセスを識別する必要がある。最後に、ランタイムパフォーマンスを低下させることなく、基礎的な物理的プロセスを正確にモデル化するモデルを決定する必要がある。
現行の集積化密度では、マスクの角部円形化(MCR)効果は、看過できないシステム的なプロセス変動を生じさせる。従来のプロセスモデルは、これらを完全に無視しているため、または、基礎的な物理的プロセスを正確に捕捉しないブラックボックスモデル化技術を使って、効果をモデル化しようとしているため、こうした効果を正確にモデル化していない。本発明の一実施形態は、従来の技術とは対照的に、適切な物理的モデルを決定することにより、モデルMCR効果を正確にモデル化する。
図3Aは、本発明の一実施形態に従う、マスクレイアウトの一部を示す。
多角形302はマスクレイアウトの一部であり、内側角部304および外側角部306を有する。内側角部は、その内部角が180°よりも大きい角度である。例えば、内側角部304の内部角308は、180°よりも大きい。逆に、外側角部は、その内部角が180°未満の角度である。例えば、外側角部306の内部角310は、180°未満である。
図3Bは、本発明の一実施形態に従う、フォトリソグラフィーマスクを示す。
フォトリソグラフィーマスクは、通常は、電子ビームリソグラフィーを使用して製造される。マスクレイアウトの形状は、通常、フォトリソグラフィーマスクに完全には転写されない。具体的には、マスクレイアウトの鋭角は、マスク製造中に「角部円形化」されることがある。この効果は、「マスクの角部円形化」として公知である。例えば、図3Aに示される多角形302を製造する場合、図3Bに示される多角形352が作成される可能性がある。MCR効果は、図3Aに示されるマスクレイアウトにおける角部304および306に、図3Bに示されるフォトリソグラフィーマスクにおける、それぞれ、丸み付けした角部354および356を生じさせてもよい。
従来のプロセスモデルは、通常は、多角形302等の「完全な」多角形を含むマスクレイアウトを使用して、ウエハ上の形状を予測する。しかしながら、フォトリソグラフィーマスク上の実際の多角形は、多角形352のように、「完全」ではないため、従来のモデルによって生じる結果は、不正確である。角部円形化効果のモデル化にブラックボックスモデルを使用する従来のアプローチは、ブラックボックスモデルは、異なる種類の角部に異なる方法で影響を及ぼす基礎的な物理的プロセスを正確には捕捉しない場合があるため、有効でない場合がある。例えば、内側角部および外側角部上のMCR効果は異なる場合があり、この差が、ブラックボックスモデルによって適切に捕捉されない場合がある。さらに、ブラックボックスモデルを使用してMCR効果をモデル化する従来のアプローチは、プロセスモデルが、線幅と線間パターン等の、他の種類のパターンで不正確になる可能性がある。
本発明で使用されるモデル化アプローチは、基礎的な物理的プロセスに基づくMCR効果をモデル化するため、上記の欠点の影響を受けることがない。以下のセクションにおいて、本発明の一実施形態に従う、MCR効果のモデル化のためのアプローチを説明する。
(単一層アプローチ)
図4は、本発明の一実施形態に従う、MCR効果をモデル化するプロセスモデルを決定する、単一層アプローチを図示するフローチャートを示す。
単一層アプローチでは、プロセスは、マスクレイアウトを受信することによって開始可能である(ステップ402)。尚、マスクレイアウトは、通常は、MCRの効果を表さない、完全な形状の多角形を含む。
次に、システムは、フォトリソグラフィープロセスをマスクレイアウトに適用することによって、生成されたプロセスデータを受信できる(ステップ404)。プロセスデータは、モデル化される半導体製造プロセスでマスクレイアウトが行われた際に生成された、特徴の重要な寸法を計測することにより、生成することができる。
次に、システムは、未較正プロセスモデルを受信できる(ステップ406)。未較正プロセスモデルは、通常は、
Figure 0005306357
で示すことができ、式中、Kは、構成要素またはカーネル、Cは、Kに関連付けられる係数である。「未較正」プロセスモデルにおいて、係数Cは、通常、不明である。
次に、システムは、マスクレイアウトの一式の角部を識別できる(ステップ408)。
図5Aは、本発明の一実施形態に従う、マスクレイアウトの一式の角部を示す。
多角形502は、マスクレイアウトの一部である。システムは、マスクレイアウトの全ての角部を識別してもよい、または、角部のうちのいくつかのみを識別してもよい。例えば、システムは、角部504、506、508、510、512、および514を識別してもよい。さらに、システムは、その形状、サイズ、位置、またはMCR効果の大きさあるいは強度に影響を及ぼすことのあるいずれかの他の特徴に基づき、マスクレイアウトにおける角部を分類してもよい。一実施形態において、システムは、角部を、2つの種類、つまり内側角部および外側角部に分類する。例えば、システムは、角部504、506、510、512、および514を外側角部、角部508を内側角部に分類してもよい。
システムは、次に、修正されたマスクレイアウトを得るために、一式の角部に近接するマスクレイアウトを修正可能である(ステップ410)。マスクレイアウトの修正はMCR効果に関係し得るが、修正の形状およびサイズは、マスクの角部円形化によって生成された実際の形状およびサイズと直接対応しない場合がある。一実施形態は、修正の形状およびサイズを、プロセスデータに適合するパラメータとして処理する。
図5B−図5Fは、本発明の一実施形態に従う、一式の角部に近接した、マスクレイアウトの修正可能な方法を示す。
システムは、一式の角部のうちの1つの角部に斜角アーチファクトを追加することにより、マスクレイアウトを修正可能である。図5Bは、システムが、斜角アーチファクト522および524を、外側角部504および内側角部508に、それぞれ追加可能な方法を示す。図5Bは、斜角アーチファクトが多角形の全ての角部に追加されたことを示すが、システムは、多角形の角部のうちのいくつかのみに斜角アーチファクトを追加してもよい。斜角アーチファクトのサイズは、マスク製造中に生じる実際の角部円形化の量と、直接対応しなくてもよい。具体的には、一実施形態は、プロセスモデルの精度を最大限に向上させる斜角サイズを経験的に決定する。
尚、外側角部に斜角アーチファクトを追加すると、通常、斜角アーチファクト522等の多角形をカットすることになるが、内側角部に斜角アーチファクトを追加すると、通常、斜角アーチファクト524等の多角形の面積が拡大する。本発明の一実施形態は、内部および外側角部に近接して、マスクレイアウトを異なる方法で修正するため、内側角部および外側角部の間のこの差を直接モデル化する。これに対して、ブラックボックスモデル化を使用する従来のアプローチは、この差を捕捉することができない場合がある。
斜角アーチファクトを追加する代わりに、システムは、切り欠きアーチファクトを追加可能である。図5Cは、システムが、切り欠きアーチファクト532および534を、外側角部504および内側角部508にそれぞれ追加可能な方法を示す。斜角アーチファクトと同様に、切り欠きアーチファクトを外側角部に追加すると、通常、切り欠きアーチファクト532等の多角形はカットされ、切り欠きアーチファクトを内側角部に追加すると、通常、切り欠きアーチファクト534等の多角形の面積が拡大する。図5Cは、切り欠きアーチファクトが多角形の全ての角部に追加されたことを示すが、システムは、多角形の角部のうちのいくつかのみに、切り欠きアーチファクトを追加してもよい。さらに、斜角アーチファクトと同様に、一実施形態は、プロセスモデルの精度を最大限に向上させる切り欠きサイズを、経験的に決定してもよい。
システムは、異なる種類の角部に、異なる種類のアーチファクトを追加してもよい。特に、システムは、異なる種類のアーチファクトを、内側および外側角部に追加してもよい。例えば、システムは、異なるサイズの切り欠きを、内側および外側角部に追加できる。図5Dは、システムが、切り欠き542等のより大きい切り欠きを外側角部に、切り欠き544等のより小さい切り欠きを内側角部に、追加可能な方法を示す。図5Eは、システムが、切り欠きアーチファクトを、切り欠き552等の外側角部のみに追加でき、角部508等の内側角部には切り欠きを追加できない様子を示す。
あるいは、システムは、切り欠きを内側角部に、斜角を外側角部に、またはこの逆で、追加してもよい。これらのアーチファクトおよび修正技術は、説明のために以下に記載されているにすぎず、かつ、本発明を限定することを意図するものではない。多くの修正および変動が、当業者には容易に明らかであろう。例えば、図5Fは、システムが、切り欠き562等の切り欠きをいくつかの角部に、斜角564等の斜角をいくつかの角部に追加でき、角部508等のいくつかの角部にはアーチファクトを追加できない様子を示す。
次に、システムは、修正されたマスクレイアウトおよびプロセスデータを使用する、未較正プロセスモデルを較正することによって、改良型プロセスモデルを決定可能である(ステップ412)。
具体的には、システムは、プロセスデータを使用する、未較正プロセスモデルの適合係数によって、プロセスモデルを決定できる。適合プロセスは、未較正プロセスモデルのカーネルの、修正されたマスクレイアウトによる畳み込みを含むことができる。例えば、一実施形態は、プロセスモデルを較正するための最小二乗の適合技術を使用できる。具体的には、未較正プロセスモデル
Figure 0005306357
の係数Cは、以下のように、最小二乗の適合を解くことで、決定できる。
Figure 0005306357
式中、
Figure 0005306357
は、サンプル点iにおけるカーネルKによるマスクレイアウトの畳み込みであり、dは、サンプル点iにおける経験的プロセスデータである。尚、上記の式は、式の2つの側が互いにほぼ等しくてもよいことを示す。これは、式を正確に満たす一式の係数を決定することが不可能である可能性があることによる。しかしながら、こうした一式の係数が存在する場合、式の「ほぼ等しい」という記号は、等号として解釈すべきである。
(複数層アプローチ)
図6は、発明の一実施形態に従う、MCR効果をモデル化するプロセスモデルを決定する複数層アプローチを示す、フローチャートを示す。
単一層アプローチと同様に、複数層アプローチは、マスクレイアウトを受信することによって開始可能であり(ステップ602)、フォトリソグラフィープロセスをマスクレイアウトに適用することによって、生成されたプロセスデータを受信可能である(ステップ604)。
次に、システムは、光学的な構成要素および一式のマスクの角部円形化(MCR)構成要素を含むことができる、未較正プロセスモデルを受信できる(ステップ606)。一式のMCR構成要素は、MCR効果をモデル化するように設計される1つ以上のMCR構成要素を含むことができる。尚、ここで使用される「一式のMCR構成要素」というフレーズは、一式が複数のMCR構成要素を有することを必ずしも示唆するものではない。具体的には、一実施形態において、一式は、1つのMCR構成要素のみを含んでもよい。
例えば、以下のように未較正プロセスモデルを表してもよい。
Figure 0005306357
式中、
Figure 0005306357
は、m個のカーネルを有する光学的な構成要素を表し、Xは、j番目のMCR構成要素を表す。各MCR構成要素は、
Figure 0005306357
等、1つ以上のカーネルを含むことができ、式中、C は、j番目のMCR構成要素におけるk番目の係数、K は、j番目のMCR構成要素におけるk番目のカーネルである。
一実施形態において、一式のMCR構成要素は、2つの構成要素、すなわち、それぞれ内側角部および外側角部のMCR効果をモデル化する内側角部構成要素および外側角部構成要素を含んでもよい。
尚、こうした構成要素は、エッチング効果等の他の効果をモデル化するのに役立つ場合があるため、一式のMCR構成要素を使用することが有利である場合がある。具体的には、一式のMCR構成要素を使用することで、プロセスモデルの全体としての精度を向上させるために役立つ可能性のある適合プロセス時に、さらなる自由度を提供してもよい。
次に、システムは、マスクレイアウトの一式の角部を識別できる(ステップ608)。
システムは、第1のマスク層および一式のMCRマスク層を含む、一式のマスク層を決定できる(ステップ610)。第1のマスク層は、マスクレイアウトの実質的に全てのパターンを含むことができる。さらに、各MCRマスク層の実質的に全てのパターンは、一式の角部に近接するマスクレイアウトのパターンに関することができる。各MCRマスク層は、MCR構成要素に関連付けることができる。
図7Aおよび図7Bは、本発明の一実施形態に従う、一式のマスク層を示す。
図7Aに示される第1のマスク層は、基本的に、マスクレイアウトの複製物である。しかしながら、第1のマスク層は、マスクレイアウトの全てのパターンを必ずしも含む必要はない。図7Bに示されるMCRマスク層は、一式の角部に近接するマスクレイアウトのパターンに関するパターンを取得する。例えば、図7Bは、図7Aで示される多角形702の角部に関する、斜角形状704、706、708、710、712、および714を含む。
一実施形態において、一式のMCR層は、2つのマスク層、つまり、内側角部のマスク層および外側角部のマスク層を含む。内側角部のマスク層の実質的に全てのパターンは、内側角部に近接するマスクレイアウトのパターンに関する。同様に、外側角部のマスク層の実質的に全てのパターンは、外側角部に近接するマスクレイアウトのパターンに関する。
図8Aは、本発明の一実施形態に従う、外側角部のマスク層を示す。外側角部のマスク層は、図7Aに示される多角形702の外側角部に関する、斜角形状804、806、810、812、および814を含む。
図8Bは、本発明の一実施形態に従う、内側角部のマスク層を示す。内側角部のマスク層は、図7Aに示される多角形702の内側角部に関する、斜角形状808を含む。
上記のマスク層は斜角形状を使用するが、システムは、切り欠き等の他の形状を使用してもよい。これらのマスク層のパターンは、説明のために示されているものであり、本発明を限定することを意図しているものではない。従って、多くの修正および変更が、当業者には容易に明らかであろう。
マスク層が決定されると、システムは、一式のマスク層およびプロセスデータ(ステップ612)を使用する、未較正プロセスモデルを較正することで、改良型プロセスモデルを決定できる。
具体的には、システムは、プロセスデータを使用する、未較正プロセスモデルに係数を適合させることによって、プロセスモデルを決定できる。適合プロセスは、マスクレイアウト、または、マスクレイアウトの実質的に全てのパターンを含むマスク層による、光学的な構成要素の畳み込みを含むことができる。さらに、適合プロセスは、各MCR構成要素の、関連付けられるMCRマスク層による畳み込みを含むことができる。尚、MCR層は、通常、マスクレイアウトの1D(1次元)領域に関するパターンを含まないため、プロセスデータとのMCR構成要素の適合は、1D領域の改良型プロセスモデルの精度を低下させない可能性がある。
図9は、本発明の一実施形態に従う、改良型プロセスモデルを決定するプロセスを図示するフローチャートを示す。
システムは、マスクレイアウトを受信してもよい(ステップ902)。次に、システムは、内側角部を識別してもよい(ステップ904)。システムは、次に、外側角部を識別してもよい(ステップ906)。
次に、システムは、モデルの形態を選択してもよい(ステップ908)。例えば、システムは、MCR効果をモデル化する1層アプローチまたは複数層アプローチを選択してもよい。尚、システムは、1層アプローチと複数層アプローチの両方の局面を利用する、混合アプローチも選択してもよい。具体的には、混合アプローチは、マスクレイアウトを修正し、一式のマスク層をマスクの角部円形化効果のモデル化に使用してもよい。
システムは、次に、モデルの角部の形態を選択してもよい(ステップ910)。例えば、システムは、斜角形状、切り欠き形状、またはMCR効果のモデル化に適した任意の他の形状を選択してもよい。次に、システムは、モデルを較正し(ステップ912)、モデルを出力してもよい(ステップ914)。
MCR効果をモデル化するこれらの異なるオプションは、異なる格納および計算の要件を有してもよい。例えば、切り欠きの代わりに斜角を有するプロセスモデルは、より正確である可能性があるが、ダウンストリーム・アプリケーションの計算的要件を増大させる可能性もある。同様に、単一層アプローチの代わりに複数層アプローチを使用することで、より多くの格納が必要になる可能性がある。このため、適切なモデル化アプローチを選択するには、所定のアプリケーションの特定の制約および要件の分析を実行する必要がある可能性がある。
図10は、本発明の一実施形態に従う、コンピュータシステムを示す。
コンピュータシステム1002は、プロセッサ1004、メモリ1006、および格納装置1008を含む。コンピュータシステム1002は、ディスプレイ1014、キーボード1010、およびポインティングデバイス1012に結合され得る。格納装置1008は、アプリケーション1016および1018、およびプロセスモデル1020を格納できる。
動作時に、コンピュータシステム1002は、アプリケーション1016を、メモリ1006にロード可能である。次に、システムは、アプリケーション1016を使用して、プロセスモデル1020を決定できる。アプリケーション1016は、格納装置1008上にプロセスモデル1020を格納できる。システムは、パラメータおよび/または係数をコンピュータ可読記憶媒体に格納することによって、プロセスモデルを格納できる。一実施形態において、システムは、パラメータ、係数、カーネル識別子、および、パラメータおよび係数をその各カーネル識別子に関連付ける情報を格納してもよい。カーネル識別子は、カーネルを識別する文字列にすることが可能である、または、カーネルを表す式にすることが可能である。システムは、アプリケーション1018を、メモリ1006にロード可能である。アプリケーション1018は、次に、プロセスモデル1020をメモリ1006にロード可能であり、近接補正を決定する、または、フォトレジスト層のパターンの形状を予測するために、プロセスモデル1020を使用することが可能である。
図11は、本発明の一実施形態に従う、プロセスモデルを格納可能な方法を示す。
ユーザ1102は、プロセスモデルを決定するために、コンピュータ1104を使用してもよい。次に、ユーザ1102は、パラメータ、係数、カーネル識別子、およびパラメータおよび係数を、コンピュータ1104のハードディスクまたは取り外し可能なコンピュータ可読記憶媒体上のカーネル識別子に関連付ける情報を格納してもよい。あるいは、ユーザ1102は、ネットワーク1110によってコンピュータ1104に結合されるデータベース1112に、プロセスモデルを格納してもよい。ユーザ1106は、ネットワーク1110上で、ユーザ1102からプロセスモデルを受信してもよい。あるいは、ユーザ1106は、データベース1112からプロセスモデルを取得してもよい。ユーザ1106は、パラメータ、係数、カーネル識別子、およびパラメータおよび係数をカーネル識別子に関連付ける情報を読み込むことで、コンピュータ1108にプロセスモデルをロードできる。
(結論)
この詳細な説明に記載されているデータ構造およびコードは、通常は、コンピュータシステムによって使用されるコードおよび/またはデータを格納可能な任意のデバイスまたは媒体であり得る、コンピュータ可読格納媒体に格納される。これは、ディスクドライブ、磁気テープ、CD(コンパクトディスク)、DVD(デジタル多用途ディスクまたはデジタルビデオディスク)、または、現在公知のあるいは将来的に開発されるコンピュータ可読媒体を格納可能な他の媒体等の、揮発性メモリ、非揮発性メモリ、磁気および光学記憶装置を含むが、これに限定されない。
さらに、本発明の実施形態の上記の記載は、説明および記述を目的として示されているにすぎない。これらは、排他的であること、または本発明を開示された形態に限定することを意図するものではない。従って、当業者に、多くの修正および変更が容易に明らかであろう。さらに、上記の開示は、本発明を限定することを意図するものではない。本発明の範囲は、添付の請求項によって規定される。

Claims (10)

  1. マスクを製造するためのマスク角部円形化効果をモデル化する改良型プロセスモデルを決定する方法であって、該方法は、
    マスクレイアウトを受信することと、
    該マスクレイアウトにフォトリソグラフィープロセスを適用することによって生成されたプロセスデータを受信することと、
    光学的構成要素と、
    一式のマスク角部円形化(MCR)構成要素であって、各MCR構成要素は、MCR効果をモデル化するように設計される、一式のMCR構成要素と
    を含む未較正プロセスモデルを受信することと、
    該マスクレイアウトにおいて一式の角部を識別することと、
    該マスクレイアウトにおいて実質的に全てのパターンを含む第1のマスク層と、
    一式のMCRマスク層であって、各MCRマスク層における実質的に全てのパターンは、該一式の角部に近接する該マスクレイアウトにおけるパターンに関し、各MCRマスク層は、MCR構成要素と関連付けられる、一式のMCRマスク層と
    を含む一式のマスク層を決定することと、
    該一式のマスク層および該プロセスデータを使用して、該未較正プロセスモデルを較正することによって、該改良型プロセスモデルを決定することと
    を含む、方法。
  2. 前記一式のMCR構成要素は、
    内側角部のMCR効果をモデル化する内側角部構成要素と、
    外側角部のMCR効果をモデル化する外側角部構成要素と
    を含む、請求項に記載の方法。
  3. 前記一式のMCRマスク層は、
    内側角部マスク層であって、該内側角部マスク層における実質的に全てのパターンは、内側角部に近接する前記マスクレイアウトのパターンに関する、内側角部マスク層と、
    外側角部マスク層であって、該外側角部マスク層における実質的に全てのパターンは、外側角部に近接する該マスクレイアウトのパターンに関する、外側角部マスク層と
    を含む、請求項に記載の方法。
  4. 前記改良型プロセスモデルを決定することは、
    前記光学的構成要素を、前記第1のマスク層で畳み込むことと、
    各MCR構成要素を、前記関連付けられたMCRマスク層で畳み込むことと
    を含む、請求項に記載の方法。
  5. コンピュータによって実行されると、マスクを製造するためのマスク角部円形化効果をモデル化する改良型プロセスモデルを決定する方法を該コンピュータに実施させる命令を記憶するコンピュータ可読記憶媒体であって、該方法は、
    マスクレイアウトを受信することと、
    該マスクレイアウトにフォトリソグラフィープロセスを適用することによって生成されたプロセスデータを受信することと、
    光学的構成要素と、
    一式のマスク角部円形化(MCR)構成要素であって、各MCR構成要素は、MCR効果をモデル化するように設計される、一式のMCR構成要素と
    を含む未較正プロセスモデルを受信することと、
    該マスクレイアウトにおいて一式の角部を識別することと、
    該マスクレイアウトにおいて実質的に全てのパターンを含む第1のマスク層と、
    一式のMCRマスク層であって、各MCRマスク層における実質的に全てのパターンは、該一式の角部に近接する該マスクレイアウトにおけるパターンに関し、各MCRマスク層は、MCR構成要素と関連付けられる、一式のMCRマスク層と
    を含む一式のマスク層を決定することと、
    該一式のマスク層および該プロセスデータを使用して、該未較正プロセスモデルを較正することによって、該改良型プロセスモデルを決定することと
    を含む、コンピュータ可読記憶媒体。
  6. 前記一式のMCR構成要素は、
    内側角部のMCR効果をモデル化する内側角部構成要素と、
    外側角部のMCR効果をモデル化する外側角部構成要素と
    を含む、請求項に記載のコンピュータ可読記憶媒体。
  7. 前記一式のMCRマスク層は、
    内側角部マスク層であって、該内側角部マスク層における実質的に全てのパターンは、内側角部に近接する前記マスクレイアウトのパターンに関する、内側角部マスク層と、
    外側角部マスク層であって、該外側角部マスク層における実質的に全てのパターンは、外側角部に近接する該マスクレイアウトのパターンに関する、外側角部マスク層と
    を含む、請求項に記載のコンピュータ可読記憶媒体。
  8. 前記改良型プロセスモデルを決定することは、
    前記光学的構成要素を、前記第1のマスク層で畳み込むことと、
    各MCR構成要素を、前記関連付けられたMCRマスク層で畳み込むことと
    を含む、請求項に記載のコンピュータ可読記憶媒体。
  9. コンピュータによって実行されと、マスクを製造するための改良型プロセスモデルを決定する方法を該コンピュータに実施させる命令を記憶するコンピュータ可読記憶媒体であって、該方法は、
    マスクレイアウトを受信することと、
    プロセスデータを受信することであって、該プロセスデータは、該マスクレイアウトおよびフォトリソグラフィープロセスを使用して生成された特徴の限界寸法を測定することによって、生成される、ことと、
    光学的構成要素と、
    マスク角部円形化(MCR効果をモデル化するように設計されるMCR構成要素と
    を含む未較正プロセスモデルを受信することと、
    該マスクレイアウトにおいて一式の角部を選択することと、
    MCRマスク層を決定することであって、該MCRマスク層における実質的に全てのパターンは、該一式の角部に近接する該マスクレイアウトにおけるパターンに関する、ことと、
    該マスクレイアウト、該MCRマスク層、および該プロセスデータを使用して、該未較正プロセスモデルを較正することによって、該改良型プロセスモデルを決定することと、
    該改良型プロセスモデルを出力することと
    を含む、コンピュータ可読記憶媒体。
  10. 前記改良型プロセスモデルを決定することは、
    前記光学的構成要素を、前記マスクレイアウトで畳み込むことと、
    前記MCR構成要素を、前記MCRマスク層で畳み込むことと
    を含む、請求項に記載のコンピュータ可読記憶媒体。
JP2010526869A 2007-09-28 2007-12-27 マスク角部円形化効果のモデル化によるプロセスモデル精度の向上 Active JP5306357B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US11/863,624 2007-09-28
US11/863,624 US7707539B2 (en) 2007-09-28 2007-09-28 Facilitating process model accuracy by modeling mask corner rounding effects
PCT/US2007/088957 WO2009041987A1 (en) 2007-09-28 2007-12-27 Improving process model accuracy by modeling mask corner rounding effects

Publications (2)

Publication Number Publication Date
JP2010541003A JP2010541003A (ja) 2010-12-24
JP5306357B2 true JP5306357B2 (ja) 2013-10-02

Family

ID=39687349

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010526869A Active JP5306357B2 (ja) 2007-09-28 2007-12-27 マスク角部円形化効果のモデル化によるプロセスモデル精度の向上

Country Status (8)

Country Link
US (2) US7707539B2 (ja)
EP (1) EP2198343B1 (ja)
JP (1) JP5306357B2 (ja)
CN (1) CN101675385B (ja)
AT (1) ATE507504T1 (ja)
DE (1) DE602007014269D1 (ja)
TW (1) TWI456420B (ja)
WO (1) WO2009041987A1 (ja)

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7016539B1 (en) * 1998-07-13 2006-03-21 Cognex Corporation Method for fast, robust, multi-dimensional pattern recognition
US8081820B2 (en) 2003-07-22 2011-12-20 Cognex Technology And Investment Corporation Method for partitioning a pattern into optimized sub-patterns
US8161438B2 (en) 2003-10-21 2012-04-17 Mentor Graphics Corporation Determining mutual inductance between intentional inductors
US7496871B2 (en) 2003-10-21 2009-02-24 Roberto Suaya Mutual inductance extraction using dipole approximations
WO2009114483A1 (en) * 2008-03-08 2009-09-17 Mentor Graphics Corporation High-frequency vlsi interconnect and intentional inductor impedance extraction in the presence of a multi-layer conductive substrate
US8184897B2 (en) * 2008-10-02 2012-05-22 Synopsys, Inc. Method and apparatus for determining an optical threshold and a resist bias
US8146025B2 (en) * 2009-07-30 2012-03-27 United Microelectronics Corp. Method for correcting layout pattern using rule checking rectangle
US8255838B2 (en) * 2010-01-15 2012-08-28 Synopsys, Inc. Etch-aware OPC model calibration by using an etch bias filter
US8336003B2 (en) * 2010-02-19 2012-12-18 International Business Machines Corporation Method for designing optical lithography masks for directed self-assembly
JP5672921B2 (ja) * 2010-10-06 2015-02-18 大日本印刷株式会社 パターン形状予測プログラム、パターン形状予測システム
KR20120090362A (ko) * 2011-02-07 2012-08-17 삼성전자주식회사 마스크 레이아웃 보정 방법 및 장치
US9679224B2 (en) 2013-06-28 2017-06-13 Cognex Corporation Semi-supervised method for training multiple pattern recognition and registration tool models
CN104882373B (zh) * 2015-04-24 2018-05-15 石以瑄 晶体管t形栅的制造方法
KR102519190B1 (ko) * 2015-11-19 2023-04-10 삼성전자주식회사 반도체 소자의 제조 방법
US9929023B2 (en) 2015-11-19 2018-03-27 Samsung Electronics Co., Ltd. Method of manufacturing semiconductor device
US10354373B2 (en) 2017-04-26 2019-07-16 Kla-Tencor Corporation System and method for photomask alignment and orientation characterization based on notch detection
CN107479331B (zh) * 2017-07-31 2020-05-15 上海华力微电子有限公司 一种图形转角的opc修正方法
CN108565213B (zh) * 2018-01-26 2020-07-07 成都海威华芯科技有限公司 一种高电子迁移率晶体管t形栅的制造方法
CN109143773B (zh) * 2018-10-16 2022-05-27 上海华力微电子有限公司 一种光学临近修正前的预处理方法
KR102688569B1 (ko) * 2018-12-13 2024-07-25 삼성전자주식회사 마스크 레이아웃 설계 방법, opc 방법, 및 그 opc 방법을 이용한 마스크 제조방법
CN109634070B (zh) * 2019-02-01 2020-09-01 墨研计算科学(南京)有限公司 一种基于掩模版拐角圆化的计算光刻方法及装置
KR20220140578A (ko) * 2020-02-14 2022-10-18 시놉시스, 인크. 리소그래피 마스크들의 개발을 위한 레이아웃들의 골격 표현
TWI743807B (zh) * 2020-05-27 2021-10-21 力晶積成電子製造股份有限公司 用於光學鄰近修正的重定位方法
TWI776444B (zh) * 2020-07-23 2022-09-01 國立成功大學 使用卷積神經網路的虛擬量測方法及其電腦程式產品
KR102633398B1 (ko) * 2021-05-27 2024-02-06 에스케이키파운드리 주식회사 반도체 소자를 위한 딥 트렌치 마스크 레이아웃 설계 방법

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61138104A (ja) * 1984-12-10 1986-06-25 Hitachi Ltd パタ−ン検査方法
JP3508306B2 (ja) 1995-07-17 2004-03-22 ソニー株式会社 マスクパターン補正方法とそれを用いたマスク、露光方法および半導体装置
US6214494B1 (en) * 1998-10-07 2001-04-10 International Business Machines Corporation Serif mask design methodology based on enhancing high spatial frequency contribution for improved printability
US6373975B1 (en) * 1999-01-25 2002-04-16 International Business Machines Corporation Error checking of simulated printed images with process window effects included
JP4057733B2 (ja) * 1999-02-22 2008-03-05 株式会社東芝 転写パターンのシミュレーション方法
US6261724B1 (en) * 1999-06-16 2001-07-17 International Business Machines Corporation Method of modifying a microchip layout data set to generate a predicted mask printed data set
TW525224B (en) * 2000-01-14 2003-03-21 United Microelectronics Corp Transfer method of mask pattern for micro-lithography process
US6280887B1 (en) * 2000-03-02 2001-08-28 International Business Machines Corporation Complementary and exchange mask design methodology for optical proximity correction in microlithography
US6329107B1 (en) * 2000-03-15 2001-12-11 International Business Machines Corporation Method of characterizing partial coherent light illumination and its application to serif mask design
US7302111B2 (en) * 2001-09-12 2007-11-27 Micronic Laser Systems A.B. Graphics engine for high precision lithography
JP2004163472A (ja) * 2002-11-08 2004-06-10 Sony Corp フォトマスクの設計方法、フォトマスク、及び半導体装置
US7283165B2 (en) * 2002-11-15 2007-10-16 Lockheed Martin Corporation Method and apparatus for image processing using weighted defective pixel replacement
US7003758B2 (en) * 2003-10-07 2006-02-21 Brion Technologies, Inc. System and method for lithography simulation
US7079223B2 (en) * 2004-02-20 2006-07-18 International Business Machines Corporation Fast model-based optical proximity correction
US7856606B2 (en) * 2004-03-31 2010-12-21 Asml Masktools B.V. Apparatus, method and program product for suppressing waviness of features to be printed using photolithographic systems
US7355681B2 (en) * 2004-04-09 2008-04-08 Asml Masktools B.V. Optical proximity correction using chamfers and rounding at corners
US7266800B2 (en) * 2004-06-04 2007-09-04 Invarium, Inc. Method and system for designing manufacturable patterns that account for the pattern- and position-dependent nature of patterning processes
US7500218B2 (en) * 2004-08-17 2009-03-03 Asml Netherlands B.V. Lithographic apparatus, method, and computer program product for generating a mask pattern and device manufacturing method using same
DE102005009805A1 (de) * 2005-03-03 2006-09-14 Infineon Technologies Ag Lithographiemaske und Verfahren zum Erzeugen einer Lithographiemaske
US7297453B2 (en) * 2005-04-13 2007-11-20 Kla-Tencor Technologies Corporation Systems and methods for mitigating variances on a patterned wafer using a prediction model
US7444615B2 (en) * 2005-05-31 2008-10-28 Invarium, Inc. Calibration on wafer sweet spots
KR100958714B1 (ko) * 2005-08-08 2010-05-18 브라이언 테크놀로지스, 인코포레이티드 리소그래피 공정의 포커스-노광 모델을 생성하는 시스템 및방법
CN102662309B (zh) * 2005-09-09 2014-10-01 Asml荷兰有限公司 采用独立掩模误差模型的掩模验证系统和方法
US7600212B2 (en) * 2005-10-03 2009-10-06 Cadence Design Systems, Inc. Method of compensating photomask data for the effects of etch and lithography processes
US7458059B2 (en) * 2005-10-31 2008-11-25 Synopsys, Inc. Model of sensitivity of a simulated layout to a change in original layout, and use of model in proximity correction

Also Published As

Publication number Publication date
ATE507504T1 (de) 2011-05-15
US20100146476A1 (en) 2010-06-10
WO2009041987A1 (en) 2009-04-02
US20090089736A1 (en) 2009-04-02
DE602007014269D1 (de) 2011-06-09
TWI456420B (zh) 2014-10-11
TW200915121A (en) 2009-04-01
US7853919B2 (en) 2010-12-14
EP2198343A1 (en) 2010-06-23
JP2010541003A (ja) 2010-12-24
CN101675385B (zh) 2012-09-05
EP2198343B1 (en) 2011-04-27
CN101675385A (zh) 2010-03-17
US7707539B2 (en) 2010-04-27

Similar Documents

Publication Publication Date Title
JP5306357B2 (ja) マスク角部円形化効果のモデル化によるプロセスモデル精度の向上
US7934176B2 (en) Method and apparatus for determining a process model that models the impact of a CAR/PEB on the resist profile
US7721246B2 (en) Method and apparatus for quickly determining the effect of placing an assist feature at a location in a layout
US8196068B2 (en) Modeling critical-dimension (CD) scanning-electron-microscopy (CD-SEM) CD extraction
US7624369B2 (en) Closed-loop design for manufacturability process
US8812145B2 (en) Modeling mask errors using aerial image sensitivity
US7966582B2 (en) Method and apparatus for modeling long-range EUVL flare
US8181128B2 (en) Method and apparatus for determining a photolithography process model which models the influence of topography variations
JP5388314B2 (ja) プロセス変動の影響を決定するための方法および装置
US8355807B2 (en) Method and apparatus for using aerial image sensitivity to model mask errors
US7454739B2 (en) Method and apparatus for determining an accurate photolithography process model
US7933471B2 (en) Method and system for correlating physical model representation to pattern layout
US8184897B2 (en) Method and apparatus for determining an optical threshold and a resist bias
EP1862857B1 (en) Method and apparatus for determining a process model for integrated circuit fabrication

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20101203

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20111122

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120705

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20121001

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20121127

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130619

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130625

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

Ref document number: 5306357

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: R3D04

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: R3D02

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250