JP5204159B2 - 半導体記憶装置の製造方法 - Google Patents
半導体記憶装置の製造方法 Download PDFInfo
- Publication number
- JP5204159B2 JP5204159B2 JP2010159212A JP2010159212A JP5204159B2 JP 5204159 B2 JP5204159 B2 JP 5204159B2 JP 2010159212 A JP2010159212 A JP 2010159212A JP 2010159212 A JP2010159212 A JP 2010159212A JP 5204159 B2 JP5204159 B2 JP 5204159B2
- Authority
- JP
- Japan
- Prior art keywords
- active region
- memory device
- semiconductor memory
- manufacturing
- forming
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 239000004065 semiconductor Substances 0.000 title claims description 89
- 238000004519 manufacturing process Methods 0.000 title claims description 44
- 239000011229 interlayer Substances 0.000 claims description 22
- 238000002955 isolation Methods 0.000 claims description 21
- 238000000034 method Methods 0.000 claims description 17
- 238000000059 patterning Methods 0.000 claims description 10
- 239000000758 substrate Substances 0.000 claims description 10
- 239000010410 layer Substances 0.000 claims description 8
- 238000005530 etching Methods 0.000 description 20
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 8
- 229910052710 silicon Inorganic materials 0.000 description 8
- 239000010703 silicon Substances 0.000 description 8
- 239000004020 conductor Substances 0.000 description 7
- 238000010586 diagram Methods 0.000 description 7
- 239000000463 material Substances 0.000 description 6
- 238000000206 photolithography Methods 0.000 description 6
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 6
- 229910052721 tungsten Inorganic materials 0.000 description 6
- 239000010937 tungsten Substances 0.000 description 6
- 239000012535 impurity Substances 0.000 description 5
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 4
- 229920005591 polysilicon Polymers 0.000 description 4
- 230000014759 maintenance of location Effects 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 239000007943 implant Substances 0.000 description 2
- 238000009412 basement excavation Methods 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 230000000149 penetrating effect Effects 0.000 description 1
- 230000007261 regionalization Effects 0.000 description 1
- 229910021332 silicide Inorganic materials 0.000 description 1
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 1
Images
Landscapes
- Non-Volatile Memory (AREA)
- Semiconductor Memories (AREA)
Description
よび図1−2は、この発明に係る半導体記憶装置の構造を示す図である。なお、ここでは、半導体記憶装置として、フローティングゲートを有する不揮発性メモリを用いて説明する。図1−1(a)は、不揮発性メモリにおけるメモリセルの平面構造を示している。図1−1(b)は、図1−1(a)に示すA−A’線におけるメモリセルの断面構造を示している。図1−1(c)は、図1−1(a)に示すB−B’線におけるメモリセルの断面構造を示している。また、図1−2(a)は、不揮発性メモリにおけるメモリセルの平面構造を示しており、図1−2(b)は、図1−2(a)に示す不揮発性メモリの等価回路を示している。
ライン抵抗が従来の半導体記憶装置51よりも低減することができる。
Claims (10)
- 第1の方向に延在した複数の活性領域列と、前記第1の方向と実質的に直交する第2の方
向に延在するとともに前記複数の活性領域列を連結する複数の活性領域行からなる活性領域を形成する工程と、
前記活性領域列上に浮遊電極および制御電極を形成するとともに、前記活性領域行に底面
及び該底面を囲む側面を備えた凹部を形成する工程と、
前記活性領域および前記制御電極の上に、上部配線の下層となる層間絶縁膜を形成する工
程と、
前記上部配線と前記活性領域との電気的接続をとり、前記底面及び前記側面に接続する導
電部を前記活性領域行の前記凹部上に形成する工程とを含むことを特徴とする半導体記憶
装置の製造方法。 - 請求項1に記載の半導体記憶装置の製造方法において、
前記導電部は、前記凹部を隠す大きさで形成されることを特徴とする半導体記憶装置の製
造方法。 - 請求項1又は請求項2に記載の半導体記憶装置の製造方法において、
前記浮遊電極は、前記凹部に対応する幅で前記第2の方向に複数分割されていることを特
徴とする半導体記憶装置の製造方法。 - 浮遊電極および制御電極からなる複数のトランジスタと、前記トランジスタ上に形成され
た層間絶縁膜および上部配線とを備えた半導体記憶装置の製造方法であって、
第1の方向に延在した複数の活性領域列と、前記第1の方向と実質的に直交する第2の方
向に延在するとともに前記複数の活性領域列を連結する複数の活性領域行からなる活性領
域を形成する工程と、
前記活性領域列上に前記浮遊電極および制御電極をパターニングするとともに、前記活性領域行に設けられ、底面及び該底面を囲む側面によって画成された所定領域を除去する工程と、
前記上部配線と前記底面及び前記側面を接続することによって、該上部配線と前記活性領
域行上の除去された所定領域との電気的接続を取る導電部を形成する工程と
を含むことを特徴とする半導体記憶装置の製造方法。 - 請求項4に記載の半導体記憶装置の製造方法において、
前記導電部は、前記所定領域を隠す大きさで形成されることを特徴とする半導体記憶装置
の製造方法。 - 請求項4又は請求項5に記載の半導体記憶装置の製造方法において、
前記浮遊電極は、前記所定領域に対応する幅で前記活性領域行の延在する方向に複数分割
されて形成されることを特徴とする半導体記憶装置の製造方法。 - 基板上に素子分離領域及び第1の方向に延在した複数の活性領域列と前記第1の方向と実
質的に直交する第2の方向に延在するとともに前記複数の活性領域列を連結する活性領域行とを有する活性領域を形成する工程と、
前記活性領域列上を覆うように浮遊電極を形成する工程と、
前記浮遊電極上に制御電極を形成する工程と、
前記制御電極下以外の浮遊電極を除去する工程と、
前記素子分離領域及び前記活性領域上に絶縁膜を形成する工程と、
前記活性領域列と前記活性領域行の交点間に形成され底面及び該底面を囲む側面を備えた
凹部に対して前記絶縁膜上から電気的接続を取り、該底面と該側面に接続する導電部を形
成する工程と
を含むことを特徴とする半導体記憶装置の製造方法。 - 請求項7に記載の半導体記憶装置の製造方法において、
前記凹部に対して前記絶縁膜上から電気的接続を取る工程は、該凹部に導電部を埋め込む
ことによって電気的接続を取る工程であることを特徴とする半導体記憶装置の製造方法。 - 請求項8に記載の半導体記憶装置の製造方法において、
前記導電部は、前記凹部を隠す大きさで形成されることを特徴とする半導体記憶装置の製
造方法。 - 請求項7乃至請求項9のいずれか一つに記載の半導体記憶装置の製造方法において、
前記浮遊電極を形成する工程は、前記凹部に対応する幅で前記第2の方向に複数分割され
た該浮遊電極を形成する工程であることを特徴とする半導体記憶装置の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010159212A JP5204159B2 (ja) | 2003-11-14 | 2010-07-13 | 半導体記憶装置の製造方法 |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003385647 | 2003-11-14 | ||
JP2003385647 | 2003-11-14 | ||
JP2010159212A JP5204159B2 (ja) | 2003-11-14 | 2010-07-13 | 半導体記憶装置の製造方法 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004287635A Division JP5064651B2 (ja) | 2003-11-14 | 2004-09-30 | 半導体記憶装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010283363A JP2010283363A (ja) | 2010-12-16 |
JP5204159B2 true JP5204159B2 (ja) | 2013-06-05 |
Family
ID=43539771
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010159212A Expired - Lifetime JP5204159B2 (ja) | 2003-11-14 | 2010-07-13 | 半導体記憶装置の製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5204159B2 (ja) |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2511485B2 (ja) * | 1988-01-12 | 1996-06-26 | 沖電気工業株式会社 | 半導体記憶装置 |
JPH0352267A (ja) * | 1989-07-20 | 1991-03-06 | Hitachi Ltd | 半導体集積回路装置およびその製造方法 |
JP3032240B2 (ja) * | 1990-05-22 | 2000-04-10 | 富士通株式会社 | 半導体記憶装置 |
JP3456073B2 (ja) * | 1995-10-09 | 2003-10-14 | ソニー株式会社 | 不揮発性半導体記憶装置の製造方法 |
JP3548834B2 (ja) * | 1996-09-04 | 2004-07-28 | 沖電気工業株式会社 | 不揮発性半導体メモリの製造方法 |
-
2010
- 2010-07-13 JP JP2010159212A patent/JP5204159B2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JP2010283363A (ja) | 2010-12-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8895400B2 (en) | Methods of fabricating semiconductor devices having buried word line interconnects | |
KR101166268B1 (ko) | Dual-STI(Shallow TrenchIsolation)의 반도체 장치 및 그 제조 방법 | |
KR100683867B1 (ko) | 반도체 소자 및 그 형성 방법 | |
KR20150053628A (ko) | 반도체 장치 | |
JP2003303906A (ja) | 不揮発性メモリセル及びその製造方法 | |
JP2006303009A (ja) | 半導体装置およびその製造方法 | |
CN112713147A (zh) | 半导体存储器装置及其制造方法 | |
US8013373B2 (en) | Semiconductor device having MOS-transistor formed on semiconductor substrate and method for manufacturing thereof | |
JP4822792B2 (ja) | 半導体装置およびその製造方法 | |
KR100335121B1 (ko) | 반도체 메모리 소자 및 그의 제조 방법 | |
JP2006510194A (ja) | 半導体メモリおよびその製造方法 | |
JP2008205379A (ja) | 不揮発性半導体メモリ及びその製造方法 | |
JP5275283B2 (ja) | 不揮発性半導体記憶装置及びその製造方法 | |
JP2011054658A (ja) | 不揮発性半導体記憶装置 | |
JP5064651B2 (ja) | 半導体記憶装置 | |
JP2009059927A (ja) | 不揮発性半導体記憶装置の製造方法 | |
JP2008166330A (ja) | 半導体装置 | |
JP5204159B2 (ja) | 半導体記憶装置の製造方法 | |
US20070196983A1 (en) | Method of manufacturing non-volatile memory device | |
JP5139464B2 (ja) | 不揮発性半導体記憶装置及びその製造方法 | |
CN116053136A (zh) | 半导体存储器件的制作方法 | |
JP3906111B2 (ja) | 半導体集積回路装置 | |
JP4525913B2 (ja) | 半導体記憶装置 | |
KR100776909B1 (ko) | 비휘발성 메모리 소자의 제조 방법 | |
JP3417859B2 (ja) | 半導体装置及びその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20121122 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20121127 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130121 |
|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20130121 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130212 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130214 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5204159 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160222 Year of fee payment: 3 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |