JP5134037B2 - 待機電力の低減が可能な情報機器および電力の制御方法 - Google Patents

待機電力の低減が可能な情報機器および電力の制御方法 Download PDF

Info

Publication number
JP5134037B2
JP5134037B2 JP2010101651A JP2010101651A JP5134037B2 JP 5134037 B2 JP5134037 B2 JP 5134037B2 JP 2010101651 A JP2010101651 A JP 2010101651A JP 2010101651 A JP2010101651 A JP 2010101651A JP 5134037 B2 JP5134037 B2 JP 5134037B2
Authority
JP
Japan
Prior art keywords
power
state
internal
usb
connection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2010101651A
Other languages
English (en)
Other versions
JP2011232901A (ja
Inventor
泰通 塚本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lenovo Singapore Pte Ltd
Original Assignee
Lenovo Singapore Pte Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lenovo Singapore Pte Ltd filed Critical Lenovo Singapore Pte Ltd
Priority to JP2010101651A priority Critical patent/JP5134037B2/ja
Priority to CN2011101054749A priority patent/CN102236405A/zh
Priority to US13/094,926 priority patent/US9829959B2/en
Publication of JP2011232901A publication Critical patent/JP2011232901A/ja
Application granted granted Critical
Publication of JP5134037B2 publication Critical patent/JP5134037B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3287Power saving characterised by the action undertaken by switching off individual functional units in the computer system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/266Arrangements to supply power to external peripherals either directly from the computer or under computer control, e.g. supply of power through the communication port, computer controlled power-strips
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • G06F1/3212Monitoring battery levels, e.g. power saving mode being initiated when battery voltage goes below a certain level
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • G06F1/3215Monitoring of peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3278Power saving in modem or I/O interface
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Power Sources (AREA)
  • Charge And Discharge Circuits For Batteries Or The Like (AREA)

Description

本発明は、情報機器の待機電力を低減する技術に関し、さらに詳細には外部デバイスが接続されたときに提供する機能を低下させないで待機電力を低減する技術に関する。
近年、電気製品に対する環境規制が強化されつつあり、EU各国ではEuP指令(Directive on Eco-Design of Energy-using Products)が制定および運用されている。EuP指令では、情報技術機器(information technology equipment)に対して、2013年までにそれぞれ商用電源に接続された状態である待機モードおよびオフモードでの消費電力が0.5Wを越えないようにすることを求めている。ノートブック型パーソナル・コンピュータ(以下、ノートPCという。)は電池パックを搭載しており、外出先では電池パックが供給する電力で動作し、オフィスではAC/DCアダプタを経由して商用電源が供給する電力で動作する。
電池パックが装着されたノートPCにAC/DCアダプタが接続されている場合は、AC/DCアダプタは電池パックの充電電力とシステムの動作電力を同時に供給する。ノートPCでは、パワー・オフ状態でも一部のデバイスに電力を供給する必要がある。ノートPCでは、パワー・オフ状態において、AC/DCアダプタが接続されている状態(以後、AC供給という。)とAC/DCアダプタが接続されていない状態(以後、DC供給という。)では異なるサービスまたは機能を提供する。
ノートPCがDC供給でパワー・オフ状態に入っているときは、電池の消耗をできるだけ防ぐため再起動に必要な回路にだけ電力を供給するので消費電力が小さい。しかし、AC供給でパワー・オフ状態に入っているときはさまざまなサービスを提供するために消費電力が増大する。まず、パワー・オフ状態でも電池パックの充電が必要なときには充電器を動作させて充電するため、バッテリィの充電状態を監視したり充電したりする回路が電力を消費する。
また、遠隔から起動するためにウエイクオンラン(WOL)機能を有効にする場合は、起動パケットを受け取ってノートPCを起動させる回路が電力を消費する。さらに、パワー・オフ状態のときに接続されているUSBデバイスの充電をサポートする場合にはUSBデバイスの充電回路が電力を消費する。さらに、ユーザの利便性に供するためにAC/DCアダプタの接続状態、電池パックの充電状態、およびパワー・ステート状態などを表示する回路や、パワー・ステートに応じた起動をするための回路なども電力を消費する。よってノートPCではAC供給でパワー・オフ状態のときに比較的大きな待機電力を消費する傾向にある。
特許文献1は、バッテリィを備えたコンピュータ装置が、AC電源が存在しかつシャットダウンしているときの待機電力を削減する技術を開示する。同文献の充電方法では、AC電源が存在しているときにパワー・オフした場合には充電機能を実現するM電源系統を一旦オフにした後にタイマで計測した所定の時間後にM電源系統をオンにして、バッテリィの充電状態を確認する。そして、充電が必要であると判断した場合は充電してから再度M電源系統をオフにする。また、同文献には、AC電源が存在しているときにパワー・オフした場合にM電源系統に接続された不必要なデバイスおよびウエイクアップ機能をソフトウエアによる設定でオフにすることが記載されている。
特許文献2は、サーバに接続されたLANケーブルがイーサネット(登録商標)・コントローラに接続されたときにCPUが自動的にサーバを認識し、ユーザがサーバを認識させる操作を省く技術を開示する。同文献には、イーサネット(登録商標)・コントローラがLANジャックにLANケーブルが装着されたことを検出すると、CPUに割り込みをかけて通知することが記載されている。
特許文献3は、USBを含む複数のI/Fを備えるプリンタで、USBケーブルの接続を検出することにより自動的にI/Fを変更することができるプリンタを開示する。同文献には、ホストコンピュータにUSBケーブルでプリンタが接続されたときに、プリンタのUSB接続検出部がVbusの電位の変化を検出してUSBケーブルが接続されたことを検出することが記載されている。特許文献4には、PCIe−PCIeブリッジに接続した複数のPCIeスロットの全てにカードが未実装であることを検出したときに、PCIe−PCIeブリッジの専用のDC/DCコンバータを制御してPCIe−PCIeブリッジへの電源供給を停止することが記載されている。
特開2004−192350号公報 特開2009−278288号公報 特開2010−33519号公報 特開2009−199297号公報
特許文献1の方法では、パワー・オフしてから所定の時間が経過したときにM電源系統を動作させてバッテリィの充電状態を監視する回路に電力を供給するため、M電源系統を停止している間の待機電力を低減することができる。しかし、M電源系統がその他のサービスのための電力源でもある場合はM電源系統を停止できない場合がある。特に、アメリカ環境保護局が推進する電気機器の省電力化プログラム(Energy Star)では、企業において使用するコンピュータは原則としてWOL機能をイネーブルにするように制定しており、さらに企業によってはユーザにWOL機能を常にイネーブルにすることを義務化しているので、このような場合には特許文献1の方法ではM電源系統を停止することはできない。
さらに、パワー・オフ状態のノートPCに接続されているUSBデバイスの充電をサポートする必要がある場合は、M電源系統とは異なる新たな電源回路を設けない限りM電源系統をオフにすることができない。したがって特許文献1の方法だけでは、EuP指令を充足できる程度までAC供給での待機電力を低減したり、USBデバイスの充電をしたりすることができない。パワー・オフ状態では、オペレーティング・システム(OS)およびデバイス・ドライバが実行されないので、M電源系統の動作の必要性を判断することは容易ではないので特別な工夫が必要となる。
そこで本発明の目的は、パワー・オフ状態の時のサービスを低下させないで待機電力を低減することが可能な情報機器を提供することにある。さらに本発明の目的は、パワー・オフ状態の時にWOLをイネーブルに設定しても待機電力を低減することが可能な情報機器を提供することにある。さらに本発明の目的は、パワー・オフ状態の時にUSBデバイスの充電を可能にしながら待機電力を低減することが可能な情報機器を提供することにある。さらに本発明の目的は、そのような情報機器における電力の制御方法および電力制御システムを提供することにある。
本発明は、パワー・オフ状態のときに商用電源から受け取る電力を低減することが可能な情報機器を提供する。情報機器にはコネクタなどにより外部デバイスの接続が可能である。情報機器は、外部デバイスが接続されるとパワー・オフ状態のときに内部デバイスの動作により所定の機能またはサービスを提供することができる。したがって、パワー・オフ状態では、情報機器の電力は完全に停止せず内部デバイスの動作により待機電力を消費する。パワー・オフ状態は、ACPIのパワー・ステートでS5ステートおよびS4ステートとすることができる。ここで、外部デバイスは情報機器に接続される場合と接続されない場合があり、外部デバイスが接続されないときは、内部デバイスは所定の機能またはサービスを提供する必要がない。
制御部は、パワー・オフ状態において内部デバイスに対する電力供給を維持または停止することが可能である。内部デバイスは電力の供給を受けたときに、外部デバイスの接続または非接続を認識することが可能で、制御部は、内部デバイスが外部デバイスの接続を認識したときに内部デバイスに対する電力供給を維持し、外部デバイスの非接続を認識したときに内部デバイスに対する電力供給を所定時間停止する。よって内部デバイスが外部デバイスの非接続を認識したときには、内部デバイスによる待機電力を所定時間低減することができる。一旦、内部デバイスに対する電力供給を停止しても所定時間経過すれば内部デバイスには電力が供給される。
そして、内部デバイスが外部デバイスの接続を認識したときには、内部デバイスが動作するのでパワー・オフ状態の間に要求されるサービスまたは機能の低下を招くようなことはない。内部デバイスに対してはDC/DCコンバータのような電力源から電力を供給することができる。制御部は電力源の動作を制御することで内部デバイスに対する電力を制御することができる。電力源は、パワー・オフ状態で提供するサービスに関連したウエイクオンラン回路またはUSBデバイスの充電回路に電力を供給する構成にすることができる。
内部デバイスは、電力供給が維持されている間に外部デバイスが接続から非接続に変化したことを認識するように構成することができる。よって、制御部は一旦内部デバイスに対する電力供給を維持した後に外部デバイスが取り外されたときも、内部デバイスに対する電力供給を停止することができ、効果的に待機電力の低減を図ることができる。内部デバイスをネットワーク・コントローラとし、外部デバイスをネットワーク機器とすることができる。
内部デバイスがネットワーク・コントローラの場合は、接続を確立する前に行うオート・ネゴシエーションに基づいてネットワーク機器の接続または非接続を認識することができる。ネットワーク・コントローラがPCIエクスプレスのインターフェースを備える場合は、制御部はネットワーク・コントローラが出力するCLKREQ#信号に基づいて外部デバイスの接続または非接続を認識することができる。内部デバイスをUSB電力コントローラとし、外部デバイスを電池を搭載するUSBデバイスとすることができる。このとき、USB電力コントローラは、USBデバイスに供給する充電電流の大きさに基づいてUSBデバイスの接続または非接続を認識することができる。その結果、USBデバイスが接続されていても、実際に充電の必要がないときにUSB電力コントローラを停止して待機電力を低減することができる。
本発明により、パワー・オフ状態の時のサービスを低下させないで待機電力を低減することが可能な情報機器を提供することができた。さらに本発明により、パワー・オフ状態の時にWOLをイネーブルに設定しても待機電力を低減することが可能な情報機器を提供することができた。さらに本発明により、パワー・オフ状態の時にUSBデバイスの充電を可能にしながら待機電力を低減することが可能な情報機器を提供することができた。さらに本発明により、そのような情報機器における電力の制御方法および電力制御システムを提供することができた。
本実施の形態にかかるノートPC10の主要な構成を示す概略の機能ブロック図である。 LANスイッチまたはUSBデバイスの接続を検出する回路を説明する図である。 ノートPCにAC/DCアダプタが接続されているきに待機電力を低減する手順を示すフローチャートである。 DC/DCコンバータがパワー・オフの間に間欠動作をする様子を示す図である。
図1は、本実施の形態にかかるノートPC10の主要な構成を示す概略の機能ブロック図である。図2はLANスイッチ63またはUSBデバイス67の接続を検出する回路を説明する図である。CPU11は、メモリ・コントローラ・ハブ(MCH)13に接続され、MCH13にはGPU(Graphics Processing Unit)14、メイン・メモリ15およびアイオー・コントロール・ハブ(ICH)17が接続される。ICH17は、周辺入出力デバイスに関するデータ転送を処理する。ICH17は、USB(Universal Serial Bus)、SATA(Serial AT Attachment)、SPI (Serial Peripheral Interface)バス、 PCI(Peripheral Component Interconnect)バス、PCI−Express(PCIe)バス、およびLPC(Low Pin Count)バスなどのインターフェースを備え、それらに対応したデバイスを接続することができる。
図1では、ICH17のSATAポートにハードディスク・ドライブ(HDD)18が接続され、PCIeポートにイーサネット・コントローラ21が接続され、USBポートにUSBコネクタ27が接続され、LPCポートにエンベデッド・コントローラ(EC)19が接続されている。ICH17はまた、WOLをイネーブルまたはディスエーブルに設定するレジスタを含む。BIOSまたはOSを通じてユーザによりレジスタにWOLをイネーブルにする設定がされると、パワー・オフ中にイーサネット・コントローラ21がマジック・パケットを受け取ったときにICH17はEC19を通じてノートPC10をパワー・オン状態に移行させる。
EC19は、8〜16ビットのCPU、ROM、RAMなどで構成されたマイクロ・コンピュータであり、さらに複数チャネルのA/D入力端子、D/A出力端子、タイマ、およびディジタル入出力端子を備えている。EC19はCPU11からは独立して動作し、ノートPC10に実装されるデバイスに供給する電力をパワー・ステートに応じて制御したり、システム筐体の内部の温度を排熱ファン(図示せず。)により制御したりする。
図2においてイーサネット(登録商標)・コントローラ21は、PCIeインターフェース部53、メモリ部54、MAC(media access control)部55、PHY(physical)部56、パルス・トランス57および接続検出部59を含んで構成されている。PCIeインターフェース部53は、ICH17のPCIeポート51に送信と受信の双方向として合計4本の信号線で構成されたレーンで接続されCPU11との間でのパケット転送を制御する。メモリ部54は、パケットを格納する送受信用のバッファを含んでいる。MAC部55は、MACフレームの符号化、復号、プリアンブルの生成および受信フレームの選択などによりパケットを制御し、さらにコリジョン検出およびWOLなどをサポートする。PHY部56は送受信部を備えディジタル・データと電気信号を双方向に変換する。
パルス・トランス57は、イーサネット・コントローラ21の内部と外部を電気的に絶縁する。RJ45コネクタ23は、UTPケーブル61を接続するための8芯のモジュラ式コネクタでノートPC10の筐体に設けられる。RJ45コネクタ23には、UTP(Unshielded Twisted Pair)ケーブル61を経由してLANスイッチ63が接続されている。LANスイッチ63は、レイヤ2スイッチまたはレイヤ3スイッチといわれるネットワーク機器である。
PHY部56は、UTPケーブル61で電力が供給されたLANスイッチ63とRJ45コネクタが接続された状態でイーサネット・コントローラ21に電力が供給されるとLANスイッチ63とオート・ネゴシエーションを開始する。あるいはPHY部56は、イーサネット・コントローラ21に電力が供給された状態で、電力が供給されたLANスイッチ63にUTPケーブル61で接続されるとオート・ネゴシエーションを開始する。オート・ネゴシエーションは、イーサネット・コントローラ21とLANスイッチ63との間で、それぞれが保有する伝送速度および通信方式に基づいて適切なインターフェースをリンク(接続)の確立前に設定する機能をいう。
本実施の形態においては、LANスイッチ63は常に電力が供給されていることを前提にすることができる。したがって、本実施の形態におけるオート・ネゴシエーションは、UTPケーブル61がRJ45コネクタ23に接続された状態でイーサネット・コントローラ21に電力が供給されたとき、またはイーサネット・コントローラ21に電力が供給されている間にRJ45コネクタ23にUTPケーブル61が接続されたことにより開始するものとして説明する。
PHY部56は、イーサネット・コントローラ21に電力が供給されると、UTPケーブル61が接続されているか否かにかかわらず、FLP(Fast Link Pulse)を送出し続ける。それに対してLANスイッチ63がFLPを送り返すことでオート・ネゴシエーションが開始する。PHY部56は、LANスイッチ63からの応答パルスを受け取ってオート・ネゴシエーションが完了することでネットワークと実際に接続されていることを認識することができる。
一旦接続が確立した後も、イーサネット・コントローラ21は定期的にFLPを送出し、送受信するパケットが存在しないときでも実際にデータが存在しないのかまたはUTPケーブル61が抜けたのかを確認し続ける。そして、UTPケーブル61が抜けたときは、それ以後にUTPケーブル61が再度接続された時点でオート・ネゴシエーションを開始する。
PHY部56は、イーサネット・コントローラ21に電力が供給されたとき、または、イーサネット・コントローラ21に電力が供給されている間に、UTPケーブル61の挿抜が行われたときに実行したオート・ネゴシエーションが成功したこと認識すると、RJ45コネクタ23にLANスイッチ23が接続されたことを示す接続信号を接続検出部59に送る。接続信号はRJ45コネクタ23よりネットワーク側がLANスイッチ63との間で通信が可能な状態になっていることを示すということもできる。なお、PHY部56は、オート・ネゴシエーションをサポートしないLANスイッチとの間では、FLPを送った後にLANスイッチからNLP(Normal Link Pulse)を受け取ることで接続を確立して接続信号を出力することができる。
PHY部56は、接続信号をUTPケーブル61が接続されたことを示す信号としてだけでなく、UTPケーブル61が接続されていないことを示す信号として出力するようにしてもよい。ICH17のレジスタでWOLをイネーブルに設定しているときは、イーサネット・コントローラ21にはパワー・オフ中も電力を供給してネットワークから送られてくるマジック・パケットを待ち続ける必要がある。しかし、LANスイッチ63が実際にRJ45コネクタ23に接続されていないときは、イーサネット・コントローラ21は、マジック・パケットを受け取る可能性はないので動作を停止しても実質的にWOLの機能が低下することはない。接続検出部59はPHYチップ56から受け取った接続信号を、ICH17のクロック発振器58とEC19のディジタル入力に出力する。
クロック発振器58は、イーサネット・コントローラ21に基準クロック(REFCLK)を供給する。そして、接続信号はクロック発振器58に対してイーサネット・コントローラ21が基準クロックを要求する信号(CLKREQ#信号)とすることができる。イーサネット・コントローラ21は、内部のPLLを停止して省電力モードで動作しているときに、通常モードに移行する際にクロック発振器58にCLKREQ#信号を出力する。CLKREQ#信号は、基準クロックを要求するときにはローになり基準クロックの必要がないときはハイになる信号である。基準クロックが停止するとイーサネット・コントローラ21の内部のPLLは停止する。RJ45コネクタ23にUTPケーブル61が接続されたときにCLKREQ#信号を出力するイーサネット・コントローラとしては、一例としてインテル社の型番82577LMのICチップがある。
本発明においてイーサネット・コントローラによるUTPケーブルの接続または非接続の検出は、オート・ネゴシエーションの機能を利用する方法に限定するものではなく、システムがパワー・オフ状態でCPU11がデバイス・ドライバやOSを実行しない環境でネットワーク機器との接続を検出する他の方法を採用することもできる。たとえば、電力が供給されたときにイーサネット・コントローラが自動的にパルスを出力して、ネットワーク機器が接続された場合と接続されない場合のパルス信号の電気的な相違に基づいて、接続の有無を検出するようにしてもよい。
ICH17のUSBポート52は、1組の差動型のデータ・ライン(±DATA)でUSBコネクタ27に接続されている。USB電力コントローラ25は、USB_ONラインとUSBCHG#信号のラインでEC19のディジタル端子に接続されている。電力コントローラ25は、VbusラインとGNDラインでUSBコネクタ27に接続されている。USBコネクタ27には、USBケーブル65でUSBデバイス67が接続されている。USBコネクタ27は、ノートPC10の筐体に設けられる。
USB電力コントローラ25は、動作中のUSBデバイス67に電力を供給するとともに、USBデバイス67に搭載された電池を充電するための充電機能を備えている。EC19は、ノートPC10がパワー・オフ状態のときにUSBコネクタ27に接続されたUSBデバイス67を充電する機能を提供するか否かを示すUSBCHGビット88(図1参照)を設定したり参照したりすることができる。
EC19は、USBCHGビット88が設定されているときは、パワー・オフ状態でもUSB_ONラインを通じてUSBコントローラ25を動作させ、USBCHGビット88が設定されていないときは、パワー・オン状態およびサスペンド状態のときだけUSBコントローラ25を動作させる。USB電力コントローラ25は、USBデバイス67の充電機能を備えており、充電電流が所定値以上のときまたは所定値未満のときにEC19のディジタル端子にUSBCHGRE#信号を出力することができる。USBCHG#信号は、USBコネクタ27に対するUSBデバイス67の接続または非接続を示す信号または、接続されているときにその時点で実際に充電する必要があるか否かを示す信号に相当する。
したがってEC19は、USBCHGビット88が設定されていても、USBCHG#信号に基づいてパワー・オフ状態のときにUSBデバイス67がUSBコネクタ27に接続されていないこと、または、接続されていてもUSBデバイス67を実際に充電する必要がないことを認識して、USB電力コントローラ25を停止することができる。USBデバイス67に対する充電の可能性がないときにEC19がUSB電力コントローラ25の動作を停止させても、ノートPC10にとってパワー・オフ状態におけるUSBデバイス67に対する充電機能の低下を招くことはない。
図1に戻るとEC19には、SMバスで電池パック35が接続され、SPIバスで電源制御回路29が接続されている。電池パック35は、米国インテル社および米国デュラセル社が主体になって提唱したスマート・バッテリィ・システム(SBS:Smart Battery System)と呼ばれる規格に準拠しており、AC/DCアダプタ33が接続されていないときのノートPC10の電力源となる。
電池パック35は、ノートPC10にAC/DCアダプタ33が接続されているときは、AC/DCアダプタ33が供給する電力で充電器(図示せず。)により充電される。AC/DCアダプタ33は、一次側が商用電源のアウトレットに接続され、二次側がノートPC10の筐体に接続される。AC/DCアダプタ33は、ノートPC10の筐体の内部に組み込んでもよい。AC/DCアダプタ33は交流電圧を直流電圧に変換してDC/DCコンバータ37〜43を通じてシステム・デバイスに電力を供給し、さらに充電器に電力を供給して電池パック35を充電することができる。AC/DCアダプタ33の出力には電圧検出器34が接続されている。電圧検出器34は、AC/DCアダプタ33の出力に所定の範囲の電圧が発生していることを検出するとそれを示す電圧検出信号ACPWRを出力する。
電源制御回路29はアナログ回路およびディジタル回路を含むASIC(Application Specific Integrated Circuit)で構成され、レジスタ81、制御回路89、タイマ91を含んでいる。電源制御回路29には、電圧検出器34、DC/DCコンバータ37〜43、パワー・ボタン45、およびLED31が接続されている。パワー・ボタン45は、ノートPC10の筐体に設けられユーザが電源をオン/オフ操作する際に使用する。
LED31は、AC/DCアダプタ33が接続されているときの電池パック35の充電状態を表示する。制御回路89は、EC19から指示を受けてDC/DCコンバータ37〜43の動作を制御したり電池パック35に対する充放電回路を制御したりする。レジスタ81は、電圧検出器34から電圧検出信号ACPWRを受け取ったときに設定されるACPWRビット83、パワー・ボタン45が押下されたときに設定されるPBビット85、ICH17のレジスタにWOLをイネーブにする設定がされたときに同時に設定されるWOLビット87、ノートPC10がパワー・オフ状態のときにUSBコネクタ27に接続されたUSBデバイス67を充電する機能をイネーブルにするか否かを示すUSBCHGビット88を含む。
PBビット85はノートPC10をパワー・オン状態に移行させる際に、起動イベントの種類を判断するためにEC19により参照され、ノートPC10がパワー・オン状態に移行したあとには電源制御回路29によりリセットされる。WOLビット87およびUSBCHGビット88は、ノートPC10がパワー・オン中にユーザがOSおよびBIOSを通じて行ったEC19に対する指示に基づいてEC19がレジスタ81に設定する。タイマ91は、パワー・オフ状態の間にDC/DCコンバータ39を間欠動作させるための時間をカウントする。間欠動作については後に説明する。
ノートPC10は、ACPIの規格に適合しており、G0ステート、G1ステート、G2ステート、およびG3ステートの4つのグローバル・システム・ステートに遷移することができる。G0ステートはパワー・ステートとしてのS0ステートに相当し、CPU11はアプリケーション・プログラムを実行できる状態となり、周辺デバイスは電力が供給されるが独自の機能に基づいて省電力動作をする。本明細書ではこの状態をパワー・オン状態という。G1ステートはスリーピング・ステートともいわれ、パワー・ステートとしてのS3ステートとS4ステートを含む。
S3ステートはサスペンド状態ともいわれメイン・メモリ15の記憶を保持するために必要なデバイスの電源以外は停止する。S4ステートは、ハイバネーション状態ともいわれ、コンテキストがHDD18に記憶されてほとんどのデバイスの電源は停止する。G2ステートはパワー・ステートとしてのS5ステートに相当し、コンテキストを保持しないでほとんどのデバイスの電源は停止する。G3ステートは、メカニカル・オフ・ステートともいわれ、ノートPC10の一切の電源は停止して待機電力は発生しない状態となる。本明細書では、S4ステートとS5ステートをパワー・オフ状態ということにする。
DC/DCコンバータ37は、G3ステートを除くすべてのパワー・ステート(S5、S4、S3、S0)で動作し、電源制御回路29、LED31、および筐体の開閉を検出するリッド・センサ(図示せず。)などのパワー・オフ中の状態表示および起動に関連する最低限のデバイスに電力を供給する。DC/DCコンバータ37は、パワー・オフ状態(S5、S4)でかつレジスタ81にACPWRビット83が設定されていないDC供給のときも動作する。DC/DCコンバータ39は、パワー・オフ状態(S5、S4)でかつレジスタ81にACPWRビット83が設定されているAC供給のとき、サスペンド状態(S3)およびパワー・オン状態(S0)で動作し、ICH17、EC19、LANコントローラ21、およびUSB電力コントローラ25に電力を供給する。
ただし、パワー・オフ状態でかつAC供給のときのDC/DCコンバータ39の動作は、タイマ91の設定により間欠動作となるがその点は後に説明する。DC/DCコンバータ41は、サスペンド状態(S3)、パワー・オン状態(S0)で動作し、ICH17、MCH13およびメイン・メモリ15に電力を供給する。DC/DCコンバータ43は、パワー・オン状態(S0)で動作し、ICH17、CPU11およびHDD18などに電力を供給する。ICH17は、複数の機能ブロックを搭載しているので、各機能ブロックがパワー・ステートに応じた動作ができるように異なるDC/DCコンバータから電力を供給する。
ここで、DC/DCコンバータ39は、レジスタ81にACPWRビット83が設定されているAC供給の間はノートPC10がパワー・オフ状態であっても動作する。その理由は、WOLをイネーブルに設定する要求を満たす点、パワー・オフ中のUSBデバイス67の充電をサポートする点および電池パック35の残容量を監視して残容量が低下したときに充電する点などが挙げられる。DC/DCコンバータ37から電力が供給されることにより、レジスタ81の設定はパワー・オフ中も維持される。


他にもDC/DCコンバータ39が動作する理由として、インテル社が提供するAMT(Active Management Technology)を実行するためにICH17に実装されたME(Management Engine)に電力を供給する必要がある場合が挙げられるが、AMTについては本発明の説明に必要がないので省略する。パワー・オフ状態でAC供給のときは、DC/DCコンバータ37とDC/DCコンバータ39が動作するが、DC/DCコンバータ37は容量が小さくかつ軽負荷時の効率のよいタイプを使用しているため消費電力および電力損失が極わずかであり、AC供給の間のノートPC10の待機電力はほとんどがDC/DCコンバータ39の動作により発生する。
DC/DCコンバータ39が動作すると、WOLを実行するデバイス、USBデバイス67を充電するデバイス、および電池パック35を充電するデバイスに電力が供給され待機電力を消費する。これまでのノートPCでは、WOLを実行するデバイスが実際にWOLを実行する可能性がない場合およびUSBデバイス67を実際に充電する必要がない場合にも待機電力を消費していた。また、DC/DCコンバータ39が動作する機会が増えることでそれ自体の電力損失による待機電力が増大していた。本実施の形態では以下に説明するようにWOLのサービスやUSBデバイスを充電するサービスを低下させないようにしながらDC/DCコンバータ39を停止する時間を長くして実効値または平均値としての待機電力を低減する。
なお、図1および図2は本実施の形態を説明するために、本実施の形態に関連する主要なハードウエアの構成および接続関係を簡略化して記載したに過ぎないものである。ここまでの説明で言及した以外にも、ノートPC10を構成するには多くのデバイスが使われる。しかしそれらは当業者には周知であるので、ここでは詳しく言及しない。図で記載した複数のブロックを1個の集積回路もしくは装置としたり、逆に1個のブロックを複数の集積回路もしくは装置に分割して構成したりすることも、当業者が任意に選択することができる範囲においては本発明の範囲に含まれる。また、各々のデバイスの間を接続するバスおよびインターフェースなどの種類はあくまで一例に過ぎず、それら以外の接続であっても当業者が任意に選択することができる範囲においては本発明の範囲に含まれる。
図3は、パワー・オフ状態のノートPC10にAC/DCアダプタ33が接続されているきに待機電力を低減する手順を示すフローチャートである。ブロック101では、ノートPC10がAC供給によりパワー・オン状態で動作しており、OSおよびBIOSを通じてICH17のレジスタにWOLをイネーブルにする設定がされ、さらに電源制御回路29のレジスタ81にWOLビット87が設定される。また、OSおよびBIOSを通じて電源制御回路29のレジスタ81にUSBCHGビット88が設定される。さらにまた、レジスタ81には、電圧検出器34によりACPWRビット83が設定されている。DC/DCコンバータ37〜43はすべて動作しており管轄のデバイスに電力を供給している。
本手順においてRJ45コネクタ23には、UTPケーブル61が接続されることもあれば外されることもある。また、USBコネクタ27には、USBケーブル65が接続されることもあれば外されることもある。さらに、USBコネクタ27にUSBケーブル65が接続されていても、USBデバイス67が充電を要求するほど電池の電圧が低下している場合と、充電の必要がないほど電池の電圧が高い場合がある。
ブロック103でノートPC10にパワー・オン状態からパワー・オフ状態に移行するためのイベントが発生する。パワー・オフ状態への移行イベントは、パワー・ボタン45の押下、筐体が閉じられたときに動作するリッド・センサの動作、電池パック35の容量低下やアイドル時間の検出によるシステムの動作、およびユーザがディスプレイ画面を通じてOSに対して行う停止操作などがある。パワー・ボタン45が押下された場合は、メイン・メモリ15にロードされたプログラムが終了動作をすることなくDC/DCコンバータ39、41、43は停止するが、その他の原因による移行イベントのときは事前にOSが実行中の各アプリケーション・プログラムにパワー・オフ状態への移行が可能か否かを問い合わせ、さらにキャッシュに格納されているデータをHDD18に記録する。
OSからパワー・オフ状態への移行の問い合わせを受けたアプリケーション・プログラムは、メイン・メモリ15に未保存のデータが存在するときは、ディスプレイ画面にプロンプトを表示してユーザによる保存操作を待つ。保存操作が終了してパワー・オフ状態への移行が可能になったことを確認したOSはBIOSを通じて、ノートPC10をパワー・オフ状態に移行させるようにEC19に通知する。通知を受けたEC19はブロック105で、レジスタ81を参照してACPWRビット83が設定されているか否かを確認する。ACPWRビット83が設定されていない場合は、電池パック35が電力源になっているDC供給の状態なのでブロック106で待機電力の低減手順を終了し、通常のルーチンでパワー・オフ状態に移行する。DC供給のときは、パワー・オフ中に特別なサービスを提供しないので、DC/DCコンバータ39が動作することはない。
ACPWRビット83が設定されているときは商用電源が電力源になっているAC供給なので、EC19はブロック107で、タイマ91を設定して動作させる。つづいてブロック109でEC19は電源制御回路29を通じてDC/DCコンバータ39、41、43の動作を停止する。すなわちEC19は、WOLビット87がイネーブルに設定されている状態、USBCHGビット88がイネーブルに設定されている状態、および電池パック35が装着されている状態という3つの状態のいずれかの状態のときであっても、AC供給のもとでパワー・オフ状態に移行するときは一旦DC/DCコンバータ39を停止させる。
パワー・オフ期間中も電源制御回路29には、DC/DCコンバータ37から電力が供給されるので、タイマ91は設定された時間を計測する。ブロック111ではノートPC10にDC/DCコンバータ39を動作させるイベントが発生する。DC/DCコンバータ39を動作させる1つのイベントは、ノートPC10をパワー・オン状態に遷移させるために発生する。このとき電源制御回路29は、他の停止しているDC/DCコンバータ41、43も一緒に動作させる。このイベントが発生する前はブロック109でDC/DCコンバータ39は停止しているのでWOLは機能しないため、このイベントはパワー・ボタン45の押下により発生する。
DC/DCコンバータ39を動作させる他のイベントは、タイマ91の設定時間が終了したときに発生する。タイマ91の設定時間は、UTPケーブル61が接続されてからマジック・パケットが送られてきたときにそれをイーサネット・コントローラ21が検知することができないことに対する許容時間として決定することができる。または、USBケーブル65が接続されてからUSB電力コントローラ25がUSBデバイス67の充電を開始するまでの許容時間として決定することができる。
一例として設定時間は、数分の値とすることができる。タイマ91の設定時間が終了したときは電源制御回路29がEC19にその旨を通知する。通知を受けたEC19は、電源制御回路29を通じて、DC/DCコンバータ37の動作は維持しながら新たにDC/DCコンバータ39だけを動作させる。パワー・ボタン45の押下またはタイマ91のタイムアップのいずれのイベントであってもブロック113でDC/DCコンバータ39が動作するとイーサネット・コントローラ21、ICH17の一部、EC19、USB電力コントローラ25に電力が供給され待機電力が消費される。
DC/DCコンバータ39から電力の供給を受けたイーサネット・コントローラ21の接続検出部59は、RJ45コネクタ23にLANスイッチ63が接続されている場合はそれを示す接続信号をEC29に出力する。接続検出部59はRJ45コネクタ23にLANスイッチ63が接続されていない場合は、接続信号をEC29に出力しない。DC/DCコンバータ39から電力の供給を受けたUSB電力コントローラ25は、EC19からUSB_ON信号が出力されるまで充電動作の開始を待機する。DC/DCコンバータ39から電力の供給を受けたEC19は、ブロック115でRAMや各レジスタを初期化した後に、ブロック116で電源制御回路29のPBビット85を確認する。
PBビット85が設定されているときは、EC19はブロック111でパワー・ボタン45の押下によるイベントが発生したと判断してAC供給とDC供給のいずれの場合でもブロック131に移行する。ブロック131ではEC19は電源制御回路29を通じてノートPC10をパワー・オン状態に移行させるためにDC/DCコンバータ37、39に加えてDC/DCコンバータ41、43を新たに動作させる。PBビット85が設定されていないときは、EC19はブロック111でタイマの設定時間が終了したイベントが発生したと判断してブロック117に移行する。ブロック117では、EC19は電源制御回路29のACPWRビット83を確認する。
ブロック107からブロック116までの間に、AC/DCアダプタ33はノートPC10に対する電力供給を停止する場合がある。ブロック117でEC19はACPWRビット83が設定されていないと判断したときはDC供給になっていると判断して、ブロック133に移行して本手順を終了する。すなわち、DC供給のときはタイマ91の設定時間が終了してもEC19は、ブロック118からブロック129までの手順を実行しない。
ブロック117でEC19はACPWRビット83が設定されていると判断したときはAC供給なのでブロック118に移行する。ブロック118でEC19は、レジスタ81にUSBCHGビット88が設定されていることを認識して、USB電力コントローラ25に充電動作をさせるためにUSB_ON信号をUSB電力コントローラ25に出力する。USB電力コントローラ25はUSBコネクタ27にUSBデバイス67が接続されるとUSBデバイス67の電池電圧に応じた充電電力を供給し同時に充電電流を計測する。充電電流の大きさは満充電に近づくにしたがって小さくなる。USB電力コントローラ25は、充電電流が所定値を越えたときにUSBCHG#信号をEC19に出力する。
ブロック119でEC19はレジスタ81を参照してWOLビット87がイネーブルに設定されているか否かを判断する。WOLビット87がイネーブルに設定されているときはブロック120に移行して、EC19はイーサネット・コントローラ21の接続検出部59が出力する接続信号に基づいてUTPケーブル61が接続されているか否かを判断する。UTPケーブル61が接続されていると判断したときは、ブロック121に移行して、EC19はDC/DCコンバータ39の動作を維持する。すなわち、EC19はDC/DCコンバータ39を停止させる制御をしない。よって、イーサネット・コントローラ21は、マジック・パケットを受け取ってWOLを実行することができる。
EC19が、ブロック119でWOLビット87がイネーブルに設定されていないと判断したとき、またはブロック120でUTPケーブル61が接続されていないと判断したときはブロック123に移行する。ブロック119の条件が成立しないとき、またはブロック119の条件が成立してもブロック120の条件が成立しないときは、AC供給におけるパワー・オフ状態でイーサネット・コントローラ21を動作させる必要がないことを意味する。
本実施の形態においては、WOLビット87はイネーブルに設定されていることが前提なので、ブロック120の条件がDC/DCコンバータ39の動作を停止させる上での有益な意義を有する。ブロック123では、EC19がパワー・オフ状態でUSBデバイス67の充電をするためのUSBCHGビット88が設定されているか否かを判断する。USBCHGビット88が設定されているときは、ブロック125に移行する。
ブロック125ではEC19が、USB電力コントローラ25がUSBデバイス67に実際に充電電力を供給してUSBCHG#信号を出力しているか否かを判断する。USBCHG#信号を出力しているときは、ブロック121に移行してEC19はDC/DCコンバータ39の動作を維持する。すなわち、EC19はDC/DCコンバータ39を停止させる制御をしない。よって、USB電力コントローラ25はUSBデバイス27の充電が完了するまで充電することができる。
EC19が、ブロック123で電源制御回路29のレジスタ81にUSBCHGビット88が設定されていないと判断したとき、またはブロック125でUSBCHG#信号が出力されていないと判断したときはブロック127に移行する。ブロック123の条件が成立しないとき、またはブロック123の条件が成立してもブロック125の条件が成立しないときは、AC供給におけるパワー・オフ状態でUSB電力コントローラ25を動作させる必要がないことを意味する。
本実施の形態においては、USBCHGビット88はイネーブルに設定されていることが前提なので、ブロック125の条件がDC/DCコンバータ39の動作を停止させる上で有益な意義を有する。なお、USBCHG#信号が出力されない状態は、USBコネクタ27にUSBデバイス67が接続されていてもUSBデバイス27が充電を要求しない場合も含むので、ブロック125の条件でより効果的にDC/DCコンバータ39の動作を停止させることができる。
ブロック127では、電池パック35がEC19に充電を要求しているときは、ブロック121に移行して、EC19はDC/DCコンバータ39の動作を維持しかつ充電器を動作させる。充電の要求がないときは、EC19はDC/DCコンバータ39を停止できると判断してブロック129に移行する。ノートPC10はパワー・オフ状態なので、アプリケーション・プログラムの動作やキャッシュの状態を確認する必要はないため、EC19はブロック129でただちにDC/DCコンバータ39の動作を停止する処理を開始する。
ブロック129からブロック105に戻ってEC19は電源制御回路29を通じてDC/DCコンバータ39の停止処理を進めるが、これ以降の手順はパワー・オフ状態で行われるためDC/DCコンバータ41、43は停止しており、ブロック109ではDC/DCコンバータ39だけが停止することになる。図3の手順においてDC/DCコンバータ39が動作している間にAC/DCアダプタ33が引き抜かれてDC供給に移行したときは、ACPWRビット83の変化を電源制御回路29が検出してEC19に通知し、EC19は制御回路89を通じてDC/DCコンバータ39を停止させる。図3に示した手順の中で、EC19が担当する部分はEC19のファームウエアが実行する。
ブロック121では、ブロック120、125、127のいずれかの条件が成立することでDC/DCコンバータ39の動作が維持されている。ブロック121の手順はブロック119に連絡し、EC19はブロック120、125、127の条件を継続して判断する。そしてブロック120、125、127の3つの条件が成立したときには、その時点でブロック129に移行するので、一旦DC/DCコンバータ39の動作が維持されても、サービスの提供が不要になったときにはDC/DCコンバータ39を停止することができる。
図4は、パワー・オフ状態で、かつ、AC供給のときのDC/DCコンバータ39の動作を示す図である。図4(A)は、イーサネット・コントローラ21はLANスイッチ63が接続されている条件、USBデバイス67が接続されて充電を要求する条件、および電池パック35が充電を要求する条件の3つのウエイク条件がいずれも成立しないときの様子を示す。図3の手順では、ブロック121を実行しないでブロック129からブロック105に移行するパスが常に形成されている状態である。
DC/DCコンバータ39は、EC19が3つのウエイク条件を確認するために必要な時間Twakeの間だけ動作し、3つの条件がいずれも成立しないときにタイマ91で設定されたTsleepの設定時間だけ停止するような定期的な間欠動作をする。したがって、DC/DCコンバータ39が動作することによる待機電力の実効値または平均値はDC/DCコンバータ39を連続的に動作させる場合よりも低下する。
図4(B)は、3つのウエイク条件のいずれかが成立したときの様子を示す。Tworkの時間は、ノートPC10がパワー・オフ中に実際のサービスまたは機能を提供している時間でかつDC/DCコンバータ39が動作する必要がある時間である。Tworkの時間は、RJ45コネクタからUTPケーブル61が外されるまでの時間となる。あるいは、Tworkの時間は、USBコネクタ27からUSBデバイス67が外されるか充電電流が所定値よりも低下するまでの時間となる。さらにTworkの時間は、電池パック35の充電が完了するまでの時間となる。
従来はWOLビット87がイネーブルに設定されている場合は、RJ45コネクタにUTPケーブル61が接続されていなくてもDC/DCコンバータ39を動作させる必要があった。また、USBCHGビット88が設定されているときは、実際にUSBコネクタ27にUSBデバイス67が接続されていないとき、または実際の充電が行われていないときにDC/DCコンバータ39を動作させる必要があった。よって、Tsleepの時間を設けることができなかった。
これに対し、本実施の形態では、WOLの機能を実際に提供する可能性があるときに限りイーサネット・コントローラ21に電力を供給し、USBデバイス67を実際に充電する必要性があるときに限りUSB電力コントローラ25に電力を供給することにしたので、Tsleepの時間において、DC/DCコンバータ39の電力損失、イーサネット・コントローラ21の待機電力、およびUSB電力コントローラ25の待機電力を低減することができる。Tworkの時間は、3つの条件がいずれも成立しなくなったときに終了する。そして、Tworkの時間が終了すると、Tsleepの時間が経過したときに再びTwakeの時間に移行する。
これまでAC供給で動作するデバイスとしてイーサネット・コントローラとUSB電力コントローラを例にして説明してきたが、本発明の待機電力の低減方法は、外部デバイスとの間で機能を発揮するために、実際に必要のないときにも電力を供給しているような内部デバイスに広く適用することができる。そして内部デバイスによる外部デバイスの接続の検出方法も、外部デバイスとの接続による端子電圧の変化、出力抵抗の変化または端子電流の変化などの電気的な方法により行うことができる。また、外部デバイスの接続を検出する専用のデバイスを設けるようにしてもよい。図3の手順では、ブロック119からブロック129までのパスが形成されないと、パワー・オフ中にDC/DCコンバータ39を停止することができない。これは、WOLの実行、USBの充電、および電池パックの充電に必要なデバイスがすべてDC/DCコンバータ39から電力の供給を受けているためである。
しかし本発明では、切り換え回路が複雑になることが許容できれば、イーサネット・コントローラ21およびUSB電力回路25にそれぞれ個別のスイッチを設けて、個別の条件が成立したときにそれぞれのデバイスの電力だけを停止するようにしてもよい。この場合は、DC/DCコンバータ39を停止できなくても、個別のスイッチで停止したデバイスの待機電力を低減することができる。また、図1ではタイマ91をDC/DCコンバータ37から電力が供給される電源制御回路19に設けているが、EC19が省電力モードで動作することができる場合は、省電力モードのときにDC/DCコンバータ37からEC19に電力を供給してタイマ91に代えてEC19のタイマを利用することもできる。
これまで本発明について図面に示した特定の実施の形態をもって説明してきたが、本発明は図面に示した実施の形態に限定されるものではなく、本発明の効果を奏する限り、これまで知られたいかなる構成であっても採用することができることはいうまでもないことである。
10…ノートPC
17…アイオー・コントロール・ハブ
19…エンベデッド・コントローラ
21…イーサネット・コントローラ
25…USB電力コントローラ

Claims (16)

  1. 外部デバイスの接続が可能でパワー・オフ状態のときに待機電力を低減することが可能な情報機器であって、
    前記外部デバイスの接続または非接続を電力が供給されている間に認識することが可能な内部デバイスと、
    前記パワー・オフ状態において前記内部デバイスに対して間欠的に電力を供給することが可能で、前記パワー・オフ状態において、前記内部デバイスが前記外部デバイスの接続を認識したときに前記外部デバイスの非接続を認識するまで前記内部デバイスに対する電力供給を維持し、前記内部デバイスが前記外部デバイスの非接続を認識したときに前記内部デバイスに対する電力供給を所定時間停止する制御部と
    を有する情報機器。
  2. 前記内部デバイスに電力を供給する電力源を有し、前記制御部は前記電力源の動作を制御することで前記内部デバイスに供給する電力を制御する請求項1に記載の情報機器。
  3. 前記電力源は、ウエイクオンラン回路およびUSBデバイスの充電回路に電力を供給する請求項2に記載の情報機器。
  4. 前記内部デバイスは、前記電力供給が維持されている間に前記外部デバイスが接続から非接続に変化したことを認識することが可能である請求項1から請求項3のいずれかに記載の情報機器。
  5. 前記内部デバイスがネットワーク・コントローラで前記外部デバイスがネットワーク機器である請求項1から請求項4のいずれかに記載の情報機器。
  6. 先記ネットワーク・コントローラは、接続を確立するまえに行うオート・ネゴシエーションに基づいて前記ネットワーク機器の接続または非接続を認識する請求項5に記載の情報機器。
  7. 前記ネットワーク・コントローラがPCIエクスプレスのインターフェースを備え、前記制御部は前記ネットワーク・コントローラが基準クロックを要求するために出力するCLKREQ#信号に基づいて前記外部デバイスの接続または非接続を認識する請求項5または請求項6に記載の情報機器。
  8. 前記内部デバイスがUSB電力コントローラで前記外部デバイスが電池を搭載するUSBデバイスである請求項1から請求項4のいずれかに記載の情報機器。
  9. 前記USB電力コントローラは前記USBデバイスに供給する充電電流の大きさに基づいて前記USBデバイスの接続または非接続を認識する請求項8に記載の情報機器。
  10. 外部デバイスの接続が可能な内部デバイスを含む情報機器がパワー・オフ状態において前記内部デバイスに供給する電力を制御する方法であって、
    商用電源から前記内部デバイスに電力を供給するステップと、
    前記情報機器を前記パワー・オフ状態に遷移させるステップと、
    前記パワー・オフ状態において前記情報機器が前記内部デバイスに間欠的に電力を供給するステップと、
    前記外部デバイスの接続または非接続を電力の供給を受けた前記内部デバイスが認識するステップと、
    前記パワー・オフ状態において前記内部デバイスが前記外部デバイスの接続を認識したときに前記外部デバイスの非接続を認識するまで前記情報機器が前記内部デバイスの電力を維持するステップと、
    前記パワー・オフ状態において前記内部デバイスが前記外部デバイスの非接続を認識したときに前記情報機器が前記内部デバイスの電力を所定時間停止するステップと
    を有する方法。
  11. 前記パワー・オフ状態のときに前記内部デバイスに電力を供給するための設定が有効か否かを前記情報機器が判断するステップを有し、前記内部デバイスの電力を所定時間停止するステップを前記設定が有効なときに実行する請求項10に記載の方法。
  12. 前記内部デバイスがネットワーク・コントローラで、前記設定がウエイクオンランを有効にする設定である請求項11に記載の方法。
  13. 前記認識するステップが前記ネットワーク・コントローラとネットワークとの間の接続が確立されたか否かを判断するステップを含む請求項12に記載の方法。
  14. 前記内部デバイスが充電コントローラで、前記設定が前記パワー・オフ状態における前記外部デバイスの充電を有効にする設定である請求項11に記載の方法。
  15. 前記認識するステップが前記内部デバイスが充電電流の大きさを判断するステップを含む請求項14に記載の方法。
  16. コンピュータの電力源を情報機器がパワー・オフ状態の間に制御する前記情報機器に搭載された電力制御システムであって、
    外部デバイスの接続が可能で前記パワー・オフ状態において前記電力源から電力の供給を受けて動作することが可能な内部デバイスと、
    前記電力源から電力の供給を受けて前記内部デバイスに前記外部デバイスが接続されたことを検出する検出部と、
    前記パワー・オフ状態において前記電力源が間欠的に動作するように制御することが可能で、前記電力源から電力の供給を受けた前記検出部が、前記外部デバイスの接続を検出したときに前記外部デバイスの非接続を検出するまで前記電力源の動作を維持し前記外部デバイスの接続を検出しないときに前記電力源の動作を所定時間停止する制御部と
    を有する電力制御システム。
JP2010101651A 2010-04-27 2010-04-27 待機電力の低減が可能な情報機器および電力の制御方法 Active JP5134037B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2010101651A JP5134037B2 (ja) 2010-04-27 2010-04-27 待機電力の低減が可能な情報機器および電力の制御方法
CN2011101054749A CN102236405A (zh) 2010-04-27 2011-04-26 能够降低待机电力的信息设备以及电力的控制方法
US13/094,926 US9829959B2 (en) 2010-04-27 2011-04-27 Method and apparatus for controlling standby power

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010101651A JP5134037B2 (ja) 2010-04-27 2010-04-27 待機電力の低減が可能な情報機器および電力の制御方法

Publications (2)

Publication Number Publication Date
JP2011232901A JP2011232901A (ja) 2011-11-17
JP5134037B2 true JP5134037B2 (ja) 2013-01-30

Family

ID=44816802

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010101651A Active JP5134037B2 (ja) 2010-04-27 2010-04-27 待機電力の低減が可能な情報機器および電力の制御方法

Country Status (3)

Country Link
US (1) US9829959B2 (ja)
JP (1) JP5134037B2 (ja)
CN (1) CN102236405A (ja)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102331834B (zh) * 2011-09-06 2016-09-14 中兴通讯股份有限公司 移动终端开机控制方法及移动终端
JP5792645B2 (ja) * 2012-01-13 2015-10-14 ルネサスエレクトロニクス株式会社 半導体装置およびその制御方法
JP5939819B2 (ja) * 2012-01-31 2016-06-22 キヤノン株式会社 通信装置、通信装置の制御方法、通信システム、プログラム
JP5975662B2 (ja) * 2012-02-06 2016-08-23 キヤノン株式会社 画像形成装置及び画像形成装置の制御方法
JP5915733B2 (ja) * 2012-04-27 2016-05-11 ソニー株式会社 情報処理装置、情報処理方法及びプログラム
JP5995524B2 (ja) * 2012-05-23 2016-09-21 キヤノン株式会社 情報処理装置、情報処理装置の制御方法、プログラム、および記録媒体
JP5958177B2 (ja) * 2012-08-22 2016-07-27 ソニー株式会社 電子機器起動制御装置、電子機器起動制御システム、および電子機器起動制御方法、並びにプログラム
US10108243B1 (en) * 2012-08-31 2018-10-23 Silego Technology, Inc. Smart USB plug detection
CN104914969A (zh) * 2014-03-13 2015-09-16 鸿富锦精密工业(武汉)有限公司 接口供电电路
JP6448200B2 (ja) * 2014-03-17 2019-01-09 キヤノン株式会社 印刷装置及びその制御方法、並びにプログラム
KR101573841B1 (ko) 2015-01-12 2015-12-02 주식회사 에이텍 컴퓨터의 대기전력 저감방법
RU2667712C2 (ru) * 2016-02-16 2018-09-24 Борис Алексеевич Хозяинов Система мониторинга кабельных соединений с использованием сигналов установки соединения ethernet
TWI608356B (zh) * 2016-07-20 2017-12-11 聯陽半導體股份有限公司 週邊介面晶片及其資料傳送方法
US10082854B2 (en) * 2016-09-09 2018-09-25 Senao Networks, Inc. Network device for supplying power over network and operation method of the same
US10331187B2 (en) * 2017-01-26 2019-06-25 Intel Corporation Selectively controlling power to a connector port
CN111159068B (zh) * 2019-12-30 2022-04-22 联想(北京)有限公司 信息处理方法和电子设备
US20230259190A1 (en) * 2020-07-31 2023-08-17 Hewlett-Packard Development Company, L.P. S5 power state control action
WO2023119973A1 (ja) * 2021-12-21 2023-06-29 株式会社村田製作所 蓄電池システムおよび電力貯蔵システム

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3062127B2 (ja) * 1997-07-25 2000-07-10 米沢日本電気株式会社 自動保管庫付き磁気テープ装置およびそのケーブル接続状況検出方法
US6760850B1 (en) * 2000-07-31 2004-07-06 Hewlett-Packard Development Company, L.P. Method and apparatus executing power on self test code to enable a wakeup device for a computer system responsive to detecting an AC power source
GB2374259B (en) * 2001-04-06 2004-04-21 Nokia Corp Universal serial bus circuit
JP3974510B2 (ja) 2002-12-11 2007-09-12 インターナショナル・ビジネス・マシーンズ・コーポレーション コンピュータ装置、電力管理方法、およびプログラム
JP5016783B2 (ja) * 2004-08-11 2012-09-05 株式会社東芝 情報処理装置およびその電源制御方法
JP2009519697A (ja) * 2005-12-15 2009-05-14 エヌエックスピー ビー ヴィ 短時間のバッテリ電圧低下のためのバッテリ再充電防止方法
US20070156942A1 (en) * 2005-12-30 2007-07-05 Robert Gough Method and apparatus for independently managing a chipset-integrated bus controller
JP2007296723A (ja) * 2006-04-28 2007-11-15 Ricoh Co Ltd 電力切換え機能を持つ制御装置,画像形成装置および画像読取装置
JP4963612B2 (ja) * 2007-02-26 2012-06-27 株式会社リコー 情報処理装置
JP2008225766A (ja) * 2007-03-12 2008-09-25 Cube:Kk メール監視装置及び、メール監視方法並びにメール監視プログラムを記録した記憶媒体。
JP2009199297A (ja) 2008-02-21 2009-09-03 Nec Computertechno Ltd コンピュータシステム
US8037331B2 (en) * 2008-04-28 2011-10-11 Dell Products L.P. Energy efficient method to wake host system for charging battery powered portable devices via bus powered external i/o ports
JP2009278288A (ja) 2008-05-13 2009-11-26 Funai Electric Co Ltd ネットワーク機器
US20090292849A1 (en) * 2008-05-22 2009-11-26 Khoo Ken Adaptable pci express controller core
CN101639724B (zh) * 2008-07-30 2013-01-16 联想(北京)有限公司 一种计算机、计算机供电控制装置和供电控制方法
JP2010033519A (ja) 2008-07-31 2010-02-12 Toshiba Tec Corp プリンタおよびその制御方法
KR101329014B1 (ko) * 2008-10-30 2013-11-12 삼성전자주식회사 휴대단말에서 스위칭 회로의 모드 제어 방법 및 장치
TWI392315B (zh) * 2009-02-20 2013-04-01 Realtek Semiconductor Corp 網路介面裝置及相關省電方法
JP4823352B2 (ja) * 2009-12-24 2011-11-24 株式会社東芝 情報処理装置
US8660101B2 (en) * 2009-12-30 2014-02-25 Motorola Solutions, Inc. Method and apparatus for updating presence state of a station in a wireless local area network (WLAN)

Also Published As

Publication number Publication date
US9829959B2 (en) 2017-11-28
US20110264942A1 (en) 2011-10-27
CN102236405A (zh) 2011-11-09
JP2011232901A (ja) 2011-11-17

Similar Documents

Publication Publication Date Title
JP5134037B2 (ja) 待機電力の低減が可能な情報機器および電力の制御方法
EP2214077B1 (en) Method and device for charging of mobile devices
US9104396B2 (en) Electronic apparatus, charging control device, and charging control method
TWI497272B (zh) Usb集線器和usb集線器的電力供應方法
US7627696B2 (en) Electronic device, method for controlling the same, information processing apparatus, and computer program
KR101956527B1 (ko) Usb 호스트 장치 및 그 전원 관리 방법
US8285887B2 (en) Link state detection system for network cable
US20060035527A1 (en) Information processing apparatus and method for controlling power supply of the apparatus
WO2017022169A1 (ja) バッテリ制御装置、電子機器、バッテリパック及びバッテリ制御方法
WO2011113349A1 (zh) 上网模块电源管理的方法和装置
JP2004192350A (ja) コンピュータ装置、電力管理方法、およびプログラム
JP2001339532A (ja) 通信デバイス
JP2016189179A (ja) 電源管理装置
JP2002168926A (ja) インテリジェント電池の容量計算方法、インテリジェント電池及び携帯型電子機器
JP5179454B2 (ja) コンピュータおよび電源装置
JP5309932B2 (ja) ホットプラグ形式のデバイス機器を接続するための中継機器
JP2014109829A (ja) 情報処理装置及び給電方法
TWI578147B (zh) 電子系統的電源功耗控制方法以及相關的電子系統
JP2010146062A (ja) 電源装置および電源装置の制御方法
TWI433374B (zh) 電子裝置及其電源管理方法
US20120011387A1 (en) Operation method for host apparatus to save power consumption
CN115639903B (zh) 基于飞腾平台的计算机主板及计算机功耗控制方法
TWI334290B (ja)
US20240281049A1 (en) Systems and methods for optimizing battery life in information handling systems using intelligence implemented in storage systems
JP2011022669A (ja) 画像形成装置及び情報処理システム

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20111212

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120412

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120424

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120608

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20121106

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20121108

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20151116

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 5134037

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250