JP5057833B2 - 転送システム、イニシエータデバイス及びデータ転送方法 - Google Patents
転送システム、イニシエータデバイス及びデータ転送方法 Download PDFInfo
- Publication number
- JP5057833B2 JP5057833B2 JP2007114266A JP2007114266A JP5057833B2 JP 5057833 B2 JP5057833 B2 JP 5057833B2 JP 2007114266 A JP2007114266 A JP 2007114266A JP 2007114266 A JP2007114266 A JP 2007114266A JP 5057833 B2 JP5057833 B2 JP 5057833B2
- Authority
- JP
- Japan
- Prior art keywords
- data transfer
- transfer length
- data
- minimum effective
- length
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/20—Handling requests for interconnection or transfer for access to input/output bus
- G06F13/28—Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Bus Control (AREA)
- Information Transfer Systems (AREA)
Description
(1−1)転送システム
まず、本実施の形態による転送システムについて以下に説明する。
次に、高速デバイス2の構成について説明する。
次に、バースト転送長管理テーブルについて説明する。
まず本発明を適用しない本実施の転送システム1構成によるデータ転送について説明をする。なお、本発明を適用しない本実施の転送システム1においても、イニシエータデバイスとして高速デバイス2を設定し、ターゲットデバイスとして低速デバイス6を設定した場合の構成に基づいて説明する。
本実施の形態による転送システム1は、ターゲットデバイス側で行う処理として転送なし時間や転送開始待ち時間なく多重転送部分が生じるように、イニシエータデバイス側において最適なデータ転送長(バースト転送長)を設定できる点が特徴である。
まず、高速デバイス2が最適なバースト転送長を設定するためのバースト転送長設定処理について説明する。バースト転送長設定処理は、高速デバイス2のCPU20がバースト転送長設定プログラム22に基づいて実行する。
それでは次に、高速デバイス2が転送システムの性能グラフを考慮して転送システム1の性能を低減させない最小有効値を最小有効バースト転送長決定処理に基づいて求める。最小バースト転送長決定処理は、高速デバイス2のCPU20が最小バースト転送長決定プログラム23に基づいて実行する。
また図13では、低速インターフェース5Aの速度性能との関係を、図10で説明した低速デバイス6でのデータ処理と対応させて示している。
それでは次に、高速デバイス2がライトコマンドを発行してからFCP_XFER_RDYを受領するまでの応答時間を考慮して、転送可能なバースト転送長を決定するための転送可能バースト転送長決定処理について説明する。転送可能バースト転送長決定処理は、高速デバイス2のCPU20が転送可能バースト転送長決定プログラム24に基づいて実行する。
多重用バースト転送長設定処理は、高速デバイス2のCPU20が多重用バースト転送長プログラム25に基づいて実行する。
本実施の形態によれば、データ速度処理の異なるデバイスが接続された場合であっても、より高速なインターフェースの帯域を十分に活用して多重転送におけるデバースト転送長(データ転送長)を最適に設定できるので、データ転送に関する性能を向上できる。
(2−1)転送システムの構成
第2の実施の形態による転送システムについて以下に説明する。
本実施の形態によれば、データ速度処理の異なるデバイスが接続された場合であっても、より高速なインターフェースの帯域を十分に活用して多重転送におけるデータ転送長(バースト転送長)を最適に設定できるので、データ転送に関する性能を向上できる。
第3の実施の形態による転送システムについて以下に説明する。
本実施の形態によれば、データ速度処理の異なるデバイスが接続された場合であっても、より高速なインターフェースの帯域を十分に活用して多重転送におけるデータ転送長(バースト転送長)を最適に設定できるので、データ転送に関する性能を向上できる。
イニシエータデバイスを高速デバイス又は低速デバイスとし、ターゲットデバイスを低速デバイス又は高速デバイスとしたが、イニシエータデバイス及びターゲットデバイス間で多重転送をできる関係にあればよい。
Claims (9)
- イニシエータデバイスと、
複数のターゲットデバイスと、
前記イニシエータデバイスと前記複数のターゲットデバイスとの間で転送するデータの転送先を切り替えるスイッチと、を有し
前記イニシエータデバイス又は前記複数のターゲットデバイスの一方が高速インターフェースを介して前記スイッチと接続され、
他方が低速インターフェースを介して前記スイッチと接続され、
前記イニシエータデバイスは、
前記イニシエータデバイスと前記複数のターゲットデバイスのうちの第1のターゲットデバイスとの間でデータを転送する際に、他のターゲットデバイスへデータを転送している場合に、多重転送用のデータ転送長を決定するための情報に基づいて前記第1のターゲットデバイスに転送するデータ転送長を決定する制御部を備え、
前記制御部は、
前記他のターゲットデバイスへデータを転送している場合に、前記イニシエータデバイスと前記第1のターゲットデバイスとの間のデータ転送性能と前記イニシエータデバイスからの多重データを転送するターゲットデバイス数あたりの低速インターフェース速度とに基づいて、データ転送性能を維持するための最小有効性能データ転送長を決定する最小有効性能データ転送長決定部と、
前記イニシエータデバイスがコマンドを発行し、コマンドの発行を受領した前記第1のターゲットデバイスがデータの転送サイズを前記イニシエータデバイスに通知するまでの応答時間内に前記イニシエータデバイスからデータが転送可能なデータ転送長を決定する転送可能データ転送長決定部と、を有し、
前記最小有効性能データ転送長設定部により設定された最小有効性能データ転送長と、前記転送可能データ転送長決定部により決定されたデータ転送長に基づいて、前記第1のターゲットデバイスに送信するデータ転送長を決定する
ことを特徴とする転送システム。 - 前記制御部は、
前記最小有効性能データ転送長設定部により設定された最小有効性能データ転送長と、前記転送可能データ転送長決定部により決定されたデータ転送長とを管理する管理テーブルを有する
ことを特徴とする請求項1に記載の転送システム。 - 前記制御部は、
前記最小有効性能データ転送長設定部により設定された最小有効性能データ転送長と、前記転送可能データ転送長決定部により決定されたデータ転送長とを比較し、当該比較に基づいて、データ転送長が長いデータ転送長を前記第1のターゲットデバイスに送信するデータ転送長として決定する
ことを特徴とする請求項1に記載の転送システム。 - 複数のターゲットデバイスとの間で転送するデータの転送先を切り替えるスイッチと高速又は低速インターフェースを介して接続され、
前記複数のターゲットデバイスのうちの第1のターゲットデバイスとの間でデータを転送する際に、他のターゲットデバイスへデータを転送している場合に、多重転送用のデータ転送長を決定するための情報に基づいて前記第1のターゲットデバイスに転送するデータ転送長を決定する制御部を備え、
前記他のターゲットデバイスへデータを転送している場合に、前記第1のターゲットデバイスとの間のデータ転送性能と多重データを転送するターゲットデバイス数あたりの低速インターフェース速度とに基づいて、データ転送性能を維持するための最小有効性能データ転送長を決定する最小有効性能データ転送長決定部と、
コマンドを発行し、コマンドの発行を受領した前記第1のターゲットデバイスからデータの転送サイズを通知するまでの応答時間内にデータを前記第1のターゲットデバイスに転送可能なデータ転送長を決定する転送可能データ転送長決定部と、を有し、
前記最小有効性能データ転送長設定部により設定された最小有効性能データ転送長と、前記転送可能データ転送長決定部により決定されたデータ転送長に基づいて、前記第1のターゲットデバイスに送信するデータ転送長を決定する
ことを特徴とするイニシエータデバイス。 - 前記制御部は、
前記最小有効性能データ転送長設定部により設定された最小有効性能データ転送長と、前記転送可能データ転送長決定部により決定されたデータ転送長とを管理する管理テーブルを有する
ことを特徴とする請求項4に記載のイニシエータデバイス。 - 前記制御部は、
前記最小有効性能データ転送長設定部により設定された最小有効性能データ転送長と、前記転送可能データ転送長決定部により決定されたデータ転送長とを比較し、当該比較に基づいて、データ転送長が長いデータ転送長を前記第1のターゲットデバイスに送信するデータ転送長として決定する
ことを特徴とする請求項4に記載のイニシエータデバイス。 - イニシエータデバイス又はターゲットデバイスの一方が高速インターフェースを介してイニシエータデバイスと複数のターゲットデバイスとの間で転送するデータの転送先を切り替えるスイッチと接続されてデータを転送するステップと、
他方が低速インターフェースを介して前記スイッチと接続されてデータを転送するステップと、
前記イニシエータデバイスでは、
前記イニシエータデバイスと前記複数のターゲットデバイスのうちの第1のターゲットデバイスとの間でデータを転送する際に、他のターゲットデバイスへデータを転送している場合に、多重転送用のデータ転送長を決定するための情報に基づいて前記第1のターゲットデバイスに転送するデータ転送長を決定する制御ステップを備え、
前記制御ステップでは、
前記他のターゲットデバイスへデータを転送している場合に、前記イニシエータデバイスと前記第1のターゲットデバイスとの間のデータ転送性能と前記イニシエータデバイスからの多重データを転送するターゲットデバイス数あたりの低速インターフェース速度とに基づいて、データ転送性能を維持するための最小有効性能データ転送長を決定する最小有効性能データ転送長決定ステップと、
前記イニシエータデバイスがコマンドを発行し、コマンドの発行を受領した前記第1のターゲットデバイスがデータの転送サイズを前記イニシエータデバイスに通知するまでの応答時間内に前記イニシエータデバイスからデータが転送可能なデータ転送長を決定する転送可能データ転送長決定ステップと、を有し、
前記最小有効性能データ転送長設定ステップにより設定された最小有効性能データ転送長と、前記転送可能データ転送長決定ステップにより決定されたデータ転送長に基づいて、前記第1のターゲットデバイスに送信するデータ転送長を決定する
ことを特徴とするデータ転送方法。 - 前記制御ステップは、
前記最小有効性能データ転送長設定ステップにより設定された最小有効性能データ転送長と、前記転送可能データ転送長決定ステップにより決定されたデータ転送長とを管理する管理テーブルに基づいてデータ転送長を決定する
ことを特徴とする請求項7に記載のデータ転送方法。 - 前記制御ステップは、
前記最小有効性能データ転送長設定ステップにより設定された最小有効性能データ転送長と、前記転送可能データ転送長決定ステップにより決定されたデータ転送長とを比較し、当該比較に基づいて、データ転送長が長いデータ転送長を前記第1のターゲットデバイスに送信するデータ転送長として決定する
ことを特徴とする請求項7に記載のデータ転送方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007114266A JP5057833B2 (ja) | 2007-04-24 | 2007-04-24 | 転送システム、イニシエータデバイス及びデータ転送方法 |
US12/013,834 US20080270643A1 (en) | 2007-04-24 | 2008-01-14 | Transfer system, initiator device, and data transfer method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007114266A JP5057833B2 (ja) | 2007-04-24 | 2007-04-24 | 転送システム、イニシエータデバイス及びデータ転送方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008269467A JP2008269467A (ja) | 2008-11-06 |
JP5057833B2 true JP5057833B2 (ja) | 2012-10-24 |
Family
ID=39888355
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007114266A Expired - Fee Related JP5057833B2 (ja) | 2007-04-24 | 2007-04-24 | 転送システム、イニシエータデバイス及びデータ転送方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20080270643A1 (ja) |
JP (1) | JP5057833B2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8513329B2 (en) | 2006-10-31 | 2013-08-20 | Bio-Tec Environmental, Llc | Chemical additives to make polymeric materials biodegradable |
US9382416B2 (en) | 2006-10-31 | 2016-07-05 | Bio-Tec Environmental, Llc | Chemical additives to make polymeric materials biodegradable |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8335857B1 (en) * | 2009-05-21 | 2012-12-18 | Sprint Communications Company L.P. | System and methods of data transmission to devices |
JP5573943B2 (ja) * | 2010-03-24 | 2014-08-20 | 富士通株式会社 | データ転送装置およびデータ転送方法 |
JP5585171B2 (ja) * | 2010-03-31 | 2014-09-10 | 富士通株式会社 | ストレージ制御装置、ストレージシステム及びストレージ制御方法 |
US8380922B1 (en) | 2010-06-25 | 2013-02-19 | Western Digital Technologies, Inc. | Data storage device comprising host interface state machine blocking on target logical block address |
JP5639441B2 (ja) * | 2010-10-29 | 2014-12-10 | キヤノン株式会社 | 情報処理装置、印刷装置、印刷データ処理方法およびプログラム |
US9342095B2 (en) | 2011-03-02 | 2016-05-17 | Rambus Inc. | Timing calibration for multimode I/O systems |
TWI767997B (zh) * | 2017-03-23 | 2022-06-21 | 日商索尼半導體解決方案公司 | 通信裝置、通信方法、程式及通信系統 |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06105384A (ja) * | 1992-09-21 | 1994-04-15 | Fujitsu Ltd | 電子交換機におけるlan管理システム |
JPH07281994A (ja) * | 1994-04-14 | 1995-10-27 | Hitachi Ltd | バス中継装置 |
JP4046825B2 (ja) * | 1997-12-26 | 2008-02-13 | キヤノン株式会社 | データ転送装置 |
US6460108B1 (en) * | 1999-03-31 | 2002-10-01 | Intel Corporation | Low cost data streaming mechanism |
JP2000333279A (ja) * | 1999-05-18 | 2000-11-30 | Matsushita Electric Ind Co Ltd | 電子交換機 |
JP2000330929A (ja) * | 1999-05-25 | 2000-11-30 | Hitachi Ltd | バースト転送制御方法およびデータ転送システム |
US6769046B2 (en) * | 2000-02-14 | 2004-07-27 | Palmchip Corporation | System-resource router |
JP2001256171A (ja) * | 2000-03-14 | 2001-09-21 | Fuji Xerox Co Ltd | データ転送方法及びモジュール |
JP4024005B2 (ja) * | 2001-03-14 | 2007-12-19 | 株式会社リコー | Dmaコントローラ装置 |
GB2376315B (en) * | 2001-06-05 | 2003-08-06 | 3Com Corp | Data bus system including posted reads and writes |
JP2002373146A (ja) * | 2001-06-15 | 2002-12-26 | Fuji Xerox Co Ltd | バスブリッジ装置 |
US7225281B2 (en) * | 2001-08-27 | 2007-05-29 | Intel Corporation | Multiprocessor infrastructure for providing flexible bandwidth allocation via multiple instantiations of separate data buses, control buses and support mechanisms |
EP1292054B1 (en) * | 2001-09-10 | 2012-02-29 | Nippon Telegraph And Telephone Corporation | Dynamic bandwidth allocation circuit, dynamic bandwidth allocation method, dynamic bandwidth allocation program and recording medium |
JP2004094452A (ja) * | 2002-08-30 | 2004-03-25 | Fujitsu Ltd | Dmaコントローラおよびdma転送方法 |
JP2004133661A (ja) * | 2002-10-10 | 2004-04-30 | Fuji Photo Film Co Ltd | インタフェースユニット |
US20040177204A1 (en) * | 2003-01-30 | 2004-09-09 | Campbell David C. | Bus interface with variable resistance coupling |
JP4080911B2 (ja) * | 2003-02-21 | 2008-04-23 | 株式会社日立製作所 | 帯域監視装置 |
US7353302B2 (en) * | 2003-12-31 | 2008-04-01 | Intel Corporation | Selectable communication control between devices communicating using a serial attached SCSI (SAS) protocol |
US8032676B2 (en) * | 2004-11-02 | 2011-10-04 | Sonics, Inc. | Methods and apparatuses to manage bandwidth mismatches between a sending device and a receiving device |
-
2007
- 2007-04-24 JP JP2007114266A patent/JP5057833B2/ja not_active Expired - Fee Related
-
2008
- 2008-01-14 US US12/013,834 patent/US20080270643A1/en not_active Abandoned
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8513329B2 (en) | 2006-10-31 | 2013-08-20 | Bio-Tec Environmental, Llc | Chemical additives to make polymeric materials biodegradable |
US9382416B2 (en) | 2006-10-31 | 2016-07-05 | Bio-Tec Environmental, Llc | Chemical additives to make polymeric materials biodegradable |
Also Published As
Publication number | Publication date |
---|---|
US20080270643A1 (en) | 2008-10-30 |
JP2008269467A (ja) | 2008-11-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5057833B2 (ja) | 転送システム、イニシエータデバイス及びデータ転送方法 | |
US8060775B1 (en) | Method and apparatus for providing dynamic multi-pathing (DMP) for an asymmetric logical unit access (ALUA) based storage system | |
US7640374B2 (en) | Data transfer apparatus by direct memory access controller | |
US9183169B2 (en) | SAS expander based persistent connections | |
US20160092272A1 (en) | Congestion avoidance in network storage device using dynamic weights | |
JP5204195B2 (ja) | データ送信システムおよびデータ送信プログラム | |
JP2005527007A (ja) | コンピュータネットワーク内のブロックデータ保存 | |
JP5791397B2 (ja) | デバイスコントローラ、usbデバイスコントローラ及び電力制御方法 | |
WO2010035617A1 (ja) | データの再呼び出し順を決定するための装置、方法、及びプログラム | |
JP6160236B2 (ja) | 情報処理装置、情報処理システム、情報処理装置の制御方法及び情報処理装置の制御プログラム | |
JP4786354B2 (ja) | iSCSI通信制御方法とそれを用いた記憶システム | |
US6993599B2 (en) | Efficient command delivery and data transfer | |
KR20150050085A (ko) | 무선 환경에서 usb 통신을 위한 버퍼 관리 방법 및 장치 | |
CN109274550B (zh) | 一种iSCSI自适应IO队列深度匹配方法 | |
CN107683598B (zh) | 一种传输数据的方法及设备 | |
KR20070032788A (ko) | 드라이브 유닛에서의 비-데이터 전달 동작을 위한 시간예산책정 | |
US11243600B2 (en) | HMC control device and method of CPU side and HMC side for low power mode, and power management method of HMC control device | |
JPH0844649A (ja) | データ処理装置 | |
JP2010009472A (ja) | ネットワークシステム、ネットワークシステムの制御方法および制御プログラム | |
JP3584710B2 (ja) | ディスクアレイ制御装置及び制御方法 | |
JP3453585B2 (ja) | 入出力インタフェース延長制御方法並びにそのためのチャネル側装置,チャネル側延長装置及び入出力側延長装置 | |
US20030084243A1 (en) | Access method and storage apparatus of network-connected disk array | |
JP2009093225A (ja) | ストレージ制御装置、方法及びプログラム並びにストレージ装置 | |
JP2001067299A (ja) | インタフェース制御装置及び計算機システム | |
CN114860634B (zh) | 一种存储控制器间写io的转发限流方法、装置及存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20090219 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100405 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20111025 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20111108 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111227 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120703 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120731 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150810 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |