JP4965203B2 - 遅延時間生成回路、それを用いた二次電池保護用半導体装置、バッテリパックおよび電子機器 - Google Patents
遅延時間生成回路、それを用いた二次電池保護用半導体装置、バッテリパックおよび電子機器 Download PDFInfo
- Publication number
- JP4965203B2 JP4965203B2 JP2006245021A JP2006245021A JP4965203B2 JP 4965203 B2 JP4965203 B2 JP 4965203B2 JP 2006245021 A JP2006245021 A JP 2006245021A JP 2006245021 A JP2006245021 A JP 2006245021A JP 4965203 B2 JP4965203 B2 JP 4965203B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- delay time
- signal
- secondary battery
- semiconductor device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/13—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
- H03K5/131—Digitally controlled
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02J—ELECTRIC POWER NETWORKS; CIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
- H02J7/00—Circuit arrangements for charging or discharging batteries or for supplying loads from batteries
- H02J7/60—Circuit arrangements for charging or discharging batteries or for supplying loads from batteries including safety or protection arrangements
- H02J7/663—Circuit arrangements for charging or discharging batteries or for supplying loads from batteries including safety or protection arrangements using battery or load disconnect circuits
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02J—ELECTRIC POWER NETWORKS; CIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
- H02J7/00—Circuit arrangements for charging or discharging batteries or for supplying loads from batteries
- H02J7/60—Circuit arrangements for charging or discharging batteries or for supplying loads from batteries including safety or protection arrangements
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H11/00—Networks using active elements
- H03H11/02—Multiple-port networks
- H03H11/26—Time-delay networks
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Semiconductor Integrated Circuits (AREA)
- Charge And Discharge Circuits For Batteries Or The Like (AREA)
- Secondary Cells (AREA)
- Pulse Circuits (AREA)
- Electronic Switches (AREA)
Description
図1は、本発明の第1の実施例を示す遅延時間生成回路の回路図である。遅延時間生成回路は、複数のフリップフロップ回路FF1からFFnで構成されたカウンタ回路12と2つのナンド回路31と32で構成され、クロック信号入力CLK、テスト信号入力TEST、遅延信号出力Delayを備えている。
2:過充電検出回路
3:過放電検出回路
4:充電過電流検出回路
5:第1放電過電流検出回路
6:第2放電過電流検出回路
7:遅延時間生成回路
8:短縮回路
9:レベルシフト
10:異常充電器検出回路
11:ロジック回路
12:カウンタ回路
13:発振回路
20:バッテリパック
21:二次電池
22:プラス側端子
23:マイナス側端子
31,32:ナンド回路
33:オア回路
41〜45:インバータ回路
FF1〜FFn:フリップフロップ回路
Claims (8)
- 検出信号の入力によりクロック信号のパルス数を計数するための縦続接続された複数のフリップフロップ回路からなるカウンタ回路を備え、該カウンタ回路の最終段または所定の段のフリップフロップ回路の出力が反転した信号を前記検出信号が入力されてからの、通常動作時における遅延時間に対応した遅延時間信号として利用する遅延時間生成回路において、
電子回路のテスト時に、前記カウンタ回路の最終段または前記所定の段のフリップフロップ回路より前段のフリップフロップ回路の出力信号を前記テスト時における遅延時間に対応した遅延時間信号して生成するようにしたことを特徴とする遅延時間生成回路。 - 請求項1記載の遅延時間生成回路において、
前記カウンタ回路を構成している初段のフリップフロップ回路の出力信号をテスト時における遅延時間に対応した遅延時間信号して生成するようにしたことを特徴とする遅延時間生成回路。 - 請求項1または2記載の遅延時間生成回路を内蔵し、二次電池の過充電、過放電または過電流を検出して、前記二次電池を過充電、過放電または過電流から保護する二次電池保護用半導体装置において、
前記過充電、過放電または過電流を検出した時の検出信号を、前記遅延時間生成回路により所定の時間遅延させることを特徴とする二次電池保護用半導体装置。 - 請求項3記載の二次電池保護用半導体装置において、
さらに、前記クロック信号の周波数を高くする手段を備え、前記カウンタ回路のテストを行う際には、前記周波数を高くしたクロック信号を用いるようにしたことを特徴とする二次電池保護用半導体装置。 - 請求項4記載の二次電池保護用半導体装置において、
前記クロック信号の周波数を高くする手段は、定電流インバータとコンデンサからなる複数の遅延素子を閉ループに接続したクロック信号を発生するリング発振回路の発振周波数を、前記定電流インバータを構成する定電流源の定電流値を実質的に増加させる手段であることを特徴とする二次電池保護用半導体装置。 - 請求項5記載の二次電池保護用半導体装置において、
前記定電流値を実質的に増加させる手段は、前記定電流源に並列に設けた別の定電流源を有効化する手段であることを特徴とする二次電池保護用半導体装置。 - 請求項3から6のいずれかに記載の二次電池保護用半導体装置を内蔵したことを特徴とするバッテリパック。
- 請求項7記載のバッテリパックを用いたことを特徴とする電子機器。
Priority Applications (5)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2006245021A JP4965203B2 (ja) | 2006-09-11 | 2006-09-11 | 遅延時間生成回路、それを用いた二次電池保護用半導体装置、バッテリパックおよび電子機器 |
| TW096131132A TWI360276B (en) | 2006-09-11 | 2007-08-22 | Delay time generation circuit, semiconductor devic |
| US11/900,317 US7679333B2 (en) | 2006-09-11 | 2007-09-10 | Delay time generation circuit, semiconductor device for protecting secondary batteries using delay time generation circuit, battery pack, and electronic device |
| KR1020070092082A KR20080023661A (ko) | 2006-09-11 | 2007-09-11 | 지연 시간 생성 회로, 지연 시간 생성 회로를 이용한 이차전지 보호용 반도체 장치, 배터리 팩, 및 전자 기기 |
| CN2007101542303A CN101145687B (zh) | 2006-09-11 | 2007-09-11 | 延迟时间产生电路、半导体器件、电池组和电子设备 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2006245021A JP4965203B2 (ja) | 2006-09-11 | 2006-09-11 | 遅延時間生成回路、それを用いた二次電池保護用半導体装置、バッテリパックおよび電子機器 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2008067246A JP2008067246A (ja) | 2008-03-21 |
| JP4965203B2 true JP4965203B2 (ja) | 2012-07-04 |
Family
ID=39168885
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2006245021A Expired - Fee Related JP4965203B2 (ja) | 2006-09-11 | 2006-09-11 | 遅延時間生成回路、それを用いた二次電池保護用半導体装置、バッテリパックおよび電子機器 |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US7679333B2 (ja) |
| JP (1) | JP4965203B2 (ja) |
| KR (1) | KR20080023661A (ja) |
| CN (1) | CN101145687B (ja) |
| TW (1) | TWI360276B (ja) |
Families Citing this family (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP5064746B2 (ja) * | 2006-09-13 | 2012-10-31 | 株式会社リコー | 二次電池保護用半導体装置および該二次電保護用半導体装置を内蔵したバッテリパックならびに電子機器 |
| US8130366B2 (en) * | 2008-03-21 | 2012-03-06 | Asml Netherlands B.V. | Method for coarse wafer alignment in a lithographic apparatus |
| JP4645734B2 (ja) * | 2008-12-12 | 2011-03-09 | 株式会社デンソー | パルス遅延回路およびa/d変換回路 |
| US8471750B2 (en) | 2010-09-29 | 2013-06-25 | The Johns Hopkins University | System and method for compressive sensing |
| US20120280572A1 (en) * | 2011-05-05 | 2012-11-08 | O2Micro, Inc. | Battery systems and controllers |
| US9454468B2 (en) * | 2014-06-27 | 2016-09-27 | Wipro Limited | Method and system for testing software |
| JP6966864B2 (ja) * | 2017-04-20 | 2021-11-17 | エイブリック株式会社 | バッテリ装置 |
Family Cites Families (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4726045A (en) * | 1986-03-28 | 1988-02-16 | Tektronix, Inc. | Low jitter digital delay generator |
| JPH083514B2 (ja) * | 1987-10-05 | 1996-01-17 | 松下電送株式会社 | カウンタ・テスト装置 |
| JPH01270413A (ja) * | 1988-04-22 | 1989-10-27 | Anritsu Corp | 計数回路 |
| JPH04351118A (ja) * | 1991-05-29 | 1992-12-04 | Sharp Corp | カウンタ回路 |
| JP3354597B2 (ja) * | 1991-08-12 | 2002-12-09 | 富士通株式会社 | カウンタ回路およびその応用回路 |
| JPH05233091A (ja) * | 1992-02-18 | 1993-09-10 | Nec Corp | クロック発生回路 |
| JP3076519B2 (ja) * | 1996-02-15 | 2000-08-14 | 松下電器産業株式会社 | ビット同期回路及びビット同期方法 |
| JPH11261407A (ja) * | 1998-03-12 | 1999-09-24 | Oki Lsi Technology Kansai:Kk | カウンタ |
| JPH11298306A (ja) | 1998-04-16 | 1999-10-29 | Nec Corp | 半導体装置および遅延設定方法 |
| JP2004157090A (ja) * | 2002-11-08 | 2004-06-03 | Matsushita Electric Ind Co Ltd | パス遅延測定回路 |
| JP3948435B2 (ja) * | 2003-06-16 | 2007-07-25 | 株式会社リコー | 2次電池保護用icとそれを用いたバッテリパックおよび電子機器 |
| JP4098279B2 (ja) * | 2004-07-05 | 2008-06-11 | セイコーインスツル株式会社 | バッテリー保護回路 |
-
2006
- 2006-09-11 JP JP2006245021A patent/JP4965203B2/ja not_active Expired - Fee Related
-
2007
- 2007-08-22 TW TW096131132A patent/TWI360276B/zh not_active IP Right Cessation
- 2007-09-10 US US11/900,317 patent/US7679333B2/en not_active Expired - Fee Related
- 2007-09-11 CN CN2007101542303A patent/CN101145687B/zh not_active Expired - Fee Related
- 2007-09-11 KR KR1020070092082A patent/KR20080023661A/ko not_active Ceased
Also Published As
| Publication number | Publication date |
|---|---|
| CN101145687A (zh) | 2008-03-19 |
| US20080061743A1 (en) | 2008-03-13 |
| KR20080023661A (ko) | 2008-03-14 |
| TW200818649A (en) | 2008-04-16 |
| US7679333B2 (en) | 2010-03-16 |
| JP2008067246A (ja) | 2008-03-21 |
| TWI360276B (en) | 2012-03-11 |
| CN101145687B (zh) | 2010-06-02 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US7816890B2 (en) | Semiconductor unit for protecting secondary battery, battery pack having the semiconductor unit built-in and electronic apparatus using it | |
| JP4667157B2 (ja) | 2次電池保護用半導体装置 | |
| JP4044501B2 (ja) | 充放電制御回路および充電式電源装置 | |
| US9103893B2 (en) | Voltage monitor semiconductor device, battery pack, and electronic device employing battery pack | |
| JP5396825B2 (ja) | 保護回路 | |
| JP4252910B2 (ja) | 充放電制御回路および充電式電源装置 | |
| CN102668316A (zh) | 充放电控制电路、半导体集成电路、充放电控制方法以及充放电控制程序 | |
| US7679333B2 (en) | Delay time generation circuit, semiconductor device for protecting secondary batteries using delay time generation circuit, battery pack, and electronic device | |
| JP3862012B2 (ja) | 外部保護回路を備えた二次電池ユニット | |
| JP2012021867A (ja) | 二次電池を複数個直列に接続した組電池の保護用半導体装置、該保護用半導体装置を内蔵した電池パックおよび電子機器 | |
| JP2012208120A (ja) | 二次電池の保護用半導体装置 | |
| JP3926718B2 (ja) | 充放電制御回路および充電式電源装置 | |
| JP4366560B2 (ja) | 二次電池保護回路 | |
| TWI474025B (zh) | 用於二次電池的保護性半導體裝置 | |
| JP3794547B2 (ja) | テスト機能を有する半導体装置、充放電保護回路、該充放電保護回路を組み込んだバッテリーパック、該バッテリーパックを用いた電子機器 | |
| JP2010109606A (ja) | カウンタ回路 | |
| JP2011047870A (ja) | 半導体装置の検出電圧測定方法、検出電圧測定装置 | |
| JP2010109605A (ja) | モード設定回路及びそれを用いたカウンタ回路 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090603 |
|
| RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20110525 |
|
| RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20110602 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110623 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110712 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110912 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120327 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120329 |
|
| R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150406 Year of fee payment: 3 |
|
| S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| LAPS | Cancellation because of no payment of annual fees |