JP4879846B2 - フレーム同期データ転送方法、その送信側装置及び受信側装置 - Google Patents
フレーム同期データ転送方法、その送信側装置及び受信側装置 Download PDFInfo
- Publication number
- JP4879846B2 JP4879846B2 JP2007225026A JP2007225026A JP4879846B2 JP 4879846 B2 JP4879846 B2 JP 4879846B2 JP 2007225026 A JP2007225026 A JP 2007225026A JP 2007225026 A JP2007225026 A JP 2007225026A JP 4879846 B2 JP4879846 B2 JP 4879846B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- bit
- data
- flag
- flag bit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Communication Control (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Description
1−2 タイミング制御部
1−3 送信制御部
1−4 タイミング制御部
1−5 フラグ検出部
1−6 データ抽出部
Claims (5)
- フレーム信号の開始及び終了を示すフラグビット信号を送信し、受信した信号から該フラグビット信号のビット配列を検出し、データビット信号の先頭位置を検出してフレーム同期を行うフレーム同期データ転送方法において、
前記データビット信号を、前記フラグビット信号の転送周期の2以上の整数倍の転送周期で送信し、かつ、前記フラグビット信号を、少なくとも3つの連続するフラグビットの値が各フラグビット信号の転送周期単位で交互に変化するビット配列の信号として送信することを特徴とするフレーム同期データ転送方法。 - フレーム信号の開始及び終了を示すフラグビット信号を送信し、受信した信号から該フラグビット信号のビット配列を検出し、データビット信号の先頭位置を検出してフレーム同期を行うフレーム同期データ転送システムの送信側装置において、
前記データビット信号を、前記フラグビット信号の転送周期の2以上の整数倍の転送周期で送信するためのデータビット送信タイミング信号を出力するタイミング制御部と、
前記タイミング制御部から出力されるデータビット送信タイミング信号に従ってデータビットを送信し、かつ、前記フラグビット信号を、少なくとも3つの連続するフラグビットの値が各フラグビット信号の転送周期単位で交互に変化するビット配列の信号として送信する送信制御部と
を備えたことを特徴とするフレーム同期データ転送の送信側装置。 - 前記タイミング制御部は、前記データビット送信タイミング信号を、クロック信号の2クロック分の周期で出力する構成を有し、
前記送信制御部は、前記タイミング制御部から出力されるデータビット送信タイミング信号の周期でデータビットを更新して送信し、前記フラグビット信号を、クロック信号の1クロック分の周期で送信する構成を有することを特徴とする請求項2に記載のフレーム同期データ転送の送信側装置。 - フレーム信号の開始及び終了を示すフラグビット信号を送信し、受信した信号から該フラグビット信号のビット配列を検出し、データビット信号の先頭位置を検出してフレーム同期を行うフレーム同期データ転送システムの受信側装置において、
前記データビット信号を、前記フラグビット信号の転送周期の2以上の整数倍の周期で抽出するためのデータビット受信タイミング信号を出力するタイミング制御部と、
少なくとも3つの連続するビットの値が各フラグビット信号の転送周期単位で交互に変化するビット配列を含むフラグビット信号を検出し、フレーム信号受信状態を通知するフラグ検出部と、
前記フラグ検出部からフレーム信号受信状態を通知されたとき、前記タイミング制御部から出力されるデータビット受信タイミング信号で受信信号をサンプリングして、データビットを抽出するデータ抽出部と
を備えたことを特徴とするフレーム同期データ転送の受信側装置。 - 前記タイミング制御部は、前記データビット受信タイミング信号を、クロック信号の2クロック分の周期で出力する構成を有し、
前記フラグ検出部は、前記フラグビット信号の各ビットを、クロック信号の1クロック分の周期でサンプリングしてフラグビット配列を検出し、
前記データ抽出部は、前記タイミング制御部から出力されるデータビット受信タイミング信号の周期で受信信号をサンプリングして、データビットを抽出する構成を有することを特徴とする請求項4に記載のフレーム同期データ転送の受信側装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007225026A JP4879846B2 (ja) | 2007-08-31 | 2007-08-31 | フレーム同期データ転送方法、その送信側装置及び受信側装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007225026A JP4879846B2 (ja) | 2007-08-31 | 2007-08-31 | フレーム同期データ転送方法、その送信側装置及び受信側装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009060307A JP2009060307A (ja) | 2009-03-19 |
JP4879846B2 true JP4879846B2 (ja) | 2012-02-22 |
Family
ID=40555654
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007225026A Expired - Fee Related JP4879846B2 (ja) | 2007-08-31 | 2007-08-31 | フレーム同期データ転送方法、その送信側装置及び受信側装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4879846B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115378419B (zh) * | 2022-08-19 | 2023-07-14 | 北京中科格励微科技有限公司 | 一种熔丝修调的控制电路 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2518708B2 (ja) * | 1989-12-20 | 1996-07-31 | セイコー電子工業株式会社 | 携帯情報機 |
JPH0541716A (ja) * | 1991-08-05 | 1993-02-19 | Matsushita Electric Ind Co Ltd | デジタル伝送方式 |
JPH088869A (ja) * | 1994-06-16 | 1996-01-12 | Mitsubishi Electric Corp | 受信装置 |
JP2002026984A (ja) * | 2000-07-10 | 2002-01-25 | Matsushita Electric Works Ltd | 通信方式 |
JP2002353950A (ja) * | 2001-05-25 | 2002-12-06 | Alps Electric Co Ltd | 高周波信号送受信機 |
-
2007
- 2007-08-31 JP JP2007225026A patent/JP4879846B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2009060307A (ja) | 2009-03-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4652261B2 (ja) | パラレル変換回路 | |
KR20170040304A (ko) | 임베딩된 클록을 갖는 직교 차동 벡터 시그널링 코드 | |
JP2005130358A (ja) | 信号伝送装置及び伝送方法 | |
WO2019144754A1 (zh) | 信号接收方法 | |
JP2007502570A (ja) | 複数のシリアルバイトレーンの自動再整列 | |
JP4917901B2 (ja) | 受信装置 | |
JP4879846B2 (ja) | フレーム同期データ転送方法、その送信側装置及び受信側装置 | |
JP2010114762A (ja) | シリアル通信装置、通信制御方法、通信制御プログラム | |
CN101300773A (zh) | 数据接口及寻求同步的方法 | |
JP2009164833A (ja) | データ処理装置およびデータ処理方法並びにプログラム | |
JP2010206775A (ja) | 並行シリアル通信方法 | |
CN113688083B (zh) | 一种基于同步422接口的数据帧头识别系统及方法 | |
US10044535B2 (en) | Serial communication apparatus, communication system, and method for communication | |
JP4841927B2 (ja) | 非同期伝送装置、非同期伝送方法 | |
JP5439006B2 (ja) | 半2重−全2重変換装置 | |
JP2005050153A (ja) | クロック同期シリアルデータ転送方式 | |
JP6414702B2 (ja) | 画像処理装置 | |
CN107810495B (zh) | 具有线活动检测器的uart | |
KR100386558B1 (ko) | 데이터 전송 속도의 고속 검출 방법 | |
JP4227860B2 (ja) | リセット回路 | |
JP4915192B2 (ja) | 非同期送受信回路 | |
JP2016096493A (ja) | 通信システムおよび画像形成装置 | |
JP6500372B2 (ja) | 通信制御プログラム、通信制御装置及び通信制御方法 | |
JP2007329670A (ja) | データ受信装置およびデータ受信方法 | |
JP2008186185A (ja) | シリアルデータ伝送方法およびそのシステム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100517 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110623 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110705 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110819 |
|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20110915 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20111129 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20111130 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141209 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |