JP4796125B2 - メモリセルの部分集合を個別に検証して追加的に消去する不揮発性メモリの消去 - Google Patents
メモリセルの部分集合を個別に検証して追加的に消去する不揮発性メモリの消去 Download PDFInfo
- Publication number
- JP4796125B2 JP4796125B2 JP2008504263A JP2008504263A JP4796125B2 JP 4796125 B2 JP4796125 B2 JP 4796125B2 JP 2008504263 A JP2008504263 A JP 2008504263A JP 2008504263 A JP2008504263 A JP 2008504263A JP 4796125 B2 JP4796125 B2 JP 4796125B2
- Authority
- JP
- Japan
- Prior art keywords
- subset
- erased
- erase
- erase voltage
- voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000015654 memory Effects 0.000 title claims description 444
- 238000012795 verification Methods 0.000 claims abstract description 84
- 238000000034 method Methods 0.000 claims description 51
- 238000004891 communication Methods 0.000 claims description 2
- 238000007667 floating Methods 0.000 description 99
- 238000009826 distribution Methods 0.000 description 62
- 230000008878 coupling Effects 0.000 description 47
- 238000010168 coupling process Methods 0.000 description 47
- 238000005859 coupling reaction Methods 0.000 description 47
- 230000008569 process Effects 0.000 description 19
- 238000010586 diagram Methods 0.000 description 13
- 238000013459 approach Methods 0.000 description 5
- 230000000694 effects Effects 0.000 description 5
- 238000009792 diffusion process Methods 0.000 description 4
- 239000004065 semiconductor Substances 0.000 description 4
- 230000008859 change Effects 0.000 description 3
- 238000012360 testing method Methods 0.000 description 3
- 230000001808 coupling effect Effects 0.000 description 2
- 230000003247 decreasing effect Effects 0.000 description 2
- 230000005684 electric field Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 230000006698 induction Effects 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 239000000758 substrate Substances 0.000 description 2
- 230000009471 action Effects 0.000 description 1
- 238000010420 art technique Methods 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 230000002950 deficient Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000002401 inhibitory effect Effects 0.000 description 1
- 230000007334 memory performance Effects 0.000 description 1
- 230000008520 organization Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/34—Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/34—Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
- G11C16/3436—Arrangements for verifying correct programming or erasure
- G11C16/344—Arrangements for verifying correct erasure or for detecting overerased cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/56—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
- G11C11/5621—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using charge storage in a floating gate
- G11C11/5628—Programming or writing circuits; Data input circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/56—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
- G11C11/5621—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using charge storage in a floating gate
- G11C11/5628—Programming or writing circuits; Data input circuits
- G11C11/5635—Erasing circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0483—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
- G11C16/12—Programming voltage switching circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
- G11C16/14—Circuits for erasing electrically, e.g. erase voltage switching circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
- G11C16/14—Circuits for erasing electrically, e.g. erase voltage switching circuits
- G11C16/16—Circuits for erasing electrically, e.g. erase voltage switching circuits for erasing blocks, e.g. arrays, words, groups
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/34—Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
- G11C16/3404—Convergence or correction of memory cell threshold voltages; Repair or recovery of overerased or overprogrammed cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/34—Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
- G11C16/3404—Convergence or correction of memory cell threshold voltages; Repair or recovery of overerased or overprogrammed cells
- G11C16/3409—Circuits or methods to recover overerased nonvolatile memory cells detected during erase verification, usually by means of a "soft" programming step
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/34—Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
- G11C16/3436—Arrangements for verifying correct programming or erasure
- G11C16/344—Arrangements for verifying correct erasure or for detecting overerased cells
- G11C16/3445—Circuits or methods to verify correct erasure of nonvolatile memory cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/34—Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
- G11C16/3436—Arrangements for verifying correct programming or erasure
- G11C16/344—Arrangements for verifying correct erasure or for detecting overerased cells
- G11C16/345—Circuits or methods to detect overerased nonvolatile memory cells, usually during erasure verification
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/34—Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
- G11C16/3436—Arrangements for verifying correct programming or erasure
- G11C16/3454—Arrangements for verifying correct programming or for detecting overprogrammed cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/34—Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
- G11C16/3436—Arrangements for verifying correct programming or erasure
- G11C16/3468—Prevention of overerasure or overprogramming, e.g. by verifying whilst erasing or writing
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/34—Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
- G11C16/3436—Arrangements for verifying correct programming or erasure
- G11C16/3468—Prevention of overerasure or overprogramming, e.g. by verifying whilst erasing or writing
- G11C16/3472—Circuits or methods to verify correct erasure of nonvolatile memory cells whilst erasing is in progress, e.g. by detecting onset or cessation of current flow in cells and using the detector output to terminate erasure
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/34—Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
- G11C16/3436—Arrangements for verifying correct programming or erasure
- G11C16/3468—Prevention of overerasure or overprogramming, e.g. by verifying whilst erasing or writing
- G11C16/3477—Circuits or methods to prevent overerasing of nonvolatile memory cells, e.g. by detecting onset or cessation of current flow in cells and using the detector output to terminate erasing
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2211/00—Indexing scheme relating to digital stores characterized by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C2211/56—Indexing scheme relating to G11C11/56 and sub-groups for features not covered by these groups
- G11C2211/562—Multilevel memory programming aspects
- G11C2211/5621—Multilevel programming verification
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2216/00—Indexing scheme relating to G11C16/00 and subgroups, for features not directly covered by these groups
- G11C2216/12—Reading and writing aspects of erasable programmable read-only memories
- G11C2216/18—Flash erasure of all the cells in an array, sector or block simultaneously
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Read Only Memory (AREA)
- Storage Device Security (AREA)
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
- For Increasing The Reliability Of Semiconductor Memories (AREA)
Description
本出願は、2005年3月31日に提出されたヘミンク(Hemink)らによる「過剰消去を防止して不揮発性メモリを消去する動作」という名称の米国暫定特許出願第60/667,043号に基づく優先権を請求する。本出願は、その全体を参照してここに組み込む。
以下の出願はクロスリファレンスされ、また、それらの全体を参照してここに組み込む。
Claims (16)
- 不揮発性メモリを消去する方法であって、
第1部分集合と第2部分集合を含む不揮発性記憶素子の集合の消去を可能とする工程を含む不揮発性記憶素子の集合の消去を可能とする工程と、
前記第1部分集合が消去されたと検証されるまで、前記不揮発性記憶素子の第1部分集合と第2部分集合の消去が可能とされた状態で、1回以上の消去電圧パルスを前記集合に印加する工程と、
前記第1部分集合が消去されたと検証された後に、前記第2部分集合の消去が可能とされた状態で、前記第1部分集合をこれ以上消去することを禁止する工程と、
前記第2部分集合が消去されたと検証されるまで、前記第1部分集合の消去を禁止するとともに前記第2部分集合の消去が可能とされた状態で、1回以上の追加の消去電圧パルスを前記集合に印加する工程と、を備えており、
不揮発性記憶素子の前記集合がNANDストリングであり、
不揮発性記憶素子の前記第1部分集合が、前記集合の内部の不揮発性記憶素子であり、
不揮発性記憶素子の前記第2部分集合が、前記集合の端部の不揮発性記憶素子である方法。 - 不揮発性記憶素子の前記集合の消去に続いて不揮発性記憶素子の前記集合をソフトプログラミングする工程をさらに備えており、
前記ソフトプログラミングする工程は、
前記集合がソフトプログラムされたと検証されるまで、不揮発性記憶素子の前記集合に1回以上のソフトプログラミングパルスを印加する工程と、
前記集合がソフトプログラムされたと検証された後に、不揮発性記憶素子の前記集合の前記第1部分集合のソフトプログラミングを禁止する工程と、
前記第1部分集合のソフトプログラミングが禁止された状態で、不揮発性記憶素子の前記集合の前記第2部分集合に1回以上の追加のソフトプログラミングパルスを印加する工程とを有する請求項1に記載の方法。 - 前記1回以上の追加のソフトプログラミングパルスの印加間ごとに、前記第2部分集合がソフトプログラムされたかどうか検証する工程をさらに備えており、
その検証する工程が前記第1部分集合を検証対象から除外する工程を含んでいる請求項2に記載の方法。 - 前記1回以上の消去電圧パルスの印加間ごとに、不揮発性記憶素子の前記第1部分集合が消去されたかどうか検証する工程をさらに備えており、
その検証する工程は、不揮発性記憶素子の前記第2部分集合を検証対象から除外する工程を含んでいる請求項1に記載の方法。 - 前記1回以上の追加の消去電圧パルスの印加間ごとに、不揮発性記憶素子の前記第2部分集合が消去されたかどうか検証する工程をさらに備えており、
その検証する工程は、不揮発性記憶素子の前記第1部分集合を検証対象から除外する工程を含んでいる請求項1に記載の方法。 - 前記1回以上の消去電圧パルスを印加する前記工程は、前記1回以上の消去電圧パルスの各サイズを第1のステップサイズだけ増加させる工程を含んでおり、
前記1回以上の追加の消去電圧パルスを印加する前記工程は、前記1回以上の追加の消去電圧パルスの各サイズを第2のステップサイズだけ増加させる工程を含んでいる請求項1に記載の方法。 - 前記1回以上の消去電圧パルスは、前記第1部分集合が成功裏に消去されたと検証される以前に前記集合に印加される最後の消去電圧パルスを含んでおり、
前記1回以上の追加の消去電圧パルスを印加する前記工程は、前記1回以上の追加の消去電圧パルスのうちの最初のパルスを印加する以前に、第3のステップサイズだけ前記最後の消去電圧パルスを増加させて、前記1回以上の追加の消去電圧パルスの前記最初のパルスとする工程を含んでいる請求項6に記載の方法。 - 前記1回以上の消去電圧パルスを印加する前記工程は、
前記第1部分集合が消去されたと検証されなかった場合に、最初の消去電圧パルスを印加した後に、第1のステップサイズだけ前記1回以上の消去電圧パルスのサイズを減少させる工程と、
前記第1部分集合が消去されたと検証されなかった場合に、第2の消去電圧パルスを印加した後に、第2のステップサイズだけ前記1回以上の消去電圧パルスの前記サイズを増加させる工程を含む請求項1に記載の方法。 - 前記1回以上の追加の消去電圧パルスを印加する前記工程は、
第3のステップサイズだけ前記1回以上の追加の消去電圧パルスのサイズを増加させる工程を含む請求項8に記載の方法。 - 第1部分集合と第2部分集合を含む不揮発性記憶素子の集合と、
不揮発性記憶素子の前記集合と通信している管理回路とを備えており、
前記管理回路は、
不揮発性記憶素子の前記第1部分集合と前記第2部分集合の消去を可能とする工程と、
前記第1部分集合が消去されたと検証されるまで、前記第1部分集合と第2部分集合の消去が可能とされた状態で、1回以上の消去電圧パルスを前記集合に印加する工程と、
前記第1部分集合が消去されたと検証された後に、前記第2部分集合の消去が可能とされた状態で、前記第1部分集合をこれ以上消去することを禁止する工程と、
前記第2部分集合が消去されたと検証されるまで、前記第1部分集合の消去を禁止するとともに前記第2部分集合の消去が可能とされた状態で、1回以上の追加の消去電圧パルスを前記集合に印加する工程とを実施することによって前記集合を消去し、
不揮発性記憶素子の前記集合がNANDストリングであり、
不揮発性記憶素子の前記第1部分集合が、前記集合の内部の不揮発性記憶素子であり、
不揮発性記憶素子の前記第2部分集合が、前記集合の端部の不揮発性記憶素子である不揮発性メモリシステム。 - 前記管理回路は、不揮発性記憶素子の前記集合の消去に続いて、
前記集合がソフトプログラムされたと検証されるまで、不揮発性記憶素子の前記集合に1回以上のソフトプログラミングパルスを印加する工程と、
前記集合がソフトプログラムされたと検証された後に、不揮発性記憶素子の前記集合の前記第1部分集合のソフトプログラミングを禁止する工程と、
前記第1部分集合のソフトプログラミングが禁止された状態で、不揮発性記憶素子の前記集合の前記第2部分集合に1回以上の追加のソフトプログラミングパルスを印加する工程とを実施することによって不揮発性記憶素子の前記集合をソフトプログラムする請求項10に記載の不揮発性メモリシステム。 - 前記管理回路は、前記1回以上の追加のソフトプログラミングパルスの印加間ごとに、前記第2部分集合がソフトプログラムされたかどうか検証しており、その検証は、前記第1部分集合を検証対象から除外する工程を含む請求項11に記載の不揮発性メモリシステム。
- 前記管理回路は、前記1回以上の消去電圧パルスの印加間ごとに、不揮発性記憶素子の前記第1部分集合が消去されたかどうか検証しており、
前記第1部分集合が消去されたかどうか検証する際に、不揮発性記憶素子の前記第2部分集合を検証対象から除外する請求項10に記載の不揮発性メモリシステム。 - 前記管理回路は、前記1回以上の追加の消去電圧パルスの印加間ごとに、不揮発性記憶素子の前記第2部分集合が消去されたかどうか検証する請求項10に記載の不揮発性メモリシステム。
- 前記1回以上の消去電圧パルスを印加する工程は、
前記第1部分集合が消去されたと検証されなかった場合に、最初の消去電圧パルスを印加した後に、第1のステップサイズだけ前記1回以上の消去電圧パルスのサイズを減少させる工程と、
前記第1部分集合が消去されたと検証されなかった場合に、第2の消去電圧パルスを印加した後に、第2のステップサイズだけ前記1回以上の消去電圧パルスの前記サイズを増加させる工程とを含む請求項10に記載の不揮発性メモリシステム。 - 前記1回以上の追加の消去電圧パルスを印加する工程は、
前記1回以上の追加の消去電圧パルスの印加間ごとに、第3のステップサイズだけ前記1回以上の追加の消去電圧パルスのサイズを増加させる工程を含む請求項15に記載の不揮発性メモリシステム。
Applications Claiming Priority (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US66704305P | 2005-03-31 | 2005-03-31 | |
US60/667,043 | 2005-03-31 | ||
US11/296,055 US7403424B2 (en) | 2005-03-31 | 2005-12-06 | Erasing non-volatile memory using individual verification and additional erasing of subsets of memory cells |
US11/296,055 | 2005-12-06 | ||
US11/296,028 | 2005-12-06 | ||
US11/296,028 US7400537B2 (en) | 2005-03-31 | 2005-12-06 | Systems for erasing non-volatile memory using individual verification and additional erasing of subsets of memory cells |
PCT/US2006/011340 WO2006105120A1 (en) | 2005-03-31 | 2006-03-29 | Erasing non-volatile memory using individual verification and additional erasing of subsets of memory cells |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008536247A JP2008536247A (ja) | 2008-09-04 |
JP4796125B2 true JP4796125B2 (ja) | 2011-10-19 |
Family
ID=36615715
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008504263A Expired - Fee Related JP4796125B2 (ja) | 2005-03-31 | 2006-03-29 | メモリセルの部分集合を個別に検証して追加的に消去する不揮発性メモリの消去 |
Country Status (8)
Country | Link |
---|---|
EP (1) | EP1864293B1 (ja) |
JP (1) | JP4796125B2 (ja) |
KR (1) | KR100921014B1 (ja) |
CN (1) | CN101213614B (ja) |
AT (1) | ATE476740T1 (ja) |
DE (1) | DE602006015930D1 (ja) |
TW (1) | TWI306606B (ja) |
WO (1) | WO2006105120A1 (ja) |
Families Citing this family (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7499338B2 (en) * | 2006-10-13 | 2009-03-03 | Sandisk Corporation | Partitioned soft programming in non-volatile memory |
JP4990978B2 (ja) * | 2006-10-13 | 2012-08-01 | サンディスク コーポレイション | 不揮発性記憶素子における部分的な消去と消去の検証 |
KR100908562B1 (ko) * | 2007-11-29 | 2009-07-21 | 주식회사 하이닉스반도체 | 불휘발성 메모리 소자의 소거 방법 |
KR100954946B1 (ko) | 2008-05-20 | 2010-04-27 | 주식회사 하이닉스반도체 | 불휘발성 메모리 소자의 소거 방법 |
KR100953063B1 (ko) * | 2008-05-23 | 2010-04-14 | 주식회사 하이닉스반도체 | 불휘발성 메모리 장치의 소거 방법 |
US7839690B2 (en) * | 2008-12-11 | 2010-11-23 | Sandisk Corporation | Adaptive erase and soft programming for memory |
CN102376367B (zh) * | 2010-08-10 | 2015-05-27 | 旺宏电子股份有限公司 | 于一存储集成电路上进行擦除操作的方法与装置 |
JP5259666B2 (ja) * | 2010-09-22 | 2013-08-07 | 株式会社東芝 | 不揮発性半導体記憶装置 |
KR101281706B1 (ko) * | 2011-02-28 | 2013-07-03 | 에스케이하이닉스 주식회사 | 불휘발성 메모리 장치 및 그의 소거 동작 제어 방법 |
US8488382B1 (en) * | 2011-12-21 | 2013-07-16 | Sandisk Technologies Inc. | Erase inhibit for 3D non-volatile memory |
US9019775B2 (en) | 2012-04-18 | 2015-04-28 | Sandisk Technologies Inc. | Erase operation for 3D non-volatile memory with controllable gate-induced drain leakage current |
US8787094B2 (en) | 2012-04-18 | 2014-07-22 | Sandisk Technologies Inc. | Soft erase operation for 3D non-volatile memory with selective inhibiting of passed bits |
KR102218735B1 (ko) | 2014-01-21 | 2021-02-23 | 삼성전자주식회사 | 불휘발성 메모리 장치를 포함하는 메모리 시스템 및 그것의 소거 방법 |
JP6088602B2 (ja) * | 2015-08-12 | 2017-03-01 | ウィンボンド エレクトロニクス コーポレーション | 不揮発性半導体記憶装置 |
KR102384959B1 (ko) * | 2015-10-30 | 2022-04-11 | 에스케이하이닉스 주식회사 | 저장 장치, 이를 포함하는 메모리 시스템 및 이의 동작 방법 |
KR102377469B1 (ko) * | 2015-11-02 | 2022-03-23 | 삼성전자주식회사 | 불휘발성 메모리 장치, 불휘발성 메모리 장치를 포함하는 스토리지 장치 및 불휘발성 메모리 장치의 동작 방법 |
CN106326780B (zh) * | 2016-08-18 | 2019-05-17 | 佛山中科芯蔚科技有限公司 | 一种物理芯片指纹生成方法及系统 |
KR102643658B1 (ko) * | 2016-11-10 | 2024-03-07 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 및 그것의 동작 방법 |
CN107507645A (zh) * | 2017-07-28 | 2017-12-22 | 东芯半导体有限公司 | 一种避免数据擦除出错的闪存装置 |
US10877687B2 (en) | 2018-06-29 | 2020-12-29 | Micron Technology, Inc. | Erasure of multiple blocks in memory devices |
US10916310B2 (en) * | 2019-05-10 | 2021-02-09 | Macronix International Co., Ltd. | Memory system, memory controller, and memory control method |
US11037632B1 (en) * | 2020-03-25 | 2021-06-15 | Macronix International Co., Ltd. | Multi-tier 3D memory and erase method thereof |
CN113409872B (zh) * | 2021-06-30 | 2024-03-12 | 芯天下技术股份有限公司 | 一种抑制闪存过擦除的方法、装置、电子设备及存储介质 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08306196A (ja) * | 1995-04-28 | 1996-11-22 | Toshiba Corp | 不揮発性半導体記憶装置 |
JPH09320282A (ja) * | 1996-05-27 | 1997-12-12 | Sharp Corp | 不揮発性半導体記憶装置の消去制御方法 |
JP2000236031A (ja) * | 1999-02-16 | 2000-08-29 | Toshiba Corp | 不揮発性半導体記憶装置 |
JP2003178590A (ja) * | 2001-12-11 | 2003-06-27 | Toshiba Corp | 不揮発性半導体記憶装置 |
WO2004013864A1 (en) * | 2002-07-31 | 2004-02-12 | Advanced Micro Devices, Inc | A system and method for erase voltage control during multiple sector erase of a flash memory device |
JP2004127346A (ja) * | 2002-09-30 | 2004-04-22 | Toshiba Corp | 不揮発性半導体メモリ装置 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6381174B1 (en) * | 2001-03-12 | 2002-04-30 | Micron Technology, Inc. | Non-volatile memory device with redundant columns |
-
2006
- 2006-03-29 CN CN2006800099379A patent/CN101213614B/zh active Active
- 2006-03-29 WO PCT/US2006/011340 patent/WO2006105120A1/en active Application Filing
- 2006-03-29 AT AT06739859T patent/ATE476740T1/de not_active IP Right Cessation
- 2006-03-29 JP JP2008504263A patent/JP4796125B2/ja not_active Expired - Fee Related
- 2006-03-29 DE DE602006015930T patent/DE602006015930D1/de active Active
- 2006-03-29 KR KR1020077022606A patent/KR100921014B1/ko active IP Right Grant
- 2006-03-29 EP EP06739859A patent/EP1864293B1/en active Active
- 2006-03-31 TW TW095111547A patent/TWI306606B/zh not_active IP Right Cessation
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08306196A (ja) * | 1995-04-28 | 1996-11-22 | Toshiba Corp | 不揮発性半導体記憶装置 |
JPH09320282A (ja) * | 1996-05-27 | 1997-12-12 | Sharp Corp | 不揮発性半導体記憶装置の消去制御方法 |
JP2000236031A (ja) * | 1999-02-16 | 2000-08-29 | Toshiba Corp | 不揮発性半導体記憶装置 |
JP2003178590A (ja) * | 2001-12-11 | 2003-06-27 | Toshiba Corp | 不揮発性半導体記憶装置 |
WO2004013864A1 (en) * | 2002-07-31 | 2004-02-12 | Advanced Micro Devices, Inc | A system and method for erase voltage control during multiple sector erase of a flash memory device |
JP2004127346A (ja) * | 2002-09-30 | 2004-04-22 | Toshiba Corp | 不揮発性半導体メモリ装置 |
Also Published As
Publication number | Publication date |
---|---|
KR20080007553A (ko) | 2008-01-22 |
CN101213614B (zh) | 2012-05-16 |
TW200703342A (en) | 2007-01-16 |
JP2008536247A (ja) | 2008-09-04 |
ATE476740T1 (de) | 2010-08-15 |
KR100921014B1 (ko) | 2009-10-09 |
EP1864293A1 (en) | 2007-12-12 |
CN101213614A (zh) | 2008-07-02 |
WO2006105120A1 (en) | 2006-10-05 |
TWI306606B (en) | 2009-02-21 |
EP1864293B1 (en) | 2010-08-04 |
DE602006015930D1 (de) | 2010-09-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4796125B2 (ja) | メモリセルの部分集合を個別に検証して追加的に消去する不揮発性メモリの消去 | |
JP4796126B2 (ja) | メモリセルの部分集合を個別に検証してさらにソフトプログラミングすることによる不揮発性メモリのソフトプログラミング | |
US7408804B2 (en) | Systems for soft programming non-volatile memory utilizing individual verification and additional soft programming of subsets of memory cells | |
EP2306463B1 (en) | Word line compensation in non-volatile memory erase operations | |
US7457166B2 (en) | Erase voltage manipulation in non-volatile memory for controlled shifts in threshold voltage | |
US7522457B2 (en) | Systems for erase voltage manipulation in non-volatile memory for controlled shifts in threshold voltage | |
EP1864292B1 (en) | Erasing non-volatile memory utilizing changing word line conditions to compensate for slower frasing memory cells | |
EP2057635B1 (en) | Partitioned erase and erase verification in non-volatile memory | |
JP4990979B2 (ja) | 不揮発性記憶素子における区分化されたソフトプログラミング | |
WO2009006485A1 (en) | Erase voltage manipulation in non-volatile memory for controlled shifts in threshold voltage |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100422 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100511 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100707 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20101026 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101206 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110705 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110728 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4796125 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140805 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140805 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |