JP4289269B2 - 光学表示装置、光学表示装置制御プログラム及び光学表示装置制御方法 - Google Patents

光学表示装置、光学表示装置制御プログラム及び光学表示装置制御方法 Download PDF

Info

Publication number
JP4289269B2
JP4289269B2 JP2004291473A JP2004291473A JP4289269B2 JP 4289269 B2 JP4289269 B2 JP 4289269B2 JP 2004291473 A JP2004291473 A JP 2004291473A JP 2004291473 A JP2004291473 A JP 2004291473A JP 4289269 B2 JP4289269 B2 JP 4289269B2
Authority
JP
Japan
Prior art keywords
light
control signal
control
pulse width
specific
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2004291473A
Other languages
English (en)
Other versions
JP2005284251A5 (ja
JP2005284251A (ja
Inventor
常盛 旭
旬一 中村
正一 内山
隆志 新田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2004291473A priority Critical patent/JP4289269B2/ja
Priority to CNB2005100641590A priority patent/CN100435208C/zh
Priority to US11/066,199 priority patent/US7683919B2/en
Publication of JP2005284251A publication Critical patent/JP2005284251A/ja
Publication of JP2005284251A5 publication Critical patent/JP2005284251A5/ja
Application granted granted Critical
Publication of JP4289269B2 publication Critical patent/JP4289269B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3433Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices
    • G09G3/346Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices based on modulation of the reflection angle, e.g. micromirrors
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03BAPPARATUS OR ARRANGEMENTS FOR TAKING PHOTOGRAPHS OR FOR PROJECTING OR VIEWING THEM; APPARATUS OR ARRANGEMENTS EMPLOYING ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ACCESSORIES THEREFOR
    • G03B21/00Projectors or projection-type viewers; Accessories therefor
    • G03B21/005Projectors using an electronic spatial light modulator but not peculiar thereto
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03BAPPARATUS OR ARRANGEMENTS FOR TAKING PHOTOGRAPHS OR FOR PROJECTING OR VIEWING THEM; APPARATUS OR ARRANGEMENTS EMPLOYING ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ACCESSORIES THEREFOR
    • G03B21/00Projectors or projection-type viewers; Accessories therefor
    • G03B21/14Details
    • G03B21/26Projecting separately subsidiary matter simultaneously with main image
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/12Picture reproducers
    • H04N9/31Projection devices for colour picture display, e.g. using electronic spatial light modulators [ESLM]
    • H04N9/3102Projection devices for colour picture display, e.g. using electronic spatial light modulators [ESLM] using two-dimensional electronic spatial light modulators
    • H04N9/312Driving therefor
    • H04N9/3126Driving therefor for spatial light modulators in series
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/02Composition of display devices
    • G09G2300/023Display panel composed of stacked panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0235Field-sequential colour display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Mechanical Light Control Or Optical Switches (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

本発明は、光学的に直列に配設された複数の光伝達素子を介して光源からの光の伝達状態を制御して画像の階調を制御する装置及びプログラム、並びに方法に係り、特に、輝度ダイナミックレンジおよび階調数の拡大を実現するのに好適な光学表示装置、光学表示装置制御プログラム及び光学表示装置制御方法に関する。
近年、LCD(Liquid Crystal Display)、EL、プラズマディスプレイ、CRT(Cathode Ray Tube)、プロジェクタ等の光学表示装置における画質改善は目覚しく、解像度、色域については人間の視覚特性にほぼ匹敵する性能が実現されつつある。しかしながら、輝度ダイナミックレンジについてみると、その再現範囲は、たかだか1〜102[nit]程度にとどまり、また、階調数は、8ビットが一般的である。一方、人間の視覚は、一度に知覚し得る輝度ダイナミックレンジが10-2〜104[nit]程度であり、また、輝度弁別能力は、0.2[nit]程度で、これを階調数に換算すると、12ビット相当といわれている。このような視覚特性を通じて現在の光学表示装置の表示画像をみると、輝度ダイナミックレンジの狭さが目立ち、加えてシャドウ部やハイライト部の階調が不足しているため表示画像のリアリティさや迫力に対して物足りなさを感じることになる。
また、映画やゲーム等で使用されるコンピュータグラフィックス(以下、CGと略記する。)では、人間の視覚に近い輝度ダイナミックレンジや階調数を表示データ(以下、HDR(High Dynamic Range)表示データという。)に持たせて描写のリアリティを追求する動きが主流になりつつある。しかしながら、それを表示する光学表示装置の性能が不足しているため、CGコンテンツが本来有する表現力を充分に発揮することができないという課題がある。
さらに、次期OS(Operating System)においては、16ビット色空間の採用が予定されており、現在の8ビット色空間と比較して輝度ダイナミックレンジや階調数が飛躍的に増大する。そのため、16ビット色空間を生かすことができる光学表示装置の実現が望まれる。
光学表示装置のなかでも、液晶プロジェクタ、DLP(Digital Light Processing、TI社の商標)プロジェクタといった投射型表示装置は、大画面表示が可能であり、表示画像のリアリティさや迫力を再現する上で効果的な装置である。この分野では、上記の課題を解決するために、次のような提案がなされている。
高ダイナミックレンジの投射型表示装置としては、例えば、特許文献1に開示されている技術があり、光源と、光の全波長領域の輝度を変調する第1光変調素子と、光の波長領域のうちRGB3原色の各波長領域についてその波長領域の輝度を変調する第2光変調素子とを備え、光源からの光を第1光変調素子で変調して所望の輝度分布を形成し、その光学像を第2光変調素子の画素面に結像して色変調し、2次変調した光を投射するというものがある。第1光変調素子および第2光変調素子の各画素は、HDR表示データから決定される第1制御値および第2制御値に基づいてそれぞれ別個に制御される。光変調素子としては、透過率が独立に制御可能な画素構造またはセグメント構造を有し、二次元的な透過率分布を制御し得る透過型変調素子が用いられる。その代表例としては、液晶ライトバルブが挙げられる。また、透過型変調素子の代わりに反射型変調素子を用いてもよく、その代表例としては、DMD(Digital Micromirror Device)素子が挙げられる。
いま、暗表示の透過率が0.2%、明表示の透過率が60%の光変調素子を使用する場合を考える。光変調素子単体では、輝度ダイナミックレンジは、60/0.2=300となる。上記従来の投射型表示装置は、輝度ダイナミックレンジが300の光変調素子を光学的に直列に配置することに相当するので、300×300=90000の輝度ダイナミックレンジを実現することができる。また、階調数についてもこれと同等の考えが成り立ち、8ビット階調の光変調素子を光学的に直列に配置することにより、8ビットを超える階調数を得ることができる。
但し、光変調素子としてDMDを用いた場合に、DMDは光の透過率や反射率等を物性的に変えることができないため、DMDを構成するマイクロミラーにおける光の反射方向(2方向)及びその継続時間を制御信号のパルス幅で制御(PWM制御)して見た目の反射率を変えるなどの工夫が必要となる。このように、光の特定方向への伝達及び不伝達の2状態を制御して画像の階調表示を実現する方法としては、フィールドシーケンシャル方式のように、画像の各画素の階調数に応じてそれぞれパルス幅の異なる複数の制御信号を生成し、これら生成した制御信号によって光の目的位置への累積伝達時間を時分割制御する方法が考えられる。
特開2001−100689号公報
しかしながら、特許文献1記載の発明においては、第1光変調素子及び第2光変調素子としてDMDを用いたときの輝度ダイナミックレンジ及び階調数の拡大を実現する具体的な方法が示されていない。
また、上記したように、フィールドシーケンシャル方式によって第1光変調素子及び第2光変調素子を制御して画像の階調表示を実現するときに、第1光変調素子及び第2光変調素子を同期制御してしまうと、一方の変調素子のみで実現可能な階調数でしか画像の階調表示はできないため、単純な同期制御では階調数を拡大することができない。
また、第1光変調素子及び第2光変調素子として液晶ライトバルブを用いると、半導体部品等の作り込みのために開口率が60%程度になってしまうため、上記したように明状態時の透過率が60%と光の利用効率が低下してしまう。つまり、第1光変調素子及び第2光変調素子として開口率60%の透過型の液晶ライトバルブを用いると、開口率は60[%]×60[%]=36[%]となり、光の透過率は36%まで低下してしまう。
そこで、本発明は、このような従来の技術の有する未解決の課題に着目してなされたものであって、光伝達素子における特定方向への光の伝達状態及び不伝達状態を制御して、表示画像の輝度ダイナミックレンジ及び階調数の拡大を実現し、且つ光の利用効率を向上するのに好適な光学表示装置、光学表示装置制御プログラム及び光学表示装置制御方法を提供することを目的としている。
〔発明〕上記目的を達成するために、発明の光学表示装置は、入射光の所定方向への伝達状態及び不伝達状態を独立に制御可能な複数の光伝達部を有する光伝達素子を、2つ以上光学的に直列に配設して備え、前記2つ以上の光伝達素子を介して光源からの光の前記伝達状態及び不伝達状態を制御して画像を表示する装置であって、前記光伝達素子の前記伝達状態及び不伝達状態を制御するために前記表示画像の階調数に基づき階調数を示すビット列のうち特定ビットに対応する特定パルス幅の制御信号を複数生成し、当該生成した制御信号を時分割で且つ前記2つ以上の光伝達素子にそれぞれ同期したタイミングで供給可能な制御信号供給手段と、前記特定ビットに基づき前記特定パルス幅の制御信号に対する遅延時間を算出し、当該算出した遅延時間に基づき前記2つ以上の光伝達素子のうちいずれか1つに前記特定パルス幅の制御信号を供給するタイミングよりも、他の光伝達素子に前記特定パルス幅の制御信号を供給するタイミングを所定時間遅延させることが可能な信号遅延手段を備えることを特徴とする。
このような構成であれば、制御信号供給手段によって表示画像の階調数に基づき前記光伝達素子の前記伝達状態及び不伝達状態を制御する制御信号を生成し、当該生成した制御信号を前記2つ以上の光伝達素子にそれぞれ同期したタイミングで供給することが可能であり、信号遅延手段によって2つ以上の光伝達素子のうちいずれか1つ(以下、第1光伝達素子と称す)に前記制御信号を供給するタイミングよりも、他の光伝達素子(以下、第2光伝達素子と称す)に前記制御信号を供給するタイミングを所定時間遅延させることが可能である。
従って、この遅延時間を調整することにより第1光伝達素子の光の伝達時間と、第2光伝達素子の光の伝達時間とにおいて一部両者が重なる時間だけ目的位置に光を伝達することが可能となる。つまり、上記したように2つ以上の光伝達素子に供給する制御信号の時間差を利用して目的位置への光の伝達時間をより細かく制御することで、表示可能な階調数を2つ以上の光伝達素子の同期制御によって表示可能な階調数以上に拡大できるという効果が得られる。
また、高輝度の光源を使うことにより、比較的高い輝度ダイナミックレンジを実現できる。また、光源は、光を発生する媒体であればどのようなものを利用することもでき、例えば、ランプのような光学系に内蔵の光源であってもよいし、太陽や室内灯のような外界の光を利用したものであってもよい。
また、このような構成であれば、光の特定方向への伝達時間をパルス幅によって簡易に制御することができ、表示画像の階調数に基づく画像の階調表示をより正確に行うことができるという効果が得られる。また、フィールドシーケンシャル方式等の画像の階調表示の時分割制御を容易に行うことができるという効果が得られる。
また、このような構成であれば、2つ以上の光伝達素子に対して、制御信号を同期したタイミングで且つ時分割で供給することが可能である。従って、上記遅延時間を時分割で供給する各制御信号毎に調整することにより初段の光伝達素子の光の伝達時間と、後段の光伝達素子の光の伝達時間との差分の時間だけ目的位置に光を時分割に伝達することが可能となる。これにより表示可能な階調数を拡大できるという効果が得られる。
このような構成であれば、前記制御信号供給手段は、前記階調数を示すビット列のうち特定ビットに対応する特定パルス幅の制御信号を生成することが可能であり、前記信号遅延手段は、前記特定ビットに基づき前記特定パルス幅の制御信号に対する遅延時間を算出し、当該算出した遅延時間に基づき前記2つ以上の光伝達素子のうちいずれか1つに前記特定パルス幅の制御信号を供給するタイミングよりも、他の光伝達素子に前記特定パルス幅の制御信号を供給するタイミングを遅延させることが可能である。
例えば、表示画像の階調数が所定の階調数を超えている場合に、前記制御信号供給手段によって、超えた分の階調数に対応するビットを特定ビットとしてこれに対応する特定パルス幅の制御信号を生成し、これを2つ以上の光伝達素子のうちいずれか1つの光伝達素子に供給し、一方、信号遅延手段によって、特定ビットに基づき特定パルス幅の制御信号に対する遅延時間を算出し、この算出した遅延時間に基づき特定パルス幅の制御信号の他の光伝達素子への供給タイミングを遅延させることが可能である。
従って、2つ以上の光伝達素子に供給する特定パルス幅の制御信号の時間差を利用して目的位置への光の伝達時間をより細かく制御することで、表示可能な階調数を、2つ以上の光伝達素子の同期制御によって表示可能な階調数以上に拡大できるという効果が得られる。
また、高輝度の光源を使うことにより、比較的高い輝度ダイナミックレンジを実現できる。
〔発明2〕さらに、発明2の光学表示装置は、発明1の光学表示装置において、前記特定パルス幅は、前記階調数を示すビット列のうち前記特定ビットを除く最下位ビットに応じた制御信号のパルス幅と同一であることを特徴としている。
このような構成であれば、表示画像の階調数に応じた遅延時間の算出が容易となり、簡易に制御信号の遅延供給制御が行えるという効果が得られる。
〔発明3〕さらに、発明3の光学表示装置は、発明1又は2の光学表示装置において、前記特定パルス幅の制御信号の前記供給間隔を、前記特定パルス幅よりも大きくしたことを特徴としている。
このような構成であれば、2つ以上の光伝達素子のうちいずれか1つの光伝達素子に新たに供給される制御信号と、遅延して他の光伝達素子に供給される1つ前の制御信号とが重ならないようにすることができるので、安定した階調表示の時分割制御を行うことができるという効果が得られる。
〔発明4〕さらに、発明4の光学表示装置は、発明1乃至3のいずれか1の光学表示装置において、前記特定ビットの数をn(nは整数)、前記表示画像の階調数を示すビット列における前記特定ビットのビット位置をm(mは0〜(n−1)の整数)とした場合に、前記信号遅延手段は、(2n−2m)/2nで得られる係数に前記特定パルス幅の時間を乗じて得られる時間を、前記特定パルス幅の制御信号の遅延時間として算出するようになっていることを特徴としている。
このような構成であれば、特定パルス幅の制御信号の遅延時間を上記数式によって簡易に算出することができるので、遅延時間を求める回路やプログラム等を容易に生成することができるという効果が得られる。
〔発明5〕さらに、発明5の光学表示装置は、発明1乃至4のいずれか1の光学表示装置において、前記信号遅延手段は、前記階調数に基づき前記複数の制御信号のうちいずれか1つを所定時間遅延させるようになっていることを特徴としている。
このような構成であれば、前記制御信号供給手段は、前記表示画像の階調数に基づき複数の制御信号を生成することが可能であり、前記信号遅延手段は、前記階調数に基づき前記複数の制御信号のうちいずれか1つを所定時間遅延させることが可能である。
従って、複数の制御信号うちいずれか1つに対する上記遅延時間を調整することで、表示可能な階調数を拡大できるという効果が得られる。
〔発明6〕さらに、発明6の光学表示装置は、発明1乃至5のいずれか1の光学表示装置において、前記信号遅延手段は、前記階調数に基づき前記複数の制御信号のうちいずれか1つの生成タイミングを所定時間遅延させるようになっていることを特徴としている。
このような構成であれば、前記制御信号供給手段は、前記表示画像の階調数に基づき複数の制御信号を生成することが可能であり、前記信号遅延手段は、前記階調数に基づき前記複数の制御信号のうちいずれか1つの生成タイミングを所定時間遅延させることが可能である。
従って、複数の制御信号うちいずれか1つに対する上記遅延時間を調整することで、表示可能な階調数を拡大できるという効果が得られる。
〔発明〕さらに、発明の光学表示装置は、発明1乃至のいずれか1の光学表示装置において、前記2つ以上の光伝達素子における前記光伝達部の数を、各光伝達素子間において等しくしたことを特徴としている。
このような構成であれば、2つ以上の光伝達部の各光伝達部数がそれぞれ等しい数で構成されているので、表示画像の画素単位で正確な階調表現が可能であり、画像の高コンストラスト表示を実現できるという効果が得られる。
〔発明〕さらに、発明の光学表示装置は、発明1乃至のいずれか1の光学表示装置において、前記2つ以上の光伝達素子は、反射型光伝達素子であることを特徴としている。
このような構成であれば、2つ以上の光伝達素子として、例えばDMDや反射型液晶ライトバルブ等の反射型光伝達素子を用いれば、各光伝達素子において、ほとんど損失無く特定方向への光の伝達を行うことができ、光の利用効率を向上できるという効果が得られる。
〔発明〕上記目的を達成するために、発明の光学表示装置制御プログラムは、入射光の所定方向への伝達状態及び不伝達状態を独立に制御可能な複数の光伝達部を有する光伝達素子を、2つ以上光学的に直列に配設して備え、前記2つ以上の光伝達素子を介して光源からの光の前記伝達状態及び不伝達状態を制御して画像を表示する光学表示装置を制御するプログラムであって、前記光伝達素子の前記伝達状態及び不伝達状態を制御するために前記表示画像の階調数に基づき階調数を示すビット列のうち特定ビットに対応する特定パルス幅の制御信号を複数生成し、当該生成した制御信号を時分割で且つ前記2つ以上の光伝達素子にそれぞれ同期したタイミングで供給可能な制御信号供給手段及び、前記特定ビットに基づき前記特定パルス幅の制御信号に対する遅延時間を算出し、当該算出した遅延時間に基づき前記2つ以上の光伝達素子のうちいずれか1つに前記特定パルス幅の制御信号を供給するタイミングよりも、他の光伝達素子に前記特定パルス幅の制御信号を供給するタイミングを所定時間遅延させることが可能な信号遅延手段として実現される処理をコンピュータに実行させるためのプログラムであることを特徴とする。
ここで、本発明は、発明の光学表示装置を制御するためのプログラムであり、その効果は重複するので記載を省略する。
〔発明10〕上記目的を達成するために、発明10の光学表示装置制御方法は、入射光の所定方向への伝達状態及び不伝達状態を独立に制御可能な複数の光伝達部を有する光伝達素子を、2つ以上光学的に直列に配設して備え、前記2つ以上の光伝達素子を介して光源からの光の前記伝達状態及び不伝達状態を制御して画像を表示する光学表示装置を制御する方法であって、前記光伝達素子の前記伝達状態及び不伝達状態を制御するために前記表示画像の階調数に基づき階調数を示すビット列のうち特定ビットに対応する特定パルス幅の制御信号を複数生成し、当該生成した制御信号を時分割で且つ前記2つ以上の光伝達素子にそれぞれ同期したタイミングで供給する制御信号供給ステップと、前記特定ビットに基づき前記特定パルス幅の制御信号に対する遅延時間を算出し、当該算出した遅延時間に基づき前記2つ以上の光伝達素子のうちいずれか1つに前記特定パルス幅の制御信号を供給するタイミングよりも、他の光伝達素子に前記特定パルス幅の制御信号を供給するタイミングを所定時間遅延させることが可能な信号遅延ステップと、を含むことを特徴とする。
ここで、本発明は、発明の光学表示装置等により実現される方法であり、その効果は重複するので記載を省略する。
以下、本発明の実施の形態を図面に基づき説明する。図1〜図13は、本発明に係る光学表示装置、光学表示装置制御プログラム及び光学表示装置制御方法を適用した投射型表示装置の実施の形態を示す図である。
まず、本発明に係る投射型表示装置1の主たる光学構成を図1に基づき説明する。図1は、本発明に係る投射型表示装置1の主たる光学構成を示す図である。
投射型表示装置1は、図1に示すように、光源10と、カラーフィルタ30と、第1のDMD50と、第2のDMD70と、投影用レンズ100と、を含み、これらを光学的に直列に配置した構成となっている。
光源10は、超高圧水銀ランプやキセノンランプ等から成る光源ランプと、光源からの光を集光するリフレクタと、から構成されたものである。
第1のDMD50及び第2のDMD70は、外部からの制御信号によって入射光の反射角度(例えば、12°及び−12°の2つの角度)を独立に制御可能な複数のマイクロミラーをマトリクス状に配列した構成を有したものである。
カラーフィルタ30は、1枚の円形ガラスの表面に赤(R),緑(G),青(B)の3色の色光にそれぞれ対応したダイクロイック膜をコーティングした構成をしたものである。更に、外部からの制御信号に応じて自己を回転させ、光路上に配置される面を上記3色のうちいずれかに対応したダイクロイック膜の面に切り替える。そして、光源から入射した白色光のうち対応する色光のみを透過して第1のDMD50へと向けて射出する。
投影用レンズ100は、第2のDMD70において反射された光をスクリーン110に投影して、当該スクリーン110上に所望の画像を表示するためのものである。
また、図1に示すように、カラーフィルタ30の入射側には集光レンズ20が、第1のDMD50の入射側には集光レンズ40が、第2のDMD70の入射側には集光レンズ60が各々配置されている。これら集光レンズ20,40,60は、各々の後段に配置された光学素子に光を効率よく伝達する機能を有している。ここで、集光レンズには、入射した光の射出角度の分布を調整する機能を有したレンズ等が用いられる。
投射型表示装置1の全体的な光伝達の流れを説明すると、光源10からの白色光は、集光レンズ20を介してカラーフィルタ30に入射し、当該カラーフィルタ30のダイクロイック膜においてRGBの3原色のいずれかの色光だけが透過する。この透過した色光は、集光レンズ40を介して第1のDMD50に入射する。第1のDMD50は、入射した色光をマイクロミラーの反射角度に応じた方向に向けて反射する。
本実施の形態においては、第1のDMD50における反射光が、一方の反射角度において後段の第2のDMD70に向けて反射され、他方の反射角度において図示しない光吸収材料に向けて反射されるように、第1のDMD50とその前段及び後段の光学素子とが配置される。
更に、第1のDMD50において第2のDMD70に向けて反射された光は、集光レンズ60を介して第2のDMD70に入射する。この入射光は、第1のDMD50と同様に、第2のDMD70におけるマイクロミラーの反射角度に応じた方向に向けて反射される。
本実施の形態においては、第2のDMD70における反射光が、一方の反射角度において後段の投影用レンズ100に向けて反射され、他方の反射角度において図示しない光吸収材料に向けて反射されるように、第2のDMD70とその前段及び後段の光学素子とが配置される。
第2のDMD70において投影用レンズ100に向けて反射された光は、投影用レンズ100を介してスクリーン110に投影される。この投影した光によりスクリーン110上に所望の画像を表示する。
更に、投射型表示装置1は、第1のDMD50及び第2のDMD70を制御する表示制御装置2を有している。以下、図2に基づき、表示制御装置2の構成を詳細に説明する。
図2は、表示制御装置2のハードウェア構成を示すブロック図である。
表示制御装置2は、図2に示すように、HDR映像信号やRGB信号等の外部からの信号の取得や、各種信号の各構成要素への伝送等を行うインターフェース回路2aと、第1のDMD50のマイクロミラーを駆動制御するためのミラーデバイス駆動回路2bと、第2のDMD70のマイクロミラーを駆動制御するためのミラーデバイス駆動回路2cと、制御プログラムに基づいて演算およびシステム全体を制御するCPU2dと、所定領域にあらかじめCPU2dの制御プログラム等を格納しているROM2eと、ROM2e等から読み出したデータやCPU2dの演算過程で必要な演算結果を格納するためのRAM2fとを含んだ構成となっている。更に、インターフェース回路2a、CPU2d、ROM2e及びRAM2fは、データを転送するための信号線であるバス2gで相互にかつデータ授受可能に接続されている。
本実施の形態において、投射型表示装置1は、外部からのHDR映像信号及びRGB信号に基づき表示制御装置2において第1及び第2のDMD50及び70のマイクロミラーの反射角度を時分割制御し、スクリーン110上にHDR画像を表示するようになっている。
ここで、HDR画像データは、従来のsRGB等の画像フォーマットでは実現できない高い輝度ダイナミックレンジを実現することができる画像データであり、画素の輝度レベルを示す画素値を画像の全画素について格納している。本実施の形態では、HDR表示データとして、1つの画素についてRGB3原色ごとに輝度レベルを示す画素値を浮動小数点値として格納した形式を用いる。例えば、1つの画素の画素値として(1.2,5.4,2.3)という値が格納されている。
また、HDR画像データは、高い輝度ダイナミックレンジのHDR画像を撮影し、撮影したHDR画像に基づいて生成する。なお、HDR画像データの生成方法の詳細については、例えば、公知文献1「P.E.Debevec, J.Malik, "Recovering High Dynamic Range Radiance Maps from Photographs",Proceedings of ACM SIGGRAPH97,pp.367-378(1997)」に掲載されている。
本実施の形態において、投射型表示装置1は、1画素当たり16ビットの表現形式に対応しており、HDR画像データは、各画素が16ビットの浮動小数点で表現されるデータ形式となっている。ここで、DMDに対しては同じ形式の制御値を与える必要があるため、場合によっては16ビットの制御値へと換算する必要がある。また、HDR画像データのように16ビットの浮動小数点表現の入力信号の場合には、最大輝度補正等の画像処理によって正規化を行い、その後に16ビットの制御値へと変換が行われる。
更に、図3及び図4に基づき、表示制御装置2におけるHDR画像の具体的な表示制御処理を説明する。
図3は、表示制御に用いる基本波形を示す図であり、図4は、HDR画像の階調数拡大のための駆動制御波形の一例を示す図である。
まず、インターフェース回路2aは、外部からのHDR映像信号及びRGB信号を取得し、これら取得した信号をデジタルデータに変換してRAM2fに伝送する。RAM2fは、伝送されたHDR映像データ及びRGBデータを所定のメモリ領域に格納する。
一方、CPU2dは、電源の投入に応じて制御プログラムを起動しており、RAM2fの特定領域にHDR画像データが格納されているときに動作し、RAM2fに記憶されたHDR映像データ及びRGBデータを解析して各画素の階調数の情報を抽出し、この階調数に基づき第1のDMD50及び第2のDMD70の各マイクロミラーを駆動するための制御信号の波形情報を生成する。本実施の形態では、階調数を2の乗数で表現できる数値の和で表し、図3に示すように、各数値に対応したパルス幅の波形を制御信号として生成する。ここで、図3は、DMDの1画素(1つのマイクロミラー)に対する駆動波形を示すものであり、DMDのマイクロミラーの反射角度は、2の乗数に応じたパルス幅の時間だけ目的方向に光を反射するように制御される。例えば、階調数が10進数の「133」の場合は「1+4+128」と2の乗数の和の形で表し、その構成要素である「1」、「4」、「128」にそれぞれ対応したパルス幅の制御信号を生成する。
但し、上記波形情報の生成についての説明は、HDR画像の1画素に着目した場合のものであり、実際はHDR画像の全画素に対して波形情報の生成を行う必要がある。
ここで、本実施の形態においては、第1のDMD50及び第2のDMD70を同期制御したときに表示できる画像の最大階調数を8ビットとする。また、ハイレベルの制御信号(波形の立ち上がり期間)を第1のDMD50及び第2のDMD70にそれぞれ供給することによって、そのパルス幅に応じた時間だけ投影用レンズ100に向けて光源10からの光が伝達されるように各々のマイクロミラーの反射方向が制御される。つまり、ハイレベルの信号が供給されないとき(波形の立ち下がり期間)は第1及び第2のDMD50及び70は共に光吸収材料に向けて入射光を反射するように各々の反射方向が制御される。
制御プログラムによって生成された制御信号の波形情報は、インターフェース回路2aを介してミラーデバイス駆動回路2b及び2cに伝送される。ミラーデバイス駆動回路2b及び2cは、取得した波形情報に基づきに制御信号を生成し、同期したタイミングで生成した制御信号を第1のDMD50及び第2のDMD70に時分割で供給して、これら各マイクロミラーの反射角度及び反射時間の駆動制御を行う。つまり、パルス幅の異なる複数の制御信号を用いて時分割制御及びPWM(Pulse Width Modulation)制御を行うことにより、光の累積伝達時間で階調を表現する。これにより、投影用レンズ100への光の伝達及び不伝達の2状態と、光の伝達時間とが階調数に応じて制御され、スクリーン110上にHDR画像が階調表示される。
更に、本実施の形態においては、階調数を拡大して階調数が8ビットを超えるHDR画像の表示を行うことが可能となっている。
例えば、階調数「1669」といったHDR画像を考える。階調数「1669」を実現するためには、11ビットの階調数を表示できる能力が必要となる。つまり、「1024」、「512」、「256」に対応した3ビット分の階調表示を行うための制御を更に追加する必要がある。
上記した11ビットの階調表示を実現するために、本実施の形態では、同期制御時における8ビットの階調数に対応したパルス幅の制御信号のうち「128」に対応するパルス幅の制御信号を「1024」に対応させ、同様に、「64〜1」にそれぞれ対応する制御信号を「512〜8」にそれぞれ対応させる。そして、残りの「4」、「2」、「1」に対応する3ビットを追加分のビットとして扱う。この追加分の3ビットに対しては、上記同期制御時における「1」に対応するパルス幅の制御信号を3つ用いる。つまり、同期制御時の最小パルス幅の制御信号を追加分の制御信号として用いる。
更に、上記3つの制御信号を、第1のDMD50に供給するタイミングよりも所定時間遅延させて第2のDMD70に供給する。つまり、第2のDMD70への制御信号の供給を遅延させることにより、第1のDMD50の光の伝達時間と、第2のDMD70の光の伝達時間とにおいて一部両者が重なる時間だけ目的位置に光を伝達する。従って、追加分の「4」、「2」、「1」の各ビットに対応する時間だけ光が投影用レンズ100に伝達されるように、各々の遅延時間を調整することで、追加分の3ビットに対応した光の伝達時間を制御することができる。但し、遅延時間は追加分の各制御信号毎にそれぞれ異なる時間にし、且つ、各制御信号のパルス幅より短い時間にする必要がある。
上記した階調数拡大によるHDR画像の階調表示処理の具体的な動作を、図4に基づき説明する。図4では、説明の便宜上、同期制御時の表示可能な階調数を3ビットとし、6ビットの階調数を有するHDR画像を階調表示する場合を説明する。
まず、外部から6ビットの階調数を有したHDR画像データに対応したHDR映像信号及びRGB信号がインターフェース回路2aを介して入力される。入力された信号はデジタルデータとしてRAM2fの特定領域に格納され、これにより制御プログラムが動作を開始する。ここでは、HDR画像のうち階調数「47」の1画素に着目して動作を説明する。
制御プログラムにより、階調数のビット数(6ビット)に基づき、まず追加ビット数「3」を算出する。次に階調数「47(101111)」の上位3ビットに対する制御信号の波形情報を生成する。この場合、上位3ビット「101」に対応する制御信号の波形情報が生成される。この波形情報は、上記したように同期制御において用いるパルス幅の制御信号を対応させたものとなる。従って、階調数3ビットのうち「8」と「1」のビットに対応したパルス幅の制御信号が上位3ビットにおける1のビットに対応することになる。
更に、制御プログラムにより、下位3ビット「111」に対応する制御信号の波形情報を生成するが、ここでは、この下位3ビットの部分が追加ビットとして扱われ、同期制御時の3ビットに対応したパルス幅の制御信号における「1」に対応したパルス幅の波形を3つ追加するための波形情報が生成される。以下、追加ビットとして追加される制御信号を特定制御信号と称する。特定制御信号の追加数が決まると、各特定制御信号の遅延時間の算出を行う。本実施の形態においては、以下に示す式(1)を用いて遅延時間の算出を行う。遅延時間は、式(1)において算出された数値を、特定制御信号のパルス幅の時間に乗ずることによって算出される。

(2n−2m)/2n・・・(1)

但し、特定制御信号の追加数をn、階調データにおける追加ビットの該当ビット位置をmとする。
階調数「47(101111)」の場合、追加数nが3となり、該当ビット位置mは、下位3ビットにおける2ビット目、1ビット目及び0ビット目にそれぞれ対応する「2,1,0」の3つとなる。上記式(1)にこれらの数値を代入すると、「(23−22)/23=4/8」、「(23−21)/23=6/8」、「(23−20)/23=7/8」が算出
される。
上記算出結果を特定制御信号のパルス幅の時間にそれぞれ乗ずることにより、該当ビット位置「2,1,0」にそれぞれ対応する特定制御信号の遅延時間が算出される。
このように、追加ビット数及び遅延時間が算出されると、上位3ビットに対応する波形情報及び追加ビット数の情報がインターフェース回路2aを介してミラーデバイス駆動回路2bに伝送され、一方、上位3ビットに対応する波形情報、追加ビット数の情報及び遅延時間情報がインターフェース回路2aを介してミラーデバイス駆動回路2cに伝送される。
ミラーデバイス駆動回路2b及び2cは、取得した情報に基づき制御信号を生成し、HDR画像の階調数の上位3ビットに対応する制御信号については同期したタイミングで第1のDMD50及び第2のDMD70の各マイクロミラーに供給する。一方、HDR画像の階調数の下位3ビットに対応する特定制御信号については、第1のDMD50に上位ビットから順番に供給すると共に、第1のDMD50に供給するタイミングよりも上記算出された各遅延時間だけ遅延させて(位相を制御して)第2のDMD70に供給する。
つまり、図4に示す40aのように、第1のDMD50の1画素(1つのマイクロミラー)に供給される制御信号は、上位3ビットのうち「32」に対応するビットのパルス幅の制御信号及び「8」に対応するビットのパルス幅の制御信号に加え、追加ビット分の3つの特定制御信号が、40aに示すタイミングで供給される。なお、図4中の制御信号の上に記された数値は時間を示しており、「32」に対応するパルス幅の時間は「4」、「8」に対応するパルス幅の時間は「1」、特定制御信号に対応するパルス幅の時間は「1」となる。更に、図4において、制御信号間に記された数値も時間を表しており、上位3ビットに対応する制御信号においては、制御信号間の時間間隔は「1」となっており、特定制御信号間の時間間隔は「2」となっている。つまり、特定制御信号間の時間間隔は特定制御信号のパルス幅の2倍の時間間隔となっている。2倍の時間間隔にすることにより、第2のDMD70に遅延して供給される特定制御信号が、次に第1のDMD50に供給される特定制御信号と重なるのを防ぐ。
一方、第2のDMD70の1画素(1つのマイクロミラー)に供給される制御信号は、図4に示す40bのように、第1のDMD50の1画素に供給する制御信号と同様であるが、図4に示す40cのように、上位3ビットに対応する制御信号は、第1のDMD50に供給するタイミングと同期させ、下位3ビットに対応する3つの特定制御信号については、上記算出した遅延時間(4/8,6/8,7/8)だけ各特定制御信号を遅延させたものとなる。なお、図4に示す、特定制御信号の下に記された数値は該当ビット位置となる。つまり、図4の40cに示すように、ビット位置「2」に対応する特定制御信号は「4/8」だけ遅延させ、ビット位置「1」に対応する特定制御信号は「6/8」だけ遅延させ、ビット位置「0」に対応する特定制御信号は「7/8」だけ遅延させて第2のDMD70に供給する。ここで、図4の40cに示すように、第1のDMD50の1画素に供給される特定制御信号の供給タイミングは点線の信号波形となる。
ミラーデバイス駆動回路2b及び2cは、波形情報に基づき制御信号を図4の40cに示すタイミングで第1及び第2のDMD50及び70の各1画素に供給することによって、投影用レンズ100には、図4の40dに示すように、上位3ビットについては供給された制御信号のパルス幅の時間だけ時分割で光が伝達される。一方、下位3ビットについては第1のDMD50と第2のDMD70とにそれぞれ供給される特定制御信号の、上記遅延時間によるズレによって一部重なる時間だけ光が時分割で伝達される。具体的には、下位3ビットについては、図4の40dに示すように、投影用レンズ100には、ビット位置2の特定制御信号によって「4/8」の時間だけ光が伝達され、ビット位置1の特定制御信号によって「2/8」の時間だけ光が伝達され、ビット位置0の特定制御信号によって「1/8」の時間だけ光が伝達される。以上により、時分割且つ同期制御によって3ビット階調表示が可能な投射型表示装置1において、階調数6ビットのHDR画像の表示が可能となる。
更に、図5に基づき、表示制御装置2における制御プログラムに従った波形情報生成処理の流れを説明する。図5は、波形情報生成処理を示すフローチャートである。
表示制御装置2の電源が投入され制御プログラムが起動すると、図5に示すように、まずステップS100に移行し、RAM2fの特定領域にHDR画像データが格納されているか否かを判定し、格納されていると判定された場合(Yes)はステップS102に移行し
、そうでない場合(No)は格納されるまで待機する。
ステップS102に移行した場合は、RAM2fに格納されたHDR画像データを解析してステップS104に移行する。
ステップS104では、解析結果に基づきHDR画像の階調数が所定数以上か否かを判定し、所定数以上であると判定された場合(Yes)はステップS106に移行し、そうでない場合(No)はステップS114に移行する。例えば、同期制御における表示可能階調数が256である場合は所定数は257となる。
ステップS106に移行した場合は、HDR画像の階調数に基づき、同期制御における階調数のビット数に対する追加ビット数を算出してステップS108に移行する。
ステップS108では、追加ビット数に基づき、上記式(1)を用いて遅延時間を算出してステップS110に移行する。
ステップS110では、上記算出された追加ビット数及び遅延時間に基づき、階調表示に必要な制御信号生成用の波形情報を生成してステップS112に移行する。
ステップS112では、HDR画像の全画素に対する波形情報の生成が終了したか否かを判定し、終了したと判定された場合(Yes)はステップS100に移行し、そうでない場合(No)はステップS106に移行する。
一方、ステップS104において、HDR画像の階調数が所定階調数より小さくてステップS114に移行した場合は、階調数の各ビットに応じたパルス幅の制御信号を生成するための波形情報を生成してステップS116に移行する。
ステップS116では、HDR画像の全画素に対する波形情報の生成が終了したか否かを判定し、終了したと判定された場合(Yes)はステップS100に移行し、そうでない場合(No)はステップS114に移行する。
以上、投射型表示装置1は、表示制御装置2の制御によって、ミラーデバイス駆動回路2b及び2cによる第1のDMD50及び第2のDMD70の時分割且つ同期駆動制御によってHDR画像を階調表示することが可能である。
更に、同期制御時の制御信号に特定制御信号を追加し、当該特定制御信号のミラーデバイス駆動回路2cへの供給を、ミラーデバイス駆動回路2bに対する特定制御信号の供給タイミングに対して所定時間遅延させることにより表示可能な階調数を拡大することが可能である。これにより、第1のDMD50及び第2のDMD70の同期駆動制御によって表示可能な最大階調数以上の階調数を有したHDR画像を表示することが可能である。
[変形例1]
上記実施の形態においては、ソフトウェアによる制御によってHDR画像の階調表示処理を行っていたが、変形例1では、図6に基づき、階調表示処理をハードウェアにより実現した表示制御装置3について説明する。この表示制御装置3は、図1に示す投射型表示装置1における表示制御装置2に代えて適用されるものである。
ここで、図6は、表示制御装置3のハードウェア構成を示すブロック図である。
表示制御装置3は、図6に示すように、外部からの情報の取得及び各構成要素への各種データの伝送を行うインターフェース回路3aと、外部から取得したHDR画像データに対して階調表示処理を行うために必要な補正処理を行う画像処理回路3bと、HDR画像の階調表示に必要なパルス幅の制御信号を発生するPWM発生装置3cと、信号遅延部3eにおける信号遅延処理を制御する制御部3dと、制御部3dの制御に応じてPWM発生装置3cからの制御信号を遅延させる信号遅延部3eと、各構成要素に供給される信号の各種タイミングを制御するタイミングコントロール部3fと、制御信号に応じて第1のDMD50のマイクロミラーを駆動するミラーデバイス駆動回路3hと、制御信号に応じて第2のDMD70のマイクロミラーを駆動するミラーデバイス駆動回路3gと、を含んだ構成となっている。
以下、表示制御装置3の具体的な動作を説明する。
外部から入力されるHDR画像データは、インターフェース回路3aを介して画像処理回路3bに伝送される。画像処理回路3bにおいては、HDR画像データから各画素の制御値を抽出し、これら抽出した制御値を正規化等により補正して階調表示処理に対応したデータに変換し制御データを生成する。生成された制御データはPWM発生装置3cに伝送される。PWM発生装置3cは、画像処理回路3bからの制御データに基づき、入力されたHDR画像の階調表示に必要なパルス幅の制御信号を発生する。ここで、所定階調数(例えば、255)以下のHDR画像データが入力された場合は、PWM発生装置3cは、上記表示制御装置2と同様に、階調数の各ビットに対応したパルス幅の制御信号を発生して、これら発生した制御信号を、制御部3d、遅延制御部3e及びミラーデバイス駆動回路3hにそれぞれ入力する。この場合、制御部3dは、遅延の必要が無いと判断して遅延制御部3eがPWM発生装置3cからの制御信号を素通りさせてミラーデバイス駆動回路3gに伝送するように制御する。ミラーデバイス駆動回路3g及び3hは、PWM発生装置3cからの制御信号を取得すると同期したタイミングで第1のDMD50及び第2のDMD70を駆動して各々のマイクロミラーの反射方向を制御する。このように、第1のDMD50及び第2のDMD70の各マイクロミラーの反射方向を時分割に制御して、投影用レンズ100への光の累積伝達時間を制御することによりHDR画像の階調表示を行う。
一方、所定階調数より大きい階調数のHDR画像データが入力された場合は、画像処理回路3bにおいて、所定階調数を超えた分の追加ビット数を求める。更に、画像処理回路3bは、PWM発生装置3cが、階調数データのビット列における前記追加ビット数分の下位ビットに対して最小のパルス幅の制御信号(以下、特定制御信号と称す)を発生し、これ以外のビットに対しては、各ビットに対応するパルス幅の制御信号を発生するように制御データを生成する。この制御データは、PWM発生装置3cに入力され、ここで、制御データに応じた制御信号を発生し、制御部3d、遅延制御部3e及びミラーデバイス駆動回路3hにそれぞれ入力する。ここで、PWM発生装置3cは、ビット位置の情報も制御部3dに伝送するようになっている。
この場合、制御部3dは、特定制御信号を遅延させる必要があると判断し、追加ビット数に応じた遅延時間だけ、各特定制御信号を信号遅延部3eにおいて遅延させる制御を行う。ここで、遅延時間は、予めいくつかの付加ビット数に応じたものを、上記式(1)により求めておき、制御部3dに持たせておく。PWM発生装置3cからの制御信号は、信号遅延部3e及びミラーデバイス駆動回路3hに同期供給されるようになっており、信号遅延部3eは、制御部3dの指示に応じて特定制御信号については遅延させてミラーデバイス駆動回路3gに供給し、他の制御信号に対しては素通りさせてミラーデバイス駆動回路3gに供給する。
つまり、上記追加ビット数分の特定制御信号を、第1のDMD50に供給するタイミングよりも所定時間遅延させて第2のDMD70に供給する。つまり、第2のDMD70への制御信号の供給を遅延させることにより、第1のDMD50の光の伝達時間と、第2のDMD70の光の伝達時間とにおける一部両者が重なる時間だけ目的位置に光を伝達する。従って、追加分の各ビットに対応する時間だけ光が投影用レンズ100に伝達されるように、各々の遅延時間を調整することで、追加分のビットに対応した光の伝達時間を制御することができる。但し、遅延時間は追加分の各制御信号毎にそれぞれ異なる時間にし、且つ、各制御信号のパルス幅より短い時間にする必要がある。このように、第1のDMD50及び第2のDMD70の各マイクロミラーの反射方向を時分割に制御して、投影用レンズ100への光の累積伝達時間を制御することによりHDR画像の階調表示を行うと共に、特定制御信号を追加し且つ当該特定制御信号のミラーデバイス駆動回路3gへの供給を、ミラーデバイス駆動回路3hに対して供給するタイミングよりも各信号毎に所定時間遅延させることで第2のDMD70を遅延制御し表示可能な階調数を拡大する。
なお、本変形例1においては、図4に示す駆動内容と直結した制御信号を発生して、第1及び第2のDMD50及び70を駆動するような構成としたが、これに限らず、ミラーデバイス駆動回路3g及び3hの駆動方式に応じて図4に示すような制御信号とは異なる制御信号によって第1及び第2のDMD50及び70を駆動する構成としても良い。
例えば、表示制御装置3において、ミラーデバイス駆動回路3g及び3hが、図4に示すような制御信号とは異なる方式の制御信号(例えば、ワンショットパルスによる反射方向の切り替え等)によって第1及び第2のDMD50及び70を駆動するような方式の場合に、その駆動方式に応じた制御信号を、第1及び第2のDMD50及び70が図4に示すような目的の駆動内容で駆動するようにPWM発生装置3cに発生させる。
[変形例2]
更に、変形例2として、図7〜図9に基づき、DMDを制御する制御信号の波形生成処理の開始を遅らせて階調数の拡大処理を行う表示制御装置4について説明する。この表示制御装置4は、図1に示す投射型表示装置1における表示制御装置2に代えて適用されるものである。ここで、図7は、階調表示用の制御データの図示しないフレームメモリへの格納方法の一例を示す図であり、図8は、表示制御装置4のハードウェア構成を示す図であり、図9は、PWM発生装置4cの詳細構成及びPWM発生装置4cにおける発生波形の一例を示す図である。
表示制御装置4は、図8に示すように、外部からの情報の取得及び各構成要素への各種データの伝送を行うインターフェース回路4aと、外部から取得したHDR画像データに対して階調表示処理を行うために必要な補正処理を行う画像処理回路4bと、HDR画像の階調表示に必要なパルス幅の制御信号を発生すると共に、制御信号の遅延制御を行うPWM発生装置4cと、各構成要素に供給される信号の各種タイミングを制御するタイミングコントロール4dと、制御信号に応じて第1のDMD50のマイクロミラーを駆動するミラーデバイス駆動回路4eと、制御信号に応じて第2のDMD70のマイクロミラーを駆動するミラーデバイス駆動回路4fと、を含んだ構成となっている。
ここで、第1及び第2のDMD50及び70の解像度をそれぞれ縦4×横4とした場合に、HDR画像の階調データは、図7に示すような内容でフレームメモリに格納される。つまり、図7(a)が、階調データのあるビット(ここでは、該当ビット位置2)に対応した1フレームにおける一画面分の階調データとなり、図7(c)がHDR画像の一画素を階調表示するのに必要な階調データとなり、図7(b)が一つのHDR画像を階調表示するのに必要な階調データとなる。これら階調データの格納位置は、HDR画像の画素と一対一に対応している。また、表示制御部4においては、第1及び第2のDMD50及び70におけるマイクロミラーの駆動制御は図7(a)に示すように、一画面単位で行われる。6ビットの階調数のHDR画像であれば、上位3ビット及び下位3ビットに対応した6画面に対して各画面毎に順番に上記した制御信号を生成する。ミラーデバイス駆動回路4e及び4fは、各画面毎の制御信号に応じて各画面毎に対応するマイクロミラーを同時に駆動する。
更に、PWM発生装置4cは、図9(a)に示すように、PWM発生回路410及び420の制御信号波形の発生タイミングを制御するPWM発生制御回路400と、PWM発生制御回路400の制御によってミラーデバイス駆動回路4e用の制御信号波形を発生するPWM発生回路410と、PWM発生制御回路400の制御によってミラーデバイス駆動回路4f用の制御信号波形を発生するPWM発生回路420と、を含んだ構成となっている。
以下、表示制御装置4の具体的な動作を説明する。
外部から入力されるHDR画像データは、インターフェース回路4aを介して画像処理回路4bに伝送される。画像処理回路4bにおいては、HDR画像データから各画素の制御値を抽出し、これら抽出した制御値を正規化等により補正して階調表示処理に対応したデータに変換し制御データを生成する。生成された制御データはPWM発生装置4cに伝送される。PWM発生装置4cは、画像処理回路4bからの制御データに基づき、入力されたHDR画像の階調表示に必要なパルス幅の制御信号を発生する。ここで、所定階調数(例えば、255)以下のHDR画像データが入力された場合は、PWM発生装置4cは、PWM発生制御回路400によって、階調数の各ビットに対応した一画面分のパルス幅の制御信号を、PWM発生回路410及び420において同じタイミングで発生させ、これら発生した制御信号をそれぞれミラーデバイス駆動回路4e及び4fに時分割で入力する。
ミラーデバイス駆動回路4e及び4fは、PWM発生装置4cからの制御信号を取得すると同期したタイミングで第1のDMD50及び第2のDMD70を駆動して各々のマイクロミラーの反射方向を制御する。このように、第1のDMD50及び第2のDMD70の各マイクロミラーの反射方向を時分割に制御して、投影用レンズ100への光の累積伝達時間を制御することによりHDR画像の階調表示を行う。
一方、所定階調数より大きい階調数のHDR画像データが入力された場合は、画像処理回路4bにおいて、所定階調数を超えた分の追加ビット数を求める。更に、画像処理回路4bは、PWM発生装置4cが、階調データのビット列における前記追加ビット数分の下位ビットに対して最小のパルス幅の制御信号(以下、特定制御信号と称す)を発生し、これ以外のビットに対しては、各ビットに対応するパルス幅の制御信号を発生するように制御データを生成する。この制御データは、PWM発生装置4cに入力され、ここで、制御データに応じた制御信号を発生し、ミラーデバイス駆動回路4e及び4fにそれぞれ入力する。ここで、PWM発生装置4cは、制御信号の発生時において、PWM発生制御回路400によって、PWM発生回路410及び420における特定制御信号の発生タイミングを制御する。このタイミング制御は、発生する特定制御信号の数に基づいて行われ、PWM発生回路410で特定制御信号を発生するタイミングよりも、例えば、上記式(1)を用いて算出される遅延時間だけ遅らせたタイミングでPWM発生回路420に特定制御信号を発生させる。つまり、図9(b)に示すように、PWM発生回路420は、PWM発生制御回路400の制御に応じて特定制御信号の発生開始時間を遅延させる。従って、ミラーデバイス駆動回路4fには、PWM発生回路420において遅延された特定制御信号が入力されることとなる。ミラーデバイス駆動回路4e及び4fは、上記追加ビット数分の特定制御信号に従い、第1のDMD50を駆動するタイミングよりも所定時間遅延させて第2のDMD70を駆動する。つまり、第2のDMD70の駆動を遅延させることにより、第1のDMD50の光の伝達時間と、第2のDMD70の光の伝達時間とにおける一部両者が重なる時間だけ目的位置に光を伝達する。従って、追加分の各ビットに対応する時間だけ光が投影用レンズ100に伝達されるように、各々の遅延時間を調整することで、追加分のビットに対応した光の伝達時間を制御することができる。但し、遅延時間は追加分の各制御信号毎にそれぞれ異なる時間にし、且つ、各制御信号のパルス幅より短い時間にする必要がある。このように、第1のDMD50及び第2のDMD70の各マイクロミラーの反射方向を時分割に制御して、投影用レンズ100への光の累積伝達時間を制御することによりHDR画像の階調表示を行うと共に、特定制御信号を追加し且つ当該特定制御信号のミラーデバイス駆動回路4fへの供給を、ミラーデバイス駆動回路4eに対して供給するタイミングよりも各信号毎に所定時間遅延させることで第2のDMD70を遅延制御し表示可能な階調数を拡大する。
なお、本変形例2においては、上記変形例1と同様に、図4に示す駆動内容と直結した制御信号を発生して、第1及び第2のDMD50及び70を駆動するような構成としたが、これに限らず、ミラーデバイス駆動回路4e及び4fの駆動方式に応じて図4に示すような制御信号とは異なる制御信号によって第1及び第2のDMD50及び70を駆動する構成としても良い。
[変形例3]
次に、投射型表示装置の光変調素子として、反射型液晶ライトバルブを用いた場合について説明する。
図10は、第1光変調素子及び第2光変調素子に反射型液晶ライトバルブを用いた単板式の投射型表示装置6の主たる光学構成を示す図である。なお、図1に示した構成要素と同一の構成要素については、同一の符号を付して説明を省略する。
投射型表示装置6は、図10に示すように、光源10、カラーフィルタ30、第1反射型液晶ライトバルブ210、第2反射型液晶ライトバルブ220、第1偏光ビームスプリッター230、第2偏光ビームスプリッター240、投影用レンズ100等を含み、これらを光学的に直列に配置した構成となっている。
第1反射型液晶ライトバルブ210及び第2反射型液晶ライトバルブ220は、ともにデジタル駆動タイプの液晶ライトバルブである。第1偏光ビームスプリッター230及び第2偏光ビームスプリッター240は、複屈折性の結晶によって光線束を二つに分離する光学素子であって、P偏光を透過するがS偏光を反射するものである。
そして、光源10から照射された白色光は、偏光変換素子15を通過することによりP偏光となり、集光レンズ20、カラーフィルタ30、集光レンズ40を通過して、第1偏光ビームスプリッター230に向けて射出される。
第1偏光ビームスプリッター230に入射した光は、P偏光であるため第1偏光ビームスプリッター230を透過(直進)して、λ/4板250を経て第1反射型液晶ライトバルブ210に入射する。そして、第1反射型液晶ライトバルブ210に入射した光は、変調を受けて反射して、再びλ/4板250を経て第1偏光ビームスプリッター230に入射する。
再び第1偏光ビームスプリッター230に入射した光は、S偏光となっているため第1偏光ビームスプリッター230で反射して、リレーレンズ270に入射する。リレーレンズ270は、テレセントリック性を有しており、第1反射型液晶ライトバルブ210上で変調を受けた像は、出射側に正確に結像する。そして、リレーレンズ270からの光は、集光レンズ60を通過して、第2偏光ビームスプリッター240に向けて射出される。
第2偏光ビームスプリッター240に入射した光は、S偏光であるため第2偏光ビームスプリッター240で反射して、λ/4板260を経て第2反射型液晶ライトバルブ220に入射する。そして、第2反射型液晶ライトバルブ220に入射した光は、変調を受けて反射して、再びλ/4板260を経て第2偏光ビームスプリッター240に入射する。入射した光は、P偏光となっているので、第2偏光ビームスプリッター240を透過(直進)する。
そして、2つの反射型液晶ライトバルブ210,220で変調を受けたP偏光は、投射レンズ100を経てスクリーン110に投射される。
上述したように、2つの反射型液晶ライトバルブ210,220は、デジタル駆動されるため、通常は輝度が下がるだけで、コントラストは変わらない。そのため、2つの反射型液晶ライトバルブ210,220を駆動するPWM制御信号のタイミングをずらすことにより、諧調数を増やし、コントラストを大幅に増加させることが可能になる。各色毎に2つの変調素子で変調されるため、各画素の演算は簡単になる。
[変形例4]
図11は、第1光変調素子にDMDを、第2光変調素子に反射型液晶ライトバルブを用いた単板式の投射型表示装置7の主たる光学構成を示す図である。なお、図1及び図10に示した構成要素と同一の構成要素については、同一の符号を付して説明を省略する。投射型表示装置7は、図11に示すように、光源10、カラーフィルタ30、DMD50、反射型液晶ライトバルブ220、偏光ビームスプリッター240、投影用レンズ100等を含み、これらを光学的に直列に配置した構成となっている。
そして、光源10から照射された白色光は、偏光変換素子15を通過することによりP偏光となり、集光レンズ20、カラーフィルタ30、DMD50に向けて射出される。DMDにおいて変調を受けたP偏光は、リレーレンズ270に入射し、偏光ビームスプリッター240に向けて射出される。
偏光ビームスプリッター240に入射した光は、P偏光であるため偏光ビームスプリッター240を透過(直進)し、λ/4板260を経て反射型液晶ライトバルブ220に入射する。そして、反射型液晶ライトバルブ220に入射した光は、変調を受けて反射して、再びλ/4板260を経て偏光ビームスプリッター240に入射する。入射した光は、S偏光となっているため、偏光ビームスプリッター240で反射して射出される。
そして、DMD50及び反射型液晶ライトバルブ220で変調を受けたS偏光は、投射レンズ100を経てスクリーン110に投射される。
[変形例5]
図12は、第1光変調素子及び第2光変調素子に反射型液晶ライトバルブを用いた3板式の投射型表示装置8の主たる光学構成を示す図である。なお、図1,図10及び図11に示した構成要素と同一の構成要素については、同一の符号を付して説明を省略する。
投射型表示装置8は、図12に示すように、光源10、第1反射型液晶ライトバルブ210、第2反射型液晶ライトバルブ220r,220g,220b、第1偏光ビームスプリッター230、第2偏光ビームスプリッター240r,240g,240b、第1ダイクロックミラー310、第2ダイクロックミラー320、色合成プリズム330、投影用レンズ100等を含む構成となっている。カラーフィルタ30を用いていないので、光の利用効率を上げることができる。
第1ダイクロックミラー310及び第2ダイクロックミラー320は、屈折率のそれぞれ異なる誘電体の多層膜により、2つ以上の波長域の光を分離するものである。色合成プリズム330は、赤色、緑色及び青色の光を合成するものである。
そして、光源10から照射された白色光は、偏光変換素子15を通過することによりP偏光となり、集光レンズ20、集光レンズ40を通過して、第1偏光ビームスプリッター230に向けて射出される。
第1偏光ビームスプリッター230に入射した光は、P偏光であるため第1偏光ビームスプリッター230を透過(直進)して、λ/4板250を経て第1反射型液晶ライトバルブ210に入射する。そして、第1反射型液晶ライトバルブ210に入射した光は、変調を受けて反射して、再びλ/4板250を経て第1偏光ビームスプリッター230に入射する。
再び第1偏光ビームスプリッター230に入射した光は、S偏光となっているため第1偏光ビームスプリッター230で反射して、リレーレンズ270に入射し、第1ダイクロックミラー310に向けて射出される。
第1ダイクロックミラー310に入射した光は、青色とそれ以外(赤色及び緑色)の光に分離、反射される。
青色光は、ミラー340で反射した後に集光レンズ60を通過して、第2偏光ビームスプリッター240bに入射する。そして、S偏光であるため第2偏光ビームスプリッター240bで反射し、λ/4板260を経て第2反射型液晶ライトバルブ220bに入射する。そして、第2反射型液晶ライトバルブ220bに入射した青色光は、変調を受けて反射して、再びλ/4板260を経て第2偏光ビームスプリッター240bに入射する。入射した青色光は、P偏光となっているため、第2偏光ビームスプリッター240bを透過して射出する。
一方、赤色及び緑色の光は、ミラー340で反射した後に、第2ダイクロックミラー320に入射し、赤色光と緑色光に分離、反射し、集光レンズ60を通過して、それぞれ第2偏光ビームスプリッター240r,240gに入射する。そして、青色光と同様に、第2反射型液晶ライトバルブ220r、220gにおいて変調されて、またP偏光となって第2偏光ビームスプリッター240r,240gを透過して射出する。
そして、第1反射型液晶ライトバルブ210、第2反射型液晶ライトバルブ220r,220g,220bで変調を受けたそれぞれのP偏光は、色合成プリズム330に入射し、合成された後に、投射レンズ100を経てスクリーン110に投射される。
[変形例6]
図13は、第1光変調素子にDMDを、第2光変調素子に反射型液晶ライトバルブを用いた3板方式の投射型表示装置9の主たる光学構成を示す図である。なお、図1,図10〜図12に示した構成要素と同一の構成要素については、同一の符号を付して説明を省略する。
投射型表示装置9は、図13に示すように、光源10、DMD50、反射型液晶ライトバルブ220r,220g,220b、偏光ビームスプリッター240r,240g,240b、第1ダイクロックミラー310、第2ダイクロックミラー320、色合成プリズム330、投影用レンズ100等を含む構成となっている。カラーフィルタ30を用いていないので、光の利用効率を上げることができる。
そして、光源10から照射された白色光は、偏光変換素子15を通過することによりP偏光となり、集光レンズ20、λ/2板350を通過してS偏光となってDMD50に向けて射出される。DMD50において変調を受けたS偏光は、リレーレンズ270に入射し、第1ダイクロックミラー310に向けて射出される。
第1ダイクロックミラー310に入射した光は、青色とそれ以外(赤色及び緑色)の光に分離、反射される。
青色光は、ミラー340で反射した後に集光レンズ60を通過して、第2偏光ビームスプリッター240bに入射する。そして、S偏光であるため第2偏光ビームスプリッター240bで反射し、λ/4板260を経て第2反射型液晶ライトバルブ220bに入射する。そして、第2反射型液晶ライトバルブ220bに入射した青色光は、変調を受けて反射して、再びλ/4板260を経て第2偏光ビームスプリッター240bに入射する。入射した青色光は、P偏光となっているため、第2偏光ビームスプリッター240bを透過して射出する。
一方、赤色及び緑色の光は、ミラー340で反射した後に、第2ダイクロックミラー320に入射し、赤色光と緑色光に分離、反射し、集光レンズ60を通過して、それぞれ第2偏光ビームスプリッター240r,240gに入射する。そして、青色光と同様に、第2反射型液晶ライトバルブ220r、220gにおいて変調されて、またP偏光となって第2偏光ビームスプリッター240r,240gから射出する。
そして、DMD50、反射型液晶ライトバルブ220r,220g,220bで変調を受けたそれぞれのP偏光は、色合成プリズム330に入射し、合成された後に、投射レンズ100を経てスクリーン110に投射される。
上記実施の形態において、第1のDMD50(第1反射型液晶ライトバルブ210)及び第2のDMD70(第2反射型液晶ライトバルブ220)は、発明1、2、6、7、9、11〜14、18、19、23、24、28、29、33及び34のいずれか1の光伝達素子に対応している。
また、上記実施の形態において、制御プログラムによって生成された波形情報及び当該波形情報に応じたミラーデバイス駆動回路2b及び3bによる制御信号の生成及び第1のDMD50(第1反射型液晶ライトバルブ210)及び第2のDMD70(第2反射型液晶ライトバルブ220)の同期駆動制御処理は、発明2、3、6、7、14、15及び18のいずれか1の制御信号供給手段に対応している。
また、上記実施の形態において、制御プログラムによって生成された波形情報及び当該波形情報に応じてミラーデバイス2cによって特定制御信号を第2のDMD70(第2反射型液晶ライトバルブ220)に遅延供給して駆動制御する処理は、発明1〜3、7、10、13〜15、19及び22のいずれか1の信号遅延手段に対応する。
また、上記実施の形態において、PWM発生装置3c及びミラーデバイス駆動回路3g及び3hによって第1のDMD50(第1反射型液晶ライトバルブ210)及び第2のDMD70(第2反射型液晶ライトバルブ220)を同期駆動制御する処理は、発明2、3、6、7、14、15及び18のいずれか1の制御信号供給手段に対応している。
また、上記実施の形態において、PWM発生装置3c、制御部3d、信号遅延部3e及びミラーデバイス駆動回路3g及び3hによって、特定制御信号を第2のDMD70(第2反射型液晶ライトバルブ220)に遅延供給して駆動制御する処理は、発明1〜3、7、10、13〜15、19及び22のいずれか1の信号遅延手段に対応する。
また、上記実施の形態において、PWM発生装置4c及びミラーデバイス駆動回路4e及び4fによって第1のDMD50(第1反射型液晶ライトバルブ210)及び第2のDMD70(第2反射型液晶ライトバルブ220)を同期駆動制御する処理は、発明2、4、6、7、14、16及び18のいずれか1の制御信号供給手段に対応している。
また、上記実施の形態において、PWM発生装置4c及びミラーデバイス駆動回路4e及び4fによって、特定制御信号を第2のDMD70(第2反射型液晶ライトバルブ220)に遅延供給して駆動制御する処理は、発明1、2、4、7、10、13、14、16、19及び22のいずれか1の信号遅延手段に対応する。
なお、上記実施の形態では、光変調素子としてDMD又は反射型液晶ライトバルブを用いたが、これに限らず、透過型液晶ライトバルブ等の光変調素子を用いることもできる。
また、上記実施の形態において、入力されたHDR画像が所定の階調数以上であるか否かを、プログラムやハードウェアによって判断するようにしているが、これに限らず、予め決められた階調数に合わせて固定的に処理を行うようにして、判断部を設けない構成としても良い。
また、上記実施の形態において、図5のフローチャートに示す処理を実行するにあたっては、ROM2eにあらかじめ格納されている制御プログラムを実行する場合について説明したが、これに限らず、これらの手順を示したプログラムが記憶された記憶媒体から、そのプログラムをRAM2fに読み込んで実行するようにしてもよい。
なお、記憶媒体とは、RAM、ROM等の半導体記憶媒体、FD、HD等の磁気記憶型記憶媒体、CD、CDV、LD、DVD等の光学的読取方式記憶媒体、MO等の磁気記憶型/光学的読取方式記憶媒体であって、電子的、磁気的、光学的等の読み取り方法のいかんにかかわらず、コンピュータで読み取り可能な記憶媒体であれば、あらゆる記憶媒体を含むものである。
本発明に係る投射型表示装置1の主たる光学構成を示す図である。 表示制御装置2のハードウェア構成を示すブロック図である。 表示制御に用いる基本波形を示す図である。 HDR画像の階調数拡大のための駆動制御波形の一例を示す図である。 波形情報生成処理を示すフローチャートである。 表示制御装置3のハードウェア構成を示すブロック図である。 階調表示用の制御データのフレームメモリへの格納方法の一例を示す図である。 表示制御装置4のハードウェア構成を示す図である。 PWM発生装置4cの詳細構成及びPWM発生装置4cの発生波形の一例を示す図である。 本発明に係る投射型表示装置6の主たる光学構成を示す図である。 本発明に係る投射型表示装置7の主たる光学構成を示す図である。 本発明に係る投射型表示装置8主たる光学構成を示す図である。 本発明に係る投射型表示装置9主たる光学構成を示す図である。
符号の説明
1,6,7,8,9…投射型表示装置、 2,3,4…表示制御装置、 2a,3a,4a…インターフェース回路、 2b,2c,3g,3h,4e,4f…ミラーデバイス駆動回路、 2d…CPU、 2e…ROM、 2f…RAM、 3b,4b…画像処理回路、 3c,4c…PWM発生装置、 3d…制御部、 3e…信号遅延部、 3f,4d…タイミングコントロール部、 10…光源、 30…カラーフィルタ、 40,60…集光レンズ、 50…第1のDMD、 70…第2のDMD、 100…投影用レンズ、 110…スクリーン、 210…第1反射型液晶ライトバルブ、 220…第2反射型液晶ライトバルブ、 400…PWM発生制御回路、 410,420…PWM発生回路



Claims (10)

  1. 入射光の所定方向への伝達状態及び不伝達状態を独立に制御可能な複数の光伝達部を有する光伝達素子を、2つ以上光学的に直列に配設して備え、前記2つ以上の光伝達素子を介して光源からの光の前記伝達状態及び不伝達状態を制御して画像を表示する装置であって、
    前記光伝達素子の前記伝達状態及び不伝達状態を制御するために前記表示画像の階調数に基づき階調数を示すビット列のうち特定ビットに対応する特定パルス幅の制御信号を複数生成し、当該生成した制御信号を時分割で且つ前記2つ以上の光伝達素子にそれぞれ同期したタイミングで供給可能な制御信号供給手段と、
    前記特定ビットに基づき前記特定パルス幅の制御信号に対する遅延時間を算出し、当該算出した遅延時間に基づき前記2つ以上の光伝達素子のうちいずれか1つに前記特定パルス幅の制御信号を供給するタイミングよりも、他の光伝達素子に前記特定パルス幅の制御信号を供給するタイミングを所定時間遅延させることが可能な信号遅延手段を備えることを特徴とする光学表示装置。
  2. 前記特定パルス幅は、前記階調数を示すビット列のうち前記特定ビットを除く最下位ビットに応じた制御信号のパルス幅と同一であることを特徴とする請求項記載の光学表示装置。
  3. 前記特定パルス幅の制御信号の前記供給間隔を、前記特定パルス幅よりも大きくしたことを特徴とする請求項1又は2記載の光学表示装置。
  4. 前記特定ビットの数をn(nは整数)、前記表示画像の階調数を示すビット列における前記特定ビットのビット位置をm(mは0〜(n−1)の整数)とした場合に、前記信号遅延手段は、(2n−2m)/2nで得られる係数に前記特定パルス幅の時間を乗じて得られる時間を、前記特定パルス幅の制御信号の遅延時間として算出するようになっていることを特徴とする請求項乃至請求項のいずれか1項に記載の光学表示装置。
  5. 前記信号遅延手段は、前記階調数に基づき前記複数の制御信号のうちいずれか1つを所定時間遅延させるようになっていることを特徴とする請求項1乃至請求項4のいずれか1項に記載の光学表示装置。
  6. 前記信号遅延手段は、前記階調数に基づき前記複数の制御信号のうちいずれか1つの生成タイミングを所定時間遅延させるようになっていることを特徴とする請求項1乃至請求項5のいずれか1項に記載の光学表示装置。
  7. 前記2つ以上の光伝達素子における前記光伝達部の数を、各光伝達素子間において等しくしたことを特徴とする請求項1乃至請求項のいずれか1項に記載の光学表示装置。
  8. 前記2つ以上の光伝達素子は、反射型光伝達素子であることを特徴とする請求項1乃至請求項のいずれか1項に記載の光学表示装置。
  9. 入射光の所定方向への伝達状態及び不伝達状態を独立に制御可能な複数の光伝達部を有する光伝達素子を、2つ以上光学的に直列に配設して備え、前記2つ以上の光伝達素子を介して光源からの光の前記伝達状態及び不伝達状態を制御して画像を表示する光学表示装置を制御するプログラムであって、
    前記光伝達素子の前記伝達状態及び不伝達状態を制御するために前記表示画像の階調数に基づき階調数を示すビット列のうち特定ビットに対応する特定パルス幅の制御信号を複数生成し、当該生成した制御信号を時分割で且つ前記2つ以上の光伝達素子にそれぞれ同期したタイミングで供給可能な制御信号供給手段及び、
    前記特定ビットに基づき前記特定パルス幅の制御信号に対する遅延時間を算出し、当該算出した遅延時間に基づき前記2つ以上の光伝達素子のうちいずれか1つに前記特定パルス幅の制御信号を供給するタイミングよりも、他の光伝達素子に前記特定パルス幅の制御信号を供給するタイミングを所定時間遅延させることが可能な信号遅延手段
    として実現される処理をコンピュータに実行させるためのプログラムであることを特徴とする光学表示装置制御プログラム。
  10. 入射光の所定方向への伝達状態及び不伝達状態を独立に制御可能な複数の光伝達部を有する光伝達素子を、2つ以上光学的に直列に配設して備え、前記2つ以上の光伝達素子を介して光源からの光の前記伝達状態及び不伝達状態を制御して画像を表示する光学表示装置を制御する方法であって、
    前記光伝達素子の前記伝達状態及び不伝達状態を制御するために前記表示画像の階調数に基づき階調数を示すビット列のうち特定ビットに対応する特定パルス幅の制御信号を複数生成し、当該生成した制御信号を時分割で且つ前記2つ以上の光伝達素子にそれぞれ同期したタイミングで供給する制御信号供給ステップと、
    前記特定ビットに基づき前記特定パルス幅の制御信号に対する遅延時間を算出し、当該算出した遅延時間に基づき前記2つ以上の光伝達素子のうちいずれか1つに前記特定パルス幅の制御信号を供給するタイミングよりも、他の光伝達素子に前記特定パルス幅の制御信号を供給するタイミングを所定時間遅延させることが可能な信号遅延ステップと、を含むことを特徴とする光学表示装置制御方法。
JP2004291473A 2004-03-01 2004-10-04 光学表示装置、光学表示装置制御プログラム及び光学表示装置制御方法 Active JP4289269B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2004291473A JP4289269B2 (ja) 2004-03-01 2004-10-04 光学表示装置、光学表示装置制御プログラム及び光学表示装置制御方法
CNB2005100641590A CN100435208C (zh) 2004-03-01 2005-02-25 灰度控制方法和装置、光学显示装置及其控制方法
US11/066,199 US7683919B2 (en) 2004-03-01 2005-02-25 Gradation control device, optical display device, gradation control program, optical display device control program, method of controlling gradation and method of controlling optical display device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2004056175 2004-03-01
JP2004291473A JP4289269B2 (ja) 2004-03-01 2004-10-04 光学表示装置、光学表示装置制御プログラム及び光学表示装置制御方法

Publications (3)

Publication Number Publication Date
JP2005284251A JP2005284251A (ja) 2005-10-13
JP2005284251A5 JP2005284251A5 (ja) 2005-11-24
JP4289269B2 true JP4289269B2 (ja) 2009-07-01

Family

ID=34889414

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004291473A Active JP4289269B2 (ja) 2004-03-01 2004-10-04 光学表示装置、光学表示装置制御プログラム及び光学表示装置制御方法

Country Status (3)

Country Link
US (1) US7683919B2 (ja)
JP (1) JP4289269B2 (ja)
CN (1) CN100435208C (ja)

Families Citing this family (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2638264B2 (ja) * 1990-07-30 1997-08-06 ヤマハ株式会社 電子楽器用コントローラ
US7090353B1 (en) * 2004-08-14 2006-08-15 Lockheed Martin Corp. System and method for improved digital projection
EP1672932A1 (en) * 2004-12-20 2006-06-21 Barco, naamloze vennootschap. Improved single light valve projection device and method for projecting images
US8624895B2 (en) * 2005-01-20 2014-01-07 Production Resource Group, Llc Controls for digital lighting
JP4899412B2 (ja) * 2005-10-25 2012-03-21 セイコーエプソン株式会社 画像表示システム及びその方法
FR2893806A1 (fr) * 2005-11-21 2007-05-25 Thomson Licensing Sas Systeme de transmission d'images de dynamique elevee, unites et procedes de codage et de decodage pour ce systeme
JP4645486B2 (ja) 2006-03-13 2011-03-09 セイコーエプソン株式会社 画像表示装置及びプロジェクタ
US7782521B2 (en) * 2007-05-31 2010-08-24 Texas Instruments Incorporated System and method for displaying images
GB0719721D0 (en) * 2007-10-09 2007-11-21 Seos Ltd Image display apparatus
US8061846B2 (en) * 2007-12-04 2011-11-22 Silicon Quest Kabushiki-Kaisha Light source control method for video image display apparatus and video image display apparatus
US7551341B1 (en) * 2008-01-28 2009-06-23 Dolby Laboratories Licensing Corporation Serial modulation display having binary light modulation stage
KR100981578B1 (ko) * 2008-02-22 2010-09-10 삼성전자주식회사 가시광 통신에서 가시광 정보 방송 장치 및 방법
WO2009156129A1 (de) 2008-06-24 2009-12-30 Carl Zeiss Ag Projektor und verfahren zum projizieren eines bildes
DE102008029786B4 (de) * 2008-06-24 2013-10-24 Carl Zeiss Ag Projektor und Verfahren zum Projizieren eines Bildes
DE102008029790B4 (de) * 2008-06-24 2013-10-24 Carl Zeiss Ag Projektor und Verfahren zum Projizieren eines Bildes
JP2010140953A (ja) * 2008-12-09 2010-06-24 Sanyo Electric Co Ltd 発光素子駆動回路
JP5983082B2 (ja) * 2012-06-21 2016-08-31 セイコーエプソン株式会社 表示制御回路、表示装置、及び、電子機器
US20140327885A1 (en) * 2013-05-01 2014-11-06 David Joseph Mansur Apparatus for obtaining enhanced contrast in projected images using digital micromirror devices
KR102587037B1 (ko) 2013-05-07 2023-10-10 돌비 레버러토리즈 라이쎈싱 코오포레이션 멀티-하프-톤 이미징 및 이중 변조 투사/이중 변조 레이저 투사
US10341622B2 (en) * 2013-05-07 2019-07-02 Dolby Laboratories Licensing Corporation Multi-half-tone imaging and dual modulation projection/dual modulation laser projection
US9049413B2 (en) 2013-07-30 2015-06-02 Dolby Laboratories Licensing Corporation Multiple stage modulation projector display systems having efficient light utilization
BR112016001699B1 (pt) 2013-07-30 2022-12-06 Dolby Laboratories Licensing Corporation Sistema de exibição de projetor tendo direcionamento de feixe de espelho não mecânico
CN105612737B (zh) 2013-10-10 2019-04-30 杜比实验室特许公司 在增强动态范围投影仪上显示数字电影倡导联盟及其他内容
WO2015200138A1 (en) 2014-06-27 2015-12-30 Dolby Laboratories Licensing Corporation Light recycling for projectors with high dynamic range
CN105282528B (zh) * 2014-07-17 2018-08-31 深圳市光峰光电技术有限公司 数字微镜器件控制设备和投影显示系统
JP6701204B2 (ja) * 2014-12-31 2020-05-27 ドルビー ラボラトリーズ ライセンシング コーポレイション 高ダイナミックレンジ画像プロジェクタのための方法およびシステム
JP6550821B2 (ja) * 2015-03-20 2019-07-31 セイコーエプソン株式会社 プロジェクター
WO2017059537A1 (en) * 2015-10-06 2017-04-13 Mtt Innovation Incorporated Projection systems and methods
CN109792512B (zh) 2016-09-30 2019-11-26 杜比实验室特许公司 用于高亮投影的光束组合
CN111295612B (zh) 2017-11-02 2023-03-03 Pcms控股公司 用于光场显示器中的孔径扩展的方法和系统
CN108322667B (zh) * 2018-02-22 2020-12-29 长春车格斯科技有限公司 一种成像系统及其成像方法
KR20220027836A (ko) 2019-06-07 2022-03-08 피씨엠에스 홀딩스, 인크. 분산 애퍼처들에 기초한 라이트 필드 디스플레이들을 위한 광학 방법 및 시스템
JP2022540350A (ja) 2019-06-28 2022-09-15 ピーシーエムエス ホールディングス インコーポレイテッド 調整可能な液晶(lc)ディフューザに基づいたライトフィールド(lf)ディスプレイのための光学的方法およびシステム
CN112188181B (zh) * 2019-07-02 2023-07-04 中强光电股份有限公司 图像显示设备、立体图像处理电路及其同步信号校正方法
CN112349240B (zh) * 2019-08-06 2022-08-30 广州新翼信息技术有限公司 一种led灰度显示控制系统及方法
CN112965260B (zh) * 2021-02-07 2022-03-04 中山大学 一种基于rgb三基色的超短脉冲白光的产生方法

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5298892A (en) * 1988-07-21 1994-03-29 Proxima Corporation Stacked display panel construction and method of making same
JP3119883B2 (ja) 1991-01-24 2000-12-25 三菱電機株式会社 液晶ビデオプロジェクター
US5231388A (en) 1991-12-17 1993-07-27 Texas Instruments Incorporated Color display system using spatial light modulators
GB9407302D0 (en) * 1994-04-13 1994-06-08 Rank Brimar Ltd Display device driving circuitry and method
US5623281A (en) * 1994-09-30 1997-04-22 Texas Instruments Incorporated Error diffusion filter for DMD display
US5657036A (en) * 1995-04-26 1997-08-12 Texas Instruments Incorporated Color display system with spatial light modulator(s) having color-to color variations for split reset
JP4081152B2 (ja) * 1995-06-13 2008-04-23 テキサス インスツルメンツ インコーポレイテツド 表示システム及びカラー変調データをカラーホイールフィルタセグメントに整合させる方法
US6307532B1 (en) * 1997-07-16 2001-10-23 Seiko Epson Corporation Liquid crystal apparatus, driving method thereof, and projection-type display apparatus and electronic equipment using the same
TW417404B (en) * 1998-02-03 2001-01-01 Seiko Epson Corp Projection display device and method therefor, and an image display device
JP2003526818A (ja) 2000-03-15 2003-09-09 アイマックス コーポレイション 投影装置
JP2001281709A (ja) 2000-04-03 2001-10-10 Sony Corp 反射型空間光変調器および表示装置
JP3620434B2 (ja) * 2000-07-26 2005-02-16 株式会社日立製作所 情報処理システム
JP2002278501A (ja) 2001-03-19 2002-09-27 Ricoh Co Ltd 階調表示方法、画像表示方法及び画像表示装置
JP2002297085A (ja) 2001-03-30 2002-10-09 Ricoh Co Ltd 階調表示方法及び階調表示装置

Also Published As

Publication number Publication date
CN100435208C (zh) 2008-11-19
CN1677478A (zh) 2005-10-05
US7683919B2 (en) 2010-03-23
US20050190140A1 (en) 2005-09-01
JP2005284251A (ja) 2005-10-13

Similar Documents

Publication Publication Date Title
JP4289269B2 (ja) 光学表示装置、光学表示装置制御プログラム及び光学表示装置制御方法
JP4345745B2 (ja) マルチプロジェクションディスプレイ
JP4552986B2 (ja) 画像表示装置
JP3843973B2 (ja) プロジェクタ
JP2005250235A (ja) 光変調装置、光学表示装置、光変調制御プログラム及び光学表示装置制御プログラム、並びに光変調制御方法及び光学表示装置制御方法
JP4085723B2 (ja) 投影型表示装置及びその表示駆動方法
JP2007148319A (ja) プロジェクタ
JP2013057930A (ja) 投射型表示装置及びその制御方法
JP2003162002A (ja) 投射型表示装置及び表示装置とその駆動方法
JP2007206343A (ja) 光学表示装置及びその方法
JP2003177374A (ja) 投射型表示装置及び表示装置とその駆動方法
JP2019024180A (ja) プロジェクター、マルチプロジェクションシステムおよびプロジェクターの制御方法
US20090135313A1 (en) Method for projecting colored video image and system thereof
JP2005107019A (ja) 画像表示方法及び装置並びにプロジェクタ
JP4552985B2 (ja) 画像表示装置
JP2002207192A (ja) 映像表示装置及び駆動回路
JP2004325644A (ja) プロジェクタ
JP4556470B2 (ja) 光学表示装置
JP2005257761A (ja) 画像表示装置及び画像表示方法
JP5392345B2 (ja) プロジェクタ及びプロジェクタの制御方法
JP4461703B2 (ja) プロジェクタ
JP2009175771A (ja) プロジェクタの制御方法
JP2006064825A (ja) 画像表示装置及びその駆動方法
JP7354801B2 (ja) 表示装置、表示装置の制御方法
JP2003287803A (ja) 照明装置ならびに投射型表示装置とその駆動方法

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050908

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050908

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20050909

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20081028

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20081111

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20081216

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090120

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090218

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20090310

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20090323

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120410

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120410

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130410

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130410

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140410

Year of fee payment: 5

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350