JP4063548B2 - 半導体発光素子 - Google Patents

半導体発光素子 Download PDF

Info

Publication number
JP4063548B2
JP4063548B2 JP2002032307A JP2002032307A JP4063548B2 JP 4063548 B2 JP4063548 B2 JP 4063548B2 JP 2002032307 A JP2002032307 A JP 2002032307A JP 2002032307 A JP2002032307 A JP 2002032307A JP 4063548 B2 JP4063548 B2 JP 4063548B2
Authority
JP
Japan
Prior art keywords
layer
light emitting
conductive layer
type conductive
nitride semiconductor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2002032307A
Other languages
English (en)
Other versions
JP2003234503A (ja
Inventor
光浩 田中
智彦 柴田
修 小田
孝志 江川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NGK Insulators Ltd
Original Assignee
NGK Insulators Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NGK Insulators Ltd filed Critical NGK Insulators Ltd
Priority to JP2002032307A priority Critical patent/JP4063548B2/ja
Priority to US10/351,390 priority patent/US6835965B2/en
Priority to EP03002738.7A priority patent/EP1335435B1/en
Publication of JP2003234503A publication Critical patent/JP2003234503A/ja
Application granted granted Critical
Publication of JP4063548B2 publication Critical patent/JP4063548B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/26Materials of the light emitting region
    • H01L33/30Materials of the light emitting region containing only elements of group III and group V of the periodic system
    • H01L33/32Materials of the light emitting region containing only elements of group III and group V of the periodic system containing nitrogen
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y20/00Nanooptics, e.g. quantum optics or photonic crystals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/025Physical imperfections, e.g. particular concentration or distribution of impurities
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/30Structure or shape of the active region; Materials used for the active region
    • H01S5/34Structure or shape of the active region; Materials used for the active region comprising quantum well or superlattice structures, e.g. single quantum well [SQW] lasers, multiple quantum well [MQW] lasers or graded index separate confinement heterostructure [GRINSCH] lasers
    • H01S5/343Structure or shape of the active region; Materials used for the active region comprising quantum well or superlattice structures, e.g. single quantum well [SQW] lasers, multiple quantum well [MQW] lasers or graded index separate confinement heterostructure [GRINSCH] lasers in AIIIBV compounds, e.g. AlGaAs-laser, InP-based laser
    • H01S5/34333Structure or shape of the active region; Materials used for the active region comprising quantum well or superlattice structures, e.g. single quantum well [SQW] lasers, multiple quantum well [MQW] lasers or graded index separate confinement heterostructure [GRINSCH] lasers in AIIIBV compounds, e.g. AlGaAs-laser, InP-based laser with a well layer based on Ga(In)N or Ga(In)P, e.g. blue laser
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/0242Crystalline insulating materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02455Group 13/15 materials
    • H01L21/02458Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02538Group 13/15 materials
    • H01L21/0254Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0062Processes for devices with an active region comprising only III-V compounds
    • H01L33/0066Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound
    • H01L33/007Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound comprising nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/12Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a stress relaxation structure, e.g. buffer layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S2301/00Functional characteristics
    • H01S2301/17Semiconductor lasers comprising special layers
    • H01S2301/173The laser chip comprising special buffer layers, e.g. dislocation prevention or reduction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/20Structure or shape of the semiconductor body to guide the optical wave ; Confining structures perpendicular to the optical axis, e.g. index or gain guiding, stripe geometry, broad area lasers, gain tailoring, transverse or lateral reflectors, special cladding structures, MQW barrier reflection layers
    • H01S5/22Structure or shape of the semiconductor body to guide the optical wave ; Confining structures perpendicular to the optical axis, e.g. index or gain guiding, stripe geometry, broad area lasers, gain tailoring, transverse or lateral reflectors, special cladding structures, MQW barrier reflection layers having a ridge or stripe structure

Description

【0001】
【発明の属する技術分野】
本発明は、半導体発光素子に関し、詳しくはフォトダイオードなどとして好適に用いることのできるIII族窒化物を用いた半導体発光素子に関する。
【0002】
【従来の技術】
III族窒化物膜は、半導体発光素子を構成する半導体膜として用いられており、近年においては、特に緑色光から青色光用の高輝度光源、さらには、紫外光及び白色光用の光源としても期待されている。
【0003】
近年においては、このようなIII族窒化物膜を形成する基板として、所定の基材上にエピタキシャル成長により形成した下地膜を具える、いわゆるエピタキシャル基板が頻繁に用いられている。そして、このエピタキシャル基板上に、単層のIII族窒化物膜あるいは複数のIII族窒化物膜が積層されてなる所定のIII族窒化物層群を、MOCVD法などを用いて形成することにより、目的とする半導体発光素子を得ている。
【0004】
図1は、従来のいわゆるPIN型の半導体発光素子の一例を示す構成図である。
【0005】
図1に示す半導体発光素子10においては、主としてサファイア単結晶からなる基板1上において、GaNからなるバッファ層2、Siドープのn−GaNからなる下地層3、Siドープのn−AlGaNからなるn型導電層4、InGaNからなる多重量子井戸(MQW)構造の発光層5、Mgドープのp−AlGaNからなるp型クラッド層6、Mgドープのp−GaNからなるp型導電層7がこの順に形成されている。図1に示す半導体発光素子10においては、n型導電層4からp型導電層7までが発光素子構造を構成する。
【0006】
n型導電層4の一部は露出しており、この露出した部分にAl/Tiなどのn型電極8が形成されるとともに、p型導電層7上にはAu/Niなどのp型電極9が形成されている。
【0007】
そして、n型電極8及びp型電極9間に所定の電圧を印加することにより、発光層5内でキャリアの再結合が生じ、所定の波長の光を発光する。なお、前記波長は、発光層の構造及び組成などによって決定される。
【0008】
【発明が解決しようとする課題】
図1に示す半導体発光素子10において、バッファ層2は、基板1と下地層3との格子定数差を補完して、基板1上方に形成されるべき下地層3などのエピタキシャル成長を可能とすべく、緩衝層としての作用を果たすものである。したがって、通常はその結晶性を無視して500〜700℃の低温において、アモルファス状に形成される。
【0009】
この結果、バッファ層2中には比較的多量の転位が含有されてしまい、この転位の一部が貫通転位として下地層3、n型導電層4、発光層5、p型クラッド層6、及びp型導電層7中に伝搬する。結果としてこれらの層中にも1010/cmを超える量の転位が含まれていまい、結晶品質が劣化してしまっていた。特に、短波長用の半導体発光素子、すなわちn型導電層3及び発光層4がAlをより多く含む場合において上記傾向は顕著になる。
【0010】
このような高転位で低結晶品質の層から半導体発光素子を構成すると、発光層の転位に起因していわゆる非発光再結合が起こり、発光効率が減少するという問題があった。
【0011】
本発明は、転位密度を低減し、高い発光効率を有する半導体発光素子を提供することを目的とする。
【0012】
【課題を解決するための手段】
上記目的を達成すべく、本発明の半導体発光素子は、基板上に、窒化物半導体AlNからなる下地層と、前記下地層と接触するn型導電層を少なくとも具えている窒化物半導体層群を含む発光素子構造とを順次に具える半導体発光素子であって、
前記基板はc面サファイア基板からなり、
前記下地層を構成する前記窒化物半導体は、MOCVD法により1100℃以上の温度で形成され、少なくともAlを含むとともに、転位密度が1011/cm から8×10 /cm であって、表面粗さ(Ra)が2Å以下であり、
前記発光素子構造を構成する前記窒化物半導体層群の前記n型導電層は前記下地層を構成する前記窒化物半導体よりも少ないAl含有量原子%で、前記窒化物半導体層群の転位密度が1×1010/cm から5×10 /cm であり、かつ前記下地層の転位密度よりも小さいことを特徴とする。
【0013】
本発明者らは、上記目的を達成するべく鋭意検討を実施した。上述した発光効率の劣化は、半導体発光素子を構成する各層の低結晶品質に基づく高転位の結果として生じるものであることから、本発明者らは、半導体発光素子を構成する各層の転位量を減らして結晶品質を向上させることを試みた。
【0014】
上述したように、半導体発光素子を構成する各層中における転位は、低結晶品質のバッファ層に起因するものである。図1に示す従来の半導体発光素子においては、基板1としてはサファイア単結晶が用いられ、下地層3としてはn−GaNが用いられていたため、下地層3上にIII族窒化物であるn−AlGaNからなるn型導電層4を形成すると、下地層3内に存在する転位がn型導電層4内にも伝搬してしまうという問題があった。特に、n型導電層4を構成するn−AlGaN中のAl含有量が増大すると、クラックを発生させてしまう場合もあった。これは、n型導電層4がAlを含むことによってその格子定数が縮小されるため、このn型導電層4内に引張応力が発生することに起因する。
【0015】
そこで、バッファ層のみならず、下地層についても種々検討を行った。図1に示す従来の半導体発光素子においては、その構成から明らかなように、発光層などはGaを主とした窒化物半導体から構成されている。したがって、これら各層に対する下地層についてもGa系を主とした、例えばGaNから構成することが当然と考えられていた。その結果、基板との格子不整合が生じ、これを緩和するために低温形成のバッファ層が必要とされていた。
【0016】
しかしながら、本発明者らは、当然と思われていた下地層の組成に着目し、この組成を変化させることを試みた。その結果、下地層を低転位で良好な結晶品質のAlを主とする窒化物半導体から構成することを想到した。この下地層はバッファ層が存在しない場合においても、サファイアなどの基板上に大きな格子定数差を補完してエピタキシャル成長することができる。また、下地層の高い結晶品質に基づいて、下地層上に形成された導電層及び発光層の結晶品質も改善され、それらの転位量が低減される。結果として、半導体発光素子を構成する各層中に転位量が低減され、高い転位量に基づく非発光再結合を効果的に抑制することができる。
【0017】
また、このような高結晶品質の下地層は、放熱特性に優れている。このため、下地層の高結晶品質と放熱特性との相乗効果によって、半導体発光素子の発光効率を向上させることができ、高輝度発光が可能となる。
【0018】
【発明の実施の形態】
以下、本発明を発明の実施の形態に即して詳細に説明する。
図2は、本発明の半導体発光素子の一例を示す構成図である。図2に示す半導体発光素子20は、基板11上において、下地層13、n型導電層14、発光層15、p型クラッド層16、及びp型導電層17を順次具えている。そして、図1に示す従来の半導体発光素子10と同様に、n型導電層14の一部は露出しており、この露出したn型導電層14上には、例えばAl/Tiからなるn型電極18が形成され、p型導電層15上には例えばAu/Niからなるp型電極19が形成されて、いわゆるPIN型の半導体発光素子を構成している。
【0019】
図2において、n型導電層14、発光層15、p型クラッド層16、及びp型導電層17は半導体発光素子における窒化物半導体層群を構成し、この窒化物半導体層群と、n型電極18及びp型電極19とから発光素子構造が構成される。なお、p型クラッド層16は必要に応じて省略することもできる。
【0020】
下地層13は、本発明にしたがって、Alを含み、転位密度が1011/cm以下の窒化物半導体から構成されていることが必要であり、前記転位密度はさらに1010/cm以下であることが好ましい。この場合においては、基板11との格子定数差を補完して、自らエピタキシャル成長されることができるとともに、その結果、下地層13上においてn型導電層14、発光層15、及びp型導電層17をもエピタキシャル成長させることができる。
【0021】
また、窒化物半導体層群を構成するn型導電層14、発光層15、及びp型導電層17は、下地層13よりもAlの少ない含有量で、転位密度が1010/cm以下の窒化物半導体から構成されていることが必要である。これによって、半導体発光素子20の発光効率を向上させることができる。
【0022】
これは、下地層13とn型導電層14との間のAl組成差に起因して貫通転位の割合が減少し、n型導電層14、発光層15、及びp型導電層17中の転位密度を低減することができ、これによって、n型導電層14などの結晶品質が向上するためである。
【0023】
上述した効果は、下地層13を構成する前記窒化物半導体におけるAlの含有量が多いほど顕著になり、前記窒化物半導体がその構成III族元素の総てに対して50原子%以上のAlを含有していることが好ましく、さらにはAlNから構成されていることが好ましい。
【0024】
このように、下地層13を上述した高Al含有量の窒化物半導体から構成することによって、n型導電層14の結晶品質をさらに向上させることができる。その結果、下地層13上に形成されたn型導電層14、発光層15、及びp型導電層17の結晶品質を向上させて、さらなる低転位化を達成することもできる。
【0025】
例えば、下地層13がAlNから構成され、下地層13上に直接的に形成されたn型導電層14がGaを比較的多く含有するAlGaNなどから構成される場合などにおいては、下地層13とn型導電層14との間の組成差が増大するために、下地層13の転位量に比較してn型導電層14の転位量をより低減することができる。
【0026】
特に、窒化物半導体層群のGa含有量がその構成III族元素の総てに対して80%以上である場合には、前記窒化物半導体層群を構成するn型導電層14、発光層15、及びp型導電層17の転位密度を1×10/cm以下まで簡易に低減することができ、現状においては1×10/cm以下まで低減することができる。なお、前記Ga含有量は前記窒化物半導体層群の全体における平均組成である。
【0027】
Alを含み、低転位密度で高結晶品質の窒化物半導体からなる下地層13は、MOCVD法により、その成膜温度を制御することによって得る。具体的には、成膜温度を1100℃以上に設定することによって、目的とする高結晶品質の窒化物半導体からなる下地層13を得る。なお、本特許の成膜温度は、基板温度を意味する。
【0028】
低転位密度で高い結晶品質のn型導電層14などは、上述した低転位で高結晶品質の下地層13上に、例えばMOCVD法などによってエピタキシャル成長させることにより、必然的に得ることができる。
【0029】
なお、上述したような特性を満足する下地層13は放熱特性にも優れているため、高結晶品質と高放熱特性との相乗効果によって、半導体発光素子20の発光効率は一層向上し、高輝度発光が可能となる。
【0030】
基板11は、c面サファイア単結晶を用いる。但し、ZnO単結晶、LiAlO単結晶、LiGaO単結晶、MgAl単結晶、MgO単結晶などの酸化物単結晶、Si単結晶、SiC単結晶などのIV族あるいはIV−IV族単結晶、GaAs単結晶、AlN単結晶、GaN単結晶、及びAlGaN単結晶などのIII−V族単結晶、ZrBなどのホウ化物単結晶などの、公知の基板材料を用いることを必ずしも排除するものではない
【0031】
なお、図2に示す本発明の半導体発光素子においては、発光層15下側の導電層をn型とし、上側の導電層をp型としているが、両者を逆転させて形成することもできる。また、発光層15は単一の窒化物半導体層から構成することもできるが、多重量子井戸構造などのような多層膜から構成することもできる。
【0032】
図3は、本発明の半導体発光素子のその他の例を示す構成図である。図3に示す半導体発光素子30は、基板21上において、下地層23、n型導電層24、発光層25、及びp型導電層27を順次具えている。そして、n型導電層24の一部は露出しており、この露出したn型導電層24上には、例えばAl/Tiからなるn型電極28が形成され、p型導電層27上には例えばAu/Niからなるp型電極29が形成されて、いわゆるリッジ型のレーザダイオードを構成している。
【0033】
図3において、n型導電層24、発光層25、及びp型導電層27は半導体発光素子における窒化物半導体層群を構成し、この窒化物半導体層群と、n型電極28及びp型電極29とから発光素子構造が構成される。
【0034】
下地層23は、本発明にしたがって、Alを含み、転位密度が1011/cm以下の窒化物半導体から構成されていることが必要であり、前記転位密度はさらに1010/cm以下であることが好ましい。この場合においては、基板21との格子定数差を補完して、自らエピタキシャル成長されることができるとともに、その結果、下地層23上においてn型導電層24、発光層25、及びp型導電層27をもエピタキシャル成長させることができる。
【0035】
また、窒化物半導体層群を構成するn型導電層24、発光層25、及びp型導電層27は、下地層23よりもAlの少ない含有量で、転位密度が1010/cm以下の窒化物半導体から構成されていることが必要である。これによって、半導体発光素子30の発光効率を向上させることができる。
【0036】
この場合においても、前述したように下地層23とn型導電層24との間のAl組成差に起因して貫通転位の割合が減少し、n型導電層24、発光層25、及びp型導電層27中の転位密度を低減することができ、これによって、n型導電層24などの結晶品質が向上するためである。
【0037】
上述した効果は、下地層23を構成する前記窒化物半導体におけるAlの含有量が多いほど顕著になり、前記窒化物半導体がその構成III族元素の総てに対して50原子%以上のAlを含有していることが好ましく、さらにはAlNから構成されていることが好ましい。
【0038】
このように、下地層23を上述した高Al含有量の窒化物半導体から構成することによって、n型導電層24の結晶品質をさらに向上させることができる。その結果、下地層23上に形成されたn型導電層24、発光層25、及びp型導電層27の結晶品質を向上させて、さらなる低転位化を達成することもできる。
【0039】
特に、窒化物半導体層群のGa含有量がその構成III族元素の総てに対して80%以上である場合には、前記窒化物半導体層群を構成するn型導電層24、発光層25、及びp型導電層27の転位密度を、上記同様に1×10/cm以下まで簡易に低減することができ、現状においては1×10/cm以下まで低減することができる。なお、前記Ga含有量は前記窒化物半導体層群の全体における平均組成である。
【0040】
Alを含み、低転位密度で高結晶品質の窒化物半導体からなる下地層23は、MOCVD法により、その成膜温度を制御することによって得る。具体的には、成膜温度を1100℃以上に設定することによって、目的とする高結晶品質の窒化物半導体からなる下地層23を得る。なお、本特許の成膜温度は、基板温度を意味する。
【0041】
低転位密度で高い結晶品質のn型導電層24などは、上述した低転位で高結晶品質の下地層23上に、例えばMOCVD法などによってエピタキシャル成長させることにより、必然的に得ることができる。
【0042】
なお、上述したような特性を満足する下地層23は放熱特性にも優れているため、高結晶品質と高放熱特性との相乗効果によって、半導体発光素子30の発光効率は一層向上し、高輝度発光が可能となる。
【0043】
基板21は、上述した基板11と同様にc面サファイア単結晶から構成することができる。
【0044】
なお、図3に示す本発明の半導体発光素子においては、発光層25下側の導電層をn型とし、上側の導電層をp型としているが、両者を逆転させて形成することもできる。また、発光層25は単一の窒化物半導体層から構成することもできるが、多重量子井戸構造などのような多層膜から構成することもできる。
【0045】
【実施例】
(実施例1)
本実施例においては、図2に示すPIN型の半導体発光素子を作製した。基板11として2インチ径の厚さ500μmのC面サファイア単結晶を用い、これをMOCVD装置の中に設置した。MOCVD装置には、ガス系としてH2、N2、TMA、TMG、Cp2Mg、NH3、SiH4が取り付けてある。圧力を100Torrに設定した後、H2を平均流速1m/secで流しながら、基板11を1150℃まで昇温した。
【0046】
その後、TMAとNH3とを、所定量供給して、下地層13としてのAlN層を厚さ1μmまで成長させた。この際、成膜速度を0.3μm/hrとなるように、TMA及びNHの供給量を設定した。このAlN層中の転位密度をTEMによって観察したところ、8×10/cmであった。AlNの(002)面のX線ロッキングカーブを測定したところ、その半値幅は100秒以下であり、表面粗さ(ra)は2Å以下と良好な結晶品質を有することが確認された。
【0047】
次いで、基板温度を1120℃に設定した後、圧力を常圧にし、TMA、NH、SiHを全ガス平均流速1m/secで流して、n型導電層14としてSiをドープしたn−GaN層を厚さ3μm成長させた。原料供給量は成膜速度が3μm/hrとなるように設定した。なお、SiHは、キャリア濃度が5×1017/cmとなるように供給した。
【0048】
次いで、各原料ガスの供給を停止し、キャリアガスを窒素に変更した後、基板温度を700℃とした。前記n−GaN層上に、TMI、TMG、NHを全ガス流速1m/secで流して、発光層15としてのi−InGaN層をMQW構造として形成した。その後、TMIをTMAに切り替えると共にCp2Mgをキャリア濃度が2×1017/cmとなるようにして供給し、p型クラッド層16としてのp−AlGaN層を厚さ20nmに成長させた。その後、TMAを停止して基板温度を100度に上昇した後TMG、NH、Cp2Mgを供給し、p型導電層17としてのMgをドープしたp−GaN層を厚さ0.2μmに形成した。
【0049】
n−GaN層、i−InGaN層及びp−GaN層の転位密度をTEMによって観察したところ、それぞれ5×10/cm、5×10/cm及び5×10/cmであった。
【0050】
さらに、これらの各層を部分的にエッチング除去することによって、n型導電層14を構成するn−GaN層の一部を露出させ、この露出部分に対してAl/Tiからなるn型電極18を形成した。また、p型導電層17を構成するp−GaN層上にAu/Niからなるp型電極19を形成した。
【0051】
(比較例1)
本比較例においては、図1に示すPIN型の半導体発光素子を作製した。基板1としてのサファイア単結晶基板を用い、実施例と同様のMOCVD装置内に設置した。基板1を600℃に加熱した後、TMG及びNHを供給してバッファ層2としてのGaN層を厚さ0.03μmに形成した。
【0052】
その後、一旦、TMG及びNHの供給を中断し、基板温度を1120℃に設定して、TMG、NH、及びSiHを供給し、下地層3としてのn−GaN層を、成膜速度3μm/hrで厚さ3μmに形成した。次いで、実施例と同様にして、n型導電層4からp型導電層7までを形成し、さらにAl/Tiのn型電極8、Au/Niのp型電極9を形成することによって、半導体発光素子10を作製した。
【0053】
n型導電層4、発光層5、及びp型導電層7を構成するn−GaN層、i−InGaN層、及びp−GaN層中における転位密度をTEM観察によって測定したところ、それぞれ2×1010/cm、2×1010/cm及び2×10/cmであった。
【0054】
図4は、上記実施例1及び比較例1で作製した半導体発光素子の発光特性を示すグラフである。図4においては、半導体発光素子への注入電流と発光出力との関係を示している。図4から明らかなように、所定の注入電流に対しては、実施例1で得た半導体発光素子の方が比較例1で得た半導体発光素子よりも大きな発光出力を示すことが分かる。
【0055】
また、実施例1において得た半導体発光素子においては、注入電流の増大に伴って発光出力も増大し、高注入電流領域では高い発光出力を示すことが分かる。一方、比較例1において得た半導体発光素子においては、高注入電力領域において素子が破壊し、これに伴って発光出力が劣化することが分かる。
【0056】
(実施例2)
本実施例においては、図3に示すリッジ型のレーザダイオードを簡略化したものを作製した。具体的には、発光層25、p型導電層27、n型電極28及びp型電極29を形成することなく、下地層23を発光層として機能させ、所定の励起光を用いることにより誘導放出を実施した。
【0057】
基板21として2インチ径の厚さ500μmのC面サファイア単結晶を用い、これをMOCVD装置の中に設置した。MOCVD装置には、ガス系としてH2、N2、TMA、TMG、Cp2Mg、NH3、SiH4が取り付けてある。圧力を100Torrに設定した後、H2を平均流速1m/secで流しながら、基板21を1150℃まで昇温した。
【0058】
その後、TMAとNH3とを、所定量供給して、下地層23としてのAlN層を厚さ1μmまで成長させた。この際、成膜速度を0.3μm/hrとなるように、TMA及びNHの供給量を設定した。このAlN層中の転位密度をTEMによって観察したところ、8×10/cmであった。AlNの(002)面のX線ロッキングカーブを測定したところ、その半値幅は100秒以下であり、表面粗さ(ra)は2Å以下と良好な結晶品質を有することが確認された。
【0059】
次いで、基板温度を1120℃に設定した後、圧力を常圧にし、TMG、NH、SiHを全ガス平均流速1m/secで流して、n型導電層24としてSiをドープしたn−GaN層を厚さ3μm成長させた。原料供給量は成膜速度が3μm/hrとなるように設定した。なお、SiHは、キャリア濃度が1.1×1017/cmとなるように供給した。
【0060】
その後、上述のようにして作製したアセンブリを3000μmの長さで劈開し、幅500μmのリッジ型のレーザダイオードを作製した。前記n−GaN層の転位密度をTEMによって観察したところ、5×10/cmであった。
【0061】
(比較例2)
本比較例においては、実施例2同様に、リッジ型のレーザダイオードを作製した。但し、基板21を600℃に加熱し、TMG及びNHを供給することにより、基板21上にバッファ層してのGaN層を厚さ0.03μmに設けた。このとき、前記バッファ層上に形成したn−GaN層の転位密度をTEMによって観察したところ、2×1010/cmであった。
【0062】
実施例2及び比較例2で得たレーザダイオードの誘導放出光出力と励起光強度との関係を調べたところ、図5に示すような結果が得られた。本発明に従って得た実施例2で示すレーザダイオードにおいては、0.5MW/cmの励起光強度で誘導放出が生じるのに対し、比較例2で示すような低温バッファ層を有するレーザダイオードにおいては、0.6MW/cmの励起光強度で誘導放出が生じることが確認された。すなわち、本発明に従って得た実施例2におけるレーザダイオードにおいては、誘導放出の生じるしきい値が低減されており、励起効率の大きいことが確認された。
【0063】
以上、実施例及び比較例から明らかなように、本発明に従って作製された半導体発光素子においては、下地層の高結晶品質に起因して各層の結晶品質も改善され、転位量が低減されている効果と、AlN下地層の放熱特性の向上効果との相乗効果によって発光効率及び励起効率が向上し、高輝度発光が実現されていることが分かる。したがって、実施例に示す半導体発光素子は、比較例に示す半導体発光素子と比較して、高い効率の半導体発光素子であり、高輝度発光可能であることが確認された。
【0064】
以上、具体例を挙げながら、本発明を発明の実施の形態に即して詳細に説明してきたが、本発明は上記内容に限定されるものではなく、本発明の範疇を逸脱しない限りにおいてあらゆる変形や変更が可能である。
【0065】
例えば、基板に窒化処理を加えたり、III族原料による基板の前処理などを行なうこともできる。また、下地層の組成を連続的に変化させたり、成膜条件を段階に分けて変化させたりすることも可能である。さらに、導電層や発光層などの結晶性をさらに向上させる目的で、下地層と導電層との間などにバッファ層やひずみ超格子などの多層積層構造を温度、流量、圧力、原料供給量、及び添加ガスなどの成長条件を変化させることにより、挿入することもできる。また、発光層下方のn層側にn−AlGaNクラッドを挿入しても良い。各層の成膜については、同一の成膜装置で行う必要はなく、別の装置を使用しても良い。
【0066】
また、上記下地層は、Ge、Si、Mg、Zn、Be、P、及びBなどの添加元素を含有することもできる。さらに、意識的に添加した元素に限らず、成膜条件などに依存して必然的に取り込まれる微量元素、並びに原料、反応管材質に含まれる微量不純物を含むこともできる。
【0067】
また、本発明の半導体発光素子は、上述したPIN型の半導体発光素子のみならず、あらゆる型の半導体発光素子に対して用いることができる。
【0068】
【発明の効果】
以上説明したように、本発明の半導体発光素子は、Alを含み、低転位密度の高結晶品質の窒化物半導体から下地層を構成しているため、従来のようなバッファ層を必要とせずに、基板との格子定数差を補完して導電層や発光層などのエピタキシャル成長を可能とする。さらには、下地層の高結晶品質に基づいて前記導電層や前記発光層などの結晶性を改善し、低転位化することができる。
【0069】
この結果、本発明の半導体発光素子は、低転位密度の窒化物半導体層群から構成される発光素子構造を有するようになるため、実際の使用において、発光効率を向上させることができる。
【図面の簡単な説明】
【図1】従来の半導体発光素子の一例を示す構成図である。
【図2】本発明の半導体発光素子の一例を示す構成図である。
【図3】本発明の半導体発光素子の他の例を示す構成図である。
【図4】半導体発光素子の発光特性を示すグラフである。
【図5】リッジ型のGaN膜からの誘導放出出力と励起光強度との関係を示すグラフである。
【符号の説明】
1,11,21 基板、2 バッファ層、3,13,23 下地層、4,14,24 n型導電層、5,15,25 発光層、6,16 p型クラッド層、7,17,27 p型導電層、8,18,28 n型電極、9、19,29 p型電極、10,20,30 半導体発光素子

Claims (3)

  1. 基板上に、窒化物半導体AlNからなる下地層と、前記下地層と接触するn型導電層を少なくとも具えている窒化物半導体層群を含む発光素子構造とを順次に具える半導体発光素子であって、
    前記基板はc面サファイア基板からなり、
    前記下地層を構成する前記窒化物半導体は、MOCVD法により1100℃以上の温度で形成され、少なくともAlを含むとともに、転位密度が1011/cm から8×10 /cm であって、表面粗さ(Ra)が2Å以下であり、
    前記発光素子構造を構成する前記窒化物半導体層群の前記n型導電層は前記下地層を構成する前記窒化物半導体よりも少ないAl含有量原子%で、前記窒化物半導体層群の転位密度が1×1010/cm から5×10 /cm であり、かつ前記下地層の転位密度よりも小さい、ことを特徴とする、半導体発光素子。
  2. 前記発光素子構造を構成する前記窒化物半導体層群の、全 III 族元素に対するGa含有量が80%以上であることを特徴とする、請求項1に記載の半導体発光素子。
  3. 前記発光素子構造を構成する前記窒化物半導体層群は、n型導電層、p型導電層、及び発光層を含み、前記発光層は、前記基板上において前記n型導電層及び前記p型導電層で挟まれるようにして位置することを特徴とする、請求項1又は2に記載の半導体発光素子。
JP2002032307A 2002-02-08 2002-02-08 半導体発光素子 Expired - Lifetime JP4063548B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2002032307A JP4063548B2 (ja) 2002-02-08 2002-02-08 半導体発光素子
US10/351,390 US6835965B2 (en) 2002-02-08 2003-01-27 Semiconductor light-emitting devices
EP03002738.7A EP1335435B1 (en) 2002-02-08 2003-02-06 Semiconductor light-emitting devices

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002032307A JP4063548B2 (ja) 2002-02-08 2002-02-08 半導体発光素子

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2005201351A Division JP4063838B2 (ja) 2005-07-11 2005-07-11 半導体発光素子の転位密度低減方法

Publications (2)

Publication Number Publication Date
JP2003234503A JP2003234503A (ja) 2003-08-22
JP4063548B2 true JP4063548B2 (ja) 2008-03-19

Family

ID=27606538

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002032307A Expired - Lifetime JP4063548B2 (ja) 2002-02-08 2002-02-08 半導体発光素子

Country Status (3)

Country Link
US (1) US6835965B2 (ja)
EP (1) EP1335435B1 (ja)
JP (1) JP4063548B2 (ja)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2853141A1 (fr) * 2003-03-26 2004-10-01 Kyocera Corp Appareil a semi-conducteur, procede pour faire croitre un semi-conducteur a nitrure et procede de production d'un appareil a semi-conducteur
JP2005210084A (ja) * 2003-12-22 2005-08-04 Ngk Insulators Ltd エピタキシャル基板、半導体積層構造、転位低減方法およびエピタキシャル形成用基板
US7226850B2 (en) * 2005-05-19 2007-06-05 Raytheon Company Gallium nitride high electron mobility transistor structure
EP1788619A3 (en) * 2005-11-18 2009-09-09 Samsung Electronics Co., Ltd. Semiconductor device and method of fabricating the same
JP4978921B2 (ja) * 2006-03-31 2012-07-18 日本碍子株式会社 受光素子の作製方法
US9082892B2 (en) * 2007-06-11 2015-07-14 Manulius IP, Inc. GaN Based LED having reduced thickness and method for making the same
KR101636032B1 (ko) 2009-08-28 2016-07-05 서울바이오시스 주식회사 고전위 밀도의 중간층을 갖는 발광 다이오드 및 그것을 제조하는 방법
DE102010056409A1 (de) * 2010-12-26 2012-06-28 Azzurro Semiconductors Ag Gruppe-III-Nitrid basierte Schichtenfolge, Halbleiterbauelement, umfassend eine Gruppe-III-Nitrid basierte Schichtenfolge und Verfahren zur Herstellung
US8395165B2 (en) 2011-07-08 2013-03-12 Bridelux, Inc. Laterally contacted blue LED with superlattice current spreading layer
US20130026480A1 (en) 2011-07-25 2013-01-31 Bridgelux, Inc. Nucleation of Aluminum Nitride on a Silicon Substrate Using an Ammonia Preflow
US8916906B2 (en) 2011-07-29 2014-12-23 Kabushiki Kaisha Toshiba Boron-containing buffer layer for growing gallium nitride on silicon
US9012939B2 (en) 2011-08-02 2015-04-21 Kabushiki Kaisha Toshiba N-type gallium-nitride layer having multiple conductive intervening layers
US8865565B2 (en) 2011-08-02 2014-10-21 Kabushiki Kaisha Toshiba LED having a low defect N-type layer that has grown on a silicon substrate
US9343641B2 (en) 2011-08-02 2016-05-17 Manutius Ip, Inc. Non-reactive barrier metal for eutectic bonding process
US9142743B2 (en) 2011-08-02 2015-09-22 Kabushiki Kaisha Toshiba High temperature gold-free wafer bonding for light emitting diodes
US20130032810A1 (en) 2011-08-03 2013-02-07 Bridgelux, Inc. Led on silicon substrate using zinc-sulfide as buffer layer
US8564010B2 (en) 2011-08-04 2013-10-22 Toshiba Techno Center Inc. Distributed current blocking structures for light emitting diodes
US8686430B2 (en) 2011-09-07 2014-04-01 Toshiba Techno Center Inc. Buffer layer for GaN-on-Si LED
US9012921B2 (en) 2011-09-29 2015-04-21 Kabushiki Kaisha Toshiba Light emitting devices having light coupling layers
US8664679B2 (en) 2011-09-29 2014-03-04 Toshiba Techno Center Inc. Light emitting devices having light coupling layers with recessed electrodes
US9178114B2 (en) 2011-09-29 2015-11-03 Manutius Ip, Inc. P-type doping layers for use with light emitting devices
US20130082274A1 (en) 2011-09-29 2013-04-04 Bridgelux, Inc. Light emitting devices having dislocation density maintaining buffer layers
US8853668B2 (en) 2011-09-29 2014-10-07 Kabushiki Kaisha Toshiba Light emitting regions for use with light emitting devices
US8698163B2 (en) 2011-09-29 2014-04-15 Toshiba Techno Center Inc. P-type doping layers for use with light emitting devices

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0964477A (ja) 1995-08-25 1997-03-07 Toshiba Corp 半導体発光素子及びその製造方法
TW418549B (en) * 1998-06-26 2001-01-11 Sharp Kk Crystal growth method for nitride semiconductor, nitride semiconductor light emitting device, and method for producing the same
KR20010029852A (ko) 1999-06-30 2001-04-16 도다 다다히데 Ⅲ족 질화물계 화합물 반도체 소자 및 그 제조방법
US6596079B1 (en) * 2000-03-13 2003-07-22 Advanced Technology Materials, Inc. III-V nitride substrate boule and method of making and using the same
US6495894B2 (en) * 2000-05-22 2002-12-17 Ngk Insulators, Ltd. Photonic device, a substrate for fabricating a photonic device, a method for fabricating the photonic device and a method for manufacturing the photonic device-fabricating substrate
JP3626423B2 (ja) 2000-05-22 2005-03-09 日本碍子株式会社 フォトニックデバイスの製造方法
US6469320B2 (en) * 2000-05-25 2002-10-22 Rohm, Co., Ltd. Semiconductor light emitting device
US6680959B2 (en) * 2000-07-18 2004-01-20 Rohm Co., Ltd. Semiconductor light emitting device and semiconductor laser
US6649942B2 (en) * 2001-05-23 2003-11-18 Sanyo Electric Co., Ltd. Nitride-based semiconductor light-emitting device

Also Published As

Publication number Publication date
EP1335435B1 (en) 2019-01-02
US6835965B2 (en) 2004-12-28
EP1335435A2 (en) 2003-08-13
US20030178642A1 (en) 2003-09-25
EP1335435A3 (en) 2010-03-24
JP2003234503A (ja) 2003-08-22

Similar Documents

Publication Publication Date Title
JP4063548B2 (ja) 半導体発光素子
USRE40163E1 (en) Semiconductor light-emitting element
JP5322523B2 (ja) 発光素子及びその製造方法
US6677617B2 (en) Semiconductor LED composed of group III nitrided emission and fluorescent layers
US20110210312A1 (en) Iii-nitride semiconductor light-emitting device and manufacturing method thereof
JPWO2008153130A1 (ja) 窒化物半導体発光素子及び窒化物半導体の製造方法
JP2001237457A (ja) 発光素子
JP2010080955A (ja) 半導体装置
Mukai et al. Nitride light-emitting diodes
JP2006237281A (ja) 半導体装置の製造方法
JPH10229217A (ja) 半導体発光素子
JP4471694B2 (ja) 半導体発光素子の製造方法
EP1220334B1 (en) A semiconductor light-emitting element
JP4063838B2 (ja) 半導体発光素子の転位密度低減方法
JP4646359B2 (ja) 窒化物半導体発光素子の製造方法
JP2001237456A (ja) 発光素子
JP2004014587A (ja) 窒化物系化合物半導体エピタキシャルウエハ及び発光素子
JP2005235960A (ja) GaN系半導体素子の製造方法
JP4900336B2 (ja) Iii族窒化物発光素子を製造する方法、及びiii族窒化物発光素子
JP2004047867A (ja) 窒化物系半導体発光素子の製造方法
JP2003347238A (ja) 窒化ガリウム系半導体素子及びその製造方法
JP2002094113A (ja) Iii−v族窒化物系半導体発光素子の製造方法
JP2003282862A (ja) 窒化物半導体層、窒化物半導体素子とその製造方法
JP4107889B2 (ja) 半導体素子の製造方法
JP7319559B2 (ja) 窒化物半導体発光素子

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20041227

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050107

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20050114

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050308

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20050510

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050711

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20050823

A912 Re-examination (zenchi) completed and case transferred to appeal board

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20050916

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20060420

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20060720

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20071009

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20071129

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20071225

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

Ref document number: 4063548

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110111

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110111

Year of fee payment: 3

S201 Request for registration of exclusive licence

Free format text: JAPANESE INTERMEDIATE CODE: R314201

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110111

Year of fee payment: 3

R360 Written notification for declining of transfer of rights

Free format text: JAPANESE INTERMEDIATE CODE: R360

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110111

Year of fee payment: 3

R360 Written notification for declining of transfer of rights

Free format text: JAPANESE INTERMEDIATE CODE: R360

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120111

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130111

Year of fee payment: 5

S201 Request for registration of exclusive licence

Free format text: JAPANESE INTERMEDIATE CODE: R314201

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130111

Year of fee payment: 5

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140111

Year of fee payment: 6

EXPY Cancellation because of completion of term