JP4046801B2 - 利得制御増幅器及び該増幅器を用いるカメラ - Google Patents

利得制御増幅器及び該増幅器を用いるカメラ Download PDF

Info

Publication number
JP4046801B2
JP4046801B2 JP15333597A JP15333597A JP4046801B2 JP 4046801 B2 JP4046801 B2 JP 4046801B2 JP 15333597 A JP15333597 A JP 15333597A JP 15333597 A JP15333597 A JP 15333597A JP 4046801 B2 JP4046801 B2 JP 4046801B2
Authority
JP
Japan
Prior art keywords
current
amplifier
stage
terminal
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP15333597A
Other languages
English (en)
Other versions
JPH1070424A (ja
Inventor
ダルトネー フレデリク
モリソン リシャール
ラウル ドゥニ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Koninklijke Philips NV
Original Assignee
Koninklijke Philips NV
Koninklijke Philips Electronics NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Koninklijke Philips NV, Koninklijke Philips Electronics NV filed Critical Koninklijke Philips NV
Publication of JPH1070424A publication Critical patent/JPH1070424A/ja
Application granted granted Critical
Publication of JP4046801B2 publication Critical patent/JP4046801B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/001Digital control of analog signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/4508Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using bipolar transistors as the active amplifying circuit
    • H03F3/45085Long tailed pairs
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G1/00Details of arrangements for controlling amplification
    • H03G1/0005Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal
    • H03G1/0088Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal using discontinuously variable devices, e.g. switch-operated
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45356Indexing scheme relating to differential amplifiers the AAC comprising one or more op-amps, e.g. IC-blocks
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45392Indexing scheme relating to differential amplifiers the AAC comprising resistors in the source circuit of the AAC before the common source coupling

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Control Of Amplification And Gain Control (AREA)
  • Analogue/Digital Conversion (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、アナログ入力電圧を受信するアナログ入力端子と、制御ワードという利得制御用のNビットのワードを受信するディジタル入力端子と、アナログ出力電圧を出力するアナログ出力端子とを有する利得制御増幅器に関するものである。
【0002】
【従来の技術】
ディジタル制御ワードにより利得制御される増幅器の大部分は制御ワードをアナログ信号に変換するD/A変換器を具えている。次いでこのアナログ信号を用いてアナログ入力電圧を実際に増幅する増幅段をバイアスする電流源の導通度を制御するか、或いはこのアナログ信号を乗算回路のアナログ入力信号の乗数として使用している。
【0003】
従って、これらの利得制御増幅器は2つの大きな欠点、即ちこれらの増幅器が具えるD/A変換器のために回路が大型化するとともに、制御ワードの変換において発生する誤りが増幅器の固有の利得倍に倍増される欠点を有する。
【0004】
【発明が解決しようとする課題】
本発明の目的は、制御ワードがアナログ入力電圧の増幅結果に直接作用する増幅器を提供することによりこれらの欠点を除去することにある。
【0005】
【課題を解決するための手段】
この目的のために、本発明の利得制御増幅器は、
当該増幅器のアナログ入力端子を構成する電圧入力端子とN個の電流出力端子を有し、該N個の出力端子の各々にアナログ入力電圧を表す可変成分を有する電流を発生する手段が設けられた相互コンダクタンス段と、
N個の制御入力端子を有するとともにN個のスイッチを具え、各スイッチが該N個の制御入力端子の1つに受信される信号により制御され、前記相互コンダクタンス段のN個の電流出力端子の1つの活性化又は不活性化を制御し、該N個の制御入力端子が当該増幅器の制御ワードを受信するディジタル入力端子を構成するスイッチング段と、
N個の電流入力端子と1つの電圧出力端子を有し、該N個の電流入力端子が前記相互コンダクタンスのN個の電流出力端子に接続され、該電圧出力端子が当該増幅器のアナログ出力端子を構成し、そのN個の電流入力端子に受信された電流を表す電圧を出力する電流/電圧変換段と、
を具えることを特徴とする。
【0006】
このような増幅器においては、実際の増幅が制御ワードの値と無関係に相互コンダクタンス段において直接行われる。スイッチング段が制御ワードに応答して活性化すべき相互コンダクタンス段の出力端子を直接選択する。アナログ出力電圧は相互コンダクタンス段の出力の線形結合の結果であり、この結合は電流/電圧変換段により実現される。この結合の結果は相互コンダクタンス段の活性化された出力の数及び性質の関数、従って制御ワードのディジタル値の関数として変化する。
【0007】
本発明の一実施例においては、頭書に記載した利得制御増幅器において、当該増幅器は、
N個の出力端子を有し、且つN個の電流源で構成されたバイアス段であって、各電流源の一端が負電源端子に接続され、他端が該N個の出力端子の一つを構成するバイアス段と、
当該増幅器のアナログ入力端子を構成する電圧入力端子と、前記バイアス段のN個の出力端子に接続されたN個の電流入力端子と、N個の電流出力端子とを有し、且つN個の相互コンダクタンスモジュールで構成された相互コンダクタンス段であって、各モジュールが当該段の電圧入力端子に接続された電圧入力端子と、当該段のN個の電流入力端子の1つを構成する電流入力端子と、当該段のN個の電流出力端子の一つを構成し、アナログ入力電圧を表す可変成分を有する電流を出力する電流出力端子とを有している相互コンダクタンス段と、
N個の制御入力端子と、N個の電流入力端子と、N個の電流出力端子とを有するとともに、N個のスイッチを具えるスイッチング段であって、各スイッチが該N個の制御入力端子の1つに受信された信号により制御され、各スイッチの一端が当該段のN個の電流入力端子の一つを構成し、各スイッチの他端が当該段のN個の電流出力端子の一つを構成し、当該段のN個の電流入力端子が前記相互コンダクタンス段のN個の出力端子に接続され、当該段のN個の制御入力端子が当該増幅器の制御ワードを受信するディジタル入力端子を構成するスイッチング段と、
N個の電流入力端子と一つの電圧出力端子とを有し、該N個の電流入力端子が前記スイッチング段のN個の電流出力端子に接続され、該電圧出力端子が当該増幅器のアナログ出力端子を構成し、該N個の電流入力端子に受信された電流を表す電圧を出力する電流/ 電圧変換段と、
を具えることを特徴とする。
【0008】
本発明の他の実施例においては、上述した利得制御増幅器において、前記電流/電圧変換段はR/2R回路網を具え、該回路網内において2つの連続する電流入力端子がRに等しい公称値を有する抵抗を経て相互接続され、制御ワードの最上位ビットにより制御される相互コンダクタンス段の出力端子に接続された電流出力端子がRに等しい公称値を有する抵抗を経て当該増幅器のアナログ出力端子に接続され、制御ワードの最下位ビットにより制御される相互コンダクタンスの出力端子に接続された電流入力端子がRに等しい公称値を有する抵抗を経て負電源端子に接続され、他の電流入力端子の各々が2Rに等しい公称値を有する抵抗を経て負電源端子に接続されていることを特徴とする。
【0009】
R/2R回路網により実現された電流/電圧変換段によれば、各電流入力端子に受信される電流を各電流入力端子が占める位の関数として加重結合することができる。従って、このような構成は、出力の値が種々の重みのビットを有するディジタル制御ワードに依存する用途に良好に適合する。
【0010】
これは本発明の変形例に特に有用であり、この変形例では、上述した利得制御増幅器において、前記バイアス段のすべての電流源を同一の構成にするとともに、各電流源に制御入力端子を設け、該電流源により供給される電流値を制御ワードの値の関数として制御するよう構成したことを特徴とする。
【0011】
このような電流増幅器においては、R/2R回路網のみにより増幅器の利得を制御ワードの値の関数として制御するために必要な重み付けが達成される。
【0012】
本発明の他の変形例では、上述した利得制御増幅器において、各相互コンダクタンスモジュールに、該モジュールに接続された電流源により供給される電流の値に無関係の可変成分を有する電流をその電流出力端子に発生する手段を設けたことを特徴とする。
【0013】
本発明のこの変形例によれば、バイアス段の電流源により供給される電流の値を変更することにより、アナログ入力電流に与えられる利得の値を変更する必要なしに、アナログ出力電圧のDCレベルを調整することができる。
【0014】
アナログ出力電圧のDCレベルを調整しうる本発明の有利な実施例では、上述した利得制御増幅器において、当該増幅器は、1つの出力端子と2つの入力端子を有する比較器を具え、該比較器の一方の入力端子が基準電圧を受信し、他方の入力端子が当該増幅器の出力電圧を受信し、該比較器の出力端子が前記バイアス段の各電流源の制御入力端子に接続されていることを特徴とする。
【0015】
アナログ出力電圧のDCレベルを設定しうる本発明の他の有利な実施例では、上述した利得制御増幅器において、当該増幅器は、制御ワードの少なくとも一部分によりアドレスされ、制御ワードの前記部分の組合せに対応する予め計算されたディジタル値をその出力端子に供給する連想メモリを具え、当該増幅器は更に前記連想メモリの出力端子に接続されたディジタル入力端子と前記バイアス段の各電流源の制御入力端子に接続されたアナログ出力端子を有するD/A変換器を具えることを特徴とする。
【0016】
本発明はカメラにも関するものであり、本発明は、
光を検出し、アナログ電子信号に変換する装置と、
前記アナログ電子信号を受信するアナログ信号入力端子と、制御ワードという利得制御用のディジタルワードを受信するディジタル入力端子と、アナログ信号出力端子とを有する増幅器と、
前記増幅器の出力端子に接続されたアナログ入力端子とディジタル出力端子とを有するA/D変換器と、
前記A/D変換器の出力端子に接続された入力端子を有し、制御ワードを前記増幅器に供給するディジタル処理装置と、
を具えるカメラにおいて、
前記増幅器が上述した構成の増幅器であることを特徴とする。
【0017】
【発明の実施の形態】
本発明のこれらの特徴及び他の特徴は以下に記載する実施例の説明から明らかになる。
【0018】
図1に示すように、本発明の利得制御増幅器AGCは、
N個の出力端子を有し、N個の電流源IOからなるバイアス段であって、各電流源の一端が負電源端子GNDに接続され、他端が前記N個の出力端子の一つを構成するバイアス段10と、
当該増幅器のアナログ入力端子を構成する電圧入力端子と、バイアス段のN個の出力端子に接続されたN個の電流入力端子と、N個の電流出力端子とを有し、N個の相互コンダクタンスモジュールV/Iからなる相互コンダクタンス段であって、各モジュールが当該段の電圧入力端子に接続された電圧入力端子と、当該段のN個の電流入力端子の1つを構成する電流入力端子と、当該段のN個の電流出力端子の一つを構成し、アナログ入力電圧Vinを表す可変成分を有する電流Itrを出力する電流出力端子とを有している相互コンダクタンス段20と、
N個の制御入力端子と、N個の電流入力端子と、N個の電流出力端子とを有するとともに、N個のスイッチを具えるスイッチング段であって、各スイッチがN個の制御入力端子の1つに受信された信号C(0),..C(N−1)により制御され、各スイッチの一端が当該段のN個の電流入力端子の一つを構成し、各スイッチの他端が当該段のN個の電流出力端子の一つを構成し、当該段のN個の電流入力端子が相互コンダクタンス段のN個の出力端子に接続され、当該段のN個の制御入力端子が当該増幅器の制御ワードC(0:N−1)受信用ディジタル入力端子を構成するスイッチング段30と、
N個の電流入力端子と1つの電圧出力端子を有し、N個の電流入力端子がスイッチング段のN個の電流出力端子に接続され、電圧出力端子が当該増幅器のアナログ出力端子を構成し、そのN個の電流入力端子に受信された電流を表す電圧Vout を出力する電流/ 電圧変換段40とを具える。この電流/電圧変換段40は本例ではR/2R回路網である。
【0019】
このような利得制御増幅器においては、電流ItrはIO/2+K・Vin・IO/2又は(1+K・Vin)IO/2と書き表すことができる。スイッチング段の性質及びR/2R回路網の特性のために、この増幅器の出力電圧Vout はItr・R・CODE/2N になり、従って(1+K・Vin)・R・IO・CODE/2N+1 と書き表せる。ここで、CODEは制御ワードの10進値である。この場合、出力電圧と入力電圧の可変成分の比として定義されるダイナミック利得Gd はGd =K・IO・R・CODE/2N+1 と書き表すことができ、制御ワードの値CODEにより有効に決まる。
【0020】
相互コンダクタンス段の出力は本例では非対称である。これらの出力を対称にする場合には、スイッチング段のスイッチを二重にするとともに、電流/電圧変換段を例えば2重R/2R回路網により構成すれば、この2重R/2R回路網が対称アナログ出力電圧を出力する。
【0021】
図2は本発明の変形例に従って利得制御増幅器AGC内に配置された相互コンダクタンスモジュールV/Iを図式的に示す。このモジュールは差動対として配置された2つのトランジスタT1,T2を具え、これらのトランジスタのエミッタは負帰還抵抗R1を経てバイアス段内の電流源IOに接続する。T1のコレクタは相互コンダクタンスモジュールV/Iの出力端子を構成し、T2のコレクタは抵抗R2を経て正電源端子VCに接続する。T1のベースはT1のエミッタに接続された反転入力端子を有する演算増幅器A1の出力端子に接続する。T2のベースはT2のエミッタに接続された反転入力端子を有する演算増幅器A2の出力端子に接続する。アナログ入力電圧Vinは2つの演算増幅器A1及びA2の2つの非反転入力端子間に供給する。この構成は相互コンダクタンスモジュールの一例であって、その出力電流Itrは電流源により供給される電流IOと無関係の可変成分を有する。確かに、IOの変化によるトランジスタのベース−エミッタ電圧の変調は演算増幅器の高利得分の一に減少する。この利得は100以上であるので、この変調は無視しうる。itr を相互コンダクタンスモジュールの出力電流の可変成分とし、ic2 をT2のコレクタを流れる電流の可変成分とすると、その差itr-ic2 はVin/(2・R2)になる。itr=-ic2であるので、itr=Vin/(4・R2)である。従って、この相互コンダクタンスモジュールの出力電流は:Itr=IO/2+Vin/(4・R2)、又はItr=IO/2+K’・Vinと書き表すことができる。従って、図2に示す相互コンダクタンスモジュールV/Iを含む図1に示す利得制御増幅器の出力電圧Vout はVout =Itr・R・CODE/2N 、即ち
Vout =IO・R・CODE/2N+1 +K’・Vin・CODE/2N
になる。従って、このような相互コンダクタンスモジュールは増幅器のアナログ出力電圧のDC成分を、この増幅器のダイナミック利得を変更することなくセットすることができる。これはビデオ信号の処理に極めて有用であり、その信号をそのDCレベルを変更する必要なく可変式に増幅することができる(このDCレベルは基準レベルを構成し、増幅信号の次の処理のために使用される)。
【0022】
図3は増幅器のアナログ出力電圧のDCレベルを設定する装置を図式的に示す。この装置は、1つの入力端子と2つの出力端子を有し、一方の入力端子が基準電圧Vref を受信し、他方の入力端子が増幅器の出力電圧Vout を受信する比較器AOを具える。図3はバイアス段の電流源の一つも示し、本例ではこの電流源はエミッタが抵抗R0を経て負電源端子GNDに接続されたトランジスタTOからなる。トランジスタTOのベースがこの電流源により供給される電流値IOを制御する入力端子を構成する。比較器AOの出力端子をバイアス段の各電流源の制御入力端子に接続する。制御ワードの値CODEがVout の高すぎる増大を導き、そのDCレベルの増大を導くとき、比較器AOの出力電圧が減少し、トランジスタTOの導通の低下を導く。このときIOが減少し、上記の式:
Vout =IO・R・CODE/2N+1 +K’・Vin・CODE/2N
で表されるアナログ出力電圧Vout のDC成分のCODEによる増大を補償する。ダイナミック利得は不変のままである。
【0023】
図4は増幅器のアナログ出力電圧のDCレベルを設定する他の装置を図式的に示す。この装置は、制御ワードの少なくとも一部分C(P:N−1)によりアドレスされ、制御ワードの前記部分の組合せに対応する予め計算されたディジタル値を出力端子に供給する連想メモリAMを具える。この設定装置は連想メモリAMの出力端子に接続された入力端子を有するD/A変換器DACも具える。図4はバイアス段の電流源の一つも示し、本例ではこの電流源はエミッタが抵抗R0を経て負電源端子GNDに接続されたトランジスタTOからなる。トランジスタTOのベースがこの電流源により供給される電流値IOを制御する入力端子を構成する。D/A変換器DACの出力端子をバイアス段の各電流源の制御入力端子に接続する。連想メモリにより電流IOの値を急速に調整することができる。実際上、連想メモリAMをアドレスする制御ワードの部分C(P:N−1)の各別の組合せが、このメモリ内に記憶されている、アナログ出力電圧のDC成分の値を与える式に基づいて予め計算された値にそれぞれ対応する。この構成はバイアス電流IOに対する値をCODEの値に反比例して発生し、DCレベルの値を一定にする。従って、CODEのこの値と関連するディジタルワードは、アナログ形態に変換された後にトランジスタTOのベースをこのトランジスタが予め計算された電流IOを供給するように制御するワードである。連想メモリAMをアドレスする制御ワードの部分C(P:N−1)のビット数(N−P−1)を多くすればするほど、メモリは多数の予め計算された値を含み、IOの設定が一層精密になる。従って、アナログ出力電圧のDCレベルの設定が精密になる。
【0024】
図5は本発明の利得制御増幅器を具えるカメラを部分的に示す図である。このカメラは、
光を検出し、アナログ電子信号ESに変換する装置LDと、
前記アナログ電子信号ESを受信するアナログ信号入力端子と、制御ワードという利得制御用のディジタルワードC(0:N−1)を受信するディジタル入力端子と、アナログ信号出力端子とを有する上述の増幅器AGCと、
増幅器AGCの出力端子に接続されたアナログ入力端子とディジタル出力端子とを有するA/D変換器ADCと、
A/D変換器ADCの出力端子に接続された入力端子を有し、ディジタル制御ワードC(0:N−1)を増幅器AGCに送出するディジタル処理ユニットDPUとを具える。
【図面の簡単な説明】
【図1】本発明の利得制御増幅器を部分的に示す構成図である。
【図2】本発明の利得制御増幅器の変形例内に配置された相互コンダクタンスモジュールを示す構成図である。
【図3】本発明の利得制御増幅器の有利な実施例内のDCレベル設定装置を示す構成図である。
【図4】本発明の利得制御増幅器の他の有利な実施例内のDCレベル設定装置を示す構成図である。
【図5】本発明の利得制御増幅器を使用するカメラを部分的に示す構成図である。
【符号の説明】
10 バイアス段
20 相互コンダクタンス段
30 スイッチング段
40 電流/電圧変換段

Claims (8)

  1. アナログ入力電圧を受信するアナログ入力端子と、制御ワードという利得制御用のNビットのワードを受信するディジタル入力端子と、アナログ出力電圧を出力するアナログ出力端子とを有する利得制御増幅器において、当該増幅器は、
    当該増幅器のアナログ入力端子を構成する電圧入力端子とN個の電流出力端子を有し、且つ該N個の出力端子の各々にアナログ入力電圧を表す可変成分を有する電流を発生する手段が設けられ、アナログ入力電圧の増幅を制御ワードの値と無関係に直接行うように構成された相互コンダクタンス段と、
    N個の制御入力端子を有するとともにN個のスイッチを具え、各スイッチが該N個の制御入力端子の1つに受信される信号により制御され、前記相互コンダクタンス段のN個の電流出力端子の1つの活性化又は不活性化を制御し、該N個の制御入力端子が当該増幅器の制御ワードを受信するディジタル入力端子を構成するスイッチング段と、
    N個の電流入力端子と1つの電圧出力端子を有し、該N個の電流入力端子が前記相互コンダクタンスのN個の電流出力端子に接続され、該電圧出力端子が当該増幅器のアナログ出力端子を構成し、そのN個の電流入力端子に受信された電流を表す電圧を供給する電流/電圧変換段と、
    を具えたことを特徴とする利得制御増幅器。
  2. アナログ入力電圧を受信するアナログ入力端子と、制御ワードという利得制御用のNビットのワードを受信するディジタル入力端子と、アナログ出力電圧を出力するアナログ出力端子とを有する利得制御増幅器において、当該増幅器は、
    N個の出力端子を有し、且つN個の電流源で構成されたバイアス段であって、各電流源の一端が負電源端子に接続され、他端が該N個の出力端子の一つを構成するバイアス段と、
    当該増幅器のアナログ入力端子を構成する電圧入力端子と、前記バイアス段のN個の出力端子に接続されたN個の電流入力端子と、N個の電流出力端子とを有し、且つN個の相互コンダクタンスモジュールで構成された相互コンダクタンス段であって、各モジュールが当該段の電圧入力端子に接続された電圧入力端子と、当該段の電流入力端子を構成する電流入力端子と、当該段のN個の電流出力端子の一つを構成し、アナログ入力電圧を表す可変成分を有する電流を出力する電流出力端子とを有している相互コンダクタンス段と、
    N個の制御入力端子と、N個の電流入力端子と、N個の電流出力端子とを有するとともに、N個のスイッチを具えるスイッチング段であって、各スイッチが該N個の制御入力端子の1つに受信された信号により制御され、各スイッチの一端が当該段のN個の電流入力端子の一つを構成し、各スイッチの他端が当該段のN個の電流出力端子の一つを構成し、当該段のN個の電流入力端子が前記相互コンダクタンス段のN個の出力端子に接続され、当該段のN個の制御入力端子が当該増幅器の制御ワードを受信するディジタル入力端子を構成するスイッチング段と、
    N個の電流入力端子と一つの電圧出力端子を有し、該N個の電流入力端子が前記スイッチング段のN個の電流出力端子に接続され、該電圧出力端子が当該増幅器のアナログ出力端子を構成し、該N個の電流入力端子に受信された電流を表す電圧を出力する電流/電圧変換段と、
    を具えたことを特徴とする利得制御増幅器。
  3. 前記電流/電圧変換段はR/2R回路網を具え、該回路網内において2つの連続する電流入力端子がRに等しい公称値を有する抵抗を経て相互接続され、制御ワードの最上位ビットにより制御される相互コンダクタンス段の出力端子に接続された電流出力端子がRに等しい公称値を有する抵抗を経て当該増幅器のアナログ出力端子に接続され、制御ワードの最下位ビットにより制御される相互コンダクタンスの出力端子に接続された電流入力端子がRに等しい公称値を有する抵抗を経て負電源端子に接続され、他の電流入力端子の各々が2Rに等しい公称値を有する抵抗を経て負電源端子に接続されていることを特徴とする請求項1又は2記載の利得制御増幅器。
  4. 前記バイアス段のすべての電流源が同一の構成を有し、各電流源に、該電流源により供給される電流値を制御ワードの値の関数として制御する制御入力端子が設けられていることを特徴とする請求項2又は3記載の利得制御増幅器。
  5. 各相互コンダクタンスモジュールに、該モジュールに接続された電流源により供給される電流の値に無関係の可変成分を有する電流をその電流出力端子に発生する手段が設けられていることを特徴とする請求項4記載の利得制御増幅器。
  6. 当該増幅器は、1つの出力端子と2つの入力端子を有する比較器を具え、該比較器の一方の入力端子が基準電圧を受信し、他方の入力端子が当該増幅器の出力電圧を受信し、該比較器の出力端子が前記バイアス段の各電流源の制御入力端子に接続されていることを特徴とする請求項5記載の利得制御増幅器。
  7. 当該増幅器は、制御ワードの少なくとも一部分によりアドレスされ、制御ワードの前記部分の組合せに対応する予め計算されたディジタル値をその出力端子に供給する連想メモリを具え、当該増幅器は更に前記連想メモリの出力端子に接続されたディジタル入力端子と前記バイアス段の各電流源の制御入力端子に接続されたアナログ出力端子を有するD/A変換器を具えることを特徴とする請求項5記載の利得制御増幅器。
  8. 光を検出し、アナログ電子信号に変換する装置と、
    前記アナログ電子信号を受信するアナログ信号入力端子と、制御ワードという利得制御用のディジタルワードを受信するディジタル入力端子と、アナログ信号出力端子とを有する増幅器と、
    前記増幅器の出力端子に接続されたアナログ入力端子とディジタル出力端子とを有するA/D変換器と、
    前記A/D変換器の出力端子に接続された入力端子を有し、制御ワードを前記増幅器に供給するディジタル処理装置とを具えたカメラにおいて、
    前記増幅器が請求項1〜7の何れかに記載された増幅器であることを特徴とするカメラ。
JP15333597A 1996-06-14 1997-06-11 利得制御増幅器及び該増幅器を用いるカメラ Expired - Lifetime JP4046801B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR9607446A FR2749992A1 (fr) 1996-06-14 1996-06-14 Amplificateur a gain controle numeriquement et camera mettant en oeuvre un tel amplificateur
FR9607446 1996-06-14

Publications (2)

Publication Number Publication Date
JPH1070424A JPH1070424A (ja) 1998-03-10
JP4046801B2 true JP4046801B2 (ja) 2008-02-13

Family

ID=9493077

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15333597A Expired - Lifetime JP4046801B2 (ja) 1996-06-14 1997-06-11 利得制御増幅器及び該増幅器を用いるカメラ

Country Status (6)

Country Link
US (1) US5917380A (ja)
EP (1) EP0813295B1 (ja)
JP (1) JP4046801B2 (ja)
DE (1) DE69716674T2 (ja)
FR (1) FR2749992A1 (ja)
MY (1) MY119436A (ja)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11340760A (ja) * 1998-05-28 1999-12-10 Fuji Film Microdevices Co Ltd 可変利得増幅回路
FR2818466B1 (fr) * 2000-12-15 2003-04-04 St Microelectronics Sa Amplificateur a entree et sortie differentielles a gain variable
CN1985438B (zh) * 2004-05-17 2011-01-19 Nxp股份有限公司 避免启动放大器时不希望的噪声的方法及装置
US7813199B2 (en) * 2008-04-22 2010-10-12 Micron Technology, Inc. Current mode data sensing and propagation using voltage amplifier
JP5252212B2 (ja) 2009-03-12 2013-07-31 ルネサスエレクトロニクス株式会社 信号増幅用半導体装置
TWI424684B (zh) * 2010-07-06 2014-01-21 Novatek Microelectronics Corp 具有寬增益範圍的放大器與增益調節方法
GB2504060B (en) * 2012-05-21 2019-01-09 Lime Microsystems Ltd Attenuation circuit

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4335356A (en) * 1980-01-21 1982-06-15 Tektronix, Inc. Programmable two-quadrant transconductance amplifier
US4543561A (en) * 1980-02-12 1985-09-24 Analog Devices, Incorporated Single-supply IC digital-to-analog converter for use with microprocessors
US4462003A (en) * 1983-01-10 1984-07-24 Sony/Tektronix Variable gain amplifier
US4791446A (en) * 1986-02-14 1988-12-13 Minolta Camera Kabushiki Kaisha Light measuring device
FR2714237B1 (fr) * 1993-12-17 1996-01-26 Thomson Csf Semiconducteurs Amplificateur à gain variable.

Also Published As

Publication number Publication date
US5917380A (en) 1999-06-29
FR2749992A1 (fr) 1997-12-19
EP0813295A1 (fr) 1997-12-17
JPH1070424A (ja) 1998-03-10
MY119436A (en) 2005-05-31
DE69716674T2 (de) 2003-06-12
DE69716674D1 (de) 2002-12-05
EP0813295B1 (fr) 2002-10-30

Similar Documents

Publication Publication Date Title
US5283579A (en) Digital to analog converter having high multiplying bandwidth
JP3967065B2 (ja) 増幅回路
KR100457479B1 (ko) 이득-제어된증폭기및카메라
JP4046801B2 (ja) 利得制御増幅器及び該増幅器を用いるカメラ
JPS59171B2 (ja) 電子切替回路
JP3340250B2 (ja) バッファ回路
JP2006311361A (ja) 減衰器、それを用いた可変利得増幅器ならびに電子機器
JP2000505605A (ja) オンチップ波形整形を簡単にするためのデジタルアナログ変換器および動的カレントミラー構造
EP0661804B1 (en) Volume controller
JP3078858B2 (ja) Vca回路
CN112994624B (zh) 音频功率放大器直流偏移的校准
JPH10276052A (ja) 可変利得増幅回路
JPH0436609B2 (ja)
JPH10112654A (ja) 電流セグメント方式ディジタル・アナログ変換器
JPH031709A (ja) 可変抵抗回路および可変利得増幅器
JPH08274642A (ja) Daコンバ−タおよびdaコンバ−タ装置
JP2824837B2 (ja) アナログデジタル変換器
US5552784A (en) Distortion reduction circuit for analog to digital converter system
WO2003028210A1 (fr) Amplificateur a gain variable a faible consommation d'energie
JPS59207732A (ja) 2ステツプ型ad変換器
JP3118870B2 (ja) 誤差増幅回路
JPH0636160B2 (ja) アナログ信号比較回路
EP0557052A2 (en) Analog to digital converter
JP2001094368A (ja) 演算増幅回路
KR960013042B1 (ko) 임피이던스 제어를 통한 앰프 이득 제어회로

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040609

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060509

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20060809

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20060821

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070220

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20070521

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20070524

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070710

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20070710

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20071113

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20071121

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101130

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101130

Year of fee payment: 3

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101130

Year of fee payment: 3

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101130

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111130

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111130

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121130

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121130

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131130

Year of fee payment: 6

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term