JP4026908B2 - 半導体素子の製造方法 - Google Patents

半導体素子の製造方法 Download PDF

Info

Publication number
JP4026908B2
JP4026908B2 JP00427998A JP427998A JP4026908B2 JP 4026908 B2 JP4026908 B2 JP 4026908B2 JP 00427998 A JP00427998 A JP 00427998A JP 427998 A JP427998 A JP 427998A JP 4026908 B2 JP4026908 B2 JP 4026908B2
Authority
JP
Japan
Prior art keywords
film
nitride film
manufacturing
semiconductor device
lower electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP00427998A
Other languages
English (en)
Other versions
JPH11204757A (ja
Inventor
信彦 井上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Priority to JP00427998A priority Critical patent/JP4026908B2/ja
Priority to US09/225,350 priority patent/US6228737B1/en
Publication of JPH11204757A publication Critical patent/JPH11204757A/ja
Application granted granted Critical
Publication of JP4026908B2 publication Critical patent/JP4026908B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/60Electrodes
    • H01L28/82Electrodes with an enlarged surface, e.g. formed by texturisation
    • H01L28/84Electrodes with an enlarged surface, e.g. formed by texturisation being a rough surface, e.g. using hemispherical grains
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/0217Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon nitride not containing oxygen, e.g. SixNy or SixByNz
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • H01L21/02175Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
    • H01L21/02183Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing tantalum, e.g. Ta2O5
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02205Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition
    • H01L21/02208Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si
    • H01L21/02211Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound being a silane, e.g. disilane, methylsilane or chlorosilane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/02227Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
    • H01L21/02247Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by nitridation, e.g. nitridation of the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/02227Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
    • H01L21/02255Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by thermal treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/316Inorganic layers composed of oxides or glassy oxides or oxide based glass
    • H01L21/31604Deposition from a gas or vapour
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/318Inorganic layers composed of nitrides
    • H01L21/3185Inorganic layers composed of nitrides of siliconnitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/55Capacitors with a dielectric comprising a perovskite structure material
    • H01L28/56Capacitors with a dielectric comprising a perovskite structure material the dielectric comprising two or more layers, e.g. comprising buffer layers, seed layers, gradient layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Semiconductor Memories (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Formation Of Insulating Films (AREA)

Description

【0001】
【発明の属する技術分野】
この発明は、下部電極の上にキャパシタ絶縁膜を形成する際の半導体素子の製造方法に関する。
【0002】
【従来の技術】
近年、VLSIの高集積化や高密度化により、デバイスの寸法がますます微細化している。この結果、キャパシタ面積が減少してキャパシタ容量が減少し、デバイス信頼性の劣化が引き起こされている。この問題を改善するために、3次元構造化によるキャパシタ表面積の増加と高誘電率の絶縁膜の使用とが試みられている。このうち、下部電極ポリシリコン上にTa25 膜をキャパシタ絶縁膜として形成するキャパシタ形成プロセスを図4に示し、この図を参照して、従来の形成方法につき説明する。
【0003】
先ず、シリコン基板100の上に層間絶縁膜102を形成し、この上にポリシリコンを材質とする任意の形状のストレージノード104を形成する(図4(A))。次に、ストレージノード104のポリシリコン表面に対して、700℃〜1000℃の温度のNH3 雰囲気中でRTN(Rapid Thermal Nitrization )処理を施すことにより、下層窒化膜106を形成する(図4(B))。続いて、LPCVD法によりTa25 膜を堆積する。このTa25 膜に対して600℃以上の酸素雰囲気中でアニールを施して、キャパシタ絶縁膜としてのTa25 膜108を形成する(図4(C))。そして、上部電極110として、ドープトポリシリコンまたはTiNをLPCVD法により堆積してパターニングを施し、キャパシタを完成させる(図4(D))。
【0004】
【発明が解決しようとする課題】
しかしながら、図4を参照して説明した従来方法では、600℃以上の酸素雰囲気中でアニールを施すとき(図4(C))、下層窒化膜106の耐酸化性が破れてしまい、下部電極(ストレージノード104)との界面にシリコン酸化膜が形成されてしまう。この結果、キャパシタ絶縁膜の実効膜厚が大きくなってしまうという問題があった。
【0005】
図5は、キャパシタ絶縁膜周辺を拡大して示す要部断面図である。図5に示す構成は、図4(D)に示す破線a内の領域の構成に相当する。図5に示すように、ストレージノード104と下層窒化膜106との間にシリコン酸化膜(SiO2 膜)112が形成されている。このように、下層窒化膜106の酸素に対するバリア特性が失われてしまっているので、酸素は下層窒化膜106を透過してストレージノード104の表面に達してしまう。その結果、ストレージノード104の表面の一部が酸化されてシリコン酸化膜112が形成される。発明者の実験によれば、下層窒化膜106の膜厚が比較的大きい場合には、このような耐酸化性の消失は見られない。下層窒化膜106の膜厚が20〜30Å以下になると、シリコン酸化膜112が形成されることが分かっている。
【0006】
一方、高品質で高信頼性を有したVLSIを得るには、キャパシタ絶縁膜の実効膜厚は小さい方が望ましい。従って、従来より、なるべく薄い下層窒化膜により下部電極の酸化を防止することが可能な製造方法の出現が望まれていた。
【0007】
【課題を解決するための手段】
発明者は、下層窒化膜が比較的薄い場合に耐酸化性が破れることに着目し、このような場合には下層窒化膜が島構造になっているからではないかと推測した。すなわち、下層窒化膜は、窒化物が下部電極の表面上に一様に連続的に堆積されるのではなく、窒化物の凝集体が互いに島状に離間した状態に形成されているのではないかと考えた。このように考えれば、下部電極の表面の全てが下層窒化膜により覆われているわけではないので、下部電極表面の露出部分が酸素雰囲気にさらされ、従って、下部電極上に酸化膜が形成される。
【0008】
そこで、この発明の半導体素子の製造方法によれば、下部電極の上にキャパシタ絶縁膜を形成する際に、酸素に対するバリア層としての下層窒化膜を下部電極の上に形成するに当たり、CVD法により下部電極の上に、膜厚が1〜3nmであって、島構造のCVD窒化膜を形成し、続いて窒化雰囲気中で熱処理を施すことにより、島構造のCVD窒化膜で覆われていない下部電極の表面に熱窒化膜を形成することを特徴とする。
【0009】
このように、先ず、CVD法(Chemical Vapor Deposition :化学気相成長法)により、下部電極の上にCVD窒化膜を形成する。このCVD窒化膜の膜厚は、膜が島構造となる程度に制御する。次に、窒化雰囲気中で熱処理を行う。この結果、下部電極の、CVD窒化膜で覆われていない表面部分が窒化される。従って、従来は酸素の導入部分となっていた箇所に、選択的に熱窒化膜が形成される。よって、下部電極の上面を下層窒化膜により覆いつくすことができるので、続いて行われるキャパシタ絶縁膜の形成の際に、下部電極表面に酸化膜が形成されてしまうことがない。しかも、CVD窒化膜の膜厚は島構造となる程度に薄くして良いので、下層窒化膜の極薄化が可能である。
【0010】
この発明の半導体素子の製造方法において、好ましくは、上述の熱処理をNH3 雰囲気中で行うと良い。
【0011】
また、この発明の半導体素子の製造方法において、好ましくは、上述のNH3 雰囲気の温度を700℃〜1000℃にすると良い。
【0012】
このように、700℃〜1000℃の温度のNH3 雰囲気中で熱処理を行うと、所定の熱窒化を行うことが可能である。
【0013】
また、この発明の半導体素子の製造方法において、好ましくは、上述の熱処理をN24 雰囲気中で行うと良い。
【0014】
また、この発明の半導体素子の製造方法において、好ましくは、上述のN24 雰囲気の温度を300℃〜1000℃にすると良い。
【0015】
このように、300℃〜1000℃の温度のN24 雰囲気中で熱処理を行うと、所定の熱窒化を行うことが可能である。
【0016】
また、この発明の半導体素子の製造方法において、好ましくは、キャパシタ絶縁膜をタンタルオキサイド膜とすると良い。
【0017】
このように、キャパシタ絶縁膜として一般的に多用されているタンタルオキサイド膜を形成する際にも酸素雰囲気中での熱処理を行う必要があるので、上述したように下層窒化膜を形成すれば、この下層窒化膜の耐酸化性が劣化してしまうことがない。
【0018】
【発明の実施の形態】
以下、図を参照して、この発明の実施の形態につき説明する。尚、図は、この発明が理解できる程度に構成、大きさおよび配置関係が概略的に示されているに過ぎない。また、以下に記載する材料や数値等の条件は単なる一例に過ぎない。よって、この発明は、この実施の形態に何ら限定されることがない。
【0019】
この実施の形態の半導体素子の製造方法につき、図1および図2を参照して説明する。図1および図2は、実施の形態の製造方法を示す工程図である。各図には、素子の要部断面構造が示してある。以下、ポリシリコンを材質とする3次元構造の下部電極を有したキャパシタを形成する場合を例に取り、この実施の形態の製造方法につき説明する。
【0020】
図2(A)に示すように、先ず、シリコン基板10の上に層間絶縁膜12を形成し、この層間絶縁膜12に所定のコンタクトホールを形成する。下部電極としてのストレージノード14は、このコンタクトホールを経てシリコン基板10に接合される形で層間絶縁膜12上に形成される。ストレージノード14は、ポリシリコンを材料とした所定形状のものである。
【0021】
次に、下部電極の上にキャパシタ絶縁膜を形成する際に、ストレージノード14の表面に下層窒化膜16を形成する(図2(B))。この下層窒化膜16は、酸素に対するバリア層として形成される。図1に示すように、この工程は、下記の(1)および(2)の2段階のステップに分けて行う。
【0022】
先ず、(1)CVD法により下部電極14の上にCVD窒化膜16aを形成する(図1(A))。ここでは、蒸着をLPCVD法により行い、ジクロルシラン(SiH2 Cl2 )およびアンモニア(NH3 )を原料ガスとして用いる。さらに、蒸着はシリコン基板10の温度を650℃として行い、1nm〜3nmの膜厚(エリプソメータによる測定値)のCVD窒化膜16aを形成する。
【0023】
図1(A)に示すように、この工程(1)で作成されたCVD窒化膜16aは島構造の膜体となる。すなわち、多数の窒化物(Si34 )の凝集体が互いに離間した状態で、下部電極14の表面上に分布した構造となる。
【0024】
次に、(2)窒化雰囲気中で熱処理を施すことにより下部電極14の上に熱窒化膜16bを形成する(図1(B))。ここでは、700℃〜1000℃の温度のNH3 雰囲気中でRTN処理を施すことにより、熱窒化膜16bを形成する。
【0025】
この工程(2)では、下部電極14表面の露出部分(窒化物が堆積していない部分)が窒化雰囲気にさらされる。従って、図1(B)に示すように、熱窒化膜16bは、CVD窒化膜16aで覆われていない下部電極14の上面部に形成される。このように、下部電極14の表面部分を選択的に窒化させることができるので、窒化物が堆積していない箇所を窒化して、下部電極14の表面を窒化物で覆いつくすことができる。
【0026】
従って、この実施の形態の製造方法によれば、CVD窒化膜16aの極薄化が可能である。また、下部電極14の熱窒化部分も比較的小さい領域に制御することができる。よって、CVD窒化膜16aおよび熱窒化膜16bからなる下層窒化膜16の極薄化が実現され、キャパシタ容量の増加に寄与する。
【0027】
尚、上述の熱処理は、NH3 雰囲気の代わりにN24 雰囲気を用いて、このN24 雰囲気を300℃〜1000℃の温度に制御してRTN処理を行うものとしても良い。
【0028】
下層窒化膜16の形成工程に続いて、キャパシタ絶縁膜の形成が行われる。先ず、LPCVD法により、下層窒化膜16の上にTa25 膜を形成する。さらに、このTa25 膜に600℃以上の温度の酸素雰囲気中でアニール処理を施すことにより、キャパシタ絶縁膜としてのタンタルオキサイド(Ta25 )膜18を形成する(図2(C))。この工程において、先の工程で形成した下層窒化膜16が酸化ストッパ層(バリア層)として働く。上述した方法で下層窒化膜16を形成してあるので、この膜を酸素は透過することができない。従って、下部電極14と下層窒化膜16との界面にシリコン酸化膜が形成されることを防止できる。
【0029】
最後に、Ta25 膜18の上に上部電極20を形成する(図2(D))。上部電極20は、ドープトポリシリコンやTiNをLPCVD法により堆積して形成する。続いて、パターニングを施し、キャパシタを完成させる。
【0030】
次に、図3を参照して、この実施の形態で作成した下層窒化膜の膜質を従来方法で作成したものと対比する。図3は、極薄窒化膜の耐酸化性を示すグラフである。横軸には窒化膜(Si34 膜)の膜厚を通常のエリプソメータを用いて測定した値を取り、Å単位で0〜80Åの間を10Åごとに目盛って示す。縦軸には酸化膜(図5を参照して説明したシリコン酸化膜112に相当する。)の膜厚値を取り、Å単位で0〜300Åの間を100Åごとに目盛って示す。この実施の形態の製造方法により作成した窒化膜のデータは、グラフ中に白抜きの四角記号で示してある。これら四角記号を破線aにより結んで示してある。また、従来方法で作成した窒化膜のデータは、白丸記号により示してある。これら白丸記号を実線bにより結んで示してある。
【0031】
図3に示すように、従来方法の場合には、窒化膜の膜厚が35Å以下になると酸化膜の膜厚が上昇し、すなわち耐酸化性が劣化し始める。これに対して、実施の形態の方法の場合には、窒化膜の膜厚(下層窒化膜16の膜厚)が16Åの場合であっても酸化膜の膜厚の上昇が見られず、従って耐酸化性が劣化しないと言える。
【0032】
よって、この実施の形態によれば、Ta25 膜をキャパシタ絶縁膜として用いるキャパシタ形成プロセスにおいて、下層窒化膜はその膜厚が薄いまま膜質が向上する。そして、600℃以上の酸素雰囲気アニール時に下層窒化膜の耐酸化性が破れて、下部電極ポリシリコンとの界面にシリコン酸化膜が形成され、実効膜厚が大きくなってしまうという問題が回避される。しかも、キャパシタ容量の増加が実現される。
【0033】
尚、この実施の形態では、この発明を特定の材料を用い、特定の条件で構成した例についてのみ説明したが、この発明は多くの変更および変形を行うことができる。例えば、キャパシタ絶縁膜としてタンタルオキサイド膜を用いたが、酸素雰囲気中でアニールを行う処理により形成される他の絶縁膜を用いても良い。また、熱処理時の雰囲気や温度等も材料に応じて適当に変更して良い。さらに、キャパシタを形成する場合に限らず、他の素子形成に対しても適用することができる。
【0034】
【発明の効果】
この発明の半導体素子の製造方法によれば、CVD法により下部電極の上にCVD窒化膜を形成し、続いて窒化雰囲気中で熱処理を施すことにより下部電極の上に熱窒化膜を形成する。CVD窒化膜の膜厚は、膜が島構造となる程度に制御する。従って、続く熱処理では、下部電極の、CVD窒化膜で覆われていない表面部分が選択的に窒化される。よって、下部電極の上面を下層窒化膜により覆いつくすことができるので、続いて行われるキャパシタ絶縁膜の形成の際に、下部電極表面に酸化膜が形成されてしまうことがない。しかも、CVD窒化膜の膜厚は島構造となる程度にして良いので、下層窒化膜の極薄化が可能である。
【図面の簡単な説明】
【図1】実施の形態の製造方法を示す図である。
【図2】実施の形態の製造方法を示す図である。
【図3】極薄窒化膜の耐酸化性を示す図である。
【図4】従来の製造方法を示す図である。
【図5】キャパシタの要部構成を示す図である。
【符号の説明】
10:シリコン基板 12:層間絶縁膜
14:ストレージノード 16:下層窒化膜
16a:CVD窒化膜 16b:熱窒化膜
18:Ta25 膜 20:上部電極

Claims (6)

  1. 下部電極の上にキャパシタ絶縁膜を形成する際に、酸素に対するバリア層としての下層窒化膜を前記下部電極の上に形成するに当たり、
    CVD法により前記下部電極の上に、膜厚が1〜3nmであって、島構造のCVD窒化膜を形成し、続いて
    窒化雰囲気中で熱処理を施すことにより、前記島構造のCVD窒化膜で覆われていない前記下部電極の表面に熱窒化膜を形成すること
    を特徴とする半導体素子の製造方法。
  2. 請求項1に記載の半導体素子の製造方法において、
    前記熱処理をNH3雰囲気中で行うこと
    を特徴とする半導体素子の製造方法。
  3. 請求項2に記載の半導体素子の製造方法において、
    前記NH3雰囲気の温度を700℃〜1000℃にすることを特徴とする半導体素子の製造方法。
  4. 請求項1に記載の半導体素子の製造方法において、
    前記熱処理をN24雰囲気中で行うこと
    を特徴とする半導体素子の製造方法。
  5. 請求項4に記載の半導体素子の製造方法において、
    前記N24雰囲気の温度を300℃〜1000℃にすることを特徴とする半導体素子の製造方法。
  6. 請求項1に記載の半導体素子の製造方法において、
    前記キャパシタ絶縁膜をタンタルオキサイド膜とすることを特徴とする半導体素子の製造方法。
JP00427998A 1998-01-12 1998-01-12 半導体素子の製造方法 Expired - Fee Related JP4026908B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP00427998A JP4026908B2 (ja) 1998-01-12 1998-01-12 半導体素子の製造方法
US09/225,350 US6228737B1 (en) 1998-01-12 1999-01-05 Method of manufacturing semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP00427998A JP4026908B2 (ja) 1998-01-12 1998-01-12 半導体素子の製造方法

Publications (2)

Publication Number Publication Date
JPH11204757A JPH11204757A (ja) 1999-07-30
JP4026908B2 true JP4026908B2 (ja) 2007-12-26

Family

ID=11580111

Family Applications (1)

Application Number Title Priority Date Filing Date
JP00427998A Expired - Fee Related JP4026908B2 (ja) 1998-01-12 1998-01-12 半導体素子の製造方法

Country Status (2)

Country Link
US (1) US6228737B1 (ja)
JP (1) JP4026908B2 (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6204142B1 (en) 1998-08-24 2001-03-20 Micron Technology, Inc. Methods to form electronic devices
US6528364B1 (en) * 1998-08-24 2003-03-04 Micron Technology, Inc. Methods to form electronic devices and methods to form a material over a semiconductive substrate
JP3251256B2 (ja) 1999-03-01 2002-01-28 沖電気工業株式会社 半導体装置の製造方法
KR100624903B1 (ko) * 1999-12-22 2006-09-19 주식회사 하이닉스반도체 반도체 소자의 캐패시터 제조방법
US6825522B1 (en) * 2000-07-13 2004-11-30 Micron Technology, Inc. Capacitor electrode having an interface layer of different chemical composition formed on a bulk layer
JP5410174B2 (ja) 2009-07-01 2014-02-05 株式会社日立国際電気 半導体装置の製造方法、基板処理方法および基板処理システム

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05102419A (ja) * 1991-10-07 1993-04-23 Sony Corp ダイナミツクramにおける容量の形成方法
US5930106A (en) * 1996-07-11 1999-07-27 Micron Technology, Inc. DRAM capacitors made from silicon-germanium and electrode-limited conduction dielectric films

Also Published As

Publication number Publication date
JPH11204757A (ja) 1999-07-30
US6228737B1 (en) 2001-05-08

Similar Documents

Publication Publication Date Title
US6096640A (en) Method of making a gate electrode stack with a diffusion barrier
US6265260B1 (en) Method for making an integrated circuit capacitor including tantalum pentoxide
KR100360413B1 (ko) 2단계 열처리에 의한 반도체 메모리 소자의 커패시터 제조방법
US5422311A (en) Method for manufacturing a conductor layer in a semiconductor device
JP4026908B2 (ja) 半導体素子の製造方法
JPH06151751A (ja) 半導体集積回路装置及びその製造方法
JPH05167008A (ja) 半導体素子の製造方法
US6303426B1 (en) Method of forming a capacitor having a tungsten bottom electrode in a semiconductor wafer
JP3683764B2 (ja) メモリ素子のキャパシタ製造方法
JP2982254B2 (ja) 半導体装置の製造方法
KR19990048918A (ko) 커패시터를 포함하는 반도체장치 및 그 제조방법
JP2930102B2 (ja) 半導体装置用配線構造及びその製造方法
JPH0272658A (ja) 半導体素子の製造方法
JP2008244306A (ja) 半導体装置およびその製造方法
JPH0951079A (ja) 半導体素子およびその製造方法
KR100550636B1 (ko) 반도체 소자의 고유전체 캐패시터 형성방법
JPH07193138A (ja) 半導体装置
JP3106620B2 (ja) 誘電体薄膜の製造方法及び容量素子の製造方法
JP2656945B2 (ja) 半導体装置の製造方法
KR100358173B1 (ko) 백금하부전극을갖는캐패시터형성방법
KR100450654B1 (ko) 반도체 장치의 강유전체 커패시터 제조 방법
JP2945023B2 (ja) 薄膜トランジスタの製造方法
KR100312262B1 (ko) 캐패시터 유전 특성 보호 방법
KR100387262B1 (ko) 반도체 소자의 캐패시터 제조 방법
JPS5984460A (ja) 半導体装置用キヤパシタの製造方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040830

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20070712

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070717

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070912

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20071009

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20071009

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101019

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101019

Year of fee payment: 3

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111019

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111019

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121019

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121019

Year of fee payment: 5

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121019

Year of fee payment: 5

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121019

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131019

Year of fee payment: 6

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees