JP3827678B2 - 同期コードワードのパリティ情報を用いたdc成分抑圧可能データ変調方法及び装置 - Google Patents
同期コードワードのパリティ情報を用いたdc成分抑圧可能データ変調方法及び装置 Download PDFInfo
- Publication number
- JP3827678B2 JP3827678B2 JP2004071446A JP2004071446A JP3827678B2 JP 3827678 B2 JP3827678 B2 JP 3827678B2 JP 2004071446 A JP2004071446 A JP 2004071446A JP 2004071446 A JP2004071446 A JP 2004071446A JP 3827678 B2 JP3827678 B2 JP 3827678B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- synchronization
- multiplexing
- codeword
- modulation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000000034 method Methods 0.000 title claims description 34
- 230000001360 synchronised effect Effects 0.000 title claims description 10
- 230000001629 suppression Effects 0.000 claims description 20
- 238000006243 chemical reaction Methods 0.000 claims description 15
- 238000010586 diagram Methods 0.000 description 4
- 230000000644 propagated effect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
- 238000003780 insertion Methods 0.000 description 1
- 230000037431 insertion Effects 0.000 description 1
- 238000005192 partition Methods 0.000 description 1
- 230000003595 spectral effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/14—Digital recording or reproducing using self-clocking codes
- G11B20/1403—Digital recording or reproducing using self-clocking codes characterised by the use of two levels
- G11B20/1423—Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
- G11B20/1426—Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B27/00—Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
- G11B27/10—Indexing; Addressing; Timing or synchronising; Measuring tape travel
- G11B27/19—Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier
- G11B27/28—Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording
- G11B27/30—Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording on the same track as the main recording
- G11B27/3027—Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording on the same track as the main recording used signal is digitally coded
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/38—Synchronous or start-stop systems, e.g. for Baudot code
- H04L25/40—Transmitting circuits; Receiving circuits
- H04L25/49—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
- H04L25/4906—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes
- H04L25/4915—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes using pattern inversion or substitution
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/18—Error detection or correction; Testing, e.g. of drop-outs
- G11B20/1866—Error detection or correction; Testing, e.g. of drop-outs by interleaving
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/14—Digital recording or reproducing using self-clocking codes
- G11B20/1403—Digital recording or reproducing using self-clocking codes characterised by the use of two levels
- G11B20/1423—Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
- G11B20/1426—Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof
- G11B2020/1457—Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof wherein DC control is performed by calculating a digital sum value [DSV]
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Computer Networks & Wireless Communication (AREA)
- Error Detection And Correction (AREA)
- Dc Digital Transmission (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Description
20 多重化器
30 同期コードワード挿入器
31,32 第1及び第2同期/多重化ID挿入器
40 エンコーダ
41,42 第1及び第2不十分DC成分抑圧RLLンコーダ
50 比較/選択器
Claims (33)
- 入力データを多重化情報により多重化する段階と、
多重化されたデータストリームに対して多重化情報を含む同期コードワードの挿入及び変調を行ってそれぞれの変調されたデータストリームを出力する段階と、
前記それぞれの変調されたデータストリームのうちDC成分の最も小さなデータストリームを選択する段階とを含むデータ変調方法。 - 同期コードワードのパリティ(ビット1の数)が偶数か奇数かによって前記入力データを多重化するための多重化情報を決定する段階をさらに含むことを特徴とする請求項1に記載のデータ変調方法。
- パリティ調整用ビットを0または1に変えることによって前記同期コードワード内のパリティを調整する段階をさらに含むことを特徴とする請求項2に記載のデータ変調方法。
- 前記同期コードワードは同期ボディ及びパリティ制御が可能な多重化IDで構成されていることを特徴とする請求項2に記載のデータ変調方法。
- 前記同期コードワードは同期ボディ、同期ID及びパリティ制御が可能な多重化IDで構成されていることを特徴とする請求項2に記載のデータ変調方法。
- 前記同期コードワードは同期ボディと同期ID、パリティ制御が可能な多重化IDを兼用可能に構成されていることを特徴とする請求項2に記載のデータ変調方法。
- mビットのソースデータを最小拘束長dと最大拘束長kとに制限しつつ、nビット(n≧m)のコードワードに変換するデータ変調方法において、
一定長さに分割された入力データを不連続的にスクランブルして多重化情報により多重化する段階と、
多重化されたデータストリームに対して多重化情報を含む同期コードワードの挿入及びRLL変調を行ってそれぞれの変調されたデータストリームを出力する段階と、
前記それぞれの変調されたデータストリームのうちDC成分の最も小さなデータストリームを選択する段階とを含むデータ変調方法。 - 同期コードワードのパリティ(ビット1の数)が偶数か奇数かによって前記入力データを多重化するための多重化情報を決定する段階をさらに含むことを特徴とする請求項7に記載のデータ変調方法。
- パリティ調整用ビットを0または1に変えることによって前記同期コードワード内のパリティを調整する段階をさらに含むことを特徴とする請求項8に記載のデータ変調方法。
- 前記同期コードワードは最大拘束長k条件に違反する最長のランレングスを有する所定のパターンを有する同期ボディ及びパリティ制御が可能な多重化IDで構成されていることを特徴とする請求項8に記載のデータ変調方法。
- 前記同期コードワードは最大拘束長k条件に違反する最長のランレングスを有する所定のパターンを有する同期ボディ、同期ID及びパリティ制御が可能な多重化IDで構成されていることを特徴とする請求項8に記載のデータ変調方法。
- 前記同期コードワードは最大拘束長k条件に違反する最長のランレングスを有する所定のパターンを有する同期ボディと同期ID、パリティ制御が可能な多重化IDを兼用可能に構成されていることを特徴とする請求項8に記載のデータ変調方法。
- 前記多重化段階は、
2つの多重化されたデータ列に対し、先頭の1ビットの多重化情報とその直後のmビットのデータ(最初の符号変調単位)との排他的論理和演算により前記入力データから変換されたデータを生成する段階と、
2番目の符号変調単位からq−1番目(q:スクランブル間隔指数)の符号変調単位までは排他的論理和演算処理がなされずにそのまま出力する段階と、
前記最初の符号変調単位の前記変換されたデータとq番目の符号変調単位との排他的論理和演算により前記入力データから次の変換データを生成する段階と、
q番目の符号変調単位毎に前記入力データ列の最終の符号変調単位まで追加的な排他的論理和演算を反復的に行う段階とを含むことを特徴とする請求項8に記載のデータ変調方法。 - 前記RLL変調段階ではDC−freeではあるが、DC成分抑圧性能が十分でないweek DC−free RLL変調を行うことを特徴とする請求項8に記載のデータ変調方法。
- 入力データを多重化情報により多重化する多重化手段と、
多重化されたデータストリームに対して多重化情報が含まれている同期コードワードの挿入及び変調を行ってそれぞれの変調されたデータストリームを出力する変調手段と、
前記それぞれの変調されたデータストリームのうちDC成分の最も小さなデータストリームを選択する選択手段と、を含むデータ変調装置。 - 前記入力データを多重化するための多重化情報は同期コードワードのパリティ(ビット1の数)が偶数か奇数かによって決定されることを特徴とする請求項15に記載のデータ変調装置。
- 前記同期コードワード内にパリティの調整はパリティ調整用ビットを0または1に変えることによって行うことを特徴とする請求項15に記載のデータ変調装置。
- 前記同期コードワードは同期ボディ及びパリティ制御が可能な多重化IDで構成されていることを特徴とする請求項15に記載のデータ変調装置。
- 前記同期コードワードは同期ボディ、同期ID及びパリティ制御が可能な多重化IDで構成されていることを特徴とする請求項15に記載のデータ変調装置。
- 前記同期コードワードは同期ボディと同期ID、パリティ制御が可能な多重化IDが兼用可能に構成されていることを特徴とする請求項15に記載のデータ変調装置。
- mビットのソースデータを最小拘束長d及び最大拘束長kに制限しつつ、nビット(n≧m)のコードワードに変換するデータ変調装置において、
一定長さに分割された入力データを不連続的にスクランブルして多重化情報により多重化する擬似スクランブル多重化手段と、
多重化されたデータストリームに対して多重化情報を含む同期コードワードの挿入及びRLL変調を行ってそれぞれの変調されたデータストリームを出力する変調手段と、
前記それぞれの変調されたデータストリームのうちDC成分の最も小さなデータストリームを選択する選択手段と、を含むデータ変調装置。 - 前記入力データを多重化するための多重化情報は同期コードワードのパリティ(ビット1の数)が偶数か奇数かによって決定されることを特徴とする請求項21に記載のデータ変調装置。
- 前記同期コードワード内にパリティの調整はパリティ調整用ビットを0または1に変えることによって行うことを特徴とする請求項22に記載のデータ変調装置。
- 前記同期コードワードは最大拘束長k条件に違反する最長のランレングスを有する所定のパターンを有する同期ボディ及びパリティ制御が可能な多重化IDで構成されていることを特徴とする請求項22に記載のデータ変調装置。
- 前記同期コードワードは最大拘束長k条件に違反する最長のランレングスを有する所定のパターンを有する同期ボディ、同期ID及びパリティ制御が可能な多重化IDで構成されていることを特徴とする請求項22に記載のデータ変調装置。
- 前記同期コードワードは最大拘束長k条件に違反する最長のランレングスを有する所定のパターンを有する同期ボディと同期ID、パリティ制御が可能な多重化IDを兼用可能に構成されていることを特徴とする請求項22に記載のデータ変調装置。
- 前記擬似スクランブル多重化手段は2種類の多重化されたデータ列に対してスクランブル間隔指数q番目毎に1つずつ配置された排他的論理和素子を含み、
先頭の1ビットの多重化情報とその直後のmビットのデータ(最初の符号変調単位)との排他的論理和演算により前記入力データから変換されたデータを生成し、2番目の符号変調単位からq−1番目の符号変調単位までは排他的論理和演算をせずにそのまま出力し、前記最初の符号変調単位の前記変換されたデータとq番目の符号変調単位との排他的論理和演算により次の変換データを生成し、q番目の符号変調単位毎に前記入力データ列の最終の符号変調単位まで追加的な排他的論理和演算を反復的に行うことを特徴とする請求項22に記載のデータ変調装置。 - 前記変調手段は、
2つの多重化されたデータストリームに対して多重化情報を含む同期コードワードを挿入する第1及び第2同期コードワード挿入器と、
DC−freeではあるが、DC成分抑圧性能が十分でないweek DC−free RLL変調を行う第1及び第2DC−free RLLエンコーダとを含むことを特徴とする請求項22に記載のデータ変調装置。 - 前記第1及び第2DC−free RLLエンコーダでは別途の付加ビットが付加されたDC成分抑圧制御変換表を使用せず、所定拘束長条件に合うコードワードを生成し、前記拘束長条件別にコードワードでグルーピングし、ソースワードに対するコード列がDC制御能力を有するようにコードワードで配されている主コード変換表と前記所定の拘束長条件を満たし、前記主コード変換表で必要でないコードワードを取ってDC成分抑圧制御用補助変換表を用いてRLL変調を行うことを特徴とする請求項28に記載のデータ変調装置。
- 入力データを同期コードワードのパリティデータにより多重化する段階と、
前記多重化された入力データに対して前記パリティデータを含む同期コードワードを挿入して多重化されたデータストリームを生成する段階と、
挿入された前記同期コードワードを有する前記多重化されたデータストリームにデータ変調を行ってそれぞれの変調されたデータストリームを出力する段階と、
前記変調されたデートストリームのうちDC成分の最も小さなデータストリームを選択して出力する段階とを含むデータ変調方法。 - mビットのソースデータを最小拘束長d及び最大拘束長kに制限しつつnビット(n≧m)のコードワードに変換するデータ変調方法において、
一定長さに分割された入力データを間欠的に再配列することによって同期コードワードのパリティデータにより前記入力データを多重化し、多重化されたデータストリームを生成する段階と、
前記多重化されたデータストリームに対して前記パリティデータを含む同期コードワードを挿入する段階と、
挿入された前記同期コードワードを有する前記多重化されたデータストリームにRLL変調を行ってそれぞれの変調されたデータストリームを出力する段階と、
前記それぞれの変調されたデータストリームのうちDC成分の最も小さなデータストリームを選択して出力する段階とを含むデータ変調方法。 - 入力データを同期コードワードのパリティデータにより多重化し、多重化されたデータストリームを生成する多重化手段と、
前記多重化されたデータストリームに対して前記パリティ情報を含む同期コードワードを挿入し、挿入された前記同期コードワードを有する前記多重化された入力データストリームに変調を行い、それぞれの変調されたデータストリームを出力する変調手段と、
前記それぞれの変調されたデータストリームのうちDC成分の最も小さなデータストリームを選択して出力する選択手段とを含むデータ変調装置。 - mビットのソースデータを最小拘束長d及び最大拘束長kに制限しつつnビット(n≧m)のコードワードに変換するデータ変調装置において、
一定長さに分割された入力データを間欠的に再配列することによって同期コードワードのパリティデータにより前記入力データを多重化し、多重化されたデータストリームを生成する擬似スクランブル多重化手段と、
前記多重化されたデータストリームに対して前記パリティデータを含む同期コードワードを挿入し、挿入された前記同期コードワードを有する前記多重化されたデータストリームにRLL変調を行い、それぞれの変調されたデータストリームを出力する変調手段と、
前記それぞれの変調されたデータストリームのうちDC成分の最も小さなデータストリームを選択して出力する選択手段とを含むデータ変調装置。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030015856A KR100917884B1 (ko) | 2003-03-13 | 2003-03-13 | 동기 코드워드의 패리티 정보를 이용하여 dc 억압이가능한 데이터 변조 방법 및 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2004282753A JP2004282753A (ja) | 2004-10-07 |
JP3827678B2 true JP3827678B2 (ja) | 2006-09-27 |
Family
ID=32768647
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004071446A Expired - Fee Related JP3827678B2 (ja) | 2003-03-13 | 2004-03-12 | 同期コードワードのパリティ情報を用いたdc成分抑圧可能データ変調方法及び装置 |
Country Status (6)
Country | Link |
---|---|
US (1) | US7275205B2 (ja) |
EP (1) | EP1458155A3 (ja) |
JP (1) | JP3827678B2 (ja) |
KR (1) | KR100917884B1 (ja) |
CN (1) | CN1321503C (ja) |
TW (1) | TWI276060B (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009015909A (ja) * | 2007-06-29 | 2009-01-22 | Toshiba Corp | 誤り訂正処理装置及び誤り訂正処理方法 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7034719B2 (en) * | 2002-09-27 | 2006-04-25 | Samsung Electronics Co., Ltd. | Data modulating method and apparatus, data demodulating method and apparatus, and code arranging method |
US7205912B1 (en) * | 2005-10-31 | 2007-04-17 | Seagate Technology Llc | Structured set partitioning and multilevel coding for partial response channels |
CN111106838B (zh) * | 2019-12-31 | 2021-08-31 | 华中科技大学 | 一种通信同步方法、装置及系统 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100644599B1 (ko) * | 2000-09-06 | 2006-11-13 | 삼성전자주식회사 | 개선된 dc 억압 능력을 갖는 rll 코드 변복조 방법 |
TW307862B (ja) * | 1995-06-20 | 1997-06-11 | Sony Co Ltd | |
JP3167638B2 (ja) * | 1995-08-04 | 2001-05-21 | 三洋電機株式会社 | ディジタル変調方法と復調方法及びディジタル変調回路と復調回路 |
DE19534048A1 (de) | 1995-09-14 | 1997-03-20 | Thomson Brandt Gmbh | Verfahren und Schaltungsanordnung zur Erzeugung eines kanalcodierten Binärsignals |
US6002718A (en) | 1995-10-27 | 1999-12-14 | Hewlett-Packard Company | Method and apparatus for generating runlength-limited coding with DC control |
AU4472097A (en) * | 1996-10-13 | 1998-05-11 | Sanyo Electric Co., Ltd. | Method and circuit for digital modulation and method and circuit for digital demodulation |
JP3080907B2 (ja) * | 1997-07-22 | 2000-08-28 | 日本電気アイシーマイコンシステム株式会社 | 変復調方法および変復調装置 |
CN100428633C (zh) | 2001-06-29 | 2008-10-22 | 日本胜利株式会社 | 数字信号的调制方法及调制装置 |
-
2003
- 2003-03-13 KR KR1020030015856A patent/KR100917884B1/ko not_active IP Right Cessation
-
2004
- 2004-03-03 US US10/791,268 patent/US7275205B2/en not_active Expired - Fee Related
- 2004-03-03 TW TW093105484A patent/TWI276060B/zh not_active IP Right Cessation
- 2004-03-04 EP EP04251274A patent/EP1458155A3/en not_active Withdrawn
- 2004-03-12 CN CNB200410039626XA patent/CN1321503C/zh not_active Expired - Fee Related
- 2004-03-12 JP JP2004071446A patent/JP3827678B2/ja not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009015909A (ja) * | 2007-06-29 | 2009-01-22 | Toshiba Corp | 誤り訂正処理装置及び誤り訂正処理方法 |
Also Published As
Publication number | Publication date |
---|---|
TWI276060B (en) | 2007-03-11 |
TW200419534A (en) | 2004-10-01 |
EP1458155A2 (en) | 2004-09-15 |
JP2004282753A (ja) | 2004-10-07 |
KR100917884B1 (ko) | 2009-09-16 |
US7275205B2 (en) | 2007-09-25 |
KR20040081523A (ko) | 2004-09-22 |
US20040205423A1 (en) | 2004-10-14 |
EP1458155A3 (en) | 2007-03-21 |
CN1531228A (zh) | 2004-09-22 |
CN1321503C (zh) | 2007-06-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4382124B2 (ja) | 誤り訂正符号化装置及び誤り訂正復号装置 | |
KR100421164B1 (ko) | 이동통신시스템에서 전송율 정보 부호화 및 복호화 장치 및 방법 | |
JP4651834B2 (ja) | パケット化直列データを符号化するための符号化方法および符号器 | |
JP2001308712A (ja) | パケット化直列データの復号化方法及びデコーダ | |
KR100433904B1 (ko) | 분할모드에 따른 전송형식 조합표시 비트의 부호화 장치및 방법 | |
EP1679597A2 (en) | Method for imposing modulation constraints on data and disk drive system | |
KR100494884B1 (ko) | 터보 코더에 공급될 데이터 블록을 정합시키기 위한 방법및 이에 상응하는 통신기기 | |
JP2006333478A (ja) | パケットデータの符号化と復号 | |
EP1241795A3 (en) | Method and system for transmitting and receiving information using chain reaction codes | |
KR20020028860A (ko) | 분할모드에 따른 전송형식 조합표시 비트의 부호화 장치및 방법 | |
CN1567730A (zh) | 用于通信系统的信道编码/解码设备 | |
JP2004135358A (ja) | 符号分割移動通信システムでの硬分割モードのための伝送形式組合表示ビットの伝送装置及び方法 | |
JP2004173302A (ja) | 符号分割移動通信システムにおける硬分割モードのための伝送形式組み合わせ表示ビットのシンボルマッピング装置及び方法 | |
JPH0724382B2 (ja) | 符号化方法、装置及び復号化装置 | |
JPH1186458A (ja) | 変調装置および変調方法、復調装置および復調方法、並びに伝送媒体 | |
JP3827678B2 (ja) | 同期コードワードのパリティ情報を用いたdc成分抑圧可能データ変調方法及び装置 | |
CN108768906B (zh) | 加扰方法、设备及可读存储介质 | |
KR20020023164A (ko) | 이동 통신 시스템에서 최적 (11,5) 부호어를부호화/복호화하는 장치 및 방법 | |
EP4216442A1 (en) | Generalized near optimal packet encoding | |
EP0932258A1 (en) | Method and circuit for digital modulation and method and circuit for digital demodulation | |
JP3947510B2 (ja) | データ変調方法、データ復調方法及びコード配置方法 | |
KR100677105B1 (ko) | 데이터 변조 방법과 장치, 데이터 복조 방법 및 장치 | |
JP2004120763A5 (ja) | ||
JP2712502B2 (ja) | 伝送路符号化/復号化方式 | |
WO2006062296A2 (en) | Encoding system using a non-binary turbo code and an encoding method thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20060623 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20060627 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20060704 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090714 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100714 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110714 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120714 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120714 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130714 Year of fee payment: 7 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |