JP3697776B2 - 半導体装置とその製造方法 - Google Patents

半導体装置とその製造方法 Download PDF

Info

Publication number
JP3697776B2
JP3697776B2 JP10996696A JP10996696A JP3697776B2 JP 3697776 B2 JP3697776 B2 JP 3697776B2 JP 10996696 A JP10996696 A JP 10996696A JP 10996696 A JP10996696 A JP 10996696A JP 3697776 B2 JP3697776 B2 JP 3697776B2
Authority
JP
Japan
Prior art keywords
interlayer insulating
insulating layer
film
seal ring
chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP10996696A
Other languages
English (en)
Other versions
JPH09298196A (ja
Inventor
隆久 山葉
誠治 平出
雄史 井上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yamaha Corp
Original Assignee
Yamaha Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yamaha Corp filed Critical Yamaha Corp
Priority to JP10996696A priority Critical patent/JP3697776B2/ja
Publication of JPH09298196A publication Critical patent/JPH09298196A/ja
Application granted granted Critical
Publication of JP3697776B2 publication Critical patent/JP3697776B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Formation Of Insulating Films (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、半導体装置とその製造方法に関し、特に半導体チップの周縁部にシールリングを有する樹脂封止型の半導体装置とその製造方法に関する。
【0002】
【従来の技術】
図11は、半導体基板上に画定され、スクライブ領域Sを挟んで隣接する2つの半導体チップ領域の一部を示す概略平面図である。図に示すように、半導体チップの内部領域Iには、集積回路等が形成される素子形成領域aとこの素子形成領域aの周囲にあってボンディングパッドが配置されるボンディングパッド形成領域bが設けられている。さらに、この内部領域Iを取り囲んで予備領域cが設けられている。
【0003】
予備領域cは、ウェハをダイシングしてチップに分離する際、スクライブ面より入るクラックが素子形成領域aに届かないように配慮して設けられた20μm〜100μmの幅の領域である。通常、予備領域cに配線パターンは形成されない。
【0004】
予備領域cの外周部であるチップ周縁部dには、シールリングが形成されることが多い。一般にシールリングとは、チップ周縁部dの層間絶縁膜等の積層の端面を覆う帯状のダミー配線パターンをいい、チップ側部からの水分、不純物(汚染物)の侵入を防ぐ役目を果たす。なお、以下にシールリング構造という場合は、シールリングを含むチップ周縁部の積層構造を指すこととする。
【0005】
従来使用されている2種のシールリング構造について図12(A)及び図12(B)を参照して説明する。
図12(A)は、2層の配線層のうち上層の配線層のみによってシールリングを形成した半導体チップの、ボンディングパッド形成領域bからスクライブ領域Sにかけての断面図である。
【0006】
図12(A)に示すように、半導体基板1の表面上に、下側よりチップ周縁部dに端部を有するフィールド酸化膜2と第1層目の層間絶縁膜3が形成されている。層間絶縁膜3上のボンディングパッド形成領域bには、ボンディングパッドとして、第1層目と第2層目の配線層による配線パターン4aと8aが形成されている。層間絶縁膜3上には、第2層目の層間絶縁層であるCVD(化学気相堆積法)絶縁膜5が形成されている。
【0007】
チップ周縁部dには、CVD絶縁膜5と層間絶縁膜3の積層の端部の上面と側端面、およびこれに連続する半導体基板1の一部表面を被覆するシールリング8bが形成されている。さらに、CVD絶縁膜5の表面およびシールリング8bを覆うパッシベーション膜9が形成されている。なお、スクライブ領域Sには、半導体基板1の表面が露出しているが、これは、スクライブをし易くする為である。
【0008】
図12(B)は、第1層目および第2層目の両方の配線層でシールリングを形成した半導体チップの、ボンディングパッド形成領域bからスクライブ領域Sにかけての断面図である。
【0009】
図12(B)に示すシールリング構造では、第1層目の配線層により層間絶縁膜3の端部の上面と側端面、及びそれに連続する半導体基板1の一部表面を被覆するシールリング4bが形成されている。シールリング8bは、第2層目の層間絶縁層I2の端部の上面と側端面およびこれに連続するようにシールリング4bの上面と半導体基板1の一部表面を被覆している。
【0010】
また、図12(B)に示す半導体チップでは、第2層目の層間絶縁層I2が、一対のCVD絶縁膜5、7でSOG(スピンオングラス)膜6を挟む積層膜で形成されている。通常、多層配線層を形成する場合は、配線層の成膜およびパターニングの際、基板表面に凹凸があるため、配線の寸法精度が低下するという問題がある。SOG膜6の形成は、基板表面の凹凸を平坦化し、配線のパターニング精度を改善する効果を有する。
【0011】
この第2層目の層間絶縁層I2を形成する為には、プラズマCVD法によりCVD絶縁膜5を形成し、さらにCVD絶縁膜5の上にSOG膜を塗布する。その後CVD絶縁膜5の表面の凹部を除く平坦な面上に形成されたSOG膜がほぼ消滅するまでエッチバックする。さらにエッチバックにより得られた平坦な絶縁膜表面上にプラズマCVD法を用いて絶縁膜7を形成する。
【0012】
【発明が解決しようとする課題】
図13は、図12(A)に示すシールリング構造を形成する時の途中工程におけるチップの部分断面図である。図に示すように層間絶縁膜3が形成された半導体基板1の表面上に第1層目の配線層4を形成し、この配線層4上にレジスト膜を回転塗布し、露光現像工程を経て、ボンディングパッドおよび配線用のレジストパターン10aを形成する。この構造では、チップ周縁部dの第1層目の配線層4をエッチング除去する。
【0013】
しかし、チップ周縁部dには、フィールド酸化膜2の端部と層間絶縁膜3の端部に起因する段差が存在する。この段差が大きいと、図に示すように塗布されたレジストが段差部分に厚く溜まり易い。ポジレジストの場合、厚く溜まったレジストは露光不十分となり、現像後もレジスト残り10bが生じることがある。
【0014】
レジスト残り10bは、配線層4をエッチングする際、エッチングマスクとなり、レジスト残り10bの下の配線層4が部分的にエッチングされず残ってしまうことがある。基板上に部分的に残った配線層は、ひげ状の幅の狭いものであることが多く、後続の工程中で剥がれ易い。剥がれた配線層が、基板上の内部回路の方へ浮遊し、再付着すると、ショート等を引き起こし、チップの歩留りを下げることになる。
【0015】
これに対し、図12(B)に示すシールリング構造は、層間絶縁膜3の端部を覆う第1層目の配線層からなるシールリング4bを有する。この為、先に指摘したレジストが溜まり易い段差が存在するが、この段差を覆って積極的にレジストパターンを形成する。従って、部分的にレジストの現像残りが生じることはない。また、このレジストパターンをエッチングマスクとして、第1層目の配線層をエッチングして得られるシールリング4bは、十分な幅を有するので剥がれることはなく、上述のような配線層の部分的残りによる問題は発生しない。
【0016】
また、図12(B)に示すシールリング構造では、層間絶縁層にSOG膜を含むので、基板表面が平坦化され、配線層のパターニング精度が向上する。しかし、SOG膜6の形成に関し、別の問題が発生する。
【0017】
第2層目の層間絶縁層I2を形成するためには、絶縁膜5上にSOG膜の液状原料を回転塗布する。この際、シールリング4bが堰となり、SOG原料がシールリング4bの上流側に特に厚く溜まりやすい。SOG膜の絶縁膜としての膜質はそれ程良くないので、SOG膜の使用は必要最小限にすることが望まれる。そこで、エッチバックを行い平坦部上のSOG膜を除去し、凹部を埋めたSOG膜のみを残留させる。
【0018】
この時、予備領域cにSOG膜が残留しないようにエッチバックを行うことが好ましいが、シールリング4bの内側の予備領域cに厚く溜まったSOG膜は、エッチバック後も厚く残留することが多い。ボンディングパッド形成領域bより内側の素子形成領域内は、密に配線パターン等が形成されているので、SOG膜が残留する各凹部は小面積であるが、予備領域cには、広域でしかも厚いSOG膜が残留し易い。
【0019】
このように予備領域cにSOG膜が厚くしかも広域に残った半導体チップをパッケージに樹脂封止し、温度サイクル試験にかけると、残留したSOG膜にクラックが生じることが多い。これらのクラックが、素子形成領域に達する場合もある。クラックから水分の侵入を招き、侵入した水分が素子形成領域に達すると、トランジスタ等の機能素子の特性に悪影響を与えることもある。
【0020】
たとえば、酸化膜近傍に水分が達すると、トランジスタのしきい値を変動させたり、フィールド酸化膜とシリコン基板との界面近傍のウェル領域に負の電荷を誘発し、n型チャネルを形成してしまうことがある。また、侵入した水分はAl等の配線材料を腐食してしまうこともある。
【0021】
本発明の目的は、SOG膜を中間層として含む層間絶縁層中においてクラックの発生が少ない半導体装置とその製造方法を提供することである。
【0022】
【課題を解決するための手段】
本発明の半導体装置は、頂点で交わる辺によって画定される多角形状の表面を有する半導体チップ基板と、前記半導体チップ基板の表面上に形成され、前記辺よりも内側に、外縁を有する第1の層間絶縁層と、前記頂点の近傍領域を除く前記第1の層間絶縁層の外縁を覆い、導電性材料で形成された第1シールリングと、前記第1の層間絶縁層上に形成され、前記辺よりも内側に外縁を有し、塗布絶縁膜とその上下を覆い互いに接する外周部を有する一対のCVD絶縁膜からなる第2の層間絶縁層と、前記第2の層間絶縁層の外縁、前記第1シールリングで覆われていない前記第1の層間絶縁層の外縁を覆い、導電性材料で形成された第2シールリングとを有する。
【0023】
塗布絶縁膜を形成する工程において、チップ基板の各頂点近傍領域には、第1シールリングを形成しないので、第1シールリングによる塗布液の流れの堰がなく、頂点の近傍領域には塗布絶縁膜の広域残留ができない。よって、塗布絶縁膜の広域残留に起因するクラックの発生を効果的に抑制することができる。
【0024】
頂点の近傍領域を除く第1の層間絶縁層の外縁には、第1シールリングが形成される。第1の層間絶縁層の外縁を覆う導電性膜をエッチング除去しようとする場合は、エッチング残りが生じ、このエッチング残りが工程途中で剥離し易く、ショート等を引き起こすことがある。しかし、外縁部にシールリングとして積極的に導電性膜によるパターンを形成することにより、導電性膜のエッチング残りが発生することを抑制できる。
【0025】
また、本発明の別な半導体装置の製造方法は、頂点で交わる辺によって画定される多角形状の表面を有する半導体チップ基板上に、第1の層間絶縁層を形成する工程と、前記第1の層間絶縁層の外周端部をエッチングし、前記辺よりも内側に、前記第1の層間絶縁層の外縁を形成する工程と、前記第1の層間絶縁層を覆い、基板表面全面に、第1の導電性膜を形成する工程と、前記第1の導電性膜の少なくとも前記第1の層間絶縁膜の外縁を覆う外周端部をエッチングする工程と、基板上の最表面全面に、塗布絶縁膜とその上下を覆う一対のCVD絶縁膜からなる第2の層間絶縁層を形成する工程と、前記第2の層間絶縁層を覆い、基板表面全面に、第2の導電性膜を形成する工程と、前記第2の導電性膜を選択的にエッチングし、前記辺の内側に形成された前記各層間絶縁層による積層の端部の上面と側端面を連続的に覆うシールリングを形成する工程とを有し、前記第2の層間絶縁層を形成する工程が、CVD法を用いて第1の絶縁膜を形成する工程と、前記第1の絶縁膜上に第1の塗布絶縁膜を形成する工程と、前記第1の絶縁膜と前記第1の塗布絶縁膜の積層の表面からその厚さの一部をエッチバックする工程と、前記エッチバックにより得られた最表面上に、CVD法を用いて第2の絶縁膜を形成する工程とを有する。
【0026】
この方法によれば、チップ全周縁部に上層配線層のみでシールリングが形成される。塗布絶縁膜を形成する工程において、シールリングが形成されていないので、シールリングによる塗布液の流れの堰がなく、チップ全周縁部近傍に塗布絶縁膜の広域残留ができない。よって、塗布絶縁膜の広域残留に起因するクラックの発生をより効果的に抑制することができる。
【0027】
【発明の実施の形態】
本発明の第1の実施例について述べる前に、本願の発明者等が行った試験について説明する。
【0028】
第2層目の層間絶縁層がSOG膜を中間層に有する2種の半導体チップを作製した。一方の半導体チップは、図1(A)に示すように、図12(A)に示した従来のシールリング構造において第2層目の層間絶縁層5をSOG膜を含む層間絶縁層に置き換えたものである。チップ周縁部dに第2層目の配線層のみでシールリングが形成されている。
【0029】
もう一方の半導体チップは、チップ周縁部dに第1層目と第2層目の配線層でシールリングが形成されたものであり、図12(B)に示した半導体チップと同等のものである。なお、図1(B)に示すシールリング断面構造は、図12(B)に示すシールリング断面構造とほぼ等しいので、以下図1(B)を参照する。
【0030】
それぞれの半導体チップをQFP(Quad Inline Flat Package)タイプのパッケージに樹脂封止し、温度サイクル試験にかけ、第2層目の層間絶縁層I2でのクラック発生状態を観察した。なお、作製した半導体チップは、一辺8.5mmの正方形状を有するものであった。
【0031】
チップをまず−65℃の低温状態で30分保持した後、5分間室温に戻し、次に150℃の高温状態で30分保持し、再び5分間室温に戻す一連の過程を1サイクルとして、温度サイクルを500回繰り返した。
【0032】
図1(B)に示すように、第1層目の配線層と第2層目の配線層でシールリングを形成した半導体チップでは、49個中37個のチップで、第2層目の層間絶縁層I2中にクラックの発生が確認された。これらのクラックは、SOG膜6とプラズマCVDによるCVD絶縁膜5又は7との界面から発生し、SOG膜6内にクラックが伸びていた。両者の膜の密着性が悪いことに起因していると思われる。
【0033】
留意すべきことは、これらのクラックの起点が、いずれもチップコーナから半径約2mmの円内のチップコーナ近傍に集中していたことである。熱サイクル試験において、チップコーナ部に発生する応力が大きい為と考えられる。
【0034】
一方、図1(A)に示す上層配線層(第2層目の配線層)のみでシールリングを形成した半導体チップでは、49個のチップ中いずれにもクラックの発生は発見されなかった。このチップでは、第1層目の配線層でシールリングを形成しないので、チップ周縁部dに、SOG原料を塗布する際の流れの堰となるものがなく、予備領域c上にSOG膜が厚く溜まることがない。よって、エッチバック工程後のチップ周縁部dから予備領域cにかけての第2層目の層間絶縁層I2の中にクラック発生の要因となるSOG膜の残留が殆どないためと考えられる。
【0035】
ただし、図1(A)に示すように、このシールリングを有するチップにおいても、ウェハ上でのチップの位置によっては、SOG膜原料を塗布する際の液流れがチップ端部からチップの内側に向けられることがある。この場合は、第1層目の配線層で形成するボンディングパッド用の配線パターン4aが流れの堰となり、その上流側に厚いSOG膜を形成してしまい、エッチバック後も予備領域c上の第2層目の層間絶縁層I2中にSOG膜が残留してしまうことがある。しかし、このようなSOG膜の残留がチップコーナ近傍にあっても、図1(A)に示すチップでは、上述したように、クラックの発生は起こっていなかった。
【0036】
これは、ボンディングパッドは離散的なパターンであるため広域にSOG膜が残留せず、ボンディングパッド用の配線パターン4aに隣接する部分のみにSOG膜が残留する為であろう。又、同じ予備領域cでも、よりチップの内側にあり、SOG膜にかかる応力が幾分小さい為であろう。さらに、ボンディングパッド形成領域bが隣接する素子形成領域には、複数の配線パターンが密に形成されており、この配線パターン等による凹凸の存在により、SOG膜とプラズマCVD法によって形成した絶縁膜の実質的な接触面積が増し、剥離しにくい状態にある為と考えられる。
【0037】
なお、定量的な把握は行っていないが、従来から指摘されているように、第2層目の配線層のみでシールリングを形成した図1(A)に示すシールリング構造を有する半導体チップでは、製造工程中に第1層目の配線層の剥離が発生することもあったが、第1層目の配線層、第2層目の配線層の両方でシールリングを形成した図1(B)に示すシールリング構造の半導体チップではこの剥離は発生しなかった。
【0038】
これらの試験結果から、チップコーナ近傍において、予備領域cに広域にSOG膜が残留しており、しかもチップ周縁部dに近い側に特に厚くSOGが残る場合には、高い頻度でクラックが発生すると推察できる。
【0039】
以上の試験結果を鑑みて提案された本発明の第1の実施例について図1(A)〜図5(E2)を参照して以下に説明する。
図1(C)に示すように、第1の実施例で用いる半導体チップは、四角形の平面形状を有し、そのチップ表面は、機能素子やボンディングパッド等が形成される内部領域I、内部領域Iの周囲に帯状に設けられ何の配線パターンも形成されない予備領域c、さらに予備領域cを囲むチップ周縁部d、およびチップ周縁部dの外周のスクライブ領域Sに分けられる。
【0040】
以下、第1の実施例では、4つのそれぞれのチップコーナ(四角形の各頂点)を中心とした半径rの1/4円内のチップ周縁部dをチップ端角領域Ccと呼び、それ以外のチップ周縁部dをチップ端辺央領域Ecと呼ぶ。
【0041】
第1の実施例の半導体チップは、従来のようにチップ周縁部dの全域に単一のシールリング構造を有するものではなく、チップ端角領域Ccには、図1(A)に示すシールリング構造を有し、チップ端辺央領域Ecには、図1(B)に示すシールリング構造を有する。
【0042】
チップ表面上のシールリングの平面パターンを図2に示す。なお理解の便宜の為、チップ周縁部dをやや大きめに図示している。図に示すように、上層配線層(第2層目の配線層)によるシールリング8bは、予備領域cを囲む全周囲のチップ周縁部dに環(ループ)状に形成するが、下層配線層(第1層目の配線層)によるシールリング4bは、図1(C)におけるチップ端角領域Ccに相当するチップコーナ領域を除くチップ周縁部dのみに形成する。
【0043】
第1の実施例において、図1(A)は、図1(C)に示す一点鎖線A−A’におけるチップの断面図に相当する。即ち、チップ端角領域Ccを含むチップの、ボンディングパッド形成領域bからスクライブ領域Sにかけての部分断面図である。また、図1(B)は、図1(C)に示す一点鎖線B−B’におけるチップの断面に相当する。即ち、チップ端辺央領域Ecを含むチップの、ボンディングパッド形成領域bからスクライブ領域Sにかけての部分断面図である。
【0044】
チップ端角領域Ccには、図1(A)に示すように、2層の配線層のうち上層の配線層のみでシールリング8bを形成することにより、チップ端角領域Ccの予備領域cにSOG膜が広く残留することを防止している。この為、クラック発生を効果的に抑制できる。
【0045】
一方、図1(B)に示すように、チップ端辺央領域Ecには、下層配線層でもシールリング4bを形成することにより、下層配線層が層間絶縁層の外縁の段差部に部分的に残留して工程途中で剥離するという問題を避けることができる。なお、チップ端辺央領域Ecから予備領域cにかけて広域にSOG膜6が残留し得るが、上述の試験結果から推察されるように、チップ端辺央領域Ecでは、チップコーナ近傍ほど発生する応力が大きくない為、SOG膜6にクラックが発生する心配は少ない。さらに、シールリング4bは、コーナ部分で切り欠かれており、閉じたループ状のシールリングと較べれば、SOGを堰止める作用が少ないであろう。
【0046】
以下に、第1の実施例の半導体装置の製造方法について図3(A)〜図5(E2)を参照しながら説明する。
図3(A)、図3(B)を用いて、第1層目の配線層を半導体基板表面に形成するまでの工程について説明する。
【0047】
チップの内側の素子形成領域には、トランジスタ等の機能デバイスを形成する。形成するデバイスの種類は特に限定されない。シールリング構造の作製は、素子形成領域上へのデバイス作製と同時に進行する。例えば素子形成領域にトランジスタを形成する場合を例にとって説明する。
【0048】
チップ内側の素子形成領域の半導体基板表面に活性領域を画定する為にSiNx 膜のマスクを用いた基板表面の熱酸化により、フィールド酸化膜を形成する。同時に、図3(A)に示すように、ボンディングパッド形成領域bからチップ周縁部dに至る領域にも、半導体基板1の表面層にフィールド酸化膜2の層を形成する。なお、スクライブ領域Sでは半導体基板1の表面を露出させる為、フィールド酸化膜2を形成する領域は、チップ周縁部dの途中までとする。
【0049】
チップ内側の素子形成領域に、通常用いられている方法に従いトランジスタのゲート電極、ソース/ドレイン領域等を形成する。続いてこれらのトランジスタ等を覆うように基板全面に第1層目の層間絶縁膜3を形成する。同時に図3(A)に示すように、ボンディングパッド形成領域bからスクライブ領域Sに至る領域にも、第1層目の層間絶縁膜3が形成される。この層間絶縁膜3は、例えば減圧CVDで膜厚約700nmのBPSG(ボロンフォスフォシリケートガラス)膜を形成し、この後約1000℃でBPSG膜をリフローすることで得られる。
【0050】
素子形成領域では、ソース/ドレイン領域からの引出し線を形成する為、層間絶縁膜3にビアホールを開ける。これと同時に、図3(B)に示すようにフィールド酸化膜2の端面より少し外側に層間絶縁膜3の端面が形成されるように、チップ周縁部dからスクライブ領域Sに至る層間絶縁膜3をエッチング除去する。
【0051】
なお、これらのエッチングは、レジストパターンをエッチングマスクにして行う。エッチング後、残ったレジストパターンを除去する。
図3(B)に示すように、基板表面上に第1層目の配線層4を形成する。チップのボンディングパッド形成領域bからスクライブ領域Sに至る領域にも層間絶縁膜3を覆う配線層4が形成される。この配線層4としては、例えばスパッタリング法を用いて、下層より、Ti、TiON、Al−Si−Cu合金およびTiNの膜をこの順に積層する。各層の膜厚は、例えば下層のTi膜から順番に20nm、100nm、400nm、40nmとする。
【0052】
以後の工程は、図4(C1)〜図5(E2)を参照しながら説明する。なお、図4(C1)、図4(D1)、図5(E1)が図1(C)に示す切断線B−B’での断面、即ちチップ端辺央領域Ecを含むチップの部分断面図に相当する。図4(C2)、図4(D2)、図5(E2)が、図1(C)に示す切断線A−A’での断面、即ちチップコーナにおけるチップ端角領域Ccを含むチップの部分断面図に相当する。
【0053】
図4(C1)に示すように、フォトリソグラフィ工程を用い、配線層4のエッチングを行う。なお、配線層4のエッチングは、ハロゲン系ガスを用いたドライエッチングにより行う。
【0054】
素子形成領域には、必要な配線パターンが形成され、図4(C1)に示すように、ボンディングパッド形成領域bにはボンディングパッド用配線パターン4a、チップ端辺央領域Ecには、シールリング4bが形成される。シールリング4bは、第1層目の層間絶縁膜3の外縁部分、即ち層間絶縁膜3の端部の上面と側端面および側端面に連続する半導体基板1の一部表面を被覆する。
【0055】
図1(A)に示すシールリング構造のように、この第1層間絶縁膜3の端面にシールリングを形成しない場合は、この端部の段差に、配線層の部分的なエッチング残りが生じ、工程途中でこのエッチング残りが剥離し、素子形成領域に浮遊し、ショートを発生させることがある。しかし、図4(C1)に示すように、段差部分に積極的に形成したシールリング4bは、ある程度の幅を有するダミー配線パターンであり、部分的なエッチング残りとは異なり工程途中に剥離することはない。
【0056】
一方、チップコーナにおけるチップ端角領域Ccには、図4(C2)に示すように、ボンディングパッド用配線パターン4aは形成するが、シールリングは形成しない。よって、この領域では、配線層の部分的なエッチング残りが発生する場合もある。しかし、チップ基板上の全チップ周縁部dからみれば一部の領域に過ぎず、チップ全体としては、配線層のエッチング残りの発生が抑制される。
【0057】
図4(D1)および図4(D2)に示すように、基板全面に例えばプラズマCVD法を用いて、膜厚約500nmのSiO2 膜(絶縁膜)5を形成する。さらに、SiO2 膜5上にSOG膜6を形成する。SOG膜6は、液原料を基板上にスピン塗布し、この後約400℃の温度でキュアして形成する。この時、SiO2 膜5表面の凹部を除く平坦な面上に約500nmのSOG膜が形成できるようにする。
【0058】
SOG膜6は、配線パターンによって基板表面にできた凹凸を平坦化する。回転塗布されたSOG原料は、基板上の凹部を埋める。チップ端辺央領域Ec周辺では、予備領域cがボンディングパッド用配線パターン4aとシールリング4bの電極に挟まれた凹部となるので、この予備領域cにSOG原料が溜まる。SOG原料を塗布する際の液流れ方向がチップの内部から外部方向に向いている場合は、図4(D1)に示すように、チップ端辺央領域Ec内のシールリング4bによりできた基板上の凸部がSOG原料の流れの堰となる為、シールリング4bの内側にSOG原料が特に溜まり易い。
【0059】
一方、チップコーナにおけるチップ端角領域Ccにも、図4(D2)に示すように、SiO2 膜5上にSOG膜6が形成される。チップ端角領域Ccにはシールリングが形成されていないので、同様なSOG膜の塗布条件において、SOG原料の流れを堰止めるものはなく、比較的均一な膜厚のSOG膜6の層が予備領域c上に形成される。
【0060】
図5(E1)、図5(E2)を参照して、後続の工程について説明する。CF4 とCHF3 の混合ガスを主体としたエッチングガスを用い、SOG膜6とSiO2 膜5の積層を双方の膜のエッチング速度がほぼ同一になる条件で表面より約500nmの深さエッチバックする。エッチバックにより、SiO2 膜5の表面のうち凹部でない平坦な部分が露出する。
【0061】
エッチバック後も、素子形成領域内の配線パターンによりできた凹部には、SOG膜が残留する。図5(E1)に示すように、チップ端辺央領域Ec近傍の予備領域cは、配線パターン4aとシールリング4bに両側を挟まれているため、凹部領域となっており、エッチバック後も予備領域cにはSOG膜が残留する。
【0062】
一方、図5(E2)に示すように、チップ端角領域Cc近傍では、チップ端角領域Ccにシールリング4bが形成されていないので、予備領域c上のSOG膜の膜厚はチップ端辺央領域Ec近傍の予備領域上のSOG膜ほど厚くない。配線パターン4aによる段差部分、及び第1層目の層間絶縁層3の端部の段差部分以外では、予備領域c上のSOG膜がほぼ除去される。
【0063】
エッチバックにより得られた基板表面上にプラズマCVD法を用いてSiO2 膜7を膜厚約500nm形成する。こうしてSiO2 膜5、中間層として部分的に残るSOG膜6およびSiO2 膜7の積層膜よりなる第2層目の層間絶縁層I2が得られる。
【0064】
素子形成領域の第2層目の層間絶縁層I2に、ビアホールを形成するのと同時に層間絶縁膜3の端面より内側に第2層目の層間絶縁層I2の端面ができるように、チップ周縁部d内の外周側の領域およびスクライブ領域Sの第2層目の層間絶縁層I2をエッチング除去する。
【0065】
この後の工程は、図1(A)、および図1(B)に示したチップの断面図を参照しながら説明する。
基板全面に、例えば、スパッタリング法を用いて、下層よりTi膜を膜厚約10nm、Al−Si−Cu合金を膜厚約1000nm、TiN膜を膜厚約40nmの順に連続的に積層して第2層目の配線層を形成する。
【0066】
フォトリソグラフィを用いて、第2層目の配線層を選択的にエッチングし素子形成領域に必要な配線パターンを残すと同時に、ボンディングパッド形成領域bに配線パターン8aを形成する。チップ端角領域Ccおよびチップ端辺央領域Ecを含むチップ周縁部d全周にわたってシールリング8bを残す。
【0067】
チップ端角領域Ccでは、図1(A)に示すように、第2層目の層間絶縁層I2の上面の端部近傍領域から層間絶縁膜3の側端面に連続する半導体基板1の一部表面までを覆うシールリング8bが形成される。
【0068】
チップ端辺央領域Ecでは、図1(B)に示すように、第2層目の層間絶縁層I2の上面の端面近傍領域からシールリング4bの端面に連続する半導体基板1の一部表面までを覆うシールリング8bが形成される。
【0069】
さらに、図1(A)および図1(B)に示すように、基板全面にプラズマCVD法による厚さ約150nmのSiOx 膜と厚さ約1000nmのSiNx 膜からなるパッシベーション膜9を形成する。スクライブ領域Sの基板表面1を露出させる為、スクライブ領域Sのパッシベーション膜9をエッチングする。
【0070】
以上の工程の後、半導体基板をダイシングソーを用いてスクライブし、個々のチップに分離する。各半導体チップを、リードフレームにダイ・ボンディングした後、ボンディングパッドとリードフレームのリード端子を接続するワイヤボンディングを行う。この後、樹脂封止を行う。成形、捺印の工程を経て、樹脂封止型の半導体装置を完成する。
【0071】
第1の実施例では、熱サイクル試験等で応力が発生し易いチップ端角領域Ccには、第1層目の配線層によるシールリングをなくし、チップ端角領域Ccから予備領域cにかけてSOG膜の残留がほとんどないシールリング構造を形成し、SOG膜に起因するクラックの発生を効果的に抑制する。
【0072】
又、チップ端辺央領域Ecには、第1層目の配線層によるシールリング4bを形成し、これで第1層目の層間絶縁膜3の端部の段差を覆う。このシールリング4bは、図1(A)に示すシールリング構造を形成する際に問題となる段差部での幅の細い配線層のエッチング残りよりも広い面積を有するので、製造工程途中での剥がれの問題が発生しない。
【0073】
上述の第1の実施例では、2層の配線層を有する半導体装置について説明したが、さらに、配線層の数が増えた場合でも同様な方法を用いることにより、同様な効果を得ることができる。
【0074】
さらに多層の配線層を有する半導体チップについての第2の実施例について図6(A)、図6(B)を用いて説明する。図6(A)は、チップ端角領域Ccを含むチップの部分断面図、図6(B)は、チップ端辺央領域Ecを含むチップの部分断面図である。
【0075】
図6(A)、図6(B)に示すように、この第2の実施例の半導体装置は、先の第1の実施例の半導体装置と異なり、配線層と層間絶縁層をそれぞれ4層ずつ有している。第2層目と第3層目の層間絶縁層I2、I3は、先の第1の実施例に示した第2層目の層間絶縁層I2と同様に、中間層としてSOG膜を有するものであり、第1層目と第4層目の層間絶縁層3、25は中間層としてSOG膜を有さない単一層である。
【0076】
フィールド酸化膜2、第1層目の層間絶縁膜3、第1層目の配線層によるシールリング4b及び第2層目の層間絶縁層I2の作製条件と作製パターンは、先の第1の実施例と同様である。第1層目の層間絶縁膜3および第2層目の層間絶縁層I2は、チップ周縁部dに外縁を有するように形成する。第1層目の配線層によるシールリング4bは、チップ端角領域Ccを除くチップ端辺央領域Ecのみに形成する。
【0077】
第2層目の配線層も、先の第1の実施例の第2層目の配線層の作製条件と同様な条件で基板上に形成するが、先の第1の実施例のシールリング8bとは異なり、チップ端角領域Ccを除くチップ端辺央領域Ecのみにシールリング8bを形成する。
【0078】
シールリング8bが形成された基板表面に、先の第1の実施例の第2層目の層間絶縁層I2と同様な作製条件で、CVD絶縁層22とSOG膜23を形成し、さらにエッチバックを行う。エッチバックされた表面全面にCVD絶縁膜24を形成する。
【0079】
図6(A)に示すように、チップ端角領域Ccには、SOG膜の原料を塗布する際、液流れの堰となるシールリングが存在しないので、SOG液が厚く溜まらない。よって、エッチバック工程により、予備領域c上のSOG膜23は、ほぼエッチング除去でき、予備領域c上の第3層目の層間絶縁層I3中に、ほとんどSOG膜23の残留がない。
【0080】
一方、図6(B)に示すように、チップ端辺央領域Ec近傍では、シールリング8bの存在に起因して、SOG膜が予備領域cに広域に厚く形成される為、第3層目の層間絶縁層I3には、中間層としてSOG膜23が残留する。
【0081】
第3層目の層間絶縁層I3の外周端部をエッチングし、外縁をチップ周縁部d上に形成する。第3層目の層間絶縁層I3の上面を含む基板全面に、第2層目の配線層の作製条件と同様な条件を用いて、第3層目の配線層を形成する。その後第3層目の配線層で、シールリング20を形成する。シールリング20は、チップ端角領域Ccおよびチップ端辺央領域Ecの両方、即ちチップ表面の予備領域cを囲む全周囲のチップ周縁部dに環状に形成する。
【0082】
さらに、基板全面にプラズマCVD法により約500nmのSiO2 膜による第4層目の層間絶縁膜25を形成する。膜の外周端部をエッチングし、チップ周縁部d上に外縁を形成する。第4層目の層間絶縁膜25は単一層であり、中間層としてSOG膜を含んでいないので、シールリング20に起因するSOG膜の残留の問題は発生しない。
【0083】
第4層目の配線層を先の第1の実施例の第2層目の配線層と同様な作製条件で基板表面上に形成し、これをエッチングして、シールリング21を形成する。シールリング21は、シールリング20と同様に、チップ端角領域Ccおよびチップ端辺央領域Ecの両方、即ちチップ表面の予備領域cを囲む全周囲のチップ周縁部dに環状に形成する。
【0084】
先の第1の実施例と同様な条件で基板表面を覆うパッシベーション膜9を形成する。その後の工程は、先の第1の実施例と同様な条件で行う。
チップ端角領域Cc近傍の予備領域cには、第2層目、第3層目の層間絶縁層I2、I3にSOG膜の広域の残留がほとんどないので、クラックの発生が抑制される。チップ端辺央領域Ecには、各層間絶縁層の端部の段差を被覆するシールリングパターンを形成することにより、段差部での配線層のエッチング残りの発生を抑制できる。
【0085】
このように、中間層としてSOG膜を含む層間絶縁層を複数形成する場合、チップ端角領域Ccにおいては、SOG膜の原料塗布時に原料液の流れに対し堰を作らぬ為に、これらの層間絶縁層より下層配線層でシールリングを形成しないことが好ましい。即ちチップ端角領域Ccにおいては、中間層にSOG膜を含む最も上層の層間絶縁層より下層にある配線層ではシールリングを形成しないことが好ましい。
【0086】
一方、チップ端辺央領域Ecでは、端部の段差を覆うシールリングを第1層目から第4層目の各配線層で形成し、段差に配線層のエッチング残りを発生させないようにするのが好ましい。
【0087】
第1の実施例の半導体チップは、1つのチップ上に2種のシールリング構造を形成しているが、この構造はチップ周縁部dの配線層のマスクパターンを部分的に変更するだけでよく、製造工程に負担をかけることもなく容易に形成できる。
【0088】
なお、第1の実施例において、チップコーナを中心とした半径rの円内の領域とは、先に説明した発明者の行った熱サイクル試験において、図1(B)に示すシールリング構造を有する従来のチップで発生したクラックの起点が観察された領域とすることが好ましいだろう。
【0089】
例えば、四角形のチップの一辺の長さが6〜12mmの場合、チップコーナから半径約2mmの円内のチップ端角領域Ccに、図1(A)に示すシールリング構造を形成することが好ましい。
【0090】
次に、第3の実施例について説明する。
図1(A)や図6(A)に示すように、上層配線層のみでシールリングを形成する場合、チップ周縁部dの段差に下層配線層のエッチング残りが生じる場合があることについては既に指摘した通りである。
【0091】
しかし、チップ周縁部dでの層間絶縁層の段差がそれ程高くない場合や、下層配線のエッチング時間を長くできる場合は、下層配線層のエッチング残りがほとんど生じない。このようなときは、下層配線層のエッチング残りの発生を抑制するために、第1および第2の実施例に示したように、チップ端辺央領域Ecに、図1(B)や図6(B)に示すシールリング構造を形成する必要は必ずしもない。全チップ周縁部dに、予備領域cでSOGの残留が起こりにくい図1(A)や図6(A)に示すシールリング構造を形成すればよい。
【0092】
また、予備領域cにSOG膜の残留がほとんどなく、層間絶縁層中のクラック発生を抑制できるシールリング構造は、図1(A)や図6(A)に示す構造に限られるものではない。以下に、全チップ周縁部dに第1の実施例のシールリング構造とは異なるシールリング構造を形成する実施例について説明する。
【0093】
第3の実施例の半導体チップの製造方法について図7(A)〜図8(G)を参照して説明する。図面には、ボンディングパッド形成領域bからスクライブ領域Sにかけての半導体チップの部分断面図を示す。第1の実施例の場合と同様に、ボンディングパッド形成領域bより内側の素子形成領域には、MOSトランジスタ等の機能素子、および抵抗等が同時に形成されるものとする。なお、ここでは素子形成領域内のトランジスタ等の工程の説明は省略する。
【0094】
図7(A)に示すように、既に説明した第1の実施例と同様な方法に従って、半導体基板1表面層にフィールド酸化膜2と第1層目の層間絶縁膜3を形成する。この第1層目の層間絶縁膜3は、例えば減圧CVD法を用いて、膜厚約700nmのBPSG膜を形成し、1000℃でリフローすることにより得られる。スクライブ領域Sの基板表面を露出させるため、フィールド酸化膜2はチップ周縁部dに端面を形成する。層間絶縁膜3はフィールド酸化膜2の端面よりやや外側に端面を形成する。
【0095】
第1層目の層間絶縁膜3を覆うように、基板全面に第1層目の配線層を形成する。例えば、この配線層としては、スパッタリング法を用いて、下層より膜厚約20nmのTi、膜厚約100nmのTiON、膜厚約400nmのAl−Si−Cu合金、および膜厚約40nmのTiNをこの順に形成する。
【0096】
第1層目の配線層を選択的にエッチングし、素子形成領域に必要な配線パターンを形成する。ボンディングパッド形成領域bには、ボンディングパッド用の配線パターン4aを形成する。なお、第1層目の配線層では、シールリングを形成しない。
【0097】
図7(B)に示すように、基板上にプラズマCVD法を用いて膜厚約500nmのSiO2 からなるCVD絶縁膜5を形成する。CVD絶縁膜5上に、SOG膜6を形成する。SOG膜6は、基板表面上の凹部を埋め、基板表面を平坦化する。SOG膜6は、液原料をスピン塗布し、この後400℃の温度でキュアして形成される。この時、CVD絶縁膜5表面の凹部を除く平坦な面上に約500nmのSOG膜6が形成できるようにする。
【0098】
SOG原料をスピン塗布する際、原料の液流れを堰とめるシールリングがチップ周縁部dには存在しない為、比較的均一な膜厚のSOG膜6の層が予備領域c上に形成される。なお、ボンディングパッド用の配線パターン4aの段差部、および第1層目の層間絶縁膜3の端部の段差にやや厚めのSOG膜が形成される。
【0099】
図7(C)に示すように、第1の実施例と同様なエッチング条件を用いて、SOG膜6とCVD絶縁膜5の積層を双方の膜のエッチング速度がほぼ同一になる条件で表面より約500nmの深さエッチバックする。エッチバックにより得られた基板表面上にプラズマCVD法を用いてSiO2 膜よりなるCVD絶縁膜7を膜厚約500nm形成する。
【0100】
エッチバック後の基板には、配線パターン4aによりできた段差部、および第1層目の層間絶縁膜3の端部によりできた段差にSOG膜6が残留するものの、予備領域c上のSOG膜6はほぼエッチング除去される。こうしてSiO2 膜5、中間層として部分的に残るSOG膜6およびCVD絶縁膜7の積層よりなる第2層目の層間絶縁層I2が得られる。
【0101】
図7(D)に示すように、第2層目の層間絶縁層I2を選択的にエッチングし、素子形成領域上の必要な領域、およびボンディングパッド形成領域bの配線パターン4a上にビアホールを形成する。同時にチップ周縁部dに第2層目の層間絶縁層I2の端部を形成する。
【0102】
図8(E)に示すように、基板上に第2層目の配線層を形成する。第2層目の配線層としては、例えば、スパッタリング法を用いて下層より膜厚約20nmのTi、膜厚約450nmのAl−Si−Cu合金、および膜厚約40nmのTiNをこの順に形成する。その後これを選択的にエッチングし、配線パターン4a上にボンディングパッド用の配線パターン8aを形成する。チップ周縁部dにシールリングは形成しない。
【0103】
上述の第2層目の層間絶縁層I2と同様な条件を用いて、基板上にCVD絶縁膜22、SOG膜23およびCVD絶縁膜24よりなる第3層目の層間絶縁層I3を形成する。図に示すように、配線パターン8aの端部、およびチップ周縁部dの第2層目の層間絶縁層I2の端部によりできた段差部にSOG膜23が残留する。
【0104】
図8(F)に示すように、第3層目の層間絶縁層I3を選択的にエッチングし、素子形成領域と配線パターン8a上にビアホールを形成する。同時に、チップ周縁部dに第3層目の層間絶縁層I3の端部を形成する。第2層目の層間絶縁層I2の端部が層間絶縁層I3で被覆されるようにする。
【0105】
スパッタリング法を用いて、基板上に第3層目の配線層を形成する。第3層目の配線層として、例えば、下層より膜厚約20nmのTi、膜厚約1000nmのAl−Si−Cu合金、さらに膜厚約40nmのTiNをこの順に形成する。第3層目の配線層を選択的にエッチングし、配線パターン8a上にボンディングパッド用の配線パターン20aを形成する。同時にチップ周縁部dに、第3層目の配線層でシールリング20bを形成する。シールリング20bは、第3層目の層間絶縁層I3の端部の上面と側端面、及びこれに連続する基板表面の一部を覆う。なお、シールリング20bは、図中チップ周縁部dのSOG膜残留領域の上部を覆うように形成されることが好ましい。
【0106】
図8(G)に示すように、基板全面にパッシベーション膜9を形成する。このパッシベーション膜9は、例えばプラズマCVD法による厚さ約150nmのSiOx 膜とその上の厚さ約1000nmのSiNx 膜からなる。パッシベーション膜9を選択的にエッチングし、スクライブ領域Sの半導体基板1表面を露出させるとともにボンディングパッド用の窓開けを行う。
【0107】
上述した方法を用いて作製した半導体チップをQFPタイプのパッケージに樹脂封止し、温度サイクル試験にかけ、第2層目、第3層目の層間絶縁層I2、I3でのクラック発生状態を観察した。なお、作製工程中、チップ周縁部dで配線層のエッチング残りは発生していない。
【0108】
作製した半導体チップは、一辺8.5mmの正方形、および縦10.4mm×横12.4mmの矩形の2種であり、サンプル個数は、それぞれ49個、44個であった。半導体チップをまず−65℃の低温状態で30分保持した後、5分間室温に戻し、次に150℃の高温状態で30分保持し、再び5分間室温に戻す一連の過程を1サイクルとして、温度サイクルを500回繰り返した。
【0109】
全てのサンプルにおいて、第2層目、第3層目いずれの層間絶縁層中にもクラックは全く発生していなかった。
第3の実施例においては、チップ端角領域Ccとチップ端辺央領域Ecの区別なく半導体チップの全周縁部dに、最上層配線層である第3層目の配線層のみでシールリングを形成している。第2層目、第3層目の層間絶縁層を形成する際にチップ周縁部dにシールリングが形成されていないので、予備領域c上にSOG膜の液原料が厚く溜まることがなく、エッチバック後もSOG膜の広域の残留がない。このように、予備領域c上にSOG膜の広域の残留が存在しないことがクラックを発生を抑制できた要因と考えられる。
【0110】
第1、第2の実施例と異なり、SOG膜が残留している層間絶縁層の外周端部を全部エッチング除去しない為、SOG膜が端部に残留している。しかし、上述の温度サイクル試験結果が示すように、チップ周縁部dに残ったSOG膜がクラックを発生させることもなかった。SOG膜が残留している第2層目と第3層目の層間絶縁層I2、I3の端部の段差を覆うように形成されたシールリング20bが、SOG膜とそれを挟む上下のCVD絶縁膜との間の応力を緩和する為と考えられる。
【0111】
第3の実施例では、3層の配線層と3層の層間絶縁層を有し、第2層目と第3層目の層間絶縁層がSOG膜を中間層として有する場合を説明したが、第1の実施例のように、2層の配線層と2層の層間絶縁層を有し、第2層目の層間絶縁層のみがSOG膜を有する場合は、第2層目の配線層のみでチップの全周縁部にシールリングを形成すれば、同様な効果を得ることができる。
【0112】
また、配線層の数がさらに増える場合は、最も上層のSOG膜を有する層間絶縁層より上にある配線層のみでシールリングを形成すればよい。なお、層間絶縁層の端部のSOG膜が残留している領域上を覆うようにシールリングを形成することが好ましい。
【0113】
第1の実施例、第2の実施例においても共通することであるが、第3の実施例の半導体チップの製造方法においては、第2層目、第3層目の層間絶縁層I2、I3のそれぞれにビアホールを形成する際、同時にSOG膜が残留する層間絶縁層の外周縁をエッチング除去している。このような外周縁のエッチングは、チップ周縁部dにおけるSOG膜の残留領域の幅を狭める効果がある。また、シールリング形成領域の幅を狭くでき、チップサイズを小さくすることもできる。
【0114】
第4の実施例について説明する。チップの全周縁部dに上層の配線層のみでシールリングを形成する構成は、第3の実施例の半導体チップの構成と共通するが、チップ周縁部dにおける層間絶縁層の端面形状が第3の実施例の場合と異なる。以下、この半導体チップの製造方法について図9(A)〜図10(E)を参照して説明する。図面には、ボンディングパッド形成領域bからスクライブ領域Sにかけての半導体チップの部分断面図を示す。第3の実施例の製造工程と共通する部分については、説明を簡略化する。
【0115】
図9(A)に示すように、半導体基板1表面にフィールド酸化膜2、その上に第1層目の層間絶縁膜3、さらに第1層目の層間絶縁膜3上にボンディングパッド用配線パターン4a、さらにこれらの基板表面上にCVD絶縁膜5、SOG膜6、およびCVD絶縁膜7よりなる第2層目の層間絶縁層I2を形成する。ここまでは、先の第3の実施例の方法と同様な条件を用いて形成すればよい。
【0116】
第3の実施例の場合と同様に、チップ周縁部dにシールリングが形成されていない。SOG膜の原料を回転塗布する際に、液流れの堰となるシールリングがチップ周縁部dに形成されていないので、エッチバック工程後の予備領域c上にはSOG膜の広域残留がない。
【0117】
図9(B)に示すように、第2層目の層間絶縁層I2を選択的にエッチングし、素子形成領域上、およびボンディングパッド用配線パターン4a上に必要なビアホールを形成する。同時に、第1層目の層間絶縁膜3上に第2層目の層間絶縁層I2の端部を形成する。この時、ビアホールが開口できた時点、即ちビアホールの底面に第1層目の配線層が露出した時点で、第2層目の層間絶縁層I2のエッチングを終了する。図に示すように、第1層目の層間絶縁膜3の端部によりできた段差部には第2層目の層間絶縁層I2が厚く形成されるため、エッチング後、その一部であるSOG膜6aとCVD絶縁膜5aがエッチングされずに残る。
【0118】
図9(C)に示すように、第3の実施例と同様な条件で、基板上に第2層目の配線層を形成する。第2層目の配線層を選択的にエッチングし、配線パターン4a上にボンディングパッド用配線パターン8aを形成する。第2層目の配線層によっては、シールリングを形成しない。さらに、CVD絶縁膜22、SOG膜23、およびCVD絶縁膜24からなる第3層目の層間絶縁層I3を形成する。第2層目の層間絶縁層I2の端部の段差には、SOG膜23が厚く残留するが、予備領域cには、SOG膜の残留がほとんどない。
【0119】
図10(D)に示すように、第3層目の層間絶縁層I3を選択的にエッチングし、配線パターン8a上にビアホールを形成する。素子領域内にも必要なビアホールを形成する。同時に第2層目の層間絶縁層I2上に第3層目の層間絶縁層I3の端面を形成する。先と同様に、ビアホールが開口できた時点で第3層目の層間絶縁層I3のエッチングを終了する。第2層目の層間絶縁層I2の端部にできた段差にSOG膜23aとCVD絶縁膜22aが残留する。
【0120】
図10(E)に示すように、第3の実施例と同様な条件で、最上層の配線層である第3層目の配線層を形成する。第3層目の配線層を選択的にエッチングし、必要な配線パターンを形成する。ボンディングパッド形成領域bには、ボンディングパッド用配線パターン20aを形成する。同時に、チップ周縁部dにシールリング20bを形成する。シールリング20bは、チップ周縁部dにできた第1層目から第3層目の層間絶縁層によりできた積層の端面を連続的に覆うように形成する。なお、第3の実施例と同様に、シールリング20bは、チップ周縁部dにおけるSOG膜の残留領域の上部を覆うように形成することが好ましい。
【0121】
基板全面にパッシベーション膜9が形成される。パッシベーション膜9を選択的にエッチングし、スクライブ領域Sの半導体基板1の表面を露出させる。また、ボンディングパッドの窓開けを行う。この後の工程は、第1の実施例の場合と同様に行えばよい。
【0122】
第4の実施例の場合も、予備領域c上に広域のSOG膜が残留しないので層間絶縁層中でのクラック発生が抑制される。また、第3の実施例と同様に、シールリング20bはチップ周縁部dの積層の端部の段差を連続的に覆うとともに、SOG膜残留領域の上部を覆うように形成されており、SOG膜とCVD絶縁膜との間の応力を緩和する効果が期待できる。
【0123】
第1〜第4の実施例に説明したように、チップ周縁部dに上層配線層のみでシールリングを形成すれば、予備領域c上における層間絶縁層中のSOG膜残留を少なくすることができ、ここでのクラック発生を抑制できる。
【0124】
なお、第3、第4の実施例に示したように、チップ全周縁部dに、このシールリング構造を形成すれば、より確実にクラック発生を抑制できる。
また、第3、第4の実施例に説明したように、チップ周縁部dの層間絶縁層にSOG膜が一部残留していても、層間絶縁層にビアホールを形成する際、同時にチップ周縁部dの層間絶縁層の外縁を一部エッチング除去し、残留SOG膜の量を減らすとともに、SOG膜が残留する領域の上部、および層間絶縁層の端部の側端面を被覆するようにシールリングを形成すれば、チップ周縁部dに残留するSOG膜に起因するクラックの発生も抑制できる。
【0125】
以上実施例に沿って本発明を説明したが、本発明はこれらに制限されるものではない。例えば、種々の変更、改良、組み合わせ等が可能なことは当業者に自明であろう。
【0126】
【発明の効果】
以上説明したように、本発明によれば、熱ストレスによる層間絶縁層中のクラックの発生を抑制することができる。また、工程の大幅な修正を伴わない簡易な方法で、製造工程中に発生する配線層の残留片のはがれを少なくし、半導体チップの歩留りを上げることもできる。
【図面の簡単な説明】
【図1】第1の実施例の半導体装置のシールリング構造を説明する為のボンディングパッド形成領域からスクライブ領域に至るチップの断面図およびチップ端角領域Ccとチップ端辺央領域Ecを説明する為の図である。
【図2】第1の実施例のシールリングパターンを説明する為のチップの平面図である。
【図3】第1の実施例の半導体装置の作製工程を説明する為の作製過程におけるボンディングパッド形成領域からスクライブ領域に至るチップの断面図である。
【図4】第1の実施例の半導体装置の作製工程を説明する為の作製過程におけるボンディングパッド形成領域からスクライブ領域に至るチップの断面図である。
【図5】第1の実施例の半導体装置の作製工程を説明する為の作製過程におけるボンディングパッド形成領域からスクライブ領域に至るチップの断面図である。
【図6】第2の実施例を説明するチップの断面図である。
【図7】第3の実施例の半導体装置の作製工程を説明する為の作製過程におけるボンディングパッド形成領域からスクライブ領域に至るチップの断面図である。
【図8】第3の実施例の半導体装置の作製工程を説明する為の作製過程におけるボンディングパッド形成領域からスクライブ領域に至るチップの断面図である。
【図9】第4の実施例の半導体装置の作製工程を説明する為の作製過程におけるボンディングパッド形成領域からスクライブ領域に至るチップの断面図である。
【図10】第4の実施例の半導体装置の作製工程を説明する為の作製過程におけるボンディングパッド形成領域からスクライブ領域に至るチップの断面図である。
【図11】チップ上の各領域を説明する為の図である。
【図12】従来の半導体チップのボンディングパッド形成領域からスクライブ領域に至る断面図である。
【図13】従来のシールリング作製工程の問題を説明する為の作製過程のボンディングパッド形成領域からスクライブ領域に至るチップの断面図である。
【符号の説明】
1・・・半導体基板、2・・・フィールド酸化膜、3、25・・・層間絶縁膜、4・・・配線層、5、7、22、24・・・CVD絶縁膜、6、23・・・SOG膜、4a、8a、20a・・・配線パターン、4b、8b、20b、・・・シールリング、9・・・パッシベーション膜。

Claims (5)

  1. 頂点で交わる辺によって画定される多角形状の表面を有する半導体チップ基板と、
    前記半導体チップ基板の表面上に形成され、前記辺よりも内側に外縁を有する第1の層間絶縁層と、
    前記頂点の近傍領域を除く前記第1の層間絶縁層の外縁を覆い導電性材料で形成された第1のシールリングと、
    前記第1の層間絶縁層上に形成され、塗布絶縁膜とその上下を覆い、互いに接する外周部を有する一対のCVD絶縁膜とを有し、前記辺よりも内側に外縁を有する第2の層間絶縁層と、
    前記第2の層間絶縁層の外縁、前記第1のシールリングで覆われていない前記第1の層間絶縁層の外縁を覆い、導電性材料で形成された第2のシールリングと
    を有する半導体装置。
  2. 前記半導体チップの形状が、一辺の長さが6mm〜12mmの矩形であり、
    前記頂点の近傍領域が、前記頂点を中心として、半径2mm以下の円内の領域である請求項1に記載の半導体装置。
  3. 前記第1の層間絶縁層と前記第2の層間絶縁層との間に配置された第3の層間絶縁層と第3のシールリングとを含む層構造であって、前記第3の層間絶縁層が、塗布絶縁膜とその上下を覆い互いに接する外周部を有する一対のCVD絶縁膜とを有し、前記辺よりも内側に外縁を有する層間絶縁層であり、前記第3のシールリングが、前記各頂点の近傍領域を除く前記第3の層間絶縁層の外縁を覆い、導電性材料で形成されたシールリングである前記層構造を少なくとも1層有する請求項1もしくは2に記載の半導体装置。
  4. 頂点で交わる辺によって画定される多角形状の表面を有する半導体チップ基板上に、第1の層間絶縁層を形成する工程と、
    前記第1の層間絶縁層の外周端部をエッチングし、前記辺よりも内側に、前記第1の層間絶縁層の外縁を形成する工程と、
    前記第1の層間絶縁層を覆い、基板表面全面に第1の導電性膜を形成する工程と、
    前記第1の導電性膜を選択的にエッチングし、各頂点の近傍領域を除く前記第1の層間絶縁層の外縁を前記第1の導電性膜で覆う第1のシールリングを形成する工程と、
    基板上の最表面全面に、第2の層間絶縁層を形成する工程と、
    前記第2の層間絶縁層の外周端部をエッチングし、前記辺よりも内側に、前記第2の層間絶縁層の外縁を形成する工程と、
    前記第2の層間絶縁層を覆い、基板表面全面に、第2の導電性膜を形成する工程と、
    前記第2の導電性膜を選択的にエッチングし、前記第2の層間絶縁層の外縁、、前記第1のシールリングで覆われていない前記第1の層間絶縁層の外縁を、前記第2の導電性膜で覆う第2のシールリングを形成する工程とを有し、
    前記第2の層間絶縁層を形成する工程が、
    CVD法を用いて第1の絶縁膜を形成する工程と、
    前記第1の絶縁膜上に塗布絶縁膜を形成する工程と、
    前記第1の絶縁膜と前記塗布絶縁膜の積層の表面からその厚さの一部をエッチバックする工程と、
    前記エッチバックにより得られた基板表面上に、CVD法を用いて第2の絶縁膜を形成する工程と
    を有する半導体装置の製造方法。
  5. 前記第1のシールリングを形成する工程と、前記第2の層間絶縁層を形成する工程との間に、基板上の最表面に第3の層間絶縁層と第3のシールリングとを含む層構造を形成する工程であって、
    基板上の最表面上に、CVD法を用いて第3の絶縁膜を形成する工程と、
    前記第3の絶縁膜上に塗布絶縁膜を形成する工程と、
    前記第3の絶縁膜と該塗布絶縁膜の積層の表面からその厚さの一部をエッチバックする工程と、
    前記エッチバックにより得られた基板上の表面に、CVD法を用いて第4の絶縁膜を形成する工程と、
    前記第3と第4の絶縁膜及びその層間に残る前記塗布絶縁膜からなる第3の層間絶縁層の外周端部をエッチングし、前記半導体チップ基板の端部よりも内側に、前記第3の層間絶縁層の外縁を形成する工程と、
    基板上の最表面上に、第3の導電性膜を形成する工程と、
    前記第3の導電性膜を選択的にエッチングし、前記各頂点の近傍領域を除く前記第3の層間絶縁層の外縁を前記第3の導電性膜で覆う第3のシールリングを形成する工程とを有する工程を少なくとも1回以上有する請求項4記載の半導体装置の製造方法。
JP10996696A 1996-04-30 1996-04-30 半導体装置とその製造方法 Expired - Fee Related JP3697776B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10996696A JP3697776B2 (ja) 1996-04-30 1996-04-30 半導体装置とその製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10996696A JP3697776B2 (ja) 1996-04-30 1996-04-30 半導体装置とその製造方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2005142580A Division JP4375280B2 (ja) 2005-05-16 2005-05-16 半導体装置の製造方法及び半導体装置

Publications (2)

Publication Number Publication Date
JPH09298196A JPH09298196A (ja) 1997-11-18
JP3697776B2 true JP3697776B2 (ja) 2005-09-21

Family

ID=14523676

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10996696A Expired - Fee Related JP3697776B2 (ja) 1996-04-30 1996-04-30 半導体装置とその製造方法

Country Status (1)

Country Link
JP (1) JP3697776B2 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3156765B2 (ja) 1997-08-29 2001-04-16 日本電気株式会社 半導体装置、および半導体装置の製造方法
US6650010B2 (en) 2002-02-15 2003-11-18 International Business Machines Corporation Unique feature design enabling structural integrity for advanced low K semiconductor chips
JP2011199155A (ja) * 2010-03-23 2011-10-06 Consortium For Advanced Semiconductor Materials & Related Technologies デバイス、及びデバイスの層間剥離判定方法
US9318446B2 (en) 2013-03-15 2016-04-19 Infineon Technologies Austria Ag Metal deposition on substrates
WO2024079780A1 (ja) * 2022-10-11 2024-04-18 三菱電機株式会社 半導体ウエハ、半導体装置、電力変換装置、および冷却システム

Also Published As

Publication number Publication date
JPH09298196A (ja) 1997-11-18

Similar Documents

Publication Publication Date Title
US5885857A (en) Semiconductor chip capable of suppressing cracks in the insulating layer
KR100393140B1 (ko) 반도체 장치
JP4801296B2 (ja) 半導体装置及びその製造方法
JPH10242204A (ja) 半導体装置および半導体装置の製造方法
JP2007042817A (ja) 絶縁ゲート型半導体装置およびその製造方法
KR100368115B1 (ko) 반도체 소자의 본딩 패드 구조 및 그 제조방법
JP3697776B2 (ja) 半導体装置とその製造方法
JP4375280B2 (ja) 半導体装置の製造方法及び半導体装置
JP3866710B2 (ja) 半導体ウェーハ及びそのダイシング方法
US7112881B2 (en) Semiconductor device
KR20060097442A (ko) 그루브들을 갖는 본딩패드 및 그 제조방법
JPH10172927A (ja) 半導体集積回路装置およびその製造方法
JPH0366123A (ja) 半導体集積回路装置及びその形成方法
JP2000357708A (ja) ボンディングパッド構造とその製法
KR100883864B1 (ko) 반도체 소자의 제조 방법
JPH09148326A (ja) 半導体素子およびその製造方法
KR100866687B1 (ko) 퓨즈를 갖는 반도체 소자의 제조 방법
JPH0621218A (ja) 半導体装置とその製造方法
JP2538245Y2 (ja) 半導体装置
JP2000021878A (ja) 半導体装置およびその製造方法
KR940004418B1 (ko) 반도체장치 및 그 제조방법
JPH03209823A (ja) 樹脂封止型半導体装置
JPH07321127A (ja) 化合物半導体装置及びその製造方法
JPS623981B2 (ja)
JPS61128546A (ja) 半導体装置

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20040401

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050315

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050516

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20050614

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20050627

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313532

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090715

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090715

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100715

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100715

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110715

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110715

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120715

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130715

Year of fee payment: 8

LAPS Cancellation because of no payment of annual fees