JP3662084B2 - Atm交換装置 - Google Patents

Atm交換装置 Download PDF

Info

Publication number
JP3662084B2
JP3662084B2 JP30627796A JP30627796A JP3662084B2 JP 3662084 B2 JP3662084 B2 JP 3662084B2 JP 30627796 A JP30627796 A JP 30627796A JP 30627796 A JP30627796 A JP 30627796A JP 3662084 B2 JP3662084 B2 JP 3662084B2
Authority
JP
Japan
Prior art keywords
cell
processing means
input
output
processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP30627796A
Other languages
English (en)
Other versions
JPH10150443A (ja
Inventor
藤 利 忠 斎
純 長谷川
澤 俊 雄 藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP30627796A priority Critical patent/JP3662084B2/ja
Priority to US08/972,064 priority patent/US6198742B1/en
Publication of JPH10150443A publication Critical patent/JPH10150443A/ja
Application granted granted Critical
Publication of JP3662084B2 publication Critical patent/JP3662084B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、ATM(非同期転送モード)交換装置に係り、特に、LSIで構成され、管理用セルの挿入を行うATMスイッチのラインインタフェースに関する。
【0002】
【従来の技術】
図6に、従来のATMスイッチのラインインタフェースの構成図を示す。
図6に示すように、ラインインタフェース手段110は、ひとつのLSIで構成され、物理層手段120とATMセル交換手段130との間に設けられる。ラインインタフェース手段110は、入力セル処理手段111、第1テンプレート113、出力セル処理手段112、第2テンプレート114を備える。ここで、物理層手段120からATM交換手段130へ向かうセル流を「入力セル流」と呼び、ATM交換手段130から物理層手段120へ向かうセル流を「出力セル流」と呼ぶ。入力セル処理手段111及び出力セル処理手段112は、それぞれ入力セル流及び出力セル流について、通常のATM処理や挿入分岐処理等を実行する。
【0003】
一般に、ATM交換装置では、OAM(Operation And Maintenance:運用と保守機能)セルやRM(Resource Management:資源管理)セル等の網管理用セルをスイッチノードで生成し、セル流へ挿入する機能が必要である。これらの挿入セルは予め定められたセルフォーマットを持っているため、セルデータのテンプレートを保持していればその生成が容易になる。
【0004】
従来のATMスイッチを構成するラインインタフェース手段110では、OAMセルやRMセル等の定型フォーマットを持ったセル挿入に対応するため、これらセルのテンプレート(フォーマット)を、LSI内部にRAM若しくはROM手段を用いて保持している。これが第1及び第2テンプレート113及び114である。そして、入力セル処理手段111又は出力セル処理手段112では、必要に応じて、第1又は第2テンプレート113又は114に基づいて、入力セル流又は出力セル流について管理用セルの挿入処理を実行していた。
【0005】
【発明が解決しようとする課題】
しかしながら、従来のATMスイッチを構成するラインインタフェース部LSIでは、OAMセルやRMセル等の定型フォーマットを持ったセル挿入に対応するため、これらセルのテンプレートをLSI内部にRAM若しくはROM手段を用いて保持しており、ラインインタフェース部LSIの規模を増大させていた。またROMを用いた際には、テンプレートの定型フオーマットが固定化され、システムに応じた改変を行う自由度を失ってしまう可能性があった。
【0006】
またOAMセルやRMセル等の網管理用セルの挿入に際し、従来のATMスイッチでは、管理用セルの挿入必要性の判定から、管理用セルの生成、入出力セル流への挿入の一連の処理が固定的なシーケンサによって処理されていたため、処理内容のシステムに応じた改変や、通信プロトコルの仕様変更による改変に、柔軟に対処することが出来なかった。
【0007】
また、上記のような柔軟性の問題に対処する方式として、ラインインタフェースにおいてマイクロコードシーケンサをラインインタフェース部LSIの内部に具備する方式が提案されているが、管理用セルの挿入必要性の判定からセル流への挿入に至る一連の処理を、入出力セル流を各々管理する2つのマイクロコードシーケンサで、1セル処理時間以内で処理することを前提としていたため、シーケンサの処理スループットに過重な性能が要求されていた。
【0008】
本発明においては、以上の点に鑑み、セルバッファ上へ網管理用セルの定型フオーマットのデータテンプレートを保存することにより、ラインインタフェース装置の規模を削減し、同時に、テンプレートの規定値を容易に変更することを目的とする。
【0009】
また、入出力セル流を処理する各々の処理装置をマイクロコードシーケンサによって構成することにより、該管理用セルの生成/挿入に関する処理がファームウェアによって制御し、処理内容自体の変更に柔軟に対処できるようすることを目的とする。
【0010】
また、入出力セル処理装置の他に、管理用セル挿入処理を行う独立した処理装置を設けることで、入出力セル処理装置の負担を軽減し、管理用セルのテンプレートに関する処理を1箇所に集約することを目的とする。
【0011】
また、入力セル処理手段、出力セル処理手段、管理用セル生成/挿入処理手段をマイクロコードシーケンサで構成することによって、各々の処理をファームウェアによって制御し、処理内容自体の変更に柔軟に対処できるようにすることを目的とする。
【0012】
さらに、入力セル処理手段及び出力セル処理手段と管理用セル生成/挿入処理手段との間で発せられる処理要求をFIFOを経由して伝達することにより、管理用セル生成/挿入処理手段の動作が入力セル処理手段と出力セル処理手段から処理要求が発せられるタイミングに依存せず動作できるようし、管理用セル生成/挿入処理手段の処理スループットを、要求発生の平均処理量程度まで削減することを目的とする。
【0013】
さらに、既存のメモリであるバッファメモリを用いることにより、ラインインタフェース部LSIの規模を小さくするとともに、ユーザサイドからみてコストダウンを計ることを目的とする。
【0014】
【課題を解決するための手段】
本発明では、ATMスイッチのラインインタフェース部を構成するLSIにおいてセル挿入処理を実行する一方、ラインインタフェース部LSIが入出力セル流を蓄積するために管理している外付けメモリ(セルバッファ)内に、セル挿入処理を行うセルデータのテンプレートを保持することを特徴とする。
【0015】
また、セル挿入を行うため、入出力セル流を各々管理する2つの内部プロセッサによってセル挿入の必要を検出し、OAMセルやRMセルに関連する通信プロトコル処理を行つている第3の内部プロセッサによって、挿入セルの生成を行う。その際、セルデータのテンプレートを参照し、効率的に挿入セルの準備を行うことを特徴とする。
【0016】
また、入出力セル流管理を行う2つの内部プロセッサから、第3のプロセッサへセル挿入の指示を伝える方式として、第3のブロセッサの処理内容を管理している処理要求FIFOへ、2つのブロセッサから直接処理要求を伝達することを特徴とする。
【0017】
具体的には、本発明の第1の解決手段によると、
管理用セルについてのテンプレートを保存するセルバッファ手段と、
物理層から伝送された入力セル流を受信してATMスイッチへ送信する入力セル処理手段と、前記ATMスイッチから伝送された出力セル流を受信して物理層へ送信する出力セル処理手段とを有するラインインタフェース手段とを備え、
前記入力セル処理手段及び/又は前記出力セル処理手段は、
受信した前記入力セル流及び/又は前記出力セル流を蓄積して、前記セルバッファ手段に記憶された前記テンプレートを参照することにより前記管理用セルを生成し、前記入力セル流及び/又は前記出力セル流に対して前記管理用セルを挿入することを特徴とするATM交換装置を提供する。
【0018】
また、本発明の第2の解決手段によると、
管理用セルについてのテンプレートを保存するセルバッファ手段と、
物理層から伝送された入力セル流を受信してATMスイッチへ送信する入力セル処理手段と、前記ATMスイッチから伝送された出力セル流を受信して物理層へ送信する出力セル処理手段とを有するラインインタフェース手段と、
前記入力セル処理手段、前記出力セル処理手段及び前記セルバッファ手段に接続され、前記入力セル処理手段及び/又は前記出力セル処理手段が受信した前記入力セル流及び/又は前記出力セル流を蓄積して、前記セルバッファ手段に記憶された前記テンプレートを参照することにより前記管理用セルを生成し、前記入力セル流及び/又は前記出力セル流に対して前記管理用セルを挿入する生成/挿入処理手段と
を備えたATM交換装置を提供する。
【0019】
【発明の実施の形態】
以下に、本発明の各実施の形態について説明する。
(1)第1の実施の形態
図1に、本発明に係るATM交換装置の第1の実施の形態の構成図を示す。
図1に示すように、ラインインタフェース手段10は、LSIで構成され、物理層手段20とATMセル交換手段30との間に複数設けられる。ここで、物理層手段20からATMセル交換手段30へ向かうセル流を「入力セル流」と呼び、ATMセル交換手段30から物理層手段20へ向かうセル流を「出力セル流」と呼ぶ。
【0020】
複数の物理回線が接続されるATM交換装置に於いて、各々の回線は物理層手段20に接続される。これらの物理層手段20は、ラインインタフェース手段10に各々接続されている。さらに、これらラインインタフェース手段10は、ATMセル交換手段30に接続され、ここでセルの交換処理が行われる。
【0021】
ラインインタフェース手段10は、内部に入出力セル流の各々に対応した入力セル処理手段11及び出力セル処理手段12を備える。入力セル処理手段11及び出力セル処理手段12は、それぞれ入力セル流及び出力セル流について、通常のATM処理、挿入分岐処理等を実行する。
【0022】
また、セルバッファ手段40が、処理するATMセルのテンプレート(フォーマット)を蓄積するために外部のメモリ手段上に構成される。ラインインタフェース手段10中の入力セル処理手段11及び出力セル処理手段13は、セルバッファ40に接続され、直接アクセスすることができる。
【0023】
本発明では、網管理用に入出力セル流に対して挿入を行う管理用セルとして、例えば、OAMセルの一つAIS(Alarm Indication Signal:警報表示信号)を受信した際に折り返しRDI(Remort Defect Indication: 相手端末故障表示)セルを挿入する場合や、OAMセルの一つループバックセルを受信した際に折り返しセルを挿入する場合、RMセルのフォワードを受信した際にBECN(Backward Explicit Congestion Notification:後方輻輳通知)セルとしてバックワードのRMセルを挿入する場合等を想定している。
【0024】
これら網管理用のセルは各々定型のフォーマットを持ち、セル挿入に際してはその一部を変更するのみで挿入すべきセルの生成が可能である。本発明では、各々のセル種別に対応した定型フオーマットに対応したセルデータのテンプレート(フォーマット)をセルバッファ手段40上に予め保持しておき、セル生成時に対応するテンプレートを読み出して加工し、これを入出力セル流へ挿入する。
【0025】
図2に、セルバッファに記憶されるテンプレートの具体例を示す。
図2は、テンプレートの一例として、OAMセルテンプレート(フォーマット)を示したものであり、「OAMタイプ」、「ファンクションタイプ」、「ファンクション・スペシフィック・フィールド」等のフォーマットが、例えば数種類設けられる。また、RMセルテンプレート(フォーマット)としては、例えば1種類程度設けられる。ひとつのテンプレートは、たとえば、64バイトであり、一方セルバッファ手段40は、例えば、64kセル(1セル=64バイト等)である。よって、セルバッファ手段40のごくわずかな記憶領域を用いることにより、管理用セルのテンプレートを構成することができる。また、通常のユーザセルが伝送されている場合は、これらのテンプレートは使用されない。
【0026】
図1にもどり動作を説明する。ラインインタフェース手段10の入カセル処理手段11は、入力セル流の処理に際し、網管理用セルの挿入必要性が発生するか否かを判断する。ここで挿入必要性が発生したことを検出すると、セルバッファ手段40上に予め保持されている管理用セルのテンプレートを読み出し、これに必要なデータ置き換えを行った後、入力セル流もしくは出力セル流へこの管理用セルを挿入する。
【0027】
また、出力セル処理手段12においても、同様に出力セル流に対する処理が実行される。
【0028】
セルバッファ手段40上に、セル挿入を行う網管理用の定型フォーマットを持ったセルデータのテンプレートを保持することによって、ラインインタフェース手段10に該テンプレートを保持する手段を実装する必要が無くなり、ラインインタフェース手段10の規模を削減できる。また、テンプレートをセルバッファ手段40を構成する外付けメモリ上ヘ実現するため、その設定変更が容易であり、システムに応じた改変や通信プロトコルの仕様変更などに対して、柔軟な対応が容易になる。
【0029】
(2)第2の実施の形態
図3に、本発明に係るATM交換装置の第2の実施の形態の構成図を示す。
第2の実施の形態では、第1の実施の形態におけるラインインタフェース手段10の、入力セル処理手段11と出力セル処理手段12の各々を、入力セル処理プロセッサ11’と出力セル処理プロセッサ12’として置き換え、マイクロコードシーケンサ、又は、固定シーケンサとマイクロコードシーケンサとの組合せによって構成したものである。
【0030】
そして、第1の実施の形態に示した作用と同等の処理を、このようなマイクロコードシーケンサの処理によって実現する。
【0031】
第1の実施の形態に示した効果を持つと同時に、マイクロコードシーケンサによる処理をファームウェアで制御することにより、テンプレートに対して行われるデータの書き換え処理に関しても、柔軟な変更が容易に行えるようになる。
【0032】
(3)第3の実施の形態
図4に、本発明に係るATM交換装置の第3の実施の形態の構成図を示す。
第3の実施の形態では、ラインインタフェース手段10において、入力セル処理手段11と出力セル処理手段12の他に、さらに、生成/挿入処理手段13を設けたものである。第1の実施の形態では、各入力セル処理手段11又は出力セル処理手段12がセルバッファ上の管理用セルのテンプレート操作を実行していた。一方、第3の実施の形態では、この生成/挿入処理手段13が、このセルバッファ上の管理用セルのテンプレート操作を実行する。
【0033】
また、これら各入力セル処理手段11、出力セル処理手段12、生成/挿入処理手段13は、各々固定シーケンサ、マイクロコードシーケンサ、又はこれらの組合せによって構成することができる。
【0034】
入力セル処理手段11及び出力セル処理手段12においては、入力セル流と出力セル流に対する処理を行い、管理用セルの挿入必要性の判別を行い、その結果に基づいて、生成/挿入処理手段13に対して管理用セルの生成とセルの挿入処理を指示する。挿入処理が指示されると、生成/挿入処理手段13は、セルバッファ上のテンプレートを読み出し、必要なデータ書き換えを行って、セル挿入を入出力セル流の何れかへ行う。
【0035】
第3の実施の形態では、入力セル処理手段11及び出力セル処理手段12で行う処理を、管理用セルの挿入必要性判定に限定することで、両手段での処理量が削減され、処理手段の規模を削減でき、テンプレートを扱う処理を生成/挿入処理手段13に集約することが出来る。また、これら入力セル処理手段11、出力セル処理手段12、生成/挿入処理手段13をマイクロコードシーケンサによって構成することにより、各々の手段での処理をファームウェアで制御することができ、処理内容自体を柔軟に変更することが容易に行えるようになる。
【0036】
(4)第4の実施の形態
図5に、本発明に係るATM交換装置の第4の実施の形態の構成図を示す。
第4の実施の形態では、ラインインタフェース手段10において、第3の実施の形態における入力セル処理手段11及び出力セル処理手段12からの生成/挿入処理手段13ヘの処理指示を与える際に、処理要求を一時蓄積するための処理要求FIFO手段14を設けるようにしたものである。
【0037】
管理用セル挿入の必要性を判定した入力セル処理手段11及び出力セル処理手段12は、生成/挿入処理手段13に対して管理用セルの生成とセルの挿入処理を指示する。挿入処理の要求内容は、処理要求FIFO手段14を経由して生成/挿入処理手段13ヘ伝えられる。即ち、入力セル処理手段11及び出力セル処理手段12は要求する処理内容を、この処理要求FIFO手段14へ各々入力し、生成/挿入処理手段13ヘは処理要求FIFO手段14から処理要求をその内容と共に受け取り指示された処理を行う。
【0038】
入力セル処理手段11及び出力セル処理手段12は各々入出力セル流の到着に応じて処理を行っており、何時生成/挿入処理手段13に対する処理要求を発生することになるか自明ではない。そのため入力セル処理手段11、出力セル処理手段12及び生成/挿入処理手段13の処理タイミングの調整を行うため、処理要求FIFO14を用いる。これにより、生成/挿入処理手段13ヘの処理スループットは、入力セル処理手段11及び出力セル処理手段12で発生する管理用セル挿入の平均間隔時間以内に処理が完了する様に設定すればよく、生成/挿入処理手段13の規模を削減する効果を持つ。
【0039】
なお、以上の各実施の形態の説明では、管理用セルを対象としたが、これ以外にも、頻繁に扱われ且つ複数のバリエーションのある特定セルについて、そのテンプレートをセルバッファ40に設けることができ、このような特定セルに本発明を適用することができる。
【0040】
【発明の効果】
本発明によると、以上のように、セルバッファ上へ網管理用セルの定型フオーマットのデータテンプレートを保存することにより、ラインインタフェース装置の規模を削滅できると同時に、テンプレートの規定値を容易に変更することが可能となる。
【0041】
また、入出力セル流を処理する各々の処理装置をマイクロコードシーケンサによって構成することにより、管理用セルの生成/挿入に関する処理がファームウェアによって制御できるようになり、処理内容自体の変更に柔軟に対処できるようになる。
【0042】
また、入出力セル処理装置の他に、管理用セル挿入処理を行う独立した処理装置を設けることで、入出力セル処理装置の負担を軽減し、管理用セルのテンプレートに関する処理を1箇所に集約することが可能となる。
【0043】
また、入力セル処理手段、出力セル処理手段、管理用セル生成/挿入処理手段をマイクロコードシーケンサで構成することによって、各々の処理をファームウェアによって制御できるようになり、処理内容自体の変更に柔軟に対処できるようになる。
【0044】
さらに、本発明によると、入力セル処理手段及び出力セル処理手段と管理用セル生成/挿入処理手段との間で発せられる処理要求をFIFOを経由して伝達することにより、管理用セル生成/挿入処理手段の動作が入力セル処理手段と出力セル処理手段から処理要求が発せられるタイミングに依存せず動作できるようになり、管理用セル生成/挿入処理手段の処理スループットを、要求発生の平均処理量程度まで削減することが可能となる。
【0045】
さらに、既存のメモリであるバッファメモリを用いることにより、ラインインタフェース部LSIの規模を小さくなるとともに、ユーザサイドからみてコストダウンを計ることができる。
【図面の簡単な説明】
【図1】本発明に係るATM交換装置の第1の実施の形態の構成図。
【図2】セルバッファに記憶されるテンプレートの具体例を示す図。
【図3】本発明に係るATM交換装置の第2の実施の形態の構成図。
【図4】本発明に係るATM交換装置の第3の実施の形態の構成図。
【図5】本発明に係るATM交換装置の第4の実施の形態の構成図。
【図6】従来のATMスイッチのラインインタフェースの構成図。
【符号の説明】
10 ラインインタフェース
11 入力セル処理手段
12 出力セル処理手段
13 生成/挿入処理手段
14 処理要求FIFO
40 セルバッファ

Claims (6)

  1. 管理用セルについてのテンプレートを保存するセルバッファ手段と、
    物理層から伝送された入力セル流を受信してATMスイッチへ送信する入力セル処理手段と、前記ATMスイッチから伝送された出力セル流を受信して物理層へ送信する出力セル処理手段とを有するラインインタフェース手段とを備え、
    前記入力セル処理手段及び/又は前記出力セル処理手段は、
    受信した前記入力セル流及び/又は前記出力セル流を蓄積して、前記セルバッファ手段に記憶された前記テンプレートを参照することにより前記管理用セルを生成し、前記入力セル流及び/又は前記出力セル流に対して前記管理用セルを挿入することを特徴とするATM交換装置。
  2. 管理用セルについてのテンプレートを保存するセルバッファ手段と、
    物理層から伝送された入力セル流を受信してATMスイッチへ送信する入力セル処理手段と、前記ATMスイッチから伝送された出力セル流を受信して物理層へ送信する出力セル処理手段とを有するラインインタフェース手段と、
    前記入力セル処理手段、前記出力セル処理手段及び前記セルバッファ手段に接続され、前記入力セル処理手段及び/又は前記出力セル処理手段が受信した前記入力セル流及び/又は前記出力セル流を蓄積して、前記セルバッファ手段に記憶された前記テンプレートを参照することにより前記管理用セルを生成し、前記入力セル流及び/又は前記出力セル流に対して前記管理用セルを挿入する生成/挿入処理手段と
    を備えたATM交換装置。
  3. 前記ラインインタフェース手段は、
    前記入力セル処理手段及び前記出力セル処理手段と、前記生成/挿入処理手段との間に接続され、前記入力セル処理手段及び前記出力セル処理手段からの処理要求について先入れ後出しの制御を行うFIFO手段をさらに備えたことを特徴とする請求項2に記載のATM交換装置。
  4. 前記入力セル処理手段及び/又は前記出力セル処理手段は、
    マイクロコードシーケンサ、又は、マイクロコードシーケンサと固定シーケンサとの併用によって構成したことを特徴とする請求項1乃至3のいずれかに記載のATM交換装置。
  5. 前記生成/挿入処理手段は、
    マイクロコードシーケンサ、固定シーケンサ、又はこれらシーケンサの併用によって構成したことを特徴とする請求項2乃至4のいずれかに記載のATM交換装置。
  6. 前記管理用セルは、複数種類のOAMセル及びRMセルであることを特徴とする請求項1乃至4のいずれかに記載のATM交換装置。
JP30627796A 1996-11-18 1996-11-18 Atm交換装置 Expired - Fee Related JP3662084B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP30627796A JP3662084B2 (ja) 1996-11-18 1996-11-18 Atm交換装置
US08/972,064 US6198742B1 (en) 1996-11-18 1997-11-17 ATM switching system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP30627796A JP3662084B2 (ja) 1996-11-18 1996-11-18 Atm交換装置

Publications (2)

Publication Number Publication Date
JPH10150443A JPH10150443A (ja) 1998-06-02
JP3662084B2 true JP3662084B2 (ja) 2005-06-22

Family

ID=17955160

Family Applications (1)

Application Number Title Priority Date Filing Date
JP30627796A Expired - Fee Related JP3662084B2 (ja) 1996-11-18 1996-11-18 Atm交換装置

Country Status (2)

Country Link
US (1) US6198742B1 (ja)
JP (1) JP3662084B2 (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3159962B2 (ja) * 1998-11-27 2001-04-23 沖電気工業株式会社 Atm交換装置
JP3543318B2 (ja) * 1999-06-24 2004-07-14 日本電気株式会社 Atmセル転送装置
JP2001127766A (ja) 1999-10-25 2001-05-11 Toshiba Corp ラインインターフェース装置、及び、パケット交換機
GB2358774B (en) * 2000-01-25 2004-03-10 Mitel Corp Template for ATM cells
JP2001320384A (ja) * 2000-05-12 2001-11-16 Oki Electric Ind Co Ltd 伝送制御装置及び伝送装置
KR100499277B1 (ko) * 2002-11-18 2005-07-01 한국전자통신연구원 셀 데이터 흐름 제어장치 및 방법

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5402416A (en) * 1994-01-05 1995-03-28 International Business Machines Corporation Method and system for buffer occupancy reduction in packet switch network
FR2726710B1 (fr) * 1994-11-08 1997-01-03 Tremel Jean Yves Procede d'insertion de cellules dans un flux de type atm et dispositif de mise en oeuvre
JPH09270804A (ja) * 1996-04-03 1997-10-14 Toshiba Corp Atm交換機

Also Published As

Publication number Publication date
JPH10150443A (ja) 1998-06-02
US6198742B1 (en) 2001-03-06

Similar Documents

Publication Publication Date Title
JP4090510B2 (ja) アプリケーションデータのダイレクトマッピングのためのコンピュータインターフェース
JP2753294B2 (ja) パケット輻輳制御方法およびパケット交換装置
EP0531599A1 (en) Configurable gigabit/s switch adapter
JP2577539B2 (ja) ブリッジ
JPH11346223A (ja) Atm交換機
JP3662084B2 (ja) Atm交換装置
JPH09270804A (ja) Atm交換機
US4831512A (en) System and method of message communication capable of checking consistency among data
US20020099915A1 (en) Buffer apparatus with data insertion control function, insertion data controlling method, and data insertion apparatus with data insertion control function
JP2000183886A (ja) 通信装置
JP2760343B2 (ja) Atmセル化回路
JP4209186B2 (ja) パケットの高速ルーティング及びスイッチングに対するメモリ要件を低減するように構成されたプロセッサ
KR100296042B1 (ko) 비동기 전송 모드 스위치내 큐의 상태를 감시하는 장치 및 방법
JP3292138B2 (ja) データ伝送装置およびデータ伝送方法
KR0182707B1 (ko) 교환기에 있어서 프로세서간통신 메세지에 대한 모니터장치 및 방법
JPH01225259A (ja) トラヒック監視方式
JPH06224932A (ja) パケット変換装置
JP3155164B2 (ja) マルチクラスデータ通信方法,データ交換機およびデータ端末
JP2004515161A (ja) データパケットを分配および処理するためのユニット
US20040078479A1 (en) Traffic generator using a network processor
JPH07154395A (ja) 交換装置
JPH1041957A (ja) Atmセルの同報制御方式
JPH09224039A (ja) 遅延優先制御バッファの無瞬断切替装置及び切替方法
JP3082759B2 (ja) Atmセル処理方法
JPH11261594A (ja) パケット優先受信処理方法

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20041007

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20050315

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20050322

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080401

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090401

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100401

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100401

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110401

Year of fee payment: 6

LAPS Cancellation because of no payment of annual fees