JP3273592B2 - 逆スタガ型絶縁ゲイト型半導体装置の作製方法 - Google Patents

逆スタガ型絶縁ゲイト型半導体装置の作製方法

Info

Publication number
JP3273592B2
JP3273592B2 JP10824497A JP10824497A JP3273592B2 JP 3273592 B2 JP3273592 B2 JP 3273592B2 JP 10824497 A JP10824497 A JP 10824497A JP 10824497 A JP10824497 A JP 10824497A JP 3273592 B2 JP3273592 B2 JP 3273592B2
Authority
JP
Japan
Prior art keywords
film
mask
substrate
region
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP10824497A
Other languages
English (en)
Other versions
JPH1041522A (ja
Inventor
舜平 山崎
保彦 竹村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP10824497A priority Critical patent/JP3273592B2/ja
Publication of JPH1041522A publication Critical patent/JPH1041522A/ja
Application granted granted Critical
Publication of JP3273592B2 publication Critical patent/JP3273592B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明はMIS(Metal-In
sulator-Semiconductor;金属−絶縁体−半導体)型半導
体装置、特に、MISトランジスタで、液晶表示装置用
逆スタガ型絶縁ゲイト型半導体装置の作製方法に関す
る。特に、本発明は絶縁基板上に形成された薄膜上の
MIS型半導体装置、薄膜トランジスタ(TFT)に関
し、なかでも、チャネル形成領域が、ゲイト電極の上方
に位置する、いわゆる逆スタガ型の構造を有するMIS
型半導体装置に関するものである。本発明の利用しうる
分野としては、絶縁基板上に形成された半導体集積回
路、例えば液晶表示装置に用いられるアクティブマトリ
クス型回路やイメージセンサーの駆動回路等である。
【0002】
【従来の技術】近年、絶縁基板上に薄膜状のMIS型半
導体装置を形成した装置をもちいることがある。例え
ば、アクティブマトリクス型液晶表示装置等である。現
在、市販されているアクティブマトリクス型回路は、T
FTを利用したものと、MIM等のダイオードを利用し
たものがある。特に前者は高品位な画像が得られるとし
て近年、さかんに製造されている。
【0003】TFTを利用したアクティブマトリクス回
路は、多結晶シリコン等の多結晶半導体を利用したTF
Tと、アモルファスシリコンのようなアモルファス半導
体を利用したTFTが知られている。後者は作製プロセ
ス上の問題から、大画面のものは作製が困難であり、大
画面用には350℃以下のプロセス温度で作製できる後
者が主として用いられる。
【0004】図2には従来のアモルファスシリコンTF
T(逆スタガー型)の作製工程を示す。基板201とし
ては、コーニング7059等の耐熱性のある無アルカリ
ガラスが使用される。アモルファスシリコンTFTのプ
ロセスの最高温度は350℃程度であるので、この温度
に耐えられるだけの材料が必要である。特に、液晶表示
パネルとして使用する場合には、熱処理によって歪むこ
とがないような耐熱性と高いガラス転移温度が必要であ
る。コーニング7059の場合にはこのガラス転移温度
が600℃弱なので条件を満たす。
【0005】また、TFTの動作を安定にするために
は、ナトリウムのような可動イオンが基板中に含まれて
いることは望ましくない。コーニング7059はアルカ
リ濃度が十分に低いので問題はないが、もし、基板中に
多量のナトリウム等が含まれている場合には、基板中の
可動イオンがTFTに侵入しないように、窒化珪素、酸
化アルミニウム等のパッシベーション膜を形成する必要
がある。
【0006】ついで、アルミニウムやタンタルのような
材料で、被膜を形成し、マスクでパターニングして、
ゲイト電極202を形成する。特にゲイト電極・配線と
上部の配線との短絡を防止するためには、このゲイト電
極の表面に酸化膜203を形成しておけばよい。酸化膜
の形成方法としては、陽極酸化法が主として用いられ
る。
【0007】そして、ゲイト絶縁膜204が形成され
る。このゲイト絶縁膜としては、一般には窒化珪素が用
いられるが、酸化珪素であってもよく、あるいは窒素と
酸素が任意の比率で混じった珪化物であってもよい。ま
た、単層の膜であってもよいし、多層の膜であってもよ
い。ゲイト絶縁膜として窒化珪素膜を使用する場合に
は、プラズマCVD法を使用した場合には、プロセス温
度が350℃程度になり、本工程の最高となる。この状
態を図2(A)に示す。
【0008】さらに、アモルファスシリコン膜を形成す
る。プラズマCVD法を使用する場合であれば、基板温
度は250〜300℃が必要とされる。この膜の厚さは
薄い方が望ましく、通常は10〜100nm、好ましく
は10〜30nmとされる。そして、マスクでパター
ニングして、アモルファスシリコン領域205を形成す
る。このアモルファスシリコン領域は後に、TFTのチ
ャネル形成領域となる。ここまでの状態を図2(B)に
示す。
【0009】さらに、全体に窒化珪素膜を形成して、こ
れをマスクでパターニングし、エッチングストッパー
206とする。このエッチングストッパーは後の工程
で、誤って、チャネル形成領域のアモルファスシリコン
領域205をエッチングしないように設けられるのであ
る。なぜなら前述のようにアモルファスシリコン領域2
05は10〜100nmという薄さであるからである。
また、エッチングストッパーの下部のアモルファスシリ
コン領域はチャネル形成領域として機能するので、エッ
チングストッパーはできるだけゲイト電極に重なるよう
に設計される。しかし、通常のマスク合わせでは多少の
ずれが生じるので、ゲイト電極に十分に重なるだけパタ
ーニングされる。
【0010】その後、N型もしくはP型の導電型のシリ
コンの被膜を形成する。通常のアモルファスシリコンT
FTはNチャネル型とされる。このシリコンの被膜はア
モルファスシリコンではあまりにも導電率が低いので、
微結晶状態のシリコン膜とする。N型の微結晶シリコン
膜はプラズマCVD法で350℃以下の温度で作製する
ことができる。しかし、それでも抵抗が十分に低くない
ので、200nm以上の厚さとする必要があった。ま
た、P型の微結晶シリコン膜は著しく抵抗が大きいので
用いることができず、したがって、Pチャネル型TFT
をアモルファスシリコンで作製することは困難であっ
た。
【0011】このようにして形成されたシリコン膜をマ
スクでパターニングし、N型微結晶シリコン領域20
7が形成される。ここまでの状態を図2(C)に示す。
【0012】図2(C)の状態では、(N型の)微結晶
シリコン膜が、エッチングストッパー上で接合している
ので、TFTは機能しない。したがって、これを分断す
る必要がある。そこで、マスクを用いて、これを分断
し、溝208を形成する。もし、エッチングストッパー
がなければ、誤って下地のアモルファスシリコン領域2
05までをもエッチングしてしまう恐れがある。。なぜ
なら微結晶シリコン領域207の厚さは、その下のアモ
ルファスシリコン領域の数倍から10数倍、あるいはそ
れ以上も厚いからである。
【0013】その後、公知の方法によって、配線209
や画素電極210が、マスク、を用いて作製され
る。この状態を図2(D)に示す。
【0014】以上の方法では、マスクの枚数が7枚とい
う多量であるので、歩留りの低下が懸念される。そこ
で、以下に示すようにマスク枚数を減らす方法も提案さ
れている。まず、基板上に第1のマスクを使用して、ゲ
イト電極部をパターニングする。その後、ゲイト絶縁膜
を形成し、さらに、アモルファスシリコン膜と窒化珪素
膜(後にエッチングストッパーとなる)を連続的に形成
する。そして、裏面から露光して、ゲイト電極部をマス
クとして窒化珪素膜のみを自己整合的にエッチングして
エッチングストッパーを形成する。そして、その上に微
結晶シリコン膜を形成し、第2のマスクを用いて、チャ
ネル上方の溝(図2の208に対応)を含むTFTの領
域を形成する。その後、第3、第4のマスクを用いて、
配線や電極を形成する。最終的には図2(D)で示され
るものと同等なものが得られる。このように、セルフア
ライン工程を駆使することにより、マスク数を3枚減ら
すことができる。
【0015】
【発明が解決しようとする課題】上記従来例における
FTは、図からわかるように、ソース領域およびドレイ
ン領域と、チャネル形成領域とが二層になっているた
め、これらの表面が非常に凹凸の激しいものとなる。こ
れは主に、ゲイト電極部(ゲイト電極の酸化物203を
含む)、エッチングストッパーと微結晶シリコン領域に
起因するものであり、ゲイト電極部の厚さを300n
m、エッチングストッパーの厚さを200nm、微結晶
シリコン領域206の厚さを300nmとすれば、基板
上には800nmもの凹凸が生じることとなる。
【0016】例えば、液晶表示パネルのアクティブマト
リクス回路として使用する場合には、セルの厚さは5〜
6μmの厚さで、0.1μm以下の精度で制御されてい
る。このような条件で、1μmもの凹凸があればセルの
厚さの均一性に著しい欠陥を与えることとなる。
【0017】しかし、TFTの凹凸の原因として挙げら
れるこれらの要因は、いずれも簡単に低減できるもので
はない。すなわち、ゲイト電極部を薄くするためにはゲ
イト電極・配線の抵抗を高くすることとなる。かといっ
て、抵抗を一定に保つためにゲイト電極の幅(すなわち
チャネル長)を広くすると、TFTの動作速度が低下す
るばかりか、TFT部分の面積が大きくなり、液晶表示
装置に使用する場合には開口率の低下につながる。
【0018】また、エッチングストッパーが薄いと、微
結晶シリコン領域をエッチングしている間に誤ってその
下のアモルファスシリコン領域までエッチングする可能
性があり、歩留りが低下する。さらに、微結晶シリコン
領域の厚さが薄いと、TFTのソース/ドレイン領域の
抵抗が大きく、TFTのON/OFF比が低下する。
【0019】さらにエッチングストッパーはTFTの完
成時にもそのまま残存するが、これに使用される窒化珪
素膜は、電荷をトラップする性質を有し、何らかの理由
でここに電荷がトラップされると、その下のアモルファ
スシリコン領域205に不本意なチャネルが形成されて
しまい、ドレイン電流のリークの要因となる。この問題
点を避けるためには、エッチングストッパを酸化珪素と
窒化珪素の2層構造とすることが必要であるが、その場
合も酸化珪素膜の厚さは十分に大きなことが必要であ
り、好ましくは100nm以上が必要である。
【0020】本発明はこのような従来の問題点に鑑みて
なされたものであり、本発明の目的の一つは、プロセス
の簡略化である。例えば、マスクの枚数を従来の方法よ
りも減らすことによって歩留りを向上せしめる。あるい
は、成膜工程を減らすことによってスループットを向上
させ、コストを低減させることを目的とする。
【0021】本発明の他の目的はTFTをより平坦にす
ることである。このことによって、液晶表示パネルに使
用する場合の問題を解決することができるばかりか、他
の応用においても平坦化は重要な技術課題であり、従来
のTFTでは応用が困難であったものにも応用すること
が可能となる。
【0022】
【問題を解決するための手段】上記の諸問題点を解決す
るために、本発明はエッチングストッパーを使用しない
全く新しいTFT作製方法およびその方法によって作製
されたTFTを提案する。また、微結晶シリコン領域
(ソース/ドレイン)の厚さを薄くするためにはその抵
抗が十分に低くなるようにする。さらには、本発明で
は、従来のようにチャネル形成領域となるアモルファス
シリコン領域(膜)の形成と、ソース/ドレイン領域と
なる微結晶シリコン領域(膜)の形成というような2段
階のプロセスを経ずして、1枚のシリコン膜を形成し、
これをある部分はソース/ドレイン領域にある部分はチ
ャネル形成領域に作製し直すという構成を有する。
【0023】スループットの向上に際しては、被膜の作
製を少なくすることが最重要課題である。成膜工程は成
膜に時間を要するだけでなく、チャンバー内のクリーニ
ングにも同程度の時間を要し、極めて清浄な環境を要求
される現代の半導体プロセスにおいては、チャンバーの
掃除の合間に成膜をおこなうというのが実情である。し
たがって、厚い被膜を形成するよりも薄い被膜を形成す
ること、多層の被膜を形成するより単層の被膜を形成す
ることが、スループットを上げるうえで必要である。そ
の意味で、成膜工程を削減することは望ましい。
【0024】本発明の1つの技術思想に基づいたTFT
は以下のような構成を有する。まず、逆スタガー型のT
FTである。ゲイト電極を覆ってゲイト絶縁膜が形成さ
れ、さらに、半導体膜が形成されているが、そのゲイト
電極の上方の部分はチャネル形成領域として機能するよ
うに実質的に真性である。その他の部分はN型もしくは
P型であり、ソース/ドレインとして機能する。また、
チャネル形成領域として機能する部分は、アモルファ
ス、セミアモルファス、微結晶、多結晶、あるいはそれ
らの中間状態のいずれをも取りうる。オフ電流を抑えた
い場合にはアモルファスが望ましい。一方、ソース/ド
レインとして機能する領域は十分に抵抗の小さな多結
晶、セミアモルファス、あるいは微結晶である。しか
も、本発明では、この領域はレーザーアニールによって
形成されることを特徴とする。
【0025】このような構成では、被膜の形成は、半導
体膜を1層だけ形成すればよく、量産性が向上する。さ
らに、従来の,微結晶シリコンが形成されなければTF
Tの凹凸を減らすことができる。もちろん、本発明は、
チャネル形成領域とソース/ドレイン等の不純物領域を
ただの1層の半導体膜で形成することを要求するのでは
なく、コストと特性を考慮して、素子の特性をより向上
させるために多層としてもよいことは言うまでもない。
【0026】さらに本発明の別の技術思想に基づいたT
FTはチャネル形成領域の上部にエッチングストッパー
を有しないことを特徴とする。少なくとも窒化珪素ある
いは類似の電荷トラップの性質を有する材料がチャネル
形成領域に密着、あるいは薄い(100nm以下)絶縁
膜を介して存在しないことを特徴とする。
【0027】エッチングストッパーが存在することは、
TFTの凹凸の重要な要因であり、エッチングストッパ
ーが窒化珪素のごとき材料で構成されている場合には、
ドレイン電流のリークも生じる。本発明の上記の技術思
想によって、このような問題点が解決される。
【0028】もちろん、本発明のこの技術思想がチャネ
ル形成領域の上に何の物体も存在しないことを要求する
のではなく、上記の問題点を露顕せしめない程度の物体
が存在することは何ら問題ではない。
【0029】
【発明の実施の形態】本発明のTFTの作製は図1に示
される方法によっておこなわれるが、もちろん、この工
程図に必要な変更加えられることはありうる。図に示す
ように、耐熱性無アルカリガラス(例えばコーニング7
059)基板101上に、ゲイト電極102がマスク
によってパターニングされる。必要によっては、図1に
示すようにゲイト電極の表面に酸化膜103を形成し
て、絶縁性を高めてもよい。さらに、ゲイト絶縁膜10
4を形成する。こうして、図1(A)を得る。
【0030】次に、アモルファス、セミアモルファス、
微結晶、多結晶、あるいはそれらの中間状態のシリコン
の薄膜を形成し、マスクによってパターニングをおこ
ない、半導体領域105を形成する。実際には、成膜温
度とオフ電流を考慮してアモルファスシリコン膜を形成
する場合が多いが、レーザーアニール等の低温結晶化技
術を使用して多結晶、あるいはセミアモルファスシリコ
ンとしてもよい。しかし、多結晶シリコンやセミアモル
ファスシリコンを使用した場合には電界移動度が大きく
なるが、オフ電流も大きくなるので、液晶表示パネルの
アクティブマトリクス回路には適当でない。
【0031】次いで、レーザー光に対してマスク材とな
るような被膜、例えば珪素の多い窒化珪素膜(厚さ50
nm以上が好ましい)を形成して、これをマスクにて
パターニングする。このときには窒化珪素膜の上にフォ
トレジストを残存させてもよい。すなわち、図1(C)
において、106が窒化珪素膜であり、107がフォト
レジストである。後のイオン注入の工程を想定して、フ
ォトレジストの厚さは100nm以上、好ましくは50
0nm以上とする。
【0032】この状態で、最初にイオン注入あるいはイ
オンドープ等の方法によって、半導体領域105に選択
的に不純物を注入する。こうして、不純物領域108が
形成される。しかしながら、この不純物注入によって半
導体膜中には非常に大きな欠陥が生じてしまい、もはや
半導体としては機能しなくなる。そこで、レーザー光を
上方から照射して結晶化をおこなう。このレーザーアニ
ール工程では、そのレーザー光のパルス幅やエネルギー
密度を適当に制御することによって、極めて単結晶状態
に近い多結晶状態からセミアモルファス状態まで様々な
状態のシリコンを形成することが出来る。
【0033】もし、窒化珪素膜106が存在しない場合
にはレーザー光は不純物のドープされていないチャネル
形成領域として機能する領域まで到達し、その部分を結
晶化させる。窒化珪素膜が存在する場合には、それによ
って光が多く吸収され結晶化はおこらず、最初の状態が
保たれる。
【0034】チャネル領域がレーザー光によって結晶化
することは、移動度が増大するという点からは好ましい
ことのように思えるが、現在のレーザー技術では、レー
ザーのショットのエネルギーのばらつきによって、結晶
化の程度のばらつきが極めて大きく、移動度がまちまち
のTFTが形成されてしまう。
【0035】一定の移動度のTFTだけが要求される場
合には何ら問題はないが、移動度として一定の下限値を
満足させ、さらにオフ電流も一定の上限値を満足させる
となると条件は極めて厳しくなる。なぜならば、移動度
の大きなTFTでは、一般的にオフ電流も大きくなるか
らである。例えば、液晶表示パネルのアクティブマトリ
クス回路においては、移動度だけでなく、オフ電流も重
要なファクターであるので、粒のそろったTFTが要求
される。したがって、そのような場合には、むしろ移動
度は低くてもオフ電流の低いアモルファスシリコンある
いはそれに近い材料でできたTFTが望まれる。したが
って、本発明においても、そのような目的の場合にはレ
ーザー光が誤ってチャネル形成領域に入らないようにし
なければならない。
【0036】このドーピング工程はレーザードーピング
によっておこなってもよい。レーザードーピングとは、
不純物を含有する雰囲気中に試料を置き、そこにレーザ
ー光もしくはそれと同等な強光を照射することによっ
て、試料表面を加熱、活性化せしめ、さらに不純物ガス
を分解して、試料表面に拡散させる方法である。不純物
ガスとしては、N型を付与する場合にはPH3 (フォス
フィン)が、P型を付与する場合にはB2 6 (ジボラ
ン)が一般によく使用される。
【0037】本発明人等の知見によると、レーザー照射
時には、試料を250〜500℃程度に加熱しておくと
不純物の拡散が試料内部にまで進行し、不純物濃度も十
分大きくすることができた。チャネル形成領域をアモル
ファスシリコンに保つためにはあまり高温の状態に試料
を置くことは望ましくなく、また、ガラス基板にも制約
が加わることから250〜350℃程度の加熱にとどめ
ることが望ましい。また、レーザードーピングをおこな
う場合には、フォトレジストのマスク107は必ずしも
必要でない。イオン注入のようなドーピング法では、注
入される高エネルギーイオンが誤ってチャネル形成領域
に入らないように、イオンエネルギーを十分に減衰させ
られるだけの十分な厚さのフォトレジスト等のマスクが
必要なのであるが、レーザードーピングは一種の熱拡散
法であるので、窒化珪素マスク106のような熱的な拡
散に対して十分なマスク作用を有する材料のマスクだけ
で十分である。レーザードーピング技術の詳細について
は、本発明人等の発明である特願平3−283981に
記述されている。
【0038】このようにドーピングをおこなった後、窒
化珪素膜106とフォトレジスト(大抵の場合、レーザ
ー光の照射によって蒸発してしまう)107を除去し、
公知の方法によって、配線110やITOの画素電極1
11を、マスクおよびによって形成する。以上の工
程によって必要なマスクは合計5枚であるが、従来のよ
うにセルフアライン方式を駆使することによって4枚ま
で低減できる。すなわち、ゲイト電極の形成に1枚、半
導体領域の形成に1枚、画素電極と配線の形成に計2枚
を必要とする。窒化珪素膜106等のパターニングには
ゲイト電極をマスクとする裏面露光をおこなって対処す
る。
【0039】図1(D)から明らかなように、本発明に
よるTFTは、従来のTFTに比べて凹凸が小さい。こ
れは、凹凸の主な要因が、ゲイト電極部の凹凸だけだか
らである。半導体領域105の厚さは極めて薄く、従来
のTFTと同様に10〜100nmであるので、大した
寄与をしない。
【0040】このように半導体領域、すなわちソース/
ドレインが薄くても良いのは、該領域の不純物濃度が十
分大きく、かつその結晶性が良好だからであり、つまる
ところレーザーアニールあるいはレーザードーピングに
よって本発明の特徴がもたらされたのである。また、本
発明では、従来のようにエッチングストッパーは存在せ
ず、また、本発明で使用されるマスク材も、TFT完成
後は残存することは必要とされないので、TFTの凹凸
は著しく減少する。
【0041】本発明によって、従来のアモルファスシリ
コンTFTで主として作製されたNチャネルTFT(N
TFT)以外に、従来の技術では困難であった実用的な
PチャネルTFT(PTFT)も作製できるようになっ
た。すなわち、従来はチャネル領域のアモルファスシリ
コン中のホールの移動度が電子の移動度に比べて小さい
のに加えて、ソース/ドレインの十分に抵抗の低いP型
シリコンが得られなかったためにPTFTは現実的では
なかったのであるが、本発明によって、P型シリコンの
抵抗をN型シリコンに匹敵するだけ低くすることが可能
となったために、実際に素子として機能するPTFTが
作製できるようになったのである。
【0042】したがって、相補型MOS回路(CMOS
回路)をアモルファスシリコンTFTあるいは低温作製
TFTによって構成することが可能となった。従来、T
FTを使用したCMOS回路は、1000℃以上の温度
で石英基板上に形成される高温作製TFTか、600℃
程度の温度で無アルカリガラス基板上に形成される中温
作製TFTに限られていた。最高プロセス温度が350
℃程度のTFTによって構成されたCMOS回路は従
来、不可能と思われていた。
【0043】図3にはその例を示す。図1に示した方法
と同じように、基板301上にNTFTのゲイト電極3
02とPTFTのゲイト電極303とを第1のマスクに
よって形成し、その後、必要によってはゲイト電極の表
面を陽極酸化法によって酸化して、ゲイト絶縁膜304
を形成する。さらに、第2のマスクを使用してNTFT
の半導体領域305とPTFTの半導体領域306とを
形成する。
【0044】半導体領域は結晶性の良好なものほど、P
TFTの移動度が大きなものが得られる。CMOSとし
て機能させるには、NTFTの移動度とPTFTの移動
度があまりに違いすぎてはよくない。移動度の大きなP
TFTを得るためには、被膜の作製温度を高くすると良
いが、基板の制約等の条件からむやみに成膜温度は上げ
られない。しかし、基板温度350℃程度でもジシラン
やトリシランのようなポリシランを用いて被膜を形成す
ると、見掛けの上ではアモルファスではあるが、移動度
がNTFTの数分の1程度のものが得られる。また、プ
ラズマCVD法で被膜を形成したのち、水素雰囲気で3
00〜350℃程度で24時間以上のアニールをおこな
ってもよい。
【0045】その後、窒化珪素のマスク307と308
とを、第3のマスクを使用してパターニングする。もち
ろん、先に示したようにゲイト電極をマスクとする裏面
露光法によって、セルフアライン的に、この窒化珪素マ
スクを形成してもよい。その場合には第3のマスクは不
要である。このようにして得られた素子の断面図を図3
(A)に示す。
【0046】その後、まず、PTFTの領域に第4のマ
スクを使用してフォトレジストのマスク309を形成
し、図3(B)に示すように、フォスヒンPH3 の雰囲
気中でレーザーを照射する。こうしてNTFT(左側)
の不純物領域310を形成する。さらに、今度はNTF
Tの領域に第5のマスクを使用してフォトレジストのマ
スク311を形成し、図3(C)に示すように、ジボラ
ンB2 6 の雰囲気中でレーザーを照射し、PTFT
(右側)の不純物領域312を形成する。いずれのレー
ザードーピングの工程においても、窒化珪素マスクによ
ってレーザー光が吸収されるので、チャネル形成領域3
13、314は結晶化しない。
【0047】その後、図3(C)に示すように、公知の
金属配線技術(第6のマスクを使用)によって、金属配
線(アルミニウム等)315、316、317を形成す
ればNTFT318とPTFT319からなるCMOS
回路が形成される。
【0048】上記のプロセスにおいては6枚のマスクを
使用するが、窒化珪素マスク307、308を作製する
際に裏面露光技術を用いれば、1枚のマスクが削減され
る。また、レーザードーピングの工程は、公知のイオン
注入法やイオンドーピング法によってもおこなうことが
できる。また、不純物領域の形成に際し、特に不純物濃
度の微妙な制御が可能なイオン注入法やイオンドーピン
グ法によってもおこなう場合には、NTFTの不純物領
域とPTFTの不純物領域を分けて作製するのではな
く、最初にいずれかの導電型の不純物領域を全てのTF
Tに於いて形成し、その後、特定のTFTだけに逆の導
電型とすることも可能である。その場合には、さらにマ
スクが1枚削減される。しかしながら、この方法は、不
純物濃度の制御が難しいレーザードーピングでは難し
い。
【0049】レーザードーピングにて、このような方法
をおこなおうとすれば、最初に基板温度を若干低めに設
定して、全TFTに対して、ある導電型の不純物領域を
形成し、次に、基板温度を上げて、特定のTFTだけに
逆の導電型のドーピングをおこなうことによって対応で
きる。なぜなら、基板温度が高くなるほど、ドーピング
される不純物濃度が大きくなるからである。
【0050】本発明では、特にレーザードーピングに関
しては、図4に示すような方法も可能である。この方法
では裏面からレーザー光を照射することによって、ゲイ
ト電極部をマスクとして、セルフアライン的にドーピン
グをおこなうものである。
【0051】まず、図1の場合と同様に、レーザー光を
透過する基板401上にマスクを使用して、ゲイト電
極402を形成する。必要に応じてその酸化物403を
形成し、さらにゲイト絶縁膜404を形成する。そし
て、マスクを用いて、半導体領域405をパターニン
グする。(図4(A)、(B))
【0052】次いで、基板の裏面からレーザー光を照射
する。このとき、レーザー光は図4(C)に示すように
基板中では平行に進行するが、ゲイト電極部は凹凸があ
るため、レーザー光は屈折し、また、ゲイト電極等で回
折し、平行度が損なわれる。加えて、このような凹凸部
では、レーザーの透過する部分(酸化物層403やゲイ
ト絶縁膜404)においてはレーザー光が他の部分に比
べて多く吸収される。その結果、単にゲイト電極によっ
てマスクされるだけでなく、上記のような複雑な現象に
よって、ゲイト電極部の上方のと凸部ではレーザー光の
強度は著しく低下し、もはやレーザードーピングがおこ
なわれることはない。したがって、初期の状態が保た
れ、チャネル形成領域406となる。
【0053】一方、その他の部分ではレーザードーピン
グがおこなわれ,不純物領域407が形成される。その
後、マスク、によって金属配線409と画素電極4
10等を形成すればよい。
【0054】この方法は、他の方法に比べて、工程が極
めて簡単である。すなわち、マスク数は、図1の方法で
裏面露光のセルフアラインプロセスを採用した場合と同
じく4枚である。また、図1の方法と違い、マスク(例
えば図1の106)を形成する露光工程が1つ減る。当
然のことながら、マスクに用いる窒化珪素膜等を形成す
る工程は不要である。また、これが本方法の最大の特徴
であるのだが、ソース/ドレインとゲイト電極の重なり
が少なく、寄生容量を抑えることができる。
【0055】しかしながら、本方法では基板にレーザー
光に対して透明なものを使用しなければならない。コー
ニング7059ガラス基板は、理想的な無アルカリガラ
スであるが、紫外線の透明度がよくないので、エキシマ
ーレーザーによってレーザードーピングをおこなうには
不適当である。あえて、コーニング7059ガラスを使
用せんとすれば、レーザーの波長を長いもの(例えばア
ルゴンイオンレーザーやNd:YAGレーザー等)にす
る必要がある。さらには、エキシマーレーザー光を非線
型光学効果によって、波長を2倍あるいはそれ以上の長
さとすることも可能である。
【0056】
【実施例】
〔実施例1〕 本実施例は図5に示す作製工程にしたが
って形成された。作製工程断面図は図1に対応する。た
だし、図1の金属配線・電極110形成工程までで、I
TO画素電極111形成の工程は含まれない。ゲイト電
極はタンタルであり、ゲイト電極の表面には、工程5に
おいて厚さ約200nmの陽極酸化膜を形成して絶縁性
を向上せしめた。不純物のドーピング手段には、イオン
ドーピング法を用いた。本工程で使用されているマスク
の枚数は4枚である。全工程は26工程からなる。
【0057】図5〜図10において、『スパッタ』はス
パッタリング成膜法、『PCVD』はプラズマCVD
法、『RIE』は反応性イオンエッチング法を意味す
る。また、これらの手法の後に:に続いて書かれている
のは、膜厚、使用ガス等である。
【0058】本実施例に対応する従来の作製工程は断面
図は図2に、工程図は図9に示されるが、ここでは、使
用されるマスクの枚数は6枚であり、全工程は29工程
からなる。
【0059】以下、工程図にしたがって、本実施例を詳
細に説明する。基板としてはコーニング7059ガラス
(図1の101)を使用した。これを洗浄し(工程
1)、その上にスパッタ法でタンタル膜を厚さ200n
m形成した(工程2)。そして、これをマスクでパタ
ーニングし(工程3)、混酸(5%の硝酸を含む燐酸)
でエッチングした(工程4)。その後、タンタルゲイト
電極(図1の102)に通電して陽極酸化をおこない、
最大で250Vまで電圧を上げて、陽極酸化膜(図1の
103)を厚さ200nm形成した(工程5)。陽極酸
化の手法については、特願平3−237100もしくは
同3−238713に記述されているので、ここでは詳
述しない。
【0060】その後、レジストを除去し(工程6)、ゲ
イト絶縁膜である窒化珪素膜(図1の104)をプラズ
マCVD法によって厚さ200nm形成した(工程
7)。このときの基板温度は300℃とした。そして、
基板洗浄(工程8)後、プラズマCVD法によって厚さ
30nmのアモルファスシリコン膜を形成した(工程
9)このときの基板温度は300℃とした。
【0061】そして、マスクによって、半導体領域の
パターニングをおこない(工程10)、アモルファスシ
リコン膜をCF4 を反応ガスとする反応性イオンエッチ
ング法によってエッチングして(工程11)、半導体領
域(図1の105)を形成した。残ったレジストは除去
し(工程12)、基板を洗浄した(工程13)。
【0062】その後、厚さ200nmの窒化珪素膜をプ
ラズマCVD法によって形成した(工程14)。このと
きの基板温度は300℃とした。そして、マスクによ
って、窒化珪素マスクのパターニングをおこない(工程
15)、窒化珪素膜をバッファー弗酸でエッチングして
(工程16)、窒化珪素マスク(図1の106)を形成
した。窒化珪素マスクの上には厚さ約500nmのレジ
スト(図1の107)が残った。
【0063】ついで、イオンドーピング法によって、1
×1014cm-2のドーズ量のリンイオンを10keVの
加速エネルギーで打ち込み(工程17)、不純物領域
(図1の108)を形成した。その後、基板を洗浄し
(工程18)、残存したレジストを除去した(工程1
9)。
【0064】その後、XeClエキシマーレーザーによ
ってレーザーアニールをおこない(工程20)、窒化珪
素マスク(図1の106)をバッファー弗酸でエッチン
グして除去した(工程21)。その後、基板を洗浄した
(工程22)。
【0065】そして、アルミニウム被膜をスパッタ法に
よって、厚さ400nm形成し(工程23)、アルミニ
ウム配線をマスクによってパターニングし(工程2
4)、さらに混酸によってアルミニウム被膜をエッチン
グして(工程25)、アルミニウム配線(図1の11
0)を形成した。残存したレジストは除去した(工程2
6)。以上の工程を経てNTFTが作製された。
【0066】〔実施例2〕 本実施例は図6に示す作製
工程にしたがって形成された。作製工程断面図は裏面露
光技術を用いる点を除けば図1に対応する。ただし、図
6に示されているのは、実施例1と同様、図1の金属配
線・電極110形成工程までの工程である。ゲイト電極
はアルミニウムであり、ゲイト電極の表面には、工程5
において厚さ約200nmの陽極酸化膜を形成して絶縁
性を向上せしめた。窒化珪素マスクの形成には裏面露光
技術を用いた。不純物のドーピング手段には、イオンド
ーピング法を用いた。本工程で使用されているマスクの
枚数は、裏面露光技術によって、1枚削減され、3枚で
ある。全工程は26工程からなる。
【0067】本実施例に対応する従来の作製工程は図1
0に示されるが、ここでは、使用されるマスクの枚数は
3枚であり、全工程は23工程からなる。
【0068】以下、工程図にしたがって、本実施例を詳
細に説明する。基板としてはコーニング7059ガラス
(図1の101)を使用した。これを洗浄し(工程
1)、その上にスパッタ法でアルミニウム膜を厚さ40
0nm形成した(工程2)。そして、これをマスクで
パターニングし(工程3)、混酸(5%の硝酸を含む燐
酸)でエッチングした(工程4)。その後、アルミニウ
ムゲイト電極(図1の102)に通電して陽極酸化をお
こない、最大で250Vまで電圧を上げて、陽極酸化膜
(図1の103)を厚さ200nm形成した(工程
5)。
【0069】その後、レジストを除去し(工程6)、ゲ
イト絶縁膜である窒化珪素膜(図1の104)をプラズ
マCVD法によって厚さ200nm形成した(工程
7)。このときの基板温度は300℃とした。そして、
基板洗浄(工程8)後、プラズマCVD法によって厚さ
30nmのアモルファスシリコン膜を形成した(工程
9)このときの基板温度は300℃とした。
【0070】そして、マスクによって、半導体領域の
パターニングをおこない(工程10)、アモルファスシ
リコン膜をCF4 を反応ガスとする反応性イオンエッチ
ング法によってエッチングして(工程11)、半導体領
域(図1の105)を形成した。残ったレジストは除去
し(工程12)、基板を洗浄した(工程13)。
【0071】その後、厚さ200nmの窒化珪素膜をプ
ラズマCVD法によって形成した(工程14)。このと
きの基板温度は300℃とした。そして、レジストを塗
布した状態で基板の裏面から露光し、ゲイト電極をマス
クとしてセルフアライン的に窒化珪素マスクのパターニ
ングをおこない(工程15)、窒化珪素膜をバッファー
弗酸でエッチングして(工程16)、窒化珪素マスク
(図1の106)を形成した。窒化珪素マスクの上には
厚さ約500nmのレジスト(図1の107)が残っ
た。
【0072】ついで、イオンドーピング法によって、1
×1014cm-2のドーズ量のリンイオンを10keVの
加速エネルギーで打ち込み(工程17)、不純物領域
(図1の108)を形成した。その後、基板を洗浄し
(工程18)、残存したレジストを除去した(工程1
9)。
【0073】その後、XeClエキシマーレーザーによ
ってレーザーアニールをおこない(工程20)、窒化珪
素マスク(図1の106)をバッファー弗酸でエッチン
グして除去した(工程21)。その後、基板を洗浄した
(工程22)。
【0074】そして、アルミニウム被膜をスパッタ法に
よって、厚さ400nm形成し(工程23)、アルミニ
ウム配線をマスクによってパターニングし(工程2
4)、さらに混酸によってアルミニウム被膜をエッチン
グして(工程25)、アルミニウム配線(図1の11
0)を形成した。残存したレジストは除去した(工程2
6)。以上の工程を経てNTFTが作製された。
【0075】〔実施例3〕 本実施例は図7に示す作製
工程にしたがって形成された。作製工程断面図は図4に
対応する。ただし、図7に示されているのは、図4の金
属配線・電極409形成工程までの工程である。ゲイト
電極はアルミニウムであり、ゲイト電極の表面には、工
程5において厚さ約200nmの陽極酸化膜を形成して
絶縁性を向上せしめた。不純物のドーピング手段には、
裏面からのレーザー光照射によるレーザードーピング技
術を用いた。本工程で使用されているマスクの枚数は3
枚である。全工程は19工程からなる。
【0076】以下、工程図にしたがって、本実施例を詳
細に説明する。基板としてはコーニング7059ガラス
(図4の401)を使用した。これを洗浄し(工程
1)、その上にスパッタ法でアルミニウム膜を厚さ40
0nm形成した(工程2)。そして、これをマスクで
パターニングし(工程3)、混酸(5%の硝酸を含む燐
酸)でエッチングした(工程4)。その後、アルミニウ
ムゲイト電極(図4の402)に通電して陽極酸化をお
こない、最大で250Vまで電圧を上げて、陽極酸化膜
(図4の403)を厚さ200nm形成した(工程
5)。
【0077】その後、レジストを除去し(工程6)、ゲ
イト絶縁膜である窒化珪素膜(図4の404)をプラズ
マCVD法によって厚さ200nm形成した(工程
7)。このときの基板温度は300℃とした。そして、
基板洗浄(工程8)後、プラズマCVD法によって厚さ
30nmのアモルファスシリコン膜を形成した(工程
9)このときの基板温度は300℃とした。
【0078】そして、マスクによって、半導体領域の
パターニングをおこない(工程10)、アモルファスシ
リコン膜をCF4 を反応ガスとする反応性イオンエッチ
ング法によってエッチングして(工程11)、半導体領
域(図4の405)を形成した。残ったレジストは除去
し(工程12)、基板を洗浄した(工程13)。
【0079】その後、フォスヒン雰囲気中でXeClエ
キシマーレーザー光を基板の裏面から露光し、ゲイト電
極をマスクとしてセルフアライン的に半導体領域のレー
ザードーピングをおこなった(工程14)。XeClエ
キシマーレーザーは、波長が308nmであるので、コ
ーニング7059でも透過することが出来た。レーザー
ドーピング中の基板温度は300℃としたその後、基板
を洗浄した(工程15)。
【0080】そして、アルミニウム被膜をスパッタ法に
よって、厚さ400nm形成し(工程16)、アルミニ
ウム配線をマスクによってパターニングし(工程1
7)、さらに混酸によってアルミニウム被膜をエッチン
グして(工程18)、アルミニウム配線(図4の40
9)を形成した。残存したレジストは除去した(工程1
9)。以上の工程を経てNTFTが作製された。
【0081】〔実施例4〕 本実施例はCMOS回路形
成のためのもので、図8に示す作製工程にしたがって形
成された。作製工程断面図は図3に対応する。ゲイト電
極はアルミニウムであり、ゲイト電極の表面には、工程
5において厚さ約200nmの陽極酸化膜を形成して絶
縁性を向上せしめた。不純物のドーピング手段には、レ
ーザードーピング技術を用いた。ドーピングに際して
は、同じ基板上にNTFTの領域とPTFTの領域を別
々に形成した。本工程で使用されているマスクの枚数は
6枚である。全工程は32工程からなる。
【0082】以下、工程図にしたがって、本実施例を詳
細に説明する。基板としてはコーニング7059ガラス
(図3の301)を使用した。これを洗浄し(工程
1)、その上にスパッタ法でアルミニウム膜を厚さ40
0nm形成した(工程2)。そして、これをマスクで
パターニングし(工程3)、混酸(5%の硝酸を含む燐
酸)でエッチングした(工程4)。その後、アルミニウ
ムゲイト電極(図3の302および303)に通電して
陽極酸化をおこない、最大で250Vまで電圧を上げ
て、陽極酸化膜を厚さ200nm形成した(工程5)。
陽極酸化の手法についてはここでは詳述しない。
【0083】その後、レジストを除去し(工程6)、ゲ
イト絶縁膜である窒化珪素膜(図3の304)をプラズ
マCVD法によって厚さ200nm形成した(工程
7)。このときの基板温度は300℃とした。そして、
基板洗浄(工程8)後、プラズマCVD法によって厚さ
30nmのアモルファスシリコン膜を形成した(工程
9)このときの基板温度は250℃とした。
【0084】そして、マスクによって、半導体領域の
パターニングをおこない(工程10)、アモルファスシ
リコン膜をCF4 を反応ガスとする反応性イオンエッチ
ング法によってエッチングして(工程11)、半導体領
域(図3の305および306)を形成した。残ったレ
ジストは除去し(工程12)、基板を洗浄した(工程1
3)。
【0085】その後、厚さ200nmの窒化珪素膜をプ
ラズマCVD法によって形成した(工程14)。このと
きの基板温度は300℃とした。そして、マスクを使
用して窒化珪素マスクのパターニングをおこない(工程
15)、窒化珪素膜をバッファー弗酸でエッチングして
(工程16)、窒化珪素マスク(図3の307および3
08)を形成した。窒化珪素マスクの上のレジストは除
去した(工程17)。
【0086】ついで、基板洗浄後(工程18)、マスク
を用いてNTFTのパターンを形成した(工程1
9)。このとき、PTFTはレジスト(図3の309)
によって覆われている。この状態でフォスヒン雰囲気に
おいてレーザードーピング法によってリンのドーピング
をおこなった(工程20)。こうして、N型の不純物領
域(図3の310)を形成した。レーザードーピング終
了後、残存したレジスト(図3の309)を除去し(工
程21)、基板洗浄した(工程22)。
【0087】同様に、マスクを用いてPTFTのパタ
ーンを形成した(工程23)。このとき、NTFTはレ
ジスト(図3の311)によって覆われている。この状
態でジボラン雰囲気においてレーザードーピング法によ
ってホウソのドーピングをおこなった(工程24)。こ
うして、P型の不純物領域(図3の312)を形成し
た。レーザードーピング終了後、残存したレジスト(図
3の311)を除去し(工程25)、基板洗浄した(工
程26)。さらに、、窒化珪素マスク(図3の307お
よび308)をバッファー弗酸でエッチングして除去し
た(工程27)。その後、基板を洗浄した(工程2
8)。
【0088】そして、アルミニウム被膜をスパッタ法に
よって、厚さ400nm形成し(工程29)、アルミニ
ウム配線をマスクによってパターニングし(工程3
0)、さらに混酸によってアルミニウム被膜をエッチン
グして(工程31)、アルミニウム配線(図3の31
5、316、317)を形成した。残存したレジストは
除去した(工程32)。以上の工程を経てNTFTが作
製された。
【0089】
【発明の効果】本発明によれば、ゲイト絶縁膜上に10
nmないし100nmの非晶質半導体膜を覆うように形
成した後、レーザー光もしくはそれと同等な強光を上記
非晶質半導体膜のソース領域およびドレイン領域に照射
して、不純物を拡散させると共に結晶化しているため、
液晶表示装置用逆スタガ型絶縁ゲイト型半導体装置を薄
くすることができた。また、上記のように、薄い非晶質
半導体膜にチャネル形成領域と、ソース領域およびドレ
イン領域とを形成しているため、成膜工程が一層で済
み、チャンバークリーニングを減らすことでスループッ
トが向上し、量産性が向上した。 本発明によれば、上記
レーザー光もしくは同等な強光の照射により、不純物の
拡散と結晶化を同時に行うと共に、非晶質半導体膜の厚
さを10nmないし100nmと薄くしたため、ソース
領域およびドレイン領域のシート抵抗を十分に低く、高
速性に優れ、しきい値電圧を小さくすることができた。
また、一層の非晶質半導体膜が薄いため、逆スタガ型絶
縁ゲイト型半導体装置を薄くすることができた。また、
非晶質半導体膜の厚さを10nmないし100nmと薄
くして、液晶表示装置用逆スタガ型絶縁ゲイト型半導体
装置の表面に凹凸をなくしたため、液晶の動きに悪影響
を与えずに良好な性能を得ることができるようになっ
た。 本発明によれば、上記逆スタガ型絶縁ゲイト型半導
体装置が薄くできると、液晶表示装置のガラスと上記半
導体装置との距離が大きくなり、上記逆スタガ型絶縁ゲ
イト型半導体装置のない場所ある場所とで、略同じ液晶
の追従性が得られるため、液晶表示装置の性能が向上し
た。
【図面の簡単な説明】
【図1】本発明によるTFTの作製方法の断面図を示
す。
【図2】従来のTFT作製方法の断面図を示す。
【図3】本発明によるTFTの作製方法の断面図を示
す。
【図4】本発明によるTFTの作製方法の断面図を示
す。
【図5】本発明によるTFTの作製工程図を示す。
【図6】本発明によるTFTの作製工程図を示す。
【図7】本発明によるTFTの作製工程図を示す。
【図8】本発明によるTFTの作製工程図を示す。
【図9】従来法によるTFTの作製工程図を示す。
【図10】従来法によるTFTの作製工程図を示す。
【符号の説明】
101 基板 102 ゲイト電極 103 ゲイト電極の表面酸化物 104 ゲイト絶縁膜 105 半導体領域 106 窒化珪素マスク 107 フォトレジストマスク 108 不純物領域 109 チャネル形成領域 110 金属配線 111 画素電極(ITO)
フロントページの続き (56)参考文献 特開 平2−222545(JP,A) 特開 平3−46374(JP,A) 特開 平3−148836(JP,A) 特開 平3−203378(JP,A) 特開 平3−265143(JP,A) 特開 平4−139727(JP,A) 特開 昭58−147069(JP,A) 特開 昭58−168278(JP,A) 特開 昭60−136262(JP,A) 特開 昭62−2531(JP,A) 特開 昭63−169767(JP,A) (58)調査した分野(Int.Cl.7,DB名) H01L 29/786 H01L 21/336 G02F 1/1368

Claims (6)

    (57)【特許請求の範囲】
  1. 【請求項1】絶縁表面を有する基板上にゲイト電極を形
    成し、 前記ゲイト電極の上にゲイト絶縁膜を形成し、 前記ゲイト絶縁膜の上に非晶質半導体膜を形成し、 前記非晶質半導体膜において、後にチャネル形成領域と
    なる部分の上にマスクを形成し、 前記マスクの上方からイオン注入またはイオンドープを
    行い、前記非晶質半導体膜の一部に不純物領域を形成
    し、 前記不純物領域に対してレーザー光を前記基板の裏側か
    ら照射して、前記不純物領域を活性化すると共に結晶化
    し、 前記結晶化の後、前記マスクを除去することを特徴とす
    る逆スタガ型絶縁ゲイト型半導体装置の作製方法。
  2. 【請求項2】絶縁表面を有する基板上にゲイト電極を形
    成し、 前記ゲイト電極の上にゲイト絶縁膜を形成し、 前記ゲイト絶縁膜の上に多結晶半導体膜を形成し、 前記多結晶半導体膜において、後にチャネル形成領域と
    なる部分の上にマスクを形成し、 前記マスクの上方からイオン注入またはイオンドープを
    行い、前記多結晶半導体膜の一部に不純物領域を形成
    し、 前記不純物領域に対してレーザー光を前記基板の裏側か
    ら照射して、前記不純物領域を活性化すると共に結晶化
    し、 前記結晶化の後、前記マスクを除去することを特徴とす
    る逆スタガ型絶縁ゲイト型半導体装置の作製方法。
  3. 【請求項3】請求項1または請求項2において、前記基
    板はガラス基板であることを特徴とする逆スタガ型絶縁
    ゲイト型半導体装置の作製方法。
  4. 【請求項4】請求項1ないし請求項3のいずれか一にお
    いて、前記レーザー光は、Nd:YAGレーザー光であ
    ることを特徴とする逆スタガ型絶縁ゲイト型半導体装置
    の作製方法。
  5. 【請求項5】請求項1ないし請求項4のいずれか一に記
    載の方法を用いて作製された逆スタガ型絶縁ゲイト型半
    導体装置を用いたことを特徴とする液晶表示装置。
  6. 【請求項6】請求項1ないし請求項4のいずれか一に記
    載の方法を用いて作製された逆スタガ型絶縁ゲイト型半
    導体装置を用いたことを特徴とするイメージセンサー。
JP10824497A 1997-04-10 1997-04-10 逆スタガ型絶縁ゲイト型半導体装置の作製方法 Expired - Lifetime JP3273592B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10824497A JP3273592B2 (ja) 1997-04-10 1997-04-10 逆スタガ型絶縁ゲイト型半導体装置の作製方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10824497A JP3273592B2 (ja) 1997-04-10 1997-04-10 逆スタガ型絶縁ゲイト型半導体装置の作製方法

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP09880592A Division JP3173854B2 (ja) 1992-03-25 1992-03-25 薄膜状絶縁ゲイト型半導体装置の作製方法及び作成された半導体装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2000168055A Division JP3245146B2 (ja) 2000-01-01 2000-06-05 液晶表示装置の作製方法

Publications (2)

Publication Number Publication Date
JPH1041522A JPH1041522A (ja) 1998-02-13
JP3273592B2 true JP3273592B2 (ja) 2002-04-08

Family

ID=14479744

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10824497A Expired - Lifetime JP3273592B2 (ja) 1997-04-10 1997-04-10 逆スタガ型絶縁ゲイト型半導体装置の作製方法

Country Status (1)

Country Link
JP (1) JP3273592B2 (ja)

Also Published As

Publication number Publication date
JPH1041522A (ja) 1998-02-13

Similar Documents

Publication Publication Date Title
JP3173854B2 (ja) 薄膜状絶縁ゲイト型半導体装置の作製方法及び作成された半導体装置
JP3173926B2 (ja) 薄膜状絶縁ゲイト型半導体装置の作製方法及びその半導体装置
JP3312083B2 (ja) 表示装置
JP3305961B2 (ja) 多結晶シリコン薄膜トランジスタの製造方法
JP4372993B2 (ja) アクティブマトリックス液晶表示装置の製造方法
JPH05190568A (ja) 絶縁ゲート薄膜トランジスタの製造方法
JP3224215B2 (ja) 薄膜状絶縁ゲイト型半導体装置の作製方法
JP3108331B2 (ja) 薄膜トランジスタの製造方法
JP3084252B2 (ja) 逆スタガ型絶縁ゲイト型半導体装置の作製方法
JPH07135324A (ja) 薄膜状半導体集積回路
JP3273592B2 (ja) 逆スタガ型絶縁ゲイト型半導体装置の作製方法
JP3225231B2 (ja) 半導体集積回路の作製方法
JP3676289B2 (ja) 逆スタガー型の薄膜トランジスタ及びそれを用いた液晶表示装置
JP3245146B2 (ja) 液晶表示装置の作製方法
JP2000036606A (ja) 薄膜状絶縁ゲイト型半導体装置
JP2540688B2 (ja) 半導体装置とその作製方法
JP2761496B2 (ja) 薄膜状絶縁ゲイト型半導体装置およびその作製方法
JP3359906B2 (ja) 半導体装置の作製方法
JP4056790B2 (ja) 半導体装置の作製方法
JP3225236B2 (ja) 絶縁ゲイト型半導体装置
JP3359907B2 (ja) 半導体装置の作製方法
JP3153515B2 (ja) 絶縁ゲイト型半導体装置の作製方法
JPH05343430A (ja) 半導体装置とその作製方法
JP3293568B2 (ja) 薄膜トランジスタ
JPH09237898A (ja) 多結晶半導体tft、その製造方法、及びtft基板

Legal Events

Date Code Title Description
R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080201

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090201

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090201

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100201

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100201

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100201

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110201

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110201

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120201

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120201

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130201

Year of fee payment: 11

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130201

Year of fee payment: 11