JP3116773B2 - D/aコンバータ回路 - Google Patents
D/aコンバータ回路Info
- Publication number
- JP3116773B2 JP3116773B2 JP07134833A JP13483395A JP3116773B2 JP 3116773 B2 JP3116773 B2 JP 3116773B2 JP 07134833 A JP07134833 A JP 07134833A JP 13483395 A JP13483395 A JP 13483395A JP 3116773 B2 JP3116773 B2 JP 3116773B2
- Authority
- JP
- Japan
- Prior art keywords
- current
- output
- bits
- converter
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 238000010586 diagram Methods 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/68—Digital/analogue converters with conversions of different sensitivity, i.e. one conversion relating to the more significant digital bits and another conversion to the less significant bits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/74—Simultaneous conversion
- H03M1/742—Simultaneous conversion using current sources as quantisation value generators
- H03M1/745—Simultaneous conversion using current sources as quantisation value generators with weighted currents
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Description
路に関する。
タ回路として、抵抗ストリングスとCMOSトランジス
タを組み合わせたものが知られている。この抵抗ストリ
ングス型D/Aコンバータは出力インピーダンスが高い
ため、高入力インピーダンス回路で受ける必要がある。
このため、出力段には通常、演算増幅器を用いた電圧フ
ォロア回路が設けられる。
た従来のD/Aコンバータ回路では、高い変換精度が得
られる反面、ビット数を増やすと抵抗の数が多くなり、
IC化したときに抵抗に大きな面積を必要とすることか
ら、ICが大型化するという問題がある。
れたもので、大型化することなく簡便にビット数を拡張
することができるD/Aコンバータ回路を提供すること
を目的とする。
+n)ビットのディジタルデータのうち上位mビットが
入力されるD/Aコンバータと、演算増幅器を有し、前
記D/Aコンバータの出力が該演算増幅器の非反転入力
端子に接続され、前記演算増幅器の反転入力端子と出力
端子との間に帰還抵抗が介挿された電圧フォロア回路
と、前記ディジタルデータの下位nビットの各データに
対応した所定量の電流が流れるように設定されたn個の
電流出力端を有するカレントミラー回路と、前記下位n
ビットの各データに応じて前記カレントミラー回路の各
電流出力端を前記演算増幅器の反転入力端子に接続する
電流切換手段とを備え、前記電圧フォロア回路におい
て、前記下位nビットの各データに対応して、前記帰還
抵抗と前記カレントミラー回路の出力電流の積により、
前記D/Aコンバータの出力電圧の最小ステップΔVに
対して順次1/2ずつ小さくなる出力電圧が得られるよ
うにしたことを特徴とする。
レントミラー回路で下位nビットに対応した定電流を作
り、電圧フォロア回路を用いて電流加算を行って前記下
位nビットに対応したアナログ出力電圧を生じさせてい
る。下位nビットに対応するアナログ出力電圧は小さい
ものであるから、カレントミラー回路による定電流も小
さいものでよい。従って、IC化したときに抵抗で大き
な面積が占有されず、大型化することなく簡便にビット
数を拡張することができる。
ついて説明する。図1は、この発明の一実施例に係る1
6ビットD/Aコンバータ回路の構成を示す回路図であ
る。
ジタルデータのうち上位14ビットデータを受けるD/
Aコンバータ1とその出力を受ける電圧フォロア回路
2、及び下位2ビットのディジタルデータに対応する定
電流を発生するカレントミラー回路3を備えている。D
/Aコンバータ1は、CMOSを用いた抵抗ストリング
型D/Aコンバータである。カレントミラー回路3の出
力は、電流切換回路4でその接続が制御され、電圧フォ
ロア回路2でD/Aコンバータ1の出力に加算される。
用いて構成されている。演算増幅器OPの非反転入力端
子にはD/Aコンバータ1の出力が供給され、出力端子
と反転入力端子の間には帰還抵抗R2が接続されてい
る。この電圧フォロア回路2は、D/Aコンバータ1の
出力に対してその電圧を高入力インピーダンスで受けて
そのまま出力端子に導く帰還利得1の非反転増幅器とし
て機能する。
ジスタを用いて構成されている。即ち、トランジスタQ
1と抵抗R1により基準電流I1を発生し、この基準電
流I1をカレントミラーして、定電流I2,I3を発生
するトランジスタQ2,Q3が設けられている。定電流
I2,I3はそれぞれ15ビット目とLSB(16ビッ
ト目)に対応するもので、I2=2×I3となるよう
に、トランジスタQ2,Q3の寸法が設定されている。
トに対応して、二組のトランジスタ(Q4,Q5),
(Q6,Q7)が設けられている。この電流切換回路4
は、下位2ビットの“1”,“0”に応じて、定電流I
2,I3の電流路を切り換えるもので、それぞれトラン
ジスタQ5,Q7がオンのとき各電流出力端が電圧フォ
ロア回路2の演算増幅器OPの反転入力端子に接続され
る。
ンバータ回路の動作について説明する。下位2ビットが
共に“0”であれば、トランジスタQ5,Q7がオフし
て、D/Aコンバータ1の出力をそのまま出力する。1
5ビット目が“1”であれば、トランジスタQ5がオン
して、定電流I2が電圧フォロア回路2側に電気的に接
続され、帰還抵抗R2に流れて、R2×I2なるアナロ
グ出力電圧が得られ、同様に、LSBが“1”であれ
ば、トランジスタQ7がオンして、R2×I3なるアナ
ログ出力電圧が発生する。下位2ビットが共に“1”で
あれば、定電流I2、I3は加算されて、これに対応し
たアナログ出力電圧が得られる。
したアナログ出力電圧をD/Aコンバータ1の出力電圧
の最小ステップΔVのそれぞれ1/2,1/4とするた
めには、R2×I2=ΔV/2,R2×I3=ΔV/4
を満たすように、帰還抵抗R2及び定電流I2,I3を
設定すれば良い。最小ステップΔVが数mV程度とすれ
ば、帰還抵抗R2及び定電流I2,I3は、小さいもの
となる。
な面積を要する高抵抗値の抵抗を必要とせず、帰還抵抗
R2の抵抗値も小さくて良く、またカレントミラー回路
も小さい面積に作ることができる。このため、IC化し
たときに抵抗で大きな面積を占有されず、大型化するこ
となく簡便にビット数を拡張することができる。
いて説明したが、1以上の任意のnビットの場合につい
ても適用可能なことは言うまでもない。
カレントミラー回路による定電流により下位の拡張ビッ
トを作り、電流加算を行うようにして、小さい占有面積
で簡便なビット数拡張を図ったD/Aコンバータを得る
ことができる。
回路の構成を示す回路図である。
レントミラー回路、4…電流切換回路。I1…基準電
流、OP…演算増幅器、Q1〜Q7…トランジスタ、R
1,R2…抵抗、VREF …基準電圧。
Claims (1)
- 【請求項1】 (m+n)ビットのディジタルデータの
うち上位mビットが入力されるD/Aコンバータと、 演算増幅器を有し、前記D/Aコンバータの出力が該演
算増幅器の非反転入力端子に接続され、前記演算増幅器
の反転入力端子と出力端子との間に帰還抵抗が介挿され
た電圧フォロア回路と、 前記ディジタルデータの下位nビットの各データに対応
した所定量の電流が流れるように設定されたn個の電流
出力端を有するカレントミラー回路と、 前記下位nビットの各データに応じて前記カレントミラ
ー回路の各電流出力端を前記演算増幅器の反転入力端子
に接続する電流切換手段とを備え、 前記電圧フォロア回路において、前記下位nビットの各
データに対応して、前記帰還抵抗と前記カレントミラー
回路の出力電流の積により、前記D/Aコンバータの出
力電圧の最小ステップΔVに対して順次1/2ずつ小さ
くなる出力電圧が得られるようにした ことを特徴とする
D/Aコンバータ。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP07134833A JP3116773B2 (ja) | 1995-05-08 | 1995-05-08 | D/aコンバータ回路 |
TW085105378A TW301084B (ja) | 1995-05-08 | 1996-05-06 | |
US08/644,645 US5742245A (en) | 1995-05-08 | 1996-05-07 | Digital-to-analog converter circuit using current mirror circuit for conversion of law-order bits |
SG1996009757A SG77115A1 (en) | 1995-05-08 | 1996-05-07 | Digital-to-analog converter circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP07134833A JP3116773B2 (ja) | 1995-05-08 | 1995-05-08 | D/aコンバータ回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH08307273A JPH08307273A (ja) | 1996-11-22 |
JP3116773B2 true JP3116773B2 (ja) | 2000-12-11 |
Family
ID=15137534
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP07134833A Expired - Lifetime JP3116773B2 (ja) | 1995-05-08 | 1995-05-08 | D/aコンバータ回路 |
Country Status (4)
Country | Link |
---|---|
US (1) | US5742245A (ja) |
JP (1) | JP3116773B2 (ja) |
SG (1) | SG77115A1 (ja) |
TW (1) | TW301084B (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100723509B1 (ko) * | 2005-11-05 | 2007-05-30 | 삼성전자주식회사 | 저항 스트링 컨버터와 커패시터 컨버터를 결합하는디지털-아날로그 컨버팅 드라이버 및 디지털-아날로그컨버팅 방법 |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000036747A (ja) * | 1998-07-17 | 2000-02-02 | Nec Corp | 信号値表現方法 |
JP3246498B2 (ja) * | 1999-11-30 | 2002-01-15 | ヤマハ株式会社 | ディジタル/アナログ変換器 |
JP3534179B2 (ja) * | 2000-03-31 | 2004-06-07 | ヤマハ株式会社 | デジタル/アナログ変換器 |
US6356222B1 (en) * | 2000-05-04 | 2002-03-12 | Matsushita Mobile Communication Development Corporation Of Usa | Circuit to increase the precision of a digital-to-analog converter |
US6741195B1 (en) | 2002-12-11 | 2004-05-25 | Micron Technology, Inc. | Low glitch current steering digital to analog converter and method |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS56169935A (en) * | 1980-06-03 | 1981-12-26 | Toshiba Corp | Digital-to-analog converting circuit |
US4410879A (en) * | 1980-10-31 | 1983-10-18 | Tektronix, Inc. | High resolution digital-to-analog converter |
US5294927A (en) * | 1992-04-13 | 1994-03-15 | Micro Power Systems, Inc. | Multi-channel digital to analog converter |
US5483150A (en) * | 1993-02-05 | 1996-01-09 | Hughes Aircraft Company | Transistor current switch array for digital-to-analog converter (DAC) including bias current compensation for individual transistor current gain and thermally induced base-emitter voltage drop variation |
US5361068A (en) * | 1993-04-02 | 1994-11-01 | National Semiconductor Corporation | Low-current digital-to-analog converter |
-
1995
- 1995-05-08 JP JP07134833A patent/JP3116773B2/ja not_active Expired - Lifetime
-
1996
- 1996-05-06 TW TW085105378A patent/TW301084B/zh not_active IP Right Cessation
- 1996-05-07 SG SG1996009757A patent/SG77115A1/en unknown
- 1996-05-07 US US08/644,645 patent/US5742245A/en not_active Expired - Lifetime
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100723509B1 (ko) * | 2005-11-05 | 2007-05-30 | 삼성전자주식회사 | 저항 스트링 컨버터와 커패시터 컨버터를 결합하는디지털-아날로그 컨버팅 드라이버 및 디지털-아날로그컨버팅 방법 |
Also Published As
Publication number | Publication date |
---|---|
SG77115A1 (en) | 2000-12-19 |
JPH08307273A (ja) | 1996-11-22 |
US5742245A (en) | 1998-04-21 |
TW301084B (ja) | 1997-03-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4800365A (en) | CMOS digital-to-analog converter circuitry | |
KR100431256B1 (ko) | 디지털/아날로그 변환기 | |
JPH06314977A (ja) | 電流出力型デジタル/アナログ変換回路 | |
GB2260833A (en) | Reference voltage circuit allowing fast power-up | |
JPS62100008A (ja) | 電流電圧変換回路 | |
US6646580B2 (en) | Digital/analog converter with programmable gain | |
GB2236444A (en) | Current mirror | |
US5369406A (en) | Multiplying digital-to-analogue converter | |
JP3116773B2 (ja) | D/aコンバータ回路 | |
JP2001016107A (ja) | デジタル/アナログコンバータ | |
US5043652A (en) | Differential voltage to differential current conversion circuit having linear output | |
EP0460651B1 (en) | D/A converter | |
US5729231A (en) | Digital-to-analog converter having improved resistance to variations in DC current gain | |
JPH0123966B2 (ja) | ||
US5296857A (en) | Digital to analog converter with precise linear output for both positive and negative digital input values | |
JPH06268523A (ja) | D/a変換器 | |
KR950022057A (ko) | 음량 콘트롤 회로 | |
JPH0680990B2 (ja) | 電圧変換回路 | |
JPS59205815A (ja) | デジタル信号で調整可能な端子電圧発生用集積回路 | |
JPS592415A (ja) | 増幅器 | |
JP2662955B2 (ja) | デジタル・アナログ変換回路 | |
JP3043044B2 (ja) | D/a変換回路 | |
JPS5934190Y2 (ja) | D↓−a変換器 | |
JP2678669B2 (ja) | 基準電圧入力回路 | |
JP3830535B2 (ja) | 適応出力インピーダンスを有するラインドライバ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313532 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20071006 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20081006 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091006 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101006 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101006 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111006 Year of fee payment: 11 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111006 Year of fee payment: 11 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121006 Year of fee payment: 12 |