JP2906813B2 - 集合パネル装置 - Google Patents

集合パネル装置

Info

Publication number
JP2906813B2
JP2906813B2 JP4055577A JP5557792A JP2906813B2 JP 2906813 B2 JP2906813 B2 JP 2906813B2 JP 4055577 A JP4055577 A JP 4055577A JP 5557792 A JP5557792 A JP 5557792A JP 2906813 B2 JP2906813 B2 JP 2906813B2
Authority
JP
Japan
Prior art keywords
response signal
panels
transmission mode
simultaneous transmission
processing unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP4055577A
Other languages
English (en)
Other versions
JPH05257790A (ja
Inventor
吉則 林元
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP4055577A priority Critical patent/JP2906813B2/ja
Publication of JPH05257790A publication Critical patent/JPH05257790A/ja
Application granted granted Critical
Publication of JP2906813B2 publication Critical patent/JP2906813B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、データの書き込みが行
われる複数のパネルが実装される装置に利用する。特
に、その装置内の各パネルに対する書き込み制御手段に
関する。
【0002】
【従来の技術】従来、複数のパネルが実装されている装
置では、図2に示すように、装置内の主制御部10はア
ドレスバス40およびデータバス30を介してその他の
各パネル20〜2Nに接続されている。そして、この主
制御部10はパネル20〜2Nの各々に対してデータを
書いたときに、アクセスされたパネルは主制御部10に
対して応答信号を出力する。主処理部1は、この応答信
号によりそのパネルに正しくデータが書かれたことを認
識するが、複数のパネルに同時に同一データを書いた場
合は、主処理部1に複数の応答信号が返送され、主処理
部1は最初に返送された応答信号をもってライトサイク
ルを終了する。
【0003】
【発明が解決しようとする課題】このような従来例で
は、主制御部が1回で複数のパネルに同一データを書き
込むとアクセスされた各パネルから返送される応答信号
にはばらつきが生ずるが、主制御部は最初に返送された
応答信号に合わせてライトサイクルを終了するので、書
き込みのできないパネルが発生する欠点がある。
【0004】本発明は、このような欠点を除去するもの
で、複数個のパネルに対するデータの同時書き込みを確
実に実行させる手段をもつ集合パネル装置を提供するこ
とを目的とする。
【0005】
【課題を解決するための手段】本発明は、複数個のパネ
ルと、このパネルにデータを書き込む手段をもつ主処理
部を含む主制御部とを備え、このパネルの各々は、デー
タが書き込まれたときに応答信号を生成する手段をも
ち、上記主処理部は、応答信号が与えられたことを認識
して書き込みサイクルを終了させる手段をもつ集合パネ
ル装置において、上記パネルの複数個への同時書き込み
を示す同時送信モードを検出する検出手段と、この検出
手段での同時送信モード検出に応じて起動され上記パネ
ルの書き込み所要時間より長い所定時間経過後に応答信
号を出力するタイマと、上記各パネルからの応答信号お
よびこのタイマからの応答信号が与えられ、上記検出手
段が同時送信モードを検出するときに上記タイマからの
応答信号を選択して上記各パネルからの応答信号を無視
、同時送信モードを検出しないときは上記各パネルか
らの応答信号を選択して上記主処理部に与える選択手段
とを備えたことを特徴とする。
【0006】ここで、上記検出手段は、上記主処理部が
出力するアドレスに含まれる所定位置のビット列が特定
のパターンを示すときに同時送信モードであることを認
識する手段であっても良い。
【0007】
【作用】主処理部から出力されるアドレスが同時送信モ
ードであることが識別されるとタイマが起動され、所定
時間計時後に同時送信モード時の応答信号を主処理部に
出力してライトサイクルを終了させる。個々に主処理部
からパネルの各々に書き込むときは、そのパネルからの
応答信号に応じて主処理部はライトサイクルを終了す
る。
【0008】
【実施例】以下、本発明の一実施例について図1を参照
して説明する。この実施例は、図1に示すように、主制
御部10と、パネル20〜2Nと、この主制御部10と
このパネル20〜2Nとを接続するデータバス30、ア
ドレスバス40および応答信号線50とを備え、ここ
で、主制御部10は主処理部1と、同時送信モード検出
回路2と、応答信号作成用タイマ4と、セレクタ回路3
と備える。すなわち、この実施例は、複数個のパネル2
0〜2Nと、このパネル20〜2Nにデータを書き込む
手段をもつ主処理部1を含む主制御部10とを備え、こ
のパネル20〜2Nの各々は、データが書き込まれたと
きに応答信号を生成する手段をもち、主処理部1は、応
答信号が与えられたことを認識して書き込みサイクルを
終了させる手段をもち、さらに、本発明の特徴とする手
段として、パネル20〜2Nの複数個への同時書き込み
を示す同時送信モードを検出する検出手段である同時送
信モード検出回路2と、この検出手段での同時送信モー
ド検出に応じて起動され所定時間経過後に応答信号を出
力する応答信号作成用タイマ4と、上記各パネル20〜
2Nからの応答信号およびこの応答信号作成用タイマ4
からの応答信号が与えられ、上記検出手段が同時送信モ
ードを検出するときに上記タイマからの応答信号を選択
し、同時送信モードを検出しないときはパネル20〜2
Nの各々からの応答信号を選択して主処理部1に与える
選択手段であるセレクタ回路3とを備える。ここで、上
記検出手段は、主処理部1が出力するアドレスに含まれ
る所定位置のビット列が特定のパターンを示すときに同
時送信モードであることを認識する手段である。
【0009】次に、この実施例の動作を説明する。主処
理部1がパネル20〜2Nを同時にデータ書き込みを行
うときに、同時送信モードのアドレスを出力する。この
アドレスは同時送信モード時と各パネルに対する個別書
き込み時とではその構成が異なる。例えば、同時送信モ
ード時には上位8ビットが「31XXXXH」である。
同時送信モード検出回路2はこの同時送信モードを示す
アドレスを認識し、各パネルに同時送信モードで書き込
みが行われることを示す信号を与え、かつ応答信号作成
用タイマ4を起動する。この応答信号作成用タイマ4
は、パネル20〜2Nでの書き込み所要時間より長い時
間後に動作して信号を出力する。セレクタ回路3は、同
時送信モード検出回路2の指示により、応答信号線50
を経由するパネル側からの入力を応答信号作成用タイマ
4からの入力に切り替えられており、応答信号作成用タ
イマ4からの信号を応答信号として主処理部1に与え
る。主処理部1は、この信号を認識して書き込みサイク
ルを終了させる。一方、同時送信モード検出回路2が同
時送信モードのアドレスを認識しないときは、セレクタ
回路3は応答信号線50側に接続され、従来例どおり
に、パネル20〜2Nのうちのアクセスされたパネルか
らの応答信号が主処理部1に与えられ、この応答信号を
認識して書き込みサイクルを終了させる。
【0010】
【発明の効果】本発明は、以上説明したように、同時送
信モードを認識すると、パネルから個々に返送される応
答信号を無視し、同時送信モード検出時に起動されるタ
イマの出力を主処理部に返送するので、パネルにデータ
が十分書き込めるようにタイマの設定をすることによ
り、もれなくパネルにデータを書くことができる効果が
ある。
【図面の簡単な説明】
【図1】本発明実施例の構成を示すブロック構成図。
【図2】従来例の構成を示すブロック構成図。
【符号の説明】
1 主処理部 2 同時送信モード検出回路 3 セレクタ回路 4 応答信号作成用タイマ 10 主制御部 20〜2N パネル 30 データバス 40 アドレスバス 50 応答信号線

Claims (2)

    (57)【特許請求の範囲】
  1. 【請求項1】 複数個のパネルと、このパネルにデータ
    を書き込む手段をもつ主処理部を含む主制御部とを備
    え、このパネルの各々は、データが書き込まれたときに
    応答信号を生成する手段をもち、上記主処理部は、応答
    信号が与えられたことを認識して書き込みサイクルを終
    了させる手段をもつ集合パネル装置において、 上記パネルの複数個への同時書き込みを示す同時送信モ
    ードを検出する検出手段と、 この検出手段での同時送信モード検出に応じて起動され
    上記パネルの書き込み所要時間より長い所定時間経過後
    に応答信号を出力するタイマと、 上記各パネルからの応答信号およびこのタイマからの応
    答信号が与えられ、上記検出手段が同時送信モードを検
    出するときに上記タイマからの応答信号を選択して上記
    各パネルからの応答信号を無視し、同時送信モードを検
    出しないときは上記各パネルからの応答信号を選択して
    上記主処理部に与える選択手段とを備えたことを特徴と
    する集合パネル装置。
  2. 【請求項2】 上記検出手段は、上記主処理部が出力す
    るアドレスに含まれる所定位置のビット列が特定のパタ
    ーンを示すときに同時送信モードであることを認識する
    手段である請求項1記載の集合パネル装置。
JP4055577A 1992-03-13 1992-03-13 集合パネル装置 Expired - Fee Related JP2906813B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4055577A JP2906813B2 (ja) 1992-03-13 1992-03-13 集合パネル装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4055577A JP2906813B2 (ja) 1992-03-13 1992-03-13 集合パネル装置

Publications (2)

Publication Number Publication Date
JPH05257790A JPH05257790A (ja) 1993-10-08
JP2906813B2 true JP2906813B2 (ja) 1999-06-21

Family

ID=13002592

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4055577A Expired - Fee Related JP2906813B2 (ja) 1992-03-13 1992-03-13 集合パネル装置

Country Status (1)

Country Link
JP (1) JP2906813B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61152088A (ja) * 1984-12-26 1986-07-10 Canon Inc 半導体レ−ザ

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5616997A (en) * 1979-07-17 1981-02-18 Mitsubishi Electric Corp Readout circuit for read only memory
JPS56170598U (ja) * 1980-05-20 1981-12-16
JPH0314145A (ja) * 1989-06-13 1991-01-22 Nec Off Syst Ltd メモリアクセス回路

Also Published As

Publication number Publication date
JPH05257790A (ja) 1993-10-08

Similar Documents

Publication Publication Date Title
JP3313007B2 (ja) マイクロコンピュータ
EP0263886A1 (en) Interrupt control method in a multiprocessor system
JPH05151070A (ja) パーソナルコンピユータ
JP2906813B2 (ja) 集合パネル装置
US6629262B1 (en) Multiplexed storage controlling device
JP5573665B2 (ja) キー入力装置、画像処理装置及びキースキャン方法
US5333259A (en) Graphic information processing system having a RISC CPU for displaying information in a window
JPS6265147A (ja) バストレ−ス方式
KR20060003139A (ko) 트리거 신호와 시리얼 통신을 이용한 plc 시스템의증설 모듈 제어 방법
KR960001096B1 (ko) 부팅 드라이브 시스템
JP2871956B2 (ja) 印刷制御装置及びそのインタフェースの設定方法
KR0153537B1 (ko) 메모리 번지 데이타를 선행 선택하는 신호처리 구조
JP3278593B2 (ja) レジスタ設定方法およびレジスタ設定方式
JPH04119440A (ja) メモリ制御装置
JP2000276347A (ja) 携帯電子機器
JPH05225114A (ja) Io制御装置
JPH0528056A (ja) メモリ装置
JP2884620B2 (ja) ディジタル画像処理装置
JPH04243445A (ja) 情報処理装置のレジスタデータ書込み方式
JPH04318653A (ja) 下位装置一斉制御方式
JPH10162567A (ja) メモリ判別装置
JPH1083384A (ja) マイクロコンピュータ
JPH02146641A (ja) 記憶装置
JPH0512063A (ja) 論理回路設計装置
JPH1195976A5 (ja)

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees