JP2806855B2 - 入出力制御システム - Google Patents

入出力制御システム

Info

Publication number
JP2806855B2
JP2806855B2 JP1288596A JP1288596A JP2806855B2 JP 2806855 B2 JP2806855 B2 JP 2806855B2 JP 1288596 A JP1288596 A JP 1288596A JP 1288596 A JP1288596 A JP 1288596A JP 2806855 B2 JP2806855 B2 JP 2806855B2
Authority
JP
Japan
Prior art keywords
transfer
input
request
priority
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP1288596A
Other languages
English (en)
Other versions
JPH09204390A (ja
Inventor
栄治 中島
Original Assignee
茨城日本電気株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 茨城日本電気株式会社 filed Critical 茨城日本電気株式会社
Priority to JP1288596A priority Critical patent/JP2806855B2/ja
Publication of JPH09204390A publication Critical patent/JPH09204390A/ja
Application granted granted Critical
Publication of JP2806855B2 publication Critical patent/JP2806855B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Bus Control (AREA)

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、入出力制御システ
ムに関し、特に、INPUT転送用データ転送路とOU
TPUT転送用データ転送路が独立しINPUT転送と
OUTPUT転送が同時動作可能な入出力制御システム
に関する。
【0002】
【従来の技術】従来のこの種の入出力制御システムにお
いては、入出力制御装置配下のチャネル制御装置は、複
数のポートを持ち各ポートには優先度が付けられていて
最も優先度の高いポートの転送要求が選ばれて入出力制
御装置へチャネル制御装置単位で転送リクエストが報告
される。
【0003】また、入出力制御装置は、各チャネル制御
装置から送られる転送リクエストに対して優先度を持た
せ最も優先度の高い転送リクエストが選択され実行され
る。このとき、INPUT転送のリクエストと、OUT
PUT転送リクエストが競合した場合、INPUT転送
用のデータ転送路とOUTPUT転送用のデータ転送路
が独立に存在するので2つのチャネル制御装置の転送リ
クエストに対して使用許可を与え、一方のチャネル制御
装置はINPUT転送、他方がOUTPUT転送をする
同時動作可能となっている。
【0004】すなわち、チャネル制御装置内のポートに
優先度が設定されているので、INPUT転送要求とO
UTPUT転送要求に関係なく、最も優先度の高いポー
トの転送要求が選択され入出力制御装置に送られる。こ
のため、チャネル制御装置が送出する転送リクエストが
INPUT転送リクエストになるかOUTPUT転送リ
クエストになるかは、最も高優先度で選択されたポート
がINPUT転送要求であるならばINPUT転送リク
エスト、OUTPUT転送要求であるならばOUTPU
T転送リクエストに定まる。
【0005】入出力制御装置は、INPUT転送とOU
TPUT転送が同時動作可能とするため、各チャネル制
御装置から送られるINPUT転送リクエストとOUT
PUT転送リクエストが競合した場合には、INPUT
転送リクエストを送出しているチャネル制御装置の中で
最も優先度の高いチャネル制御装置とOUTPUT転送
リクエストを送出しているチャネル制御装置の中で最も
優先度の高いチャネル制御装置の2つのチャネル制御装
置に対して使用許可を与えている。
【0006】
【発明が解決しようとする課題】この従来の入出力制御
システムでは、チャネル装置はポートの優先度により転
送リクエストを送出し、入出力制御装置はINPUT転
送とOUTPUT転送の同時動作を貫くため、各チャネ
ル制御装置のリクエストがINPUT転送かOUTPU
T転送のどちらか一方に偏った場合には、同時動作率が
低下してしまうという問題点がある。
【0007】
【課題を解決するための手段】本発明の入出力制御シス
テムは、入出力制御装置の配下には複数のチャネル制御
装置が接続され、INPUT転送用のデータ転送路とO
UTPUT転送用のデータ転送路が独立して存在し、I
NPUT転送とOUTPUT転送が同時に実行できる入
出力制御システムにおいて、前記入出力制御装置は、各
チャネル制御装置から送られるINPUT転送リクエス
トを格納するIN用リクエストバッファと、各チャネル
制御装置から送られるOUTPUT転送リクエストを格
納するOUT用リクエストバッファと、前記IN用リク
エストバッファ内のINPUT転送リクエストの中で最
も優先度の高いINPUT転送リクエストを選択する手
段と、前記OUT用リクエストバッファ内のOUTPU
T転送リクエストの中で最も優先度の高いOUTPUT
転送リクエストを選択する手段を有し、また、前記チャ
ネル制御装置は、周辺制御装置と接続するための複数の
ポートと、前記ポートからの転送要求の中でINPUT
転送要求を集めて最も優先度の高いINPUT転送要求
を選択するIN用優先判定回路と、前記ポートからの転
送要求の中でOUTPUT転送要求を集めて最も優先度
の高いOUTPUT転送要求を選択するOUT用優先判
定回路と、前記IN用優先判定回路で選択されたINP
UT転送要求と前記OUT用優先判定回路で選択された
OUTPUT転送要求のうちのいずれか一方を優先し前
記入出力制御装置に報告する手段を有し、前記同時実行
を促進するようにしたことを特徴とする。
【0008】[作用]本発明は、IN用リクエスト要因
/OUT用リクエスト要因の各々に格納された転送リク
エスト数をカウントするIN用要因数カウンタ/OUT
用要因数カウンタで、IN用要因数カウンタ/OUT用
要因数カウンタでカウントされた転送リクエスト数を比
較してINPUT転送とOUTPUT転送の優先度を決
定するINOUT優先判定を有しているため、一方のリ
クエスト要因が偏った場合には他方が優先され、これに
よってINPUT転送とOUTPUT転送の同時動作率
を高め、総合転送能力の低下を防止するものである。
【0009】
【発明の実施の形態】次に、本発明について図面を参照
して説明する。図1は、本発明の一実施例のブロック図
である。
【0010】入出力制御装置10の配下には複数のチャ
ネル制御装置30が接続され、INPUT転送用のデー
タ転送路21とOUTPUT転送用のデータ転送路20
が独立して存在し、INPUT転送とOUTPUT転送
が同時に実行可能である。
【0011】入出力制御装置10内には、各チャネル制
御装置30から送られるINPUT転送リクエスト22
を格納するIN用リクエストバッファ11と、各チャネ
ル制御装置30から送られるOUTPUT転送リクエス
ト23を格納するOUT用リクエストバッファ12と、
IN用リクエストバッファ11,OUT用リクエストバ
ッファ12の各々に格納された転送リクエスト数をカウ
ントするIN用リクエストカウンタ13,OUT用リク
エストカウンタ14と、IN用リクエストカウンタ1
3,OUT用リクエストカウンタ14でカウントされた
転送リクエスト数を比較してINPUT転送とOUTP
UT転送の優先度を決定するINOUT優先判定15を
有する。
【0012】また、チャネル制御装置30内には、周辺
制御装置(図示省略)と接続するための4つのポート3
4と、ポート34からの転送要求の中でINPUT転送
要求40,41,42,43を集めて最も優先度の高い
INPUT転送要求を選択するIN用優先判定回路32
と、ポート34からの転送要求の中でOUTPUT用転
送要求36,37,38,39を集めて最も優先度の高
いOUTPUT転送要求を選択するOUT用優先判定回
路33と、IN用優先判定回路32で選択されたINP
UT転送要求とOUT用優先判定回路33で選択された
OUTPUT転送要求のどちらか一方を優先し入出力制
御装置10に報告する転送リクエスト22,23を作成
するINOUT優先回路35を有する。
【0013】次に、本実施例の動作について説明する。
【0014】チャネル制御装置30において、IN用優
先判定回路32は、各ポート34から送出されるINP
UT転送要求40〜43の中から最も優先度の高いIN
PUT転送要求を選択し、また、OUT用優先判定回路
33は、各ポート34から送出されるOUTPUT転送
要求36〜39の中から最も優先度の高いOUTPUT
転送要求を選択する。
【0015】INOUT優先回路35は、IN用優先判
定回路32で選択されたINPUT転送要求とOUT用
優先判定回路33で選択されたOUTPUT転送要求の
うちのどちらか一方を優先して選択し、入出力制御装置
10に送出すべきINPUT転送リクエスト22または
OUTPUT転送リクエスト23を作成する。INOU
T優先回路35における上述の優先選択は、入出力制御
装置10内のINOUT優先判定15から送られるIN
OUT優先指示信号24により、INPUT転送優先で
あるかOUTPUT転送優先であるかを決定して行う。
【0016】入出力制御装置10のIN用リクエストバ
ッファ11に、各チャネル制御装置30から送出される
INPUT転送リクエスト22,OUTPUT転送リク
エスト23の中からINPUT転送リクエスト22をチ
ャネル制御装置30毎に格納する。また、OUT用リク
エストバッファ12に、各チャネル制御装置30から送
出されるINPUT転送リクエスト22,OUTPUT
転送リクエスト23の中からOUTPUT転送リクエス
ト23をチャネル制御装置30毎に格納する。
【0017】IN用リクエストカウンタ13は、IN用
リクエスト要因11に格納されたINPUT転送リクエ
スト数をカウントし、また、OUT用リクエストカウン
タ14は、OUT用リクエスト要因12に格納されたO
UTPUT転送リクエスト数をカウトする。INOUT
優先判定15は、IN用リクエストカウンタ13のIN
PUT転送リクエスト数とOUT用リクエストカウンタ
14のOUTPUT転送リクエスト数を比較し、転送リ
クエスト数が少ない方を優先させるINOUT優先指示
信号24を作成して、チャネル制御装置30内のINO
UT優先回路35に報告する。
【0018】例えば、INPUT転送リクエスト22が
OUTPUT転送リクエスト23より少ない場合には、
INPUT転送リクエスト22を優先し、INPUT転
送リクエスト22よりOUTPUT転送リクエスト23
が少ない場合には、OUTPUT転送リクエスト23を
優先させる。
【0019】チャネル制御装置30では、上記の通りI
NOUT優先指示信号24を受け取るとITOUT優先
回路35でINPUT転送とOUTPUT転送の間の優
先度が決定される。
【0020】図2は、本発明の他の実施例のブロック図
である。
【0021】本実施例は、図1に示した実施例における
IN用リクエストバッファ13,OUT用リクエスト用
バッファ14およびINOUT優先判定回路15を削除
し、入出力制御装置18にIN優先判定回路16,OU
T優先判定回路17、各チャネル制御装置31に反転回
路44を設けている。IN優先判定回路16は、IN用
リクエストバッファ11内のINPUT転送リクエスト
の中で最も優先度の高いINPUT転送リクエストを選
択し、IN受付信号を当該チャネル制御装置31に返
し、OUT優先判定回路17は、OUT用リクエストバ
ッファ12内のOUTPUT転送リクエストの中で最も
優先度の高いOUTPUT転送リクエストを選択し、O
UT受付信号を当該チャネル装置31に返す。
【0022】また、反転回路44は、上述のIN受付信
号,OUT受付信号を受け付ける度に、優先度変更指示
を出力する。INPUT優先回路35は、この優先度変
更指示に応答して、IN優先判定回路32で選択された
INPUT転送要求と、OUT用優先判定回路33で選
択されたOUTPUT転送要求の選択優先度を交互に変
更する。
【0023】すなわち、本実施例は、図1の実施例にお
ける優先度決定は、IN用リクエストカウンタ13とO
UT用リクエストカウンタ14における各カウント数の
大小によって行なっているのを単純化して、INPUT
転送要求とOUTPUT転送要求を交互に受け付けるよ
うにしたものである。
【0024】
【発明の効果】本発明によれば、チャネル制御装置内の
複数のポートから発生するリクエストの中から最も優先
度の高いリクエストを選択する優先判定をINPUT転
送用とOUTPUT転送用に分けて、INPUT転送リ
クエスト数とOUTPUT転送リクエスト数で少ない方
をチャネル制御装置内で優先させ、INPUT転送とO
UTPUT転送の同時動作率を高めることによって、総
合転送能力の低下を防止する効果がある。
【図面の簡単な説明】
【図1】本発明の一実施例のブロック図である。
【図2】本発明の他の実施例のブロック図である。
【符号の説明】
10,18 入出力制御装置 11 IN用リクエストバッファ 12 OUT用リクエストバッファ 13 IN用リクエストカウンタ 14 OUT用リクエストカウンタ 15 INOUT優先判定回路 16 IN優先判定回路 17 OUT優先判定回路 20 OUTPUT転送用データ転送路 21 INPUT転送用データ転送路 22 INPUT転送リクエスト 23 OUTPUT転送リクエスト 24 INOUT優先指示信号 30,31 チャネル制御装置 32 IN用優先判定回路 33 OUT用優先判定回路 34 ポート 35 INOUT優先回路 36〜36 OUTPUT転送要求 40〜43 INPUT転送要求 44 反転回路

Claims (3)

    (57)【特許請求の範囲】
  1. 【請求項1】入出力制御装置の配下には複数のチャネル
    制御装置が接続され、INPUT転送用のデータ転送路
    とOUTPUT転送用のデータ転送路が独立して存在
    し、INPUT転送とOUTPUT転送が同時に実行で
    きる入出力制御システムにおいて、 前記入出力制御装置は、各チャネル制御装置から送られ
    るINPUT転送リクエストを格納するIN用リクエス
    トバッファと、 各チャネル制御装置から送られるOUTPUT転送リク
    エストを格納するOUT用リクエストバッファと、 前記IN用リクエストバッファ内のINPUT転送リク
    エストの中で最も優先度の高いINPUT転送リクエス
    トを選択する手段と、 前記OUT用リクエストバッファ内のOUTPUT転送
    リクエストの中で最も優先度の高いOUTPUT転送リ
    クエストを選択する手段を有し、 また、前記チャネル制御装置は、周辺制御装置と接続す
    るための複数のポートと、 前記ポートからの転送要求の中でINPUT転送要求を
    集めて最も優先度の高いINPUT転送要求を選択する
    IN用優先判定回路と、 前記ポートからの転送要求の中でOUTPUT転送要求
    を集めて最も優先度の高いOUTPUT転送要求を選択
    するOUT用優先判定回路と、 前記IN用優先判定回路で選択されたINPUT転送要
    求と前記OUT用優先判定回路で選択されたOUTPU
    T転送要求のうちのいずれか一方を優先し前記入出力制
    御装置に報告する手段を有し、前記同時実行を促進する
    ようにしたことを特徴とする入出力制御システム。
  2. 【請求項2】前記入出力制御装置は、前記IN用リクエ
    ストバッファ,OUT用リクエストバッファの各々に格
    納された転送リクエスト数をカウントするIN用リクエ
    ストカウンタ,OUT用リクエストカウンタと、前記I
    N用リクエストカウンタ,OUT用リクエストカウンタ
    でカウントされた転送リクエスト数を比較してINPU
    T転送とOUTPUT転送の優先度を決定し前記チャネ
    ル制御装置に指示するINOUT優先判定回路を有し、 また、前記チャネル制御装置は、前記INOUT優先判
    定回路からの指示により、前記IN用優先判定回路で選
    択されたINPUT転送要求と前記OUT用優先判定回
    路で選択されたOUTPUT転送要求の選択優先度を変
    更できるINOUT優先回路を有することを特徴とする
    請求項1記載の入出力制御システム。
  3. 【請求項3】前記入出力制御装置は、前記IN用リクエ
    ストバッファ内のINPUT転送リクエストの中で最も
    優先度の高いINPUT転送リクエストを選択しIN受
    付信号を返す手段と、 前記OUT用リクエストバッファ内のOUTPUT転送
    リクエストの中で最も優先度の高いOUTPUT転送リ
    クエストを選択しOUT受付信号を返す手段を有し、 また、前記チャネル制御装置は、前記入出力制御装置か
    らのIN受付信号,OUT受付信号を受け付ける度にI
    NPUT転送要求とOUTPUT転送要求の優先度変更
    指示する反転回路と、前記反転回路の優先度変更指示に
    より前記IN用優先判定回路で選択されたINPUT転
    送要求と前記OUT用優先判定回路で選択されたOUT
    PUT転送要求の選択優先度を交互に変更するINOU
    T優先回路を有することを特徴とする請求項1記載の入
    出力制御システム。
JP1288596A 1996-01-29 1996-01-29 入出力制御システム Expired - Lifetime JP2806855B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1288596A JP2806855B2 (ja) 1996-01-29 1996-01-29 入出力制御システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1288596A JP2806855B2 (ja) 1996-01-29 1996-01-29 入出力制御システム

Publications (2)

Publication Number Publication Date
JPH09204390A JPH09204390A (ja) 1997-08-05
JP2806855B2 true JP2806855B2 (ja) 1998-09-30

Family

ID=11817868

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1288596A Expired - Lifetime JP2806855B2 (ja) 1996-01-29 1996-01-29 入出力制御システム

Country Status (1)

Country Link
JP (1) JP2806855B2 (ja)

Also Published As

Publication number Publication date
JPH09204390A (ja) 1997-08-05

Similar Documents

Publication Publication Date Title
JP3255883B2 (ja) Atmスイッチシステムの入力許容値設定方法
US7802039B2 (en) Memory controller, bus system, integrated circuit, and control method of integrated circuit including controlling flow of data to and from memory
JPH0740250B2 (ja) データ・バスへのアクセスを制御する装置
JPS59501610A (ja) 並行処理プロセッサの非同期式の速度に依存しない回路網におけるノ−ドとしての5ポ−トモジュ−ルのための4路ア−ビタスイッチ
JP2806855B2 (ja) 入出力制御システム
US5546550A (en) Method for assuring equal access to all input/output devices coupled to a SCSI bus
JP3261715B2 (ja) 入出力データ転送処理装置
US20030108053A1 (en) Node-to-node data transfer method and node-to-node data transfer apparatus
JP3505540B2 (ja) データ転送装置
JPH10111809A (ja) 割り込みコントローラ
JPH11234333A (ja) ゲートウェイ装置
JP3028079B2 (ja) 同時動作制御装置
JP2000330958A (ja) マルチcpuシステム及びそのデータ通信制御方法
JPH04355861A (ja) 周辺制御処理装置
JPH04256054A (ja) データ転送システムの優先順位制御装置
JPH03265962A (ja) バス制御装置
JPH04289947A (ja) 記憶制御システム
JPH1049429A (ja) 情報処理装置
JPH05282261A (ja) 情報処理システムの制御方式
JPH05189366A (ja) チャネルリクエスト優先度判定回路
JPH0343853A (ja) データ転送装置
JPH0414164A (ja) コンピュータネットワークシステム
JPS6084043A (ja) 通信制御装置
JP2001285340A (ja) パケットスイッチ装置
JPH04165526A (ja) ディスク制御装置

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19980630