JPH0343853A - データ転送装置 - Google Patents

データ転送装置

Info

Publication number
JPH0343853A
JPH0343853A JP17936689A JP17936689A JPH0343853A JP H0343853 A JPH0343853 A JP H0343853A JP 17936689 A JP17936689 A JP 17936689A JP 17936689 A JP17936689 A JP 17936689A JP H0343853 A JPH0343853 A JP H0343853A
Authority
JP
Japan
Prior art keywords
channel device
data transfer
data
channel
transfer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP17936689A
Other languages
English (en)
Inventor
Goichi Komatsu
吾一 小松
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Engineering Ltd
Original Assignee
NEC Engineering Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Engineering Ltd filed Critical NEC Engineering Ltd
Priority to JP17936689A priority Critical patent/JPH0343853A/ja
Publication of JPH0343853A publication Critical patent/JPH0343853A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はデータ転送装置、特に、コンピュータの入出力
処理装置におけるチャネル装置とデータ転送装置とのデ
ータ転送の制御を行うデータ転送装置に関する。
〔従来の技術〕
従来、この種のデータ転送装置は、データの転送を行う
チャネル装置を転送の有無に関わらず、チャネル装置番
号順に周期的に選択し、選択されたチャネル装置がデー
タ転送を要求してなかった場合、選択されていないチャ
ネル装置がデータ転送を要求していても、データ転送装
置とチャネル装置間のデータ転送を行うことができなか
った。
また、データ転送装置からチャネル装置のデー夕転送方
向とチャネル装置からデータ転送装置のデータ転送方向
を一対とし、周期的に方向を設定しているため、データ
転送が片方向だけしかない場合、データ転送装置とチャ
ネル装置間の双方向データ転送路を効率良く使用するこ
とができなかった。
〔発明が解決しようとする課題〕
上述した従来のチャネル装置の選択の制御は、選択され
たチャネル装置がデータ転送を要求していなくかつ他の
チャネル装置がデータ転送を要求している場合、データ
転送装置とチャネル装置間のデータ転送路が使用されな
い期間が生じる点、上述の場合においてデータ転送の要
求が複数の他のチャネル装置からあったときチャネル装
置に接続されている周辺制御装置の特質(例えば前記周
辺制御装置に接続されている周辺装置とのデータ転送速
度と動作速度の関係)を考慮したチャネル装置の選択が
行われない点、またデータ転送はデータ転送装置からチ
ャネル装置の方向とチャネル装置からデータ転送装置の
方向とが一対となりていて周期的に方向が設定されてい
るため、データ転送が片方向だけしかない場合、データ
転送装置とチャネル装置間の双方向データ転送路が使用
されない期間が生じる点、という欠点がある。
〔課題を解決するための手段〕
本発明のデータ転送装置は、複数のチャネル装置に接続
される周辺装置、周辺装置の構成情報を保持する第1の
手段と、前記複数のチャネル装置からデータバッファの
状態を示す情報を受け取り、保持する第20手段と、前
記複数のチャネル装置の中からデータ転送を行うチャネ
ル装置を周期的に選択する第3の手段と、前記第3の手
段によりチャネル装置が手段を要求していなかった場合
、前記第3の手段で選択されていなくかつデータ転送を
要求しているチャネル装置の中から前記第1の手段と第
2の手段を用いて優先度の高いチャネル装置を選択する
第4の手段と、第3の手段又は第4の手段によって選択
されたチャネル装置が要求している方向にデータ転送を
行う第5の手段を有している。
〔実施例〕
次に、本発明について図面を参照して説明する。
第1図は本発明の一実施例を示すブロック図である。
チャネル装置CHA20.CHB21.CHC22、C
HD23はそれぞれ次のクロックサイクルでデータ転送
が可能であれば信号線201゜211.221,231
を介してデータ転送が可能であることをリクエスト受付
レジスタ(RQAR)11へ通知しRQARIIの対応
するビットをセットするとともにデータ転送方向レジス
タ(DIRR)15の対応するビットにデータ転送の方
向をセットする。
さらに、CHA20.CHB21.CHC22、C!H
C23はそれぞれ時チャネル装置内のデータバッファの
状態を8段階で表示し、チャネル内データバッファ状態
レジスタ(CB F R)13の対応するビットにOO
O〜111をセットする。
チャネル装置番号レジスタ(C!HNR)15はデータ
転送の有無に関わらず無条件にカウントアツプするレジ
スタで、データ転送をするチャネル装置番号を保持する
CHNR15は信号線151を介して1加算回路16へ
チャネル番号を送出し、1加算回路16は信号線161
を介して次のチャネル装置番号をCHNR15へ返す。
次のクロックサイクルで優先順位制御回路(PEN)1
7はCHNR15のチャネル装置番号で示されるRQA
RIIのビットに1が立っていると、CHNR15で示
されたチャネル装置とDIRR12で示される方向にデ
ータ転送を行う。CHNR15のチャネル装置番号に対
応するRQARllのビットがOであると他のチャネル
装置がデータ転送を要求しているかRQARIIを検査
する。
他のチャネル装置がデータ転送を要求していた場合、チ
ャネル装置の構成情報とチャネル装置のデータバッファ
の状態に基づき優先順位を与えてデータ転送を行うチャ
ネル装置を選択する。
ここにおける構成情報とはチャネル装置に接続される周
辺装置の転送性能およびデータ転送と周辺装置の動作の
間に生ずる影響、例えばサスペンド機能の有無などの情
報をいう。
チャネル装置のデータバッファの状態とは、チャネル装
置内データバッファに転送データがどのくらい滞ってい
るのかを表示するもので、8段階で表わされる。例えば
CHA20内のデータバッファに容量の1/2のデータ
がたまっている場合、信号線201を介してCBFR1
3の対応するビットに100がセットされ、1/8の場
合001がセットされる。データバッファの状態はクロ
ックサイクル毎に書き換えられる。
ここで例として構成情報およびデータバッファ状態を第
2図に定める。
CHA20はバッファがFULLに近いがサスペンド機
能を有する周辺装置との転送のため転送速度の大きいC
HB21の方が優先順位が高い。
CHC22は転送速度が低く、バッファもEMPTYに
近いため、CHA20よりも優先順位が低い。CHD2
3はバッファが空のため優先順位が一番低い。
この状態で、例えばCHNR15がチャネル装置(CH
D)23を示していて、CHD23がRQARIIの対
応するビットを設定していなかった時、優先順位はCH
B21.CHA20.CHC22の順になる。
PEN17はデータ転送を行うチャネル装置(CHB)
21を選択すると、信号線202を介して、選択された
ことをCHB21へ通知する。
データバッファ(DBUF)10は4つのチャネル装置
CHA20.CHB21.CHC22゜CHD23に転
送するデータおよびチャネルから転送されたデータを格
納するバッファで、PEN17から信号線171を介し
て選択されたチャネル装置とそのデータ転送方向が通知
され、データ転送を双方向バス101を介して行う。
この様にCHNR15で示されたチャネル装置がデータ
転送を行なえない時でも他のチャネル装置とのデータ転
送を行うことおよび、データ転送状態である方向のみを
適切に使用することにより双方向バス101およびDB
UFl 0の転送能力を無駄なく制御することができる
また、最近のLSI技術では優先順位制御回路を構成す
るハードウェア量は重大な問題点とはなりえない。
〔発明の効果〕
以上説明したように本発明は、選択されたチャネル装置
がデータ転送を要求しなく、他のチャネル装置がデータ
転送を要求しているときに他のチャネル装置に接続され
ている周辺装置の性能と特質を考慮して他のチャネル装
置を選択すること、およびデータ転送状態にある転送方
向を意図的に決定することにより、データ転送を効率よ
く行えるという効果がある。
【図面の簡単な説明】 第1図は本発明の一実施例を示すブロック図、第2図は
構成情報およびデータバッファ状態を示す図である。 10・・・・・・データバッファ(DBUF)、11・
・・・・・リクエスト受付レジスタ(RQAR)、12
・・・・・・データ転送方向レジスタ (DIRR)、
13・・・・・・チャネル内データバッファ状態レジス
タ(CBFR)、14・・・・・・構成情報記憶装置(
BEDT)、15・・・・・・チャネル装置番号レジス
タ(CHNR)、16・・・・・・l加算回路、17・
・・・・・優先順位制御回路(PEN)、20・・・・
・・チャネル装置(CHA)、21・・・・・・チャネ
ル装置(CHB)、22・・・・・・チャネル装置(C
HC)、23・・・・・・チャネル装置(CHD)。

Claims (1)

    【特許請求の範囲】
  1.  複数のチャネル装置との間に双方向データ転送路を共
    有し、前記複数のチャネル装置を時分割に制御するデー
    タ転送装置において、前記複数のチャネル装置に接続さ
    れる周辺装置の構成情報を保持する第1の手段と、前記
    複数のチャネル装置からデータバッファの状態を示す情
    報を受け取り保持する第2の手段と、前記複数のチャネ
    ル装置の中からデータ転送を行うチャネル装置を周期的
    に選択する第3の手段と、前記第3の手段によりチャネ
    ル装置がデータ転送を要求していなかった場合前記第3
    の手段で選択されていなくかつデータ転送を要求してい
    るチャネル装置の中から前記第1の手段と第2の手段を
    用いて優先度の高いチャネル装置を選択する第4の手段
    と、前記第3の手段又は第4の手段によって選択された
    チャネル装置が要求している方向にデータ転送を行う第
    5の手段とを含むことを特徴とするデータ転送装置。
JP17936689A 1989-07-11 1989-07-11 データ転送装置 Pending JPH0343853A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP17936689A JPH0343853A (ja) 1989-07-11 1989-07-11 データ転送装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17936689A JPH0343853A (ja) 1989-07-11 1989-07-11 データ転送装置

Publications (1)

Publication Number Publication Date
JPH0343853A true JPH0343853A (ja) 1991-02-25

Family

ID=16064598

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17936689A Pending JPH0343853A (ja) 1989-07-11 1989-07-11 データ転送装置

Country Status (1)

Country Link
JP (1) JPH0343853A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5481753A (en) * 1991-06-24 1996-01-02 Mitsubishi Denki Kabushiki Kaisha I/O device having identification register and data register where identification register indicates output from the data register to be an identifier or normal data

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5481753A (en) * 1991-06-24 1996-01-02 Mitsubishi Denki Kabushiki Kaisha I/O device having identification register and data register where identification register indicates output from the data register to be an identifier or normal data

Similar Documents

Publication Publication Date Title
CN100595720C (zh) 用于基于集线器的存储系统中直接存储器访问的设备和方法
EP0543512B1 (en) Multiprocessor system
JP3271125B2 (ja) データを転送する方法と装置及びデータ転送をインタリーブする装置
US5301279A (en) Apparatus for conditioning priority arbitration
KR100284718B1 (ko) 타이머 관리자
SK31194A3 (en) Multi-media signal processor computer system
EP1188119A1 (en) A method and apparatus for automatically transferring i/o blocks between a host system and a host adapter
US5555390A (en) Data storage method and subsystem including a device controller for respecifying an amended start address
US20050038946A1 (en) System and method using a high speed interface in a system having co-processors
KR20100050819A (ko) 반도체 메모리 시스템의 동작 방법
KR20080105390A (ko) 플래시 메모리에 사용되는 명령어들을 제어하는 방법 및장치
US7409486B2 (en) Storage system, and storage control method
US5944788A (en) Message transfer system and control method for multiple sending and receiving modules in a network supporting hardware and software emulated modules
CN111290983A (zh) Usb传输设备及传输方法
JP3317873B2 (ja) データ転送制御装置
US20060218313A1 (en) DMA circuit and computer system
US5999969A (en) Interrupt handling system for message transfers in network having mixed hardware and software emulated modules
JPH0343853A (ja) データ転送装置
EP1704487B1 (en) Dmac issue mechanism via streaming id method
US5875299A (en) disk access apparatus for performing a stride processing of data
JP2963696B2 (ja) データ転送制御システム
JP2000244585A (ja) バスインタフェース回路
JP2001236238A (ja) 割込処理方法
JP2984594B2 (ja) マルチクラスタ情報処理システム
EP0524945A1 (en) Data storage subsystem