JP2716166B2 - 情報処理装置 - Google Patents

情報処理装置

Info

Publication number
JP2716166B2
JP2716166B2 JP63279409A JP27940988A JP2716166B2 JP 2716166 B2 JP2716166 B2 JP 2716166B2 JP 63279409 A JP63279409 A JP 63279409A JP 27940988 A JP27940988 A JP 27940988A JP 2716166 B2 JP2716166 B2 JP 2716166B2
Authority
JP
Japan
Prior art keywords
floating
register
point
counting
instruction
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP63279409A
Other languages
English (en)
Other versions
JPH02126345A (ja
Inventor
政人 西田
貴彦 上杉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP63279409A priority Critical patent/JP2716166B2/ja
Priority to CA002002264A priority patent/CA2002264C/en
Priority to DE68926097T priority patent/DE68926097T2/de
Priority to EP89120476A priority patent/EP0368193B1/en
Priority to US07/432,670 priority patent/US5029123A/en
Publication of JPH02126345A publication Critical patent/JPH02126345A/ja
Application granted granted Critical
Publication of JP2716166B2 publication Critical patent/JP2716166B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/34Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment
    • G06F11/3409Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment for performance assessment
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/32Monitoring with visual or acoustical indication of the functioning of the machine
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2201/00Indexing scheme relating to error detection, to error correction, and to monitoring
    • G06F2201/88Monitoring involving counting
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Complex Calculations (AREA)
  • Debugging And Monitoring (AREA)

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、コンピュータ等の情報処理装置において、
実行中プログラムの単位時間当りの浮動小数点演算数表
示に関するものである。
[従来の技術] 従来、この種の情報処理装置は、時間を計数する手段
と、該計数結果をソフトウェアで読み出す命令を備えて
おり、単位時間当りの浮動小数点演算数を算出する場
合、第2図に示すように、プログラムの被計測部の前後
に上記の時間計数結果を読み出す命令において、被計測
部の初めにおかれた該命令により得られる時刻と、被計
測部の終わりにおかれた該命令により得られる時刻との
差分を計算し、被計測部の実行時間を求め、一方で、あ
らかじめ人手により被計測部のプログラム中の浮動小数
点演算数を求めておき、該演算数を上記実行時間で割っ
て、目的の単位時間当りの浮動小数点演算数(以下、浮
動小数点処理量と呼ぶ)を求めていた。
尚、この場合、命令がスカラ命令である場合は、浮動
小数点命令数が浮動小数点演算数となるが、ベクトル命
令である場合には、該ベクトル命令が扱うベクトルデー
タのベクトル要素数が該ベクトル命令の演算数となる。
[発明が解決しようとする課題] 上述した従来の情報処理装置では、プログラム中の被
計測部の浮動小数点演算数をあらかじめ認識する為に、
ソフトウェアによる命令解析ルーチンが必要であった。
また、上記事情がある為に、浮動小数点演算数又は浮動
小数点処理量を実時間(リアルタイム)で表示すること
は非常に困難であった。
[課題を解決するための手段] 本発明による情報処理装置は、ベクトル機能を有する
情報処理装置において、時間を計数する第1の計数手段
と、実行中プログラムのスカラ演算の浮動小数点演算数
を計数する第2の計数手段と、実行中プログラムのベク
トル演算の浮動小数点演算数を計数する第3の計数手段
とを備え、前記第1の計数手段で単位時間毎の信号を生
成し、該第2の計数手段と第3の計数手段で得られた浮
動小数点演算数を加算した値を前記第1の計数手段で生
成した信号で区切る事により浮動小数点処理量を生成
し、該浮動小数点処理量をリアルタイムに表示する手段
を有している。
[実施例] 以下、本発明の実施例について図面を参照しつつ説明
する。
第1図は、本発明の一実施例による情報処理装置の構
成を示すブロック図である。
本実施例の情報処理装置はベクトル演算におけるベク
トル要素数(ベクトル長)を格納するベクトル要素数レ
ジスタ1と、スカラ演算における演算器使用回数(値は
1である)を格納するスカラ演算数レジスタ2と、浮動
小数点演算数が起動された時、命令がベクトル命令かス
カラ命令かで上記2つのレジスタのどちらかを選択する
セレクタ3と、後述する浮動小数点演算数レジスタ5の
値と上記セレクタ3の出力値とを加算する加算器4と、
浮動小数点演算が起動された時、1クロックだけ出力さ
れる浮動小数点演算起動信号6により、上記加算器4の
値を格納する浮動小数点演算数レジスタ5とを備える。
また、情報処理装置は、上記レジスタ5に格納されて
いる上記浮動小数点演算数をスカラレジスタ8に格納す
る命令が起動された時、上記レジスタ5とプログラム実
行開始により起動するデェジィタルタイマ9とを同時に
選択するセレクタ7と、上記デェジィタルタイマ9から
ある決められた時間毎に1クロックだけ出力される周期
信号12により、上記レジスタ5の値を周期毎に格納する
レジスタ10と、同時にレジスタ10の値を周期毎に格納す
るレジスタ11と、上記2つのレジスタ10,11の差分をと
る減算器13と、その差分をとった値を表示する表示機構
14とを備えている。
次に本実施例の動作について説明する。
プログラムを実行すると、浮動小数点演算命令が実行
される度に、例えば該命令がスカラ演算命令ならセレク
タ3はレジスタ2を選択して、浮動小数点演算数レジス
タ5の値にスカラの浮動小数点演算数(値は1である)
であるスカラ演算数レジスタ2の値を加算器4にて加算
し、浮動小数点演算起動信号6により前記加算した値を
浮動小数点演算数レジスタ5に格納する。また、上記命
令がベクトル演算命令なら、セレクタ3はレジスタ1を
選択して、浮動小数点演算数レジスタ5の値にベクトル
要素数レジスタ1の内容のベクトル要素数を加算器4に
て加算し、浮動小数点演算起動信号6により該ベクトル
要素数を加算した値を浮動小数点演算数レジスタ5に格
納する。
次に、決められた周期毎にデェジィタルタイマ9から
出力される周期信号12により、上記レジスタ5の値をレ
ジスタ10に格納し、同時に上記周期信号12によりレジス
タ10の値をレジスタ11に格納する。ここで、レジスタ10
の値とレジスタ11の値の差分を減算器13にてとる事によ
り、浮動小数点演算処理量を求めることができ、これを
表示機構14へ転送することにより、実時間で浮動小数点
処理量を表示する事ができる。
一方、プログラムを実行中にレジスタ5の値をスカラ
レジスタ8に格納する命令が起動された時、セレクタ7
はレジスタ5とデェジィタルタイマ9とを同時に選択し
て、スカラレジスタ8にレジスタ5の値とデェジィタル
タイマ9の値とを対にして格納する。後で、スカラレジ
スタ8の内容を解析する事により、各時間における浮動
小数点処理量を認識できる。このスカラレジスタに格納
する動作は実時間表示とは非同期で動作できる。
以上説明してきたように、本発明により簡単に浮動小
数点処理量を実時間で表示でき、加えてスカラレジスタ
に格納されている実行時間と浮動小数点演算数とから、
各時間における浮動小数点処理量をソフトウェアで認識
できる。
ここで、「ソフトウェアで認識できる」とは、命令
(プログラム)により浮動小数点処理量を操作出来る事
を意味する。具体的には、レジスタ5の値をスカラレジ
スタ8に格納する命令は、浮動小数点処理量をスカラレ
ジスタ8に格納する処理を行う。スカラレジスタ8のデ
ータは、命令(プログラム)によって主記憶や外部イン
タフェース等から書き込み及び読み出しが出来る。つま
り、命令によって浮動小数点処理量を情報処理装置外部
に出力できる制御を持っているので、「ソフトウェアで
認識できる」と記述している。
次に、「ハードウェアで認識できる」を、本発明の処
理対象である浮動小数点処理量に当てはめで考えた場
合、つまり「各時間における浮動小数点処理量をハード
ウェアで認識できる」について、述べる。この場合の
「ハードウェアで認識できる」とは、予め決められた論
理で構成された回路があり、その回路からの指示により
浮動小数点処理量を時間毎に求め、外部に送出する事に
なる。この回路は固定であるので、指示は予め決められ
た論理回路の決められたタイミングからしか送出できな
い。
「ハードウェアで認識てきる」場合には、予め決めら
れたタイミングしか操作出来ないが、「ソフトウェアで
認識できる」場合には、命令により動作を制御できるの
で、使用タイミングを柔軟に変更できるという相違点が
ある。
[発明の効果] 以上説明したように本発明は、時間を計数する手段
と、スカラ演算の浮動小数点演算数を計数する手段と、
ベクトル演算の浮動小数点演算数を計数する手段とを有
する事により、該計数時間と該演算数及び該計数時間と
該演算数から得られる浮動小数点処理量をソフトウェア
で認識できると共に、該計数時間と該演算数とから実時
間で浮動小数点処理量の表示が容易に行なえるという効
果がある。
【図面の簡単な説明】
第1図は本発明の一実施例による情報処理装置の構成を
示すブロック図、第2図は従来の実行プログラムにおけ
る被計測部の実行時間測定を説明するための図である。 1……ベクトル要素数レジスタ、2……スカラ演算数レ
ジスタ、3……セレクタ、4……加算器、5……浮動小
数点演算数レジスタ、6……浮動小数点演算起動信号、
7……セレクタ、8……スカラレジスタ、9……デェジ
ィタルタイマ、10,11……レジスタ、12……周期信号、1
3……減算器、14……表示機構。
───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 昭62−211744(JP,A) 特開 昭61−62146(JP,A) 特開 昭63−245533(JP,A) MARTIN J L,DANA A L,WARNOCK T 著″TOO LS FOR MEASURING S OFTWARE PERFORMANC E VECTOR ARCHITECT URES″,Proc Symp Ap pl Assess Autom To ols Softw Dev 1983(昭 和58年),p166−173

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】ベクトル機能を有する情報処理装置におい
    て、時間を計数する第1の計数手段と、実行中プログラ
    ムのスカラ演算の浮動小数点演算数を計数する第2の計
    数手段と、実行中プログラムのベクトル演算の浮動小数
    点演算数を計数する第3の計数手段とを備え、前記第1
    の計数手段で単位時間毎の信号を生成し、該第2の計数
    手段と第3の計数手段で得られた浮動小数点演算数を加
    算した値を前記第1の計数手段で生成した信号で区切る
    事により浮動小数点処理量を生成し、該浮動小数点処理
    量をリアルタイムに表示する手段を有することを特徴と
    する情報処理装置。
JP63279409A 1988-11-07 1988-11-07 情報処理装置 Expired - Fee Related JP2716166B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP63279409A JP2716166B2 (ja) 1988-11-07 1988-11-07 情報処理装置
CA002002264A CA2002264C (en) 1988-11-07 1989-11-06 Information processing device capable of indicating performance
DE68926097T DE68926097T2 (de) 1988-11-07 1989-11-06 Informationsverarbeitungsgerät, geeignet zur Anzeige der Leistung
EP89120476A EP0368193B1 (en) 1988-11-07 1989-11-06 Information processing device capable of indicating performance
US07/432,670 US5029123A (en) 1988-11-07 1989-11-07 Information processing device capable of indicating performance

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63279409A JP2716166B2 (ja) 1988-11-07 1988-11-07 情報処理装置

Publications (2)

Publication Number Publication Date
JPH02126345A JPH02126345A (ja) 1990-05-15
JP2716166B2 true JP2716166B2 (ja) 1998-02-18

Family

ID=17610695

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63279409A Expired - Fee Related JP2716166B2 (ja) 1988-11-07 1988-11-07 情報処理装置

Country Status (5)

Country Link
US (1) US5029123A (ja)
EP (1) EP0368193B1 (ja)
JP (1) JP2716166B2 (ja)
CA (1) CA2002264C (ja)
DE (1) DE68926097T2 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5742842A (en) * 1992-01-28 1998-04-21 Fujitsu Limited Data processing apparatus for executing a vector operation under control of a master processor
CN102591616B (zh) * 2011-12-29 2016-06-29 北京并行科技股份有限公司 浮点计算性能确定装置和方法
US9092214B2 (en) * 2012-03-29 2015-07-28 Intel Corporation SIMD processor with programmable counters externally configured to count executed instructions having operands of particular register size and element size combination

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3920962A (en) * 1974-03-25 1975-11-18 Sun Oil Co Pennsylvania Pulse summing circuit
JPS6162146A (ja) * 1984-09-04 1986-03-31 Nippon Telegr & Teleph Corp <Ntt> プログラムの性能測定方式
JPH07104771B2 (ja) * 1985-05-10 1995-11-13 株式会社日立製作所 計算機
JPS62211744A (ja) * 1986-03-13 1987-09-17 Hitachi Electronics Eng Co Ltd プログラム評価装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
MARTIN J L,DANA A L,WARNOCK T 著″TOOLS FOR MEASURING SOFTWARE PERFORMANCE VECTOR ARCHITECTURES″,Proc Symp Appl Assess Autom Tools Softw Dev 1983(昭和58年),p166−173

Also Published As

Publication number Publication date
DE68926097D1 (de) 1996-05-02
EP0368193A2 (en) 1990-05-16
US5029123A (en) 1991-07-02
DE68926097T2 (de) 1996-08-29
CA2002264C (en) 1994-05-03
EP0368193A3 (en) 1991-09-11
EP0368193B1 (en) 1996-03-27
CA2002264A1 (en) 1990-05-07
JPH02126345A (ja) 1990-05-15

Similar Documents

Publication Publication Date Title
US4680701A (en) Asynchronous high speed processor having high speed memories with domino circuits contained therein
US4562537A (en) High speed processor
JP2806524B2 (ja) ベクトル演算命令発行制御方法
JP2716166B2 (ja) 情報処理装置
JPH0743648B2 (ja) 情報処理装置
US4654786A (en) Data processor using picosquencer to control execution of multi-instruction subroutines in a single fetch cycle
US4409653A (en) Method of performing a clear and wait operation with a single instruction
JP2752076B2 (ja) プログラマブル・コントローラ
JPH0222413B2 (ja)
JPS61267858A (ja) マイクロコンピユ−タ
JPS62279438A (ja) トレ−ス回路
SU934474A1 (ru) Устройство дл прерывани программ
JP2908117B2 (ja) ベクトル演算処理装置
JPH0666055B2 (ja) ヒストリメモリの制御方式
JP2775830B2 (ja) 命令頻度測定方式
JPH0687223B2 (ja) 処理時間監視方式
JPS6128144A (ja) トレ−ス動作実行装置
JPH03129430A (ja) パラメータ繰返し指定のできるプロセッサ
JPH023822A (ja) データ処理装置
JPH0743649B2 (ja) 演算回路
JP2536103B2 (ja) デ―タ処理装置
JPH0820941B2 (ja) マイクロプロセッサ
JPH0619752A (ja) マイクロコンピュータ
JPH0234058B2 (ja)
JPS6238748B2 (ja)

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees