JP2708035B2 - Pachinko machine - Google Patents

Pachinko machine

Info

Publication number
JP2708035B2
JP2708035B2 JP8083168A JP8316896A JP2708035B2 JP 2708035 B2 JP2708035 B2 JP 2708035B2 JP 8083168 A JP8083168 A JP 8083168A JP 8316896 A JP8316896 A JP 8316896A JP 2708035 B2 JP2708035 B2 JP 2708035B2
Authority
JP
Japan
Prior art keywords
pachinko machine
control
winning
microprocessor
winning opening
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP8083168A
Other languages
Japanese (ja)
Other versions
JPH0975511A (en
Inventor
征一郎 福島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Bussan Co Ltd
Original Assignee
Sanyo Bussan Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Bussan Co Ltd filed Critical Sanyo Bussan Co Ltd
Priority to JP8083168A priority Critical patent/JP2708035B2/en
Publication of JPH0975511A publication Critical patent/JPH0975511A/en
Application granted granted Critical
Publication of JP2708035B2 publication Critical patent/JP2708035B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Description

【発明の詳細な説明】 【0001】 【発明の属する技術分野】本発明は、コンピュータを用
いたパチンコ機に関する。 【0002】 【従来の技術】近年のパチンコ機は、球の入賞確率を電
子的に制御するために、コンピュータを用いているもの
がある。係るパチンコ機では、当たりモードを決定する
ために、偶然性に左右される事象を生起させ、その事象
から当たりモードを決定し、その当たりモードに対応し
てより複雑なゲームの展開を制御するようにしている。
しかし、発光装置、発音装置等の出力装置は、単音、単
発光等の単純な制御しか行われておらず、娯楽性を向上
させるため、複雑なゲームのモードに対応して、より木
目細かな制御を行うことが要望されいてる。 【0003】 【発明が解決しようとする課題】ところが、従来のパチ
ンコ機では、係る複雑なゲーム展開を主とした制御のた
め、処理能力が飽和しつつあり、又、一人でプログラム
の開発を進めなければならなかった。このため、発音装
置、発光装置等の出力装置の制御において、より複雑な
制御、たとえば、ゲームの進行状態に応じて、各音がよ
り音楽的な音で構成され、しかもメロデイーを有する連
続音楽を出力したり、複雑なイルミネーションを発生さ
せるような制御は、困難である。本発明は、係る欠点を
改良するためになされたものであり、その目的とすると
ころは、パチンコ機のより複雑な制御を実現し、より娯
楽性を向上させることにある。 【0004】 【課題を解決するための手段】上記問題点を解決するた
めの、発明の構成は、次の通りである。即ち、本発明
は、特定入賞口に於ける玉の入賞を検出する入賞検出装
置を設け、該特定入賞口への入賞に応じて、ゲームを制
御すると共に、発光装置、発音装置等の周辺装置を駆動
する制御装置とからなるパチンコ機において、制御装置
は、ゲームを制御し、その制御プログラムを記憶した内
蔵ROMを有した第1のマイクロプロセッサと、その第
1のマイクロプロセッサからの指令又はデータを入力し
て、時間的に発光装置の発光態様、又は、発音装置の発
音態様等を変化させるために、時間的に連続する単位指
令を周辺装置に与える少なくとも1つ以上の第2のマイ
クロプロセッサとを有することを特徴とする。 【0005】2のマイクロプロセッサの分業には、例え
ば、次の様な手段がある。第1は、第1のマイクロプロ
セッサが入賞確率を制御して、パチンコ機のゲーム進行
を主として管理し、他の仕事を第2のマイクロプロセッ
サが行う方法である。第2は、第2のマイクロプロセッ
サが発音装置、発光装置、その他の出力装置の内、少な
くとも1を制御し、他の仕事を第1のマイクロプロセッ
サが行う方法である。第3は、第2のマイクロプロセッ
サが偶然性に左右される事象を生起する処理を行い、他
の仕事を第1のマイクロプロセッサが行う方法である。 【0006】 【作用】第1のマイクロプロセッサは、制御プログラム
を記憶した内蔵ROMを有し、例えば、ゲームの進行状
態を制御する主処理に使用し、第2のマイクロプロセッ
サは、発音装置、発光装置、その他の出力装置を制御す
るための副処理に使用する。第2のマイクロプロセッサ
は、第1のマイクロプロセッサからの指令又はデータを
入力して、時間的に発光装置の発光態様、又は、発音装
置の発音態様等を変化させるために、時間的に連続する
単位指令を周辺装置に与える。これにより、両マイクロ
プロセッサは並行に動作することができる。又、周辺装
置は第2のマイクロプロセッサから単位指令を入力する
とその指令に応答して、単位発光又は単位発音等を行
う。このようにして、リアルタイム平行処理が可能とな
るので、たとえば、ゲームの進行の管理と、出力装置の
管理とを平行に分業して行うことが出来る。このため、
より木目細かな複雑な制御が出来る。また、割込み処理
の如く、レジスタの退避等の割り込み処理特有の処理を
行う必要がないので、動作が効率的である。 【0007】 【発明の効果】本発明は、特定入賞口への入賞に応じ
て、ゲームを制御すると共に、発光装置、発音装置等の
周辺装置を駆動する制御装置とからなるパチンコ機にお
いて、制御装置は、ゲームを制御し、その制御プログラ
ムを記憶した内蔵ROMを有した第1のマイクロプロセ
ッサと、その第1のマイクロプロセッサからの指令又は
データを入力して、時間的に発光装置の発光態様、又
は、発音装置の発音態様等を変化させるために、時間的
に連続する単位指令を周辺装置に与える少なくとも1つ
以上の第2のマイクロプロセッサとを設けたものであ
る。 【0008】従って、両マイクロプロセッサは、独自の
処理プログラムに沿って、並行的に実行することが出来
るので、異なる仕事の同時処理が可能となる。このた
め、パチンコ機のゲーム展開をより複雑にしたり、ゲー
ムの進行と平行して、複雑な楽音で構成されたメロディ
ーを出力したり、複雑に変動する照明を実現したりする
ことが可能となり、より娯楽性を向上させることが出来
る。また、プログラムの開発は、それぞれの中央処理装
置に制御させる独自のプログラムを他のマイクロプロセ
ッサのプログラムに影響されることなく別個に行うこと
ができる。従って、ゲームプログラムの開発と、発音制
御等のプログラムの開発とを、それぞれの専門家の手で
行うことができ、装置の開発が容易となる。 【0009】 【発明の実施の形態】以下本発明を具体的な実施例に基
づいて説明する。本実施例は、第2のマイクロプロセッ
サ(以下「MPU2」と略記する)をゲームの状態に応
じて各種のメロディーを発生するための制御に使用し、
第1のMPU(以下「MPU1」と略記する)をゲーム
の進行の管理に用いたもである。 【0010】図2は、パチンコ機の機構を示した外観図
である。50は枠体であり、その枠体50により、遊戯
盤51が支持されている。遊戯盤51には、各種の入賞
口が設けられており、その内52、53、54は、特定
入賞口であり、その特定入賞口に入賞すると、当たりモ
ードを決定する組合せ動作が開始される。56、57、
58、59、60は、普通入賞口であり、61、62
は、チューリップ式役物付き入賞口である。63は、当
たりモードに応じて開閉される大入賞口であり、開閉扉
64が内部に設けられたソレノイド41によって、開閉
されるようになっている。又、大入賞口の中央部には、
V入賞口63が設けられており、その入賞口に入賞した
時は、開閉扉64が、継続して開閉する継続権利を発生
するようにしている。 【0011】遊戯盤51の中央部には、特定入賞口5
2、53、54に球が入賞した時に、偶然性の組合せ状
態を表示する数値表示器27と、ランプ表示器29が配
設されている。数値表示器27は、3桁のLED表示器
であり、ランプ表示器29は、サイクリックに赤と青の
LEDが配設されたランプである。特定入賞口に入賞し
た時は、当たりモードを決定する為に、3桁の数値の各
桁の数値と、ランプ表示器29の点燈LEDが、それぞ
れ、異なる周期で回転し、それらが静止状態になった時
の、組合せで当たりモードが決定され、そのモードに応
じて、大入賞口63の開閉扉64の開時間等が制御され
る。 【0012】また、遊戯盤51には、動作状態を表示す
るための各種の表示器、ランプが設けられている。中央
部の30は、特定入賞口に入賞し、当たり処理が保留さ
れている球の数を表示する為の記憶個数表示器である。
47a〜47jは、当たりモードを決定するための組合
せ動作時に、点滅する動作ランプである。43a〜43
cは、大当たり時に、ランプ47a〜47jと共に点滅
するパニックランプである。又、45a〜45cは、V
入賞口63への入賞がある時に点滅するVランプであ
る。 【0013】図1は、本実施例装置の電気的な構成を示
したブロックダイヤグラムである。MPU1とMPU2
は、それぞれ、内部ROM、内部RAMを有している。
また、外部には、双方からアクセスすることが可能なよ
うに、マルチプレクサ6を介してRAM5が接続されて
いる。そして、それぞれのCPUは、独自のプログラム
に沿って、平行に動作させることが可能である。 【0014】特定入賞口における入賞球を検出する入賞
検出スイッチ7、大入賞口における入賞球を検出する大
入賞口入賞検出スイッチ9、V入賞口における入賞球を
検出するV入賞検出スイッチ11は、チャタリングを防
止するためのフリップフロップからなる波形整形回路1
3を介してMPU1に接続されている。上記のスイッチ
は、リミットスイッチで構成されており、各入賞口から
入賞した球を案内するレールに配設されている。クロッ
ク発生回路17は、4MHzのクロック信号をMPU
1、MPU2に出力すると共に、分周器15に信号を出
力している。分周器15は、クロック信号を分周し、周
期4.096msec の外部割込み信号をMPU1に出力してい
る。MPU1の主制御は、この割込み信号に同期して起
動される。21は電源回路であり、起動スイッチ23の
信号は、リセット信号発生回路19に入力し、その出力
信号であるリセット信号は、MPU1,MPU2のリセ
ット端子に入力しており、そのリセット信号により、初
期プログラムが実行される。 【0015】MPU1の各出力ポートには、表示器駆動
回路25、表示器選択回路31、ドライバ39が接続さ
れている。表示器駆動回路25、表示器選択回路31に
は、前述した数値表示器27、ランプ表示器29、記憶
個数表示器30が接続されている。それらの表示器は、
MPU1からの選択データと、表示データとを定周期で
出力することにり、ダイナミック駆動される。即ち、表
示器選択回路31により、各表示単位が選択され、その
時の表示器駆動回路25の出力信号に応じて表示され
る。ドライバ39は、MPU1からの信号に応じて、ソ
レノイド41を駆動し、パニックランプ43、Vランプ
45、動作ランプ47の点燈動作を制御する。 【0016】ソフトウエア・コントロールド・サウンド
ジェネレータ(以下単に「SSG」と言う)33は、M
PU2に接続されている。SSG33は、MPU2から
音出力のための制御データを各レジスタに入力して、こ
の制御データに基づいて作成された波形をD/A変換し
てスピーカ35に出力している。係る発音のための制御
データは、MPU2に接続されているROM3に記憶さ
れている。 【0017】次に、係る構成のパチンコ機の作用を、M
PU1,MPU2の処理手順を示したフローチャートに
基づいて説明する。 【0018】(1)電源投入時の初期セット 起動スイッチ23がオンされると、MPU1,MPU2
に給電されると共に、リセット信号発生回路19は、リ
セット信号S4をリッセト端子に出力する。すると、M
PU1は、図3に示す処理を実行する。即ち、数値表示
器27に表示する3桁の各数値を記憶する数値表示レジ
スタX1,X2,X3を初期値に設定し、ランプ表示器
29の点燈ランプを記憶している表示ランプレジスタL
を初期値に設定する。また、特定入賞口に入賞し保留さ
れている入賞球の数をカウントする入賞球カウンタCを
零に、大入賞口への入賞球の個数をカウントする大入賞
口入賞カウンタGを零に、V入賞口への入賞球の個数を
カウントするV入賞球カウンタAを零に初期設定する。 【0019】また、制御状態を記憶した状態レジスタF
を零に、当たりモードを記憶する当たりモードレジスタ
Rを零に初期設定し、タイマT1,T2,T3は零に初
期設定される。また、MPU2の起動状態を記憶した起
動フラグSがリセットされる。これらのレジスタ、カウ
ンタ、フラグ、タイマ等は、RAM5に設けられてい
る。 【0020】(2)バックグランド処理 初期セット後、定時間(4.096msec) ごとの外部割り込み
信号が入力されるごとに、MPU1は、図4のプログラ
ムを実行する。ステップ100で、タイマの更新処理が
行われ、ステップ102で、スイッチ群の状態信号S
1,S2,S3が読み込まれる。これらの状態信号は、
負論理で構成されており、信号が低レベルの時にスイッ
チがオン状態にあり、入賞球を検出したことを示してい
る。したがって、ステップ104、110、114で各
状態信号の立ち下がりを検出し、その時にのみ、各カウ
ンタC,G,Aを1更新する。ただし、保留されている
入賞球の数は、ステップ106で、4までしか計数しな
いようにしている。 【0021】ステップ118〜ステップ166は、各状
態に応じた処理ステップである。又、図5のステップ1
70〜ステップ184は、出力機器の処理ステップであ
る。当たりモードレジスタRが0の時は、ソレノイド4
1はオフ状態とされるので、大入賞口は閉じるか、閉状
態を継続する。また、レジスタRが0以外の時は、ソレ
ノイド41がオンにされるので、大入賞口が開状態とな
るか、開状態を維持する(ステップ170〜174)。
即ち、レジスタRの内容によって、大入賞口の開閉が制
御される。数値表示器27は、レジスタX1,X2,X
3の値を表示し、ランプ表示器29はレジスタLで特定
されたLEDを点燈する(ステップ176)。 【0022】レジスタFが1の時即ち、組合せ動作中の
時は、動作ランプ47が点滅され、レジスタFが2の
時、即ち、大入賞口が開状態の時には、動作ランプ47
とパニックランプ43が点滅され、レジスタFが2で、
カウンタAが0でない時、即ち、V入賞球がある時は、
Vランプ45が点燈される。また、カウンタCの値は、
記憶個数表示器30に表示される(ステップ178)。
ステップ180〜184は、発音制御の有無に応じて、
MPU2を起動するためのステップである。発音制御の
時即ち、レジスタFが0以外の時、起動フラグSがセッ
トされる。その後は、起動フラグSがセットされると、
MPU1とMPU2は、リアルタイム平行処理を行うこ
とになる。また、レジスタFが0になると、発音制御を
停止するため、起動フラグSはリセットされ、MPU2
は停止する。 【0023】(3)入賞球が存在しない時の処理 入賞球が存在しない時は、即ち、カウンタCが0の時
は、ステップ100〜124,170〜184の処理が
行われ、それにより、数値表示器、ランプ表示器、各ラ
ンプ群は、所定の表示を行う。 【0024】(4)入賞球が存在する時(C≠0) (a)組合せ動作処理 ステップ124でカウンタCの値が判定され、入賞が検
出されると、カウンタCの値を1減算し、組合せ動作状
態を示すためレジスタFを1にセットし、タイマT1を
所定値に設定する(ステップ124〜130)。そし
て、ステップ132で、乱数発生処理を行い、発生した
乱数をレジスタX1,X2,X3,Lに記憶する。ステ
ップ134でタイムアップとなるまで、ステップ100
〜118,132,134,170〜184の処理を繰
り返す。 【0025】そして、この乱数の設定は、ステップ13
2を通過するごとに行う様にしている。タイムアップす
ると、ステップ136で、レジスタX1,X2,X3,
Lに設定されている内容から当たりモードが決定され、
レジスタRにそのモードが設定される。0は外れ、1は
小当たり、2は中当たり、3は、大当たりである。外れ
の時は、レジスタFを0にして、次の入賞球の判定のサ
イクルへ移行する。 【0026】(b)当たりの時の処理 ステップ136の判定結果が当たりの時は、その当たり
モードに応じて、タイマT2に時間が設定される。そし
て、タイムアップと判定されるまで、上述したバックグ
ランド処理が行われる。この結果、大入賞口は、所定時
間だけ開状態となり、ランプ群は、パニック状態を示す
表示となり、スピーカ35からは、パニック状態の音楽
が流れる。この時、大入賞口への入賞球の数が10個に
なると、タイムアップ前でも、タイムアップと同様の処
理を行う。即ち、カンウタGを0にレジスタRを0に設
定する(ステップ150,152)。 【0027】(c)V入賞球の存在する時の処理 大入賞口が開状態の時にV入賞球が存在すると、即ち、
カウンタAが0でないと(ステップ156)ステップ1
58で継続権利の発生を示すためレジスタFの値を3に
設定する。そして、カウンタAを1減算し、タイマT3
を所定時間に設定し、タイムアップを判定する(ステッ
プ158〜164)。この処理は、続いて、大入賞口を
開状態にするまで、一定の遅延を持たせるためものであ
る。この後、ステップ166でレジスタRを大当たりを
示す3に設定し、ステップ142へ移行して、上記の当
たり時の処理を行う。ただし、継続権は、10回より大
きく発生しない様にステップ152で、調整している。 【0028】(5)発音制御の処理 ステップ180〜184のバックグランド処理で、発音
制御状態と判定され、起動フラグSがセットされると、
MPU2は、図6の処理をMPU1の処理と平行に実行
する。即ち、MPU2は、ステップ200で起動フラグ
Sがセットされたかを判定し、セットされた場合には、
ステップ201以下へ移行して、発音制御を行う。ステ
ップ201では、状態レジスタF、入賞球カウンタC、
当たりモードレジスタR、大入賞口入賞カウンタG、V
入賞球カウンタAの値から、発音モードが決定され、そ
の値がレジスタWに設定される。ROM3には、図6に
示すように発音モード毎に異なるメロディーを出力する
ための制御データ群が記憶されている。 【0029】制御データは、音の周波数、音量、エンベ
ロープ等の1組の発音データと、その1音の発音継続時
間を示す時間データとからなる。ステップ202で、レ
ジスタWの値の変化から発音モードに変化があったかが
判定され、変化があった場合には、ステップ204へ移
行して、そのモードの制御データ群を記憶した先頭アド
レスをデータポインタPに設定する。次にステップ20
6でデータポインタPの示すアドレスの記憶内容をRO
M3から読み込み、データの終端コードでない時は、ス
テップ210で、制御データに基づき時間データをタイ
マに設定する。 【0030】次にステップ212で、発音データをSS
G33の各レジスタに出力することにより、スピーカ3
5からステップ214でタイムアップと判定されるま
で、1音発音される。次にステップ214でタイムアッ
プと判定された時は、ステップ216へ移行して、デー
タポインタPを次の制御データのアドレスに更新してス
テップ201へ復帰する。ステップ202で発音モード
に変化がないと判定された時は、アドレスの初期設定を
ジャンプしているので、そのモードの次の音の制御デー
タが入力される。 【0031】以上述べたように、本実施例では、MPU
1は、パチンコ機の主制御に用い、MPU2は、制御の
複雑な、発音装置の制御専用に使用されている。したが
って、個々に独立のプログラムを開発すれば良いので、
製作が簡単である。また、MPU2をランプ群の制御用
に用いることも出来る。その制御データは、図7に示す
ように、複数のランプの内、どのランプを点燈するかを
指定した発光データと、その状態を継続する時間データ
を1組のデータとし、係るデータ列を発光モード毎に作
成されている。そして、MPU2の処理手順は、図6と
同様であり、ステップ201を発光モードの決定に、ス
テップ204を発光モードに対応した初期アドレスの設
定に、ステップ210を時間データの設定に、ステップ
212は発光データの出力に換えれば、制御データに従
った動的な発光制御が可能である。又、MPU2を、数
値表示器の駆動回数、大当たりモードでの大入賞口の開
口回数等の加算、その他の統計処理に使用することもで
きる。
Description: BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a pachinko machine using a computer. 2. Description of the Related Art Some recent pachinko machines use a computer to electronically control the winning probability of a ball. In such a pachinko machine, in order to determine a hit mode, an event that depends on contingency is generated, a hit mode is determined from the event, and the development of a more complicated game is controlled in accordance with the hit mode. ing.
However, the output devices such as the light emitting device and the sound emitting device perform only simple controls such as single sound and single light emission. There is a demand for control. [0003] However, in the conventional pachinko machine, the processing capacity is becoming saturated due to the control mainly of such complicated game development. I had to. For this reason, in controlling the output devices such as the sounding device and the light emitting device, more complicated control, for example, depending on the progress of the game, each sound is composed of more musical sounds, and continuous music having a melody is played. It is difficult to perform output or control to generate complicated illumination. The present invention has been made in order to improve such a drawback, and an object of the present invention is to realize more complicated control of a pachinko machine and further improve entertainment. [0004] The structure of the present invention for solving the above problems is as follows. That is, according to the present invention, a prize detecting device for detecting a prize of a ball in a specific prize port is provided, and in accordance with the prize in the specific prize port, the game is controlled and peripheral devices such as a light emitting device and a sound generating device are provided. In a pachinko machine comprising a control device for driving a game machine, the control device controls a game and has a first microprocessor having a built-in ROM storing a control program thereof, and a command or data from the first microprocessor. Is input , and the light emission mode of the light emitting device or the sound emission device
A unit finger that is temporally continuous to change the sound mode, etc.
And at least one or more second microprocessors for providing instructions to the peripheral device . [0005] For example, there are the following means for the division of work of the microprocessor. The first is a method in which the first microprocessor controls a winning probability, mainly manages the progress of the game of the pachinko machine, and the second microprocessor performs other tasks. The second is a method in which the second microprocessor controls at least one of a sound emitting device, a light emitting device, and other output devices, and the first microprocessor performs other tasks. Third, there is a method in which the second microprocessor performs a process for generating an event that depends on contingency, and the first microprocessor performs other tasks. The first microprocessor has a built-in ROM in which a control program is stored, and is used, for example, for main processing for controlling the progress of a game. Used for sub-processing to control the device and other output devices. The second microprocessor inputs a command or data from the first microprocessor and temporally emits light from the light emitting device or the sound emitting device.
Continuous in time to change the pronunciation mode, etc.
A unit command is given to a peripheral device. This allows both microprocessors to operate in parallel. Also, peripheral equipment
Input a unit command from the second microprocessor
And emits a unit flash or unit sound in response to the command.
U. In this way, real-time parallel processing becomes possible, so that, for example, management of the progress of the game and management of the output device can be performed in parallel and divided. For this reason,
More detailed and complicated control is possible. Further, unlike the interrupt processing, it is not necessary to perform a processing peculiar to the interrupt processing such as saving of a register, so that the operation is efficient. According to the present invention, there is provided a pachinko machine comprising a control device for controlling a game in accordance with a winning in a specific winning opening and for driving peripheral devices such as a light emitting device and a sound generating device. The apparatus controls a game, receives a first microprocessor having a built-in ROM storing a control program for the game, and inputs a command or data from the first microprocessor to temporally emit light from the light emitting device. ,or
Is used to change the pronunciation mode of the pronunciation device.
And at least one or more second microprocessors for giving a continuous unit command to the peripheral device . Accordingly, both microprocessors can execute in parallel according to their own processing programs, so that different jobs can be processed simultaneously. For this reason, it becomes possible to make the game development of the pachinko machine more complicated, to output a melody composed of complicated musical sounds in parallel with the progress of the game, and to realize lighting that fluctuates in a complicated manner, More entertaining can be improved. In addition, the development of the program can be performed independently without being affected by the programs of the other microprocessors. Therefore, the development of the game program and the development of the program such as the sound control can be performed by the respective specialists, and the development of the device becomes easy. DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS The present invention will be described below based on specific embodiments. In the present embodiment, a second microprocessor (hereinafter abbreviated as “MPU2”) is used for control for generating various melodies according to the state of the game,
The first MPU (hereinafter abbreviated as “MPU1”) is used for managing the progress of the game. FIG. 2 is an external view showing the mechanism of the pachinko machine. Reference numeral 50 denotes a frame, and the game board 51 is supported by the frame 50. The game board 51 is provided with various winning ports, of which 52, 53, and 54 are specific winning ports, and when the specific winning port is won, a combination operation for determining a winning mode is started. . 56, 57,
58, 59, 60 are ordinary winning openings, 61, 62
Is a winning opening with a tulip-style character. Reference numeral 63 denotes a special winning opening which is opened and closed in accordance with the hit mode. The opening and closing door 64 is opened and closed by a solenoid 41 provided therein. Also, in the center of the big winning opening,
A V winning opening 63 is provided, and when a winning is made at the winning opening, the opening / closing door 64 generates a continuation right to open and close continuously. At the center of the play board 51, a specific winning opening 5 is provided.
When a ball is won at 2, 53, 54, a numerical display 27 for displaying a combination state of chance and a lamp display 29 are provided. The numerical display 27 is a three-digit LED display, and the lamp display 29 is a lamp in which red and blue LEDs are cyclically arranged. When a special winning opening is won, the three-digit numerical value and the lighting LED of the lamp display 29 are rotated at different periods to determine the winning mode, and they are stationary. The winning mode is determined by the combination at the time of, and the opening time of the opening and closing door 64 of the special winning opening 63 is controlled according to the mode. Further, the game board 51 is provided with various indicators and lamps for displaying the operation state. Reference numeral 30 in the center is a stored number display for displaying the number of balls that have won a specific winning opening and have been suspended.
47a to 47j are operation lamps that blink during the combination operation for determining the winning mode. 43a-43
c is a panic lamp that blinks with the lamps 47a to 47j at the time of a big hit. 45a-45c is V
This is a V lamp that flashes when there is a winning in the winning opening 63. FIG. 1 is a block diagram showing an electrical configuration of the apparatus according to the present embodiment. MPU1 and MPU2
Have an internal ROM and an internal RAM, respectively.
A RAM 5 is connected to the outside via a multiplexer 6 so that the RAM 5 can be accessed from both sides. Each CPU can operate in parallel according to its own program. A winning detection switch 7 for detecting a winning ball in a special winning opening, a special winning opening winning switch 9 for detecting a winning ball in a special winning opening, and a V winning detection switch 11 for detecting a winning ball in a V winning opening are: Waveform shaping circuit 1 including flip-flop for preventing chattering
3 is connected to the MPU 1. The above-mentioned switch is constituted by a limit switch, and is arranged on a rail for guiding a winning ball from each winning opening. The clock generation circuit 17 converts a 4 MHz clock signal into an MPU
1. The signal is output to the MPU 2 and a signal is output to the frequency divider 15. The frequency divider 15 divides the frequency of the clock signal and outputs an external interrupt signal having a period of 4.096 msec to the MPU 1. The main control of the MPU 1 is started in synchronization with this interrupt signal. Reference numeral 21 denotes a power supply circuit. The signal of the activation switch 23 is input to the reset signal generation circuit 19, and the output reset signal is input to the reset terminals of MPU1 and MPU2. The program is executed. A display drive circuit 25, a display selection circuit 31, and a driver 39 are connected to each output port of the MPU 1. The numerical value display 27, the lamp display 29, and the stored number display 30 are connected to the display drive circuit 25 and the display selection circuit 31. These indicators are
By outputting the selected data from the MPU 1 and the display data at a constant period, the data is dynamically driven. That is, each display unit is selected by the display selection circuit 31 and is displayed according to the output signal of the display drive circuit 25 at that time. The driver 39 drives the solenoid 41 according to a signal from the MPU 1 to control the lighting operation of the panic lamp 43, the V lamp 45, and the operation lamp 47. The software controlled sound generator (hereinafter simply referred to as "SSG") 33
It is connected to PU2. The SSG 33 inputs control data for sound output from the MPU 2 to each register, D / A converts a waveform created based on the control data, and outputs the converted waveform to the speaker 35. The control data for such sound generation is stored in the ROM 3 connected to the MPU 2. Next, the operation of the pachinko machine having the above configuration will be described by M
A description will be given based on a flowchart showing the processing procedure of PU1 and MPU2. (1) When the initial set start switch 23 at the time of power-on is turned on, MPU1 and MPU2
And the reset signal generating circuit 19 outputs a reset signal S4 to the reset terminal. Then M
PU1 performs the process shown in FIG. That is, the numerical display registers X1, X2, and X3 for storing the three-digit numerical values displayed on the numerical display 27 are set to the initial values, and the display lamp register L for storing the lighting lamp of the lamp display 29 is set.
Is set to the initial value. Also, a winning prize ball counter C for counting the number of prize balls winning and holding the specific prize port is set to zero, a special prize port winning counter G for counting the number of prize balls to the special prize port is set to zero, and V A V winning ball counter A for counting the number of winning balls to the winning port is initialized to zero. A state register F storing the control state
Is set to zero, and the hit mode register R for storing the hit mode is initialized to zero, and the timers T1, T2, and T3 are initialized to zero. Further, the activation flag S storing the activation state of the MPU 2 is reset. These registers, counters, flags, timers, and the like are provided in the RAM 5. (2) After the initial setting of the background processing, the MPU 1 executes the program shown in FIG. 4 every time an external interrupt signal is input at regular time intervals (4.096 msec). In step 100, a timer updating process is performed, and in step 102, the state signal S
1, S2 and S3 are read. These status signals are
The switch is in the ON state when the signal is at a low level, indicating that a winning ball has been detected. Therefore, at steps 104, 110, and 114, the falling of each state signal is detected, and only at that time, each of the counters C, G, and A is updated by one. However, the number of prize balls held is counted up to only 4 in step 106. Steps 118 to 166 are processing steps corresponding to each state. Step 1 in FIG.
Steps 70 to 184 are processing steps of the output device. When the hit mode register R is 0, the solenoid 4
Since 1 is turned off, the special winning opening is closed or the closed state is maintained. When the register R is other than 0, the solenoid 41 is turned on, so that the special winning opening is opened or kept open (steps 170 to 174).
That is, the opening and closing of the special winning opening is controlled by the contents of the register R. The numerical value display 27 includes registers X1, X2, X
The value of 3 is displayed, and the lamp display 29 lights the LED specified by the register L (step 176). When the register F is 1, that is, during the combination operation, the operation lamp 47 blinks. When the register F is 2, that is, when the special winning opening is in the open state, the operation lamp 47 is turned on.
And the panic lamp 43 blinks, and the register F is 2
When the counter A is not 0, that is, when there is a V winning ball,
The V lamp 45 is turned on. The value of the counter C is
It is displayed on the stored number display 30 (step 178).
Steps 180 to 184 are performed according to the presence or absence of sound control.
This is a step for activating the MPU 2. At the time of sound generation control, that is, when the register F is other than 0, the activation flag S is set. After that, when the activation flag S is set,
MPU1 and MPU2 perform real-time parallel processing. When the register F becomes 0, the sound generation control is stopped, so that the activation flag S is reset and the MPU 2
Stops. (3) Processing when there is no winning ball When there is no winning ball, that is, when the counter C is 0, the processing of steps 100 to 124 and 170 to 184 is performed, whereby the numerical value is set. The display, the lamp display, and each lamp group perform a predetermined display. (4) When there is a winning ball (C ≠ 0) (a) The value of the counter C is determined in the combination operation processing step 124, and when a winning is detected, the value of the counter C is decremented by one. The register F is set to 1 to indicate the combination operation state, and the timer T1 is set to a predetermined value (steps 124 to 130). Then, in step 132, a random number generation process is performed, and the generated random numbers are stored in the registers X1, X2, X3, and L. Until the time is up in step 134, step 100
To 118, 132, 134, and 170 to 184 are repeated. The setting of the random numbers is performed in step 13
2 is performed every time it passes. When the time is up, in step 136, the registers X1, X2, X3,
The winning mode is determined from the content set in L,
The mode is set in the register R. 0 is out, 1 is small hit, 2 is medium hit, and 3 is big hit. If it is off, the register F is set to 0, and the process proceeds to the cycle for determining the next winning ball. (B) Winning Process When the result of the determination in step 136 is a hit, a time is set in the timer T2 according to the hit mode. Then, the background processing described above is performed until it is determined that the time is up. As a result, the special winning opening is opened for a predetermined time, the lamp group is displayed to indicate a panic state, and music in a panic state is played from the speaker 35. At this time, if the number of winning balls in the special winning opening reaches 10, the same processing as the time-up is performed even before the time-up. That is, the counter G is set to 0 and the register R is set to 0 (steps 150 and 152). (C) Processing when a V Win Ball Exists When a large win port is open, a V win ball exists, that is,
If the counter A is not 0 (step 156), step 1
At 58, the value of the register F is set to 3 to indicate the generation of the continuation right. Then, the counter A is decremented by 1, and the timer T3
Is set to a predetermined time, and time up is determined (steps 158 to 164). This process is for giving a certain delay until the special winning opening is subsequently opened. Thereafter, in step 166, the register R is set to 3 indicating a big hit, and the process proceeds to step 142 to perform the above-mentioned hit processing. However, the continuation right is adjusted in step 152 so as not to occur more than ten times. (5) Processing for sound generation control In the background processing of steps 180 to 184, when it is determined that the sound generation control state is set and the activation flag S is set,
The MPU 2 executes the processing of FIG. 6 in parallel with the processing of the MPU 1. That is, the MPU 2 determines whether or not the activation flag S has been set in step 200, and if it has been set,
The process proceeds to step 201 and thereafter to perform sound control. In step 201, the status register F, the winning ball counter C,
Winning mode register R, large winning opening winning counter G, V
The tone generation mode is determined from the value of the winning ball counter A, and the value is set in the register W. The ROM 3 stores a control data group for outputting a different melody for each sounding mode, as shown in FIG. The control data includes a set of sound data such as a sound frequency, a sound volume, and an envelope, and time data indicating a sound continuation time of the sound. In step 202, it is determined whether or not the tone generation mode has changed from the change in the value of the register W. Set to P. Then step 20
In step 6, the storage contents of the address indicated by the data pointer P are stored in the RO.
If the data is not the end code of the data read from M3, in step 210, time data is set in the timer based on the control data. Next, at step 212, the pronunciation data is set to SS
By outputting to each register of G33, the speaker 3
From 5 onward, one sound is generated until it is determined in step 214 that the time is up. Next, when it is determined in step 214 that the time is up, the process proceeds to step 216, where the data pointer P is updated to the address of the next control data, and the process returns to step 201. If it is determined in step 202 that there is no change in the tone generation mode, the initial setting of the address is jumped, and control data of the next sound in that mode is input. As described above, in this embodiment, the MPU
1 is used for main control of the pachinko machine, and the MPU 2 is used exclusively for control of the sounding device, which is complicated in control. Therefore, it is only necessary to develop an independent program for each,
Easy to make. Further, the MPU 2 can be used for controlling a lamp group. As shown in FIG. 7, the control data includes, as a set of light emission data designating which one of a plurality of lamps is to be turned on, and time data for maintaining the state, as a set of data. It is created for each light emission mode. The processing procedure of the MPU 2 is the same as that of FIG. 6; step 201 is for determining the light emission mode, step 204 is for setting the initial address corresponding to the light emission mode, step 210 is for setting the time data, and step 212 is for setting the time data. By changing to the output of the light emission data, dynamic light emission control according to the control data is possible. Further, the MPU 2 can be used for addition of the number of times of driving the numerical value display, the number of times of opening of the special winning opening in the big hit mode, and other statistical processing.

【図面の簡単な説明】 【図1】本発明の具体的な一実施例に係るパチンコ機の
電気的構成を示したブロックダイヤグラム。 【図2】同実施例のパチンコ機の外観を示した平面図。 【図3】同実施例のパチンコ機で使用されたマイクロプ
ロセッサの処理手順を示したフローチャート。 【図4】同実施例のパチンコ機で使用されたマイクロプ
ロセッサの処理手順を示したフローチャート。 【図5】同実施例のパチンコ機で使用されたマイクロプ
ロセッサの処理手順を示したフローチャート。 【図6】同実施例のパチンコ機で使用されたマイクロプ
ロセッサの処理手順を示したフローチャート。 【図7】発音制御の為の制御データの構造を示した構造
図。 【図8】他の実施例に係るパチンコ機の発光装置を制御
するための制御データの構造を示した構造図である。 【符号の説明】 27 数値表示器 29 ランプ表示器 30 記憶個数表示器 43a〜43c パニックランプ 45a〜45c Vランプ 47a〜47j 動作ランプ 50 枠体 51 遊戯盤 52,53,54 特定入賞口 63 大入賞口 64 開閉扉 65 V入賞口
BRIEF DESCRIPTION OF THE DRAWINGS FIG. 1 is a block diagram showing an electrical configuration of a pachinko machine according to a specific embodiment of the present invention. FIG. 2 is a plan view showing the appearance of the pachinko machine of the embodiment. FIG. 3 is an exemplary flowchart showing a processing procedure of a microprocessor used in the pachinko machine of the embodiment. FIG. 4 is an exemplary flowchart showing the processing procedure of a microprocessor used in the pachinko machine of the embodiment. FIG. 5 is a flowchart showing a processing procedure of a microprocessor used in the pachinko machine of the embodiment. FIG. 6 is a flowchart showing a processing procedure of a microprocessor used in the pachinko machine of the embodiment. FIG. 7 is a structural diagram showing a structure of control data for sound generation control. FIG. 8 is a structural diagram showing a structure of control data for controlling a light emitting device of a pachinko machine according to another embodiment. [Description of Signs] 27 Numerical Display 29 Lamp Display 30 Stored Number Display 43a to 43c Panic Lamp 45a to 45c V Lamp 47a to 47j Operation Lamp 50 Frame 51 Game Board 52, 53, 54 Special Winning Port 63 Large Winning Opening 64 Opening / closing door 65 V winning opening

Claims (1)

(57)【特許請求の範囲】 1.特定入賞口に於ける玉の入賞を検出する入賞検出装
置を設け、該特定入賞口への入賞に応じて、ゲームを制
御すると共に、発光装置、発音装置等の周辺装置を駆動
する制御装置とからなるパチンコ機において、 前記制御装置は、前記ゲームを制御し、その制御プログ
ラムを記憶した内蔵ROMを有した第1のマイクロプロ
セッサと、その第1のマイクロプロセッサからの指令又
はデータを入力して、時間的に前記発光装置の発光態
様、又は、前記発音装置の発音態様等を変化させるため
に、時間的に連続する単位指令を周辺装置に与える少な
くとも1つ以上の第2のマイクロプロセッサとを有する
ことを特徴とするパチンコ機。 2.第2のマイクロプロセッサは、発音装置、発光装
置、その他の出力装置の内、少なくとも1を制御するこ
とを特徴とする特許請求の範囲第1項記載のパチンコ
機。
(57) [Claims] A prize detecting device for detecting a prize of a ball in a specific winning opening, a control device for controlling a game in accordance with the winning in the specific winning opening, and driving a peripheral device such as a light emitting device, a sound generating device; In the pachinko machine, the control device controls the game, and inputs a first microprocessor having a built-in ROM storing a control program thereof and a command or data from the first microprocessor. The light emitting state of the light emitting device in time
Or to change the sounding mode of the sounding device, etc.
A pachinko machine having at least one or more second microprocessors for giving a temporally continuous unit command to a peripheral device . 2. The pachinko machine according to claim 1, wherein the second microprocessor controls at least one of a sound generating device, a light emitting device, and another output device.
JP8083168A 1996-03-11 1996-03-11 Pachinko machine Expired - Lifetime JP2708035B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8083168A JP2708035B2 (en) 1996-03-11 1996-03-11 Pachinko machine

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8083168A JP2708035B2 (en) 1996-03-11 1996-03-11 Pachinko machine

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP61026096A Division JPH078303B2 (en) 1986-02-08 1986-02-08 Amusement machine

Publications (2)

Publication Number Publication Date
JPH0975511A JPH0975511A (en) 1997-03-25
JP2708035B2 true JP2708035B2 (en) 1998-02-04

Family

ID=13794750

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8083168A Expired - Lifetime JP2708035B2 (en) 1996-03-11 1996-03-11 Pachinko machine

Country Status (1)

Country Link
JP (1) JP2708035B2 (en)

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4597043A (en) * 1982-06-16 1986-06-24 Bally Manufacturing Corporation High speed CPU/sequencer for video games
JPS6029168A (en) * 1983-07-25 1985-02-14 株式会社大一商会 Pinball machine

Also Published As

Publication number Publication date
JPH0975511A (en) 1997-03-25

Similar Documents

Publication Publication Date Title
JP2002095816A (en) Game machine
JP2708035B2 (en) Pachinko machine
JP2639382B2 (en) Pachinko machine
JP2900934B2 (en) Pachinko machine
JP2797975B2 (en) Pachinko machine
JP2708036B2 (en) Pachinko machine
JP2639379B2 (en) Pachinko machine
JP2894350B2 (en) Pachinko machine
JP2547184B2 (en) Pachinko machine
JP3330101B2 (en) Pachinko machine
JP2894349B2 (en) Pachinko machine
JPS62183781A (en) Pinball machine
JP3315666B2 (en) Pachinko machine
JP3315662B2 (en) Pachinko machine
JP2856201B2 (en) Pachinko machine
JPH10314378A (en) Pachinko game device
JPH11244496A (en) Pachinko game machine
JPH11235447A (en) Pachinko machine
JP3225228B2 (en) Pachinko machine
JP2639382C (en)
JP2738396B2 (en) Pachinko machine
JP2770290B2 (en) Pachinko machine
JP2975551B2 (en) Pachinko machine
JPS62284676A (en) Pinball game machine
JP4099241B2 (en) Bullet ball machine

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term