JP2654258B2 - アクティブマトリクス表示装置 - Google Patents

アクティブマトリクス表示装置

Info

Publication number
JP2654258B2
JP2654258B2 JP2753091A JP2753091A JP2654258B2 JP 2654258 B2 JP2654258 B2 JP 2654258B2 JP 2753091 A JP2753091 A JP 2753091A JP 2753091 A JP2753091 A JP 2753091A JP 2654258 B2 JP2654258 B2 JP 2654258B2
Authority
JP
Japan
Prior art keywords
bus line
gate bus
picture element
source bus
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2753091A
Other languages
English (en)
Other versions
JPH04265943A (ja
Inventor
謙 金森
幹雄 片山
清 中沢
秀則 音琴
勝美 入江
久美子 大津
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Consejo Superior de Investigaciones Cientificas CSIC
Original Assignee
Consejo Superior de Investigaciones Cientificas CSIC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Consejo Superior de Investigaciones Cientificas CSIC filed Critical Consejo Superior de Investigaciones Cientificas CSIC
Priority to JP2753091A priority Critical patent/JP2654258B2/ja
Priority to DE69111968T priority patent/DE69111968T2/de
Priority to EP91305203A priority patent/EP0482737B1/en
Priority to KR1019910009600A priority patent/KR920006894A/ko
Publication of JPH04265943A publication Critical patent/JPH04265943A/ja
Priority to US08/046,854 priority patent/US5508591A/en
Priority to US08/408,183 priority patent/US5469025A/en
Priority to KR1019970000295A priority patent/KR0175723B1/ko
Application granted granted Critical
Publication of JP2654258B2 publication Critical patent/JP2654258B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、表示用絵素電極にスイ
ッチング素子を介して駆動信号を印加することにより、
表示を実行する表示装置に関し、特に絵素電極をマトリ
クス状に配列して高密度表示を行うアクティブマトリク
ス駆動方式の表示装置に関する。
【0002】
【従来の技術】従来より、液晶表示装置、EL表示装
置、プラズマ表示装置等においては、マトリクス状に配
設された絵素電極を選択駆動することにより、画面上に
表示パターンが形成される。表示絵素の選択方式とし
て、個々の独立した絵素電極を配設し、この絵素電極の
それぞれにスイッチング素子を接続して表示駆動するア
クティブマトリクス駆動方式が知られている。絵素電極
を選択駆動するスイッチング素子としては、TFT(薄
膜トランジスタ)素子、MIM(金属−絶縁層−金属)
素子、MOSトランジスタ素子、ダイオード、バリスタ
等が一般的に使用され、絵素電極とこれに対向する対向
電極間に印加される電圧をスイッチング素子でスイッチ
ングして、両電極間に介在させた液晶、EL発光層ある
いはプラズマ発光体等の表示媒体を光学的に変調して、
該光学的変調が表示パターンとして視認される。このよ
うな、アクティブマトリクス駆動方式は、高コントラス
トの表示が可能であり、液晶テレビジョン、ワードプロ
セッサ、コンピュータの端末表示装置等に実用化されて
いる。
【0003】図9及び図10はアクティブマトリクス液
晶表示装置の従来例を示しており、図9に示される従来
例では、対向配置される一対の基板の内の一方の基板上
に、ゲートバスライン21、21…を横方向に配線し、
これと直交する縦方向にソースバスライン23、23…
を配線してなる。隣接するゲートバスライン21、21
およびソースバスライン23、23で囲まれた矩形の各
領域には、絵素電極41が配設される。
【0004】加えて、ゲートバスライン21から分岐
(突出)したゲートバス支線22上には、スイッチング
素子として機能するTFT31が形成されている。ゲー
トバス支線22はTFT31のゲート電極として機能す
る部分と、該部分より幅の小さい部分とを有する。TF
T31のドレイン電極33は絵素電極41に電気的に接
続され、ソース電極32はソースバスライン23に接続
される。
【0005】図10に示される従来例では、ソースバス
ライン23から分岐(突出)したソースバス支線90が
ゲートバスライン21に重畳し、その重畳部分にTFT
31が形成される。TFT31のドレイン電極33は絵
素電極41に電気的に接続され、ソース電極32はソー
スバス支線90を介してソースバスライン23に接続さ
れている。
【0006】
【発明が解決しようとする課題】ところで、このような
アクティブマトリクス表示装置において、例えばスイッ
チング素子が不良素子として形成されると、その不良素
子に接続された絵素電極には本来与えられるべき信号が
入力されないため、表示画面上では点状の絵素欠陥、即
ち、点欠陥として認識される。このような点欠陥は、表
示装置の表示品位を著しく損ない、製品歩留りの観点か
ら大きな問題になる。
【0007】絵素不良の主たる原因は、以下の2種類の
ものに大別される。1つは、走査信号(ゲートバスライ
ンからの信号)によってスイッチング素子が選択されて
いる時間内に、絵素電極を十分に充電できないために起
こる不良(以下ON不良という)であり、今1つは、スイ
ッチング素子の非選択時に絵素電極に充電した電荷が漏
洩する不良(以下OFF不良という)である。
【0008】ここで、ON不良はスイッチング素子の不良
に起因するが、OFF不良はスイッチング素子を介して電
気的漏洩が起こる場合と、絵素電極とバスラインとの間
に電気的漏洩が起こる場合との2種類がある。ON不良、
OFF不良いずれの場合も、絵素電極と対向電極との間に
印加される電圧が必要な値に達しなくなるため、ノーマ
リホワイトモード(液晶に印加される電圧が0の時に光
の透過率等が最大になる表示モード)を採用する場合
は、絵素不良部が輝点に見え、ノーマリブラックモード
(電圧0で透過率が最低になる表示モード)を採用する
場合は黒点に見えることになる。
【0009】このような点欠陥はスイッチング素子が配
設される基板の作成段階で発見されれば、レーザートリ
ミング等で修正可能である。しかしながら、該基板の作
成途中で膨大な数の絵素の中からかかる点欠陥を検出す
るのは極めて困難であり、製造時間や製造コストを考慮
すると、量産レベルでは不可能といってよい。特に、絵
素数が10万〜50万個におよぶ大型表示パネルでは完
全に不可能であるといえる。
【0010】その一方、該基板に対向側基板を貼り合わ
せ、液晶を封入した段階でバスラインに検査用の電気信
号を加えて点欠陥を目視で検出する方法があり、この方
法によれば点欠陥を容易に検出できる。しかるに、この
方法によれば、製品の歩留りを向上する上で、その後
に、例えばソースバスラインと絵素電極とを短絡させ、
ゲートの選択、非選択にかかわらず、ソースバスライン
からの信号電圧により絵素電極の電荷の充放電を行わせ
る修正作業を要することになるが、図9および図10に
示される従来例では、ソースバスライン23と絵素電極
41との配置構造により、かかる修正が困難であり、結
局、点欠陥を有する製品を破棄しなければならず、コス
ト的にデメリットを伴うという欠点がある。
【0011】上記した理由により、製品の歩留りの向上
を図る上で大きな制約があったのが現状である。
【0012】本発明は、このような従来技術の欠点を解
決するものであり、絵素欠陥が生じても、これを容易に
修正でき、製品の歩留りを格段に向上できるアクティブ
マトリクス表示装置を提供することを目的とする。
【0013】
【課題を解決するための手段】本発明のアクティブマト
リクス表示装置は、一対の絶縁性基板の何れか一方の基
板上にゲートバスラインおよびソースバスラインを格子
状に配線し、両バスラインで囲まれた領域に絵素電極を
それぞれ配設すると共に、該絵素電極と該ゲートバスラ
インおよびソースバスラインにそれぞれスイッチング素
子を接続したアクティブマトリクス液晶表示装置におい
て、該ソースバスラインに該絵素電極に向けて突出し、
該絵素電極と電気的に非接触のソースバスライン突出部
を設ける一方、絵素電極に連結されたスイッチング素子
に接続されたゲートバスラインに隣接するゲートバスラ
インに該絵素電極に向けて突出するゲートバスライン突
出部を設け、該ゲートバスライン突出部に該ソースバス
ライン突出部を絶縁膜を挟んで重畳すると共に、該ゲー
トバスライン突出部の先端に絶縁膜を挟んで導電体片を
設け、該導電体片を該絵素電極に電気的に接触させる一
方、該ソースバスライン突出部と電気的に非接触にして
なり、そのことにより上記目的が達成される。
【0014】また、本発明のアクティブマトリクス表示
装置は、一対の絶縁性基板の何れか一方の基板上にゲー
トバスラインおよびソースバスラインを格子状に配線
し、両バスラインで囲まれた領域に絵素電極をそれぞれ
配設すると共に、該絵素電極と該ゲートバスラインおよ
びソースバスラインにそれぞれスイッチング素子を接続
し、且つ該絵素電極の下部に付加容量を形成する付加容
量バスラインを絶縁膜を挟んで形成したアクティブマト
リクス液晶表示装置において、該ソースバスラインに該
絵素電極に向けて突出し、該絵素電極と電気的に非接触
のソースバスライン突出部を設ける一方、該付加容量バ
スラインに該絵素電極に向けて突出する付加容量バスラ
イン突出部を設け、該付加容量バスライン突出部に該ソ
ースバスライン突出部を絶縁膜を挟んで重畳すると共
に、該ゲートバスライン突出部の先端に絶縁膜を挟んで
導電体片を設け、該導電体片を該絵素電極に電気的に接
触させる一方、該ソースバスライン突出部と電気的に非
接触にしてなり、そのことにより上記目的が達成され
る。
【0015】また、本発明のアクティブマトリクス表示
装置は、一対の絶縁性基板の何れか一方の基板上にゲー
トバスラインおよびソースバスラインを格子状に配線
し、両バスラインで囲まれた領域に絵素電極をそれぞれ
配設すると共に、該絵素電極と該ゲートバスラインおよ
びソースバスラインにそれぞれスイッチング素子を接続
したアクティブマトリクス液晶表示装置において、各絵
素電極の一部は隣接した該ゲートバスラインに重畳さ
れ、該ゲートバスラインと絶縁膜を挟んで付加容量を形
成し、且つ該ソースバスラインに該絵素電極に向けて突
出し、該絵素電極と電気的に非接触のソースバスライン
突出部を設ける一方、絵素電極に連結されたスイッチン
グ素子に接続されたゲートバスラインに隣接するゲート
バスラインに該絵素電極に向けて突出するゲートバスラ
イン突出部を設け、該ゲートバスライン突出部に該ソー
スバスライン突出部を絶縁膜を挟んで重畳すると共に、
該ゲートバスライン突出部の先端に絶縁膜を挟んで導電
体片を設け、該導電体片を該絵素電極に電気的に接触さ
せる一方、該ソースバスライン突出部と電気的に非接触
にしてなり、そのことにより上記目的が達成される。
【0016】
【作用】上記構成のアクティブマトリクス表示装置にお
いて、スイッチング素子が配設される基板と対向電極側
の基板とを貼り合わせ、両者間に液晶を封入した後、ゲ
ートバスライン、ソースバスラインおよび絵素電極に適
当な駆動信号を与えると、アクティブマトリクス表示装
置が表示パターンを表示するので、その表示画面を視認
することにより、点欠陥を容易に発見できる。
【0017】そして、点欠陥を発見すると、まず、ゲー
トバスラインとゲートバスライン突出部との間に基板外
方よりレーザー光等のエネルギを照射し、両者間の電気
的な接続状態を解除する。次いで、ソースバスライン突
出部とゲートバスライン突出部の重畳部に同様にレーザ
ー光を照射する。レーザー光の照射スポットは重畳部分
の面積に比して十分に小さいものとする。これにより、
重畳部における絶縁膜が破壊され、絶縁膜の両側に位置
する金属配線、つまりソースバスラインとゲートバスラ
インの突出部が溶融し、両者が電気的に接続される。す
なわち、ソースバスライン突出部およびゲートバスライ
ン突出部を備え、かつ両者の重畳部を設けたことにより
両者を容易に電気的に接続できるのである。
【0018】次いで、ゲートバスライン突出部の先端部
とここに重畳されている導電体片の重なり部分に該重な
り部分より小面積のレーザースポツトを照射し、上記同
様にしてゲートバスライン突出部と導電体片間を電気的
に接続する。この接続作業も、構造上容易に行える。
【0019】ここで、導電体片は予め絵素電極に電気的
に接続されているので、後の2回のレーザー照射によ
り、ソースバスラインと絵素電極が電気的に接続される
ことになる。すなわち、両者が短絡されるのである。
【0020】このようにソースバスラインと絵素電極を
短絡すると、絵素電極にはゲートバスラインからのゲー
ト信号にかかわらず、ソースバスラインのソース信号が
そのまま入力されることになる。それ故、正常状態の絵
素では絵素電極にゲートバスラインの選択時間内に供給
されたソース信号のみが充電され、これを1周期分(次
の選択時間が来るまでの時間)保持するのに対し、点欠
陥を発生し、上記のようにソースバスラインと絵素電極
が短絡される不良絵素では、ゲートバスラインの選択、
非選択にかかわらず絵素電極に常にソース信号が充電さ
れることになる。従って、1周期を通して見ると、この
間に入力されたソース電圧の実行値が液晶に印加される
ことになる。
【0021】それ故、不良絵素は該不良絵素の帰属する
ソースバスラインに付属した全ての絵素の平均的な明る
さに点灯することになる。これは完全な輝点ても黒点で
もない。この結果、上記修正処理が施された絵素は、正
常に作動している訳ではないものの、視覚上、欠陥とし
て極めて判別しにくい状態になる。すなわち、表示上正
常な絵素といってよい状態になる。
【0022】
【実施例】本発明の実施例について以下に説明する。
【0023】図1〜図4は本実施例のアクティブマトリ
クス表示装置を示しており、この表示装置は、上下一対
の透明絶縁性基板1、2間に液晶18を封入してなる。
下側の基板1上には、走査線として機能する複数本のゲ
ートバスライン21、21…および信号線として機能す
る複数本のソースバスライン23、…が縦横に配線さ
れ、両バスライン21、23で囲まれる矩形上の領域そ
れぞれに絵素電極41がマトリクス上に配設される。ゲ
ートバスライン21にはこれから分岐したゲートバス支
線22が形成され、該ゲートバス支線22の先端部には
TFT31が形成される。TFT31はスイッチング素
子として機能し、絵素電極41に接続される。図示する
絵素電極41に連結されたTFT31に接続されたゲー
トバスライン21aに隣接するゲートバスライン21b
には、絵素電極41の隅部に突出するゲートバスライン
突出部43が突出形成される。ゲートバスライン突出部
43の先端部にはゲート絶縁膜13(図2および図3参
照)を介して導電体片44が重畳される。
【0024】一方、ソースバスライン23の絵素電極4
1の前記隅部に相当する部分にはソースバスライン突出
部46が突出形成され、該ソースバスライン突出部46
の先端部はゲート絶縁膜13を介して前記ゲートバスラ
イン突出部43に重畳されている。
【0025】以下各部の詳細を制作手順に従って説明す
る。図2に示すように、まず透明絶縁性基板1上にゲー
トバスライン21を作成する。この作成は、一般にT
a、Ti、Al、Cr等の単層又は多層の金属をスパッ
タリング法により透明絶縁性基板1上に堆積し、その後
にパターニングして作成される。この時、同時にゲート
バス支線22およびゲートバスライン突出部43が作成
される。本実施例では透明絶縁性基板1としてガラス基
板1を用いた。なお、図4に示すように、ゲートバスラ
イン21の下にベースコート膜としてTa25等の絶縁
膜11を形成することにしてもよい。
【0026】次いで、ゲートバスライン21(ゲートバ
ス支線22及びゲートバスライン突出部43を含む)上
にゲート絶縁膜13を積層する。本実施例では、プラズ
マCVD法によりSiNx膜を300nm堆積してゲー
ト絶縁膜13とした。なお、ゲート絶縁膜13を形成す
る前に、ゲートバスライン21を陽極酸化して、Ta2
5からなる酸化膜12を形成してもよい。
【0027】次いで、プラズマCVD法により半導体層
14およびエッチングストッパ層15をゲート絶縁膜1
3の上に連続して形成する。半導体層14はアモルファ
スシリコン(a−Si)層で構成され、エッチングスト
ッパ層15はSiNx層で構成される。それぞれの膜厚
は30nm、200nmとする。そして、エッチングス
トッパ層15をパターニングし、その後、リンを添加し
たn+型a−Si層16をプラズマCVD法で80nm
の厚みで積層する。このn+型a−Si層16は半導体
層14と、その後に積層されるソース電極32又はドレ
イン電極33(図2参照)とのオーミックコンタクトを
良好にするために形成される。
【0028】次いで、n+型a−Si層16をパターニ
ングし、その後、ソース金属をスパッタリング法により
積層する。ソース金属としては、一般に、Ti、Al、
Mo、Cr等が用いられるが、本実施例ではTiを使用
した。そして、Ti金属層をパターニングし、ソース電
極32およびドレイン電極33を得る。これにより、図
2にその構造を示すTFT31が作成される。この時、
図4に示すようにソースバスライン突出部46と導電体
片44が同時に形成される。
【0029】次いで、絵素電極41となる透明導電性物
質を積層する。本実施例では透明導電性物質として、I
TO(Indium tin oxide)をスパッタリング法により積
層し、これをパターニングして絵素電極41を得る。該
絵素電極41は上記のようにゲートバスライン21とソ
ースバスライン23で囲まれた矩形の領域に積層形成さ
れ、図2に示すように、その端部はTFT31のドレイ
ン電極33の端部に積層され、また、図3に特にわかり
やすく示されるように、導電体片44上に積層される。
これにより、絵素電極41とTFT31のドレイン電極
33および導電体片44が導通状態になる。
【0030】絵素電極41を形成したガラス基板1上の
全面には、SiNxからなる保護膜17が堆積される。
該保護膜17は、絵素電極41の中央部で除去した窓あ
き形状にしてもよい。保護膜17上には配向膜19が形
成される。該保護膜17についても、その中央部を除去
した窓あき形状にしてもよい。図2に示すように、ガラ
ス基板1に対向するガラス基板2上には、対向電極3及
び配向膜9が形成される。そして、これらのガラス基板
1、2の間に液晶18を封入し、本実施例のアクティブ
マトリクス表示装置が作成される。
【0031】次に、本実施例のアクティブマトリクス表
示装置において絵素欠陥が生じた場合の修復方法につい
て説明する。通常、絵素電極41はTFT31TFT3
1によって駆動され、TFT31が正常に動作している
限り、ゲートバスライン21とソースバスライン23に
囲まれた領域の絵素は正常に動作し、表示上の問題は発
生しない。ところが、TFT31が異常を来たしたり、
ソースバスライン23と絵素電極41の間に弱い電流リ
ークが発生したりすると、絵素欠陥が現れ、表示上の問
題として認識される。この問題を本実施例においては以
下のようにして修復する。
【0032】すなわち、アクティブマトリクス表示装置
を駆動して、絵素欠陥を確認すると、図3に示すよう
に、破線で囲まれた領域51に、光エネルギの一例とし
てYAGレーザー光を照射し、該領域51の金属を四散
させ、これによりゲートバスライン21とゲートバスラ
イン突出部43との電気的な接続状態を解除する。次い
で、同じく破線で囲まれた領域52にレーザー光を照射
し、ソースバスライン突出部46とゲートバスライン突
出部43との間にあるゲート絶縁膜13を破壊し、両突
出部46、43の金属を溶融させて両者を導通する。
【0033】なお、レーザー光の照射はTFT31が配
設される基板1側から行ってもよいし、或は対向電極側
の基板2側から行うことにしてもよいが、本実施例のア
クティブマトリクス表示装置では、基板2の表面側が遮
光用の金属で覆われ、直接レーザー光を照射できないの
で、基板1側から行うものとする。図4にレーザー光の
照射方向を白抜き矢符で示す。
【0034】次いで、同様の破線で示される領域53、
すなわち、ゲートバスライン突出部43と導電体片44
との重畳部分にレーザー光を照射する。この領域53へ
のレーザー光の照射によってゲート絶縁膜13が破壊さ
れ、該ゲートバスライン突出部43と導電体片44とが
溶融し、これにより両者が電気的に導通する。以上のレ
ーザー照射によって、領域52及び53の二箇所で上下
の金属配線を導通状態にすると、結局、ソースバスライ
ン23と導電体片44、即ち絵素電極41が短絡され
る。
【0035】この短絡によって、上記した理由により、
不良絵素が全絵素の平均的な明るさに点灯され、表示上
欠陥が解消されることになる。一方、ゲートバス支線2
2とTFT31とは保護膜17で保護されているため、
レーザー光の照射によって溶融した金属原子が表示媒体
である液晶18中に混入することがない。従って、液晶
18の特性が劣化することがない。
【0036】なお、領域51、52、53に対するレー
ザー光の照射順序は、上記順序に限定されるものではな
い。また、照射スポットも図示の領域に限定されるもの
ではなく、例えば、領域52、53については上下に導
電体層が重畳されている部分であればどこでもよい。
【0037】次に、図5に従い絵素電極41とソースバ
スライン23を上記のようにして短絡したときの、TF
T31の動作について説明する。図5において、Gnは
n番目のゲートバスライン21の信号(電圧信号)、S
mはm番目のソースバスライン23の信号、Pn、mはn
番目のゲートバスライン21とm番目のソースバスライ
ン23との交差部分に存在する絵素電極41に与えられ
る信号を模式的に示している。
【0038】図5(a)に示すように、ゲートバスライ
ン21の信号の電位がVgh(ハイレベル)の時にTFT
31が選択され、電位がVgl(ローレベル)の時にTF
T31が非選択状態になる。図5(c)に示すように、
TFT31が選択されると、パルス状の信号V0が絵素
電極41に充電される。絵素電極41が正常に作動して
いる時はこの信号を図5(a)に示される非選択時間T
offの間保持し、次の選択時間Tonの時に−V0の信号を
ソースバスライン23に書き込むことになる。
【0039】図5(b)に示すGn+1は(n+1)番目のゲー
トバスライン21に与えられる信号を示しており、該信
号Gn+1はn番目のゲートバスライン21の選択時間To
nが終了したときに選択状態が開始され、このときにソ
ースバスライン21に−V1の信号を書き込むことにな
る(図5(c)参照)。図5(a)および(b)からわ
かるように、ゲートバスライン21へ入力される信号は
ライン番号と共に順次遅れて行き、次にn番目のゲート
バスライン21に選択状態が循環してくるまで上記時間
Toffにわたって非選択状態が続く。この非選択状態に
おいても、ソースバスライン21には各絵素電極41毎
に書き込むべき信号が絶えず入力されている。
【0040】図5(d)に示すように、正常な絵素電極
41は、ゲート信号Gnが選択状態にあるときに、ソー
スバスライン23から入力される信号Smに応じて絵素
電極41に電荷が充電され、上記基板2側の対向電極3
との間の電位差で液晶18の分子配列が変わり、表示機
能を果たしている。このときゲートバスライン21の非
選択時間Toff内にソースバスライン23に入力されて
いる信号Smは全く表示には寄与しない。
【0041】一方、前述のようにレーザー光の照射によ
って絵素電極41とソースバスライン23とが短絡され
ている状態では、ゲートバスライン21の選択・非選択
にかかわらず、絵素電極41はソースバスライン23か
ら入力された信号Smの全てに反応し、その電荷を充電
・放電する。この際の信号を図5(e)にP'n、mで示
す。レーザー光の照射によって修正された絵素電極41
には、非選択時間Toffの間にソースバスライン23の
信号Smがそのまま入力されるため、上記液晶18に作
用する電圧は印加された信号Smの実効値になる。この
ため、ソースバスライン23に与えられた信号Smが全
てV0となるとき以外は、信号P'n、mの実効値がV0に
なることはあり得ないが、信号電圧P'n、mの実効値の
電圧はm番目のソースバスライン23に接続される全て
の絵素電極41の平均的な値になる。このことは、表示
装置としてはm番目のソースバスライン23に沿って配
列された各絵素電極41の平均的な明るさで点灯するこ
とを意味し、通常の表示状態においては各絵素電極41
の明るさは表示品位をほとんど損なうことがない。
【0042】図6は上記実施例の変形例を示しており、
この変形例では、ゲート絶縁膜13と導電体片44との
間及びゲート絶縁膜13とソースバスライン突出部46
との間に、半導体層14、エッチングストッパ層15、
コンタクト層16を挿入した構造になっている。これら
の層14〜16は上下の導電体間の絶縁性を高めるため
に設けられている。また、図示されていないが、半導体
層14とエッチングストッパ層15或はコンタクト層1
6のみを挿入する構造であってもよい。
【0043】図7は本発明の他の実施例を示しており、
この実施例では、各絵素電極41が付加容量42を有す
る構成をとる。付加容量42は、ゲートバスライン21
に平行に設けられた付加容量バスライン24と、絵素電
極41との間に介在される前記ゲート絶縁膜13とで構
成される。今少し説明すると、ゲートバスライン21が
絵素電極41に重畳され、ゲートバスライン21と絵素
電極41との重畳部に図中斜線で示す付加容量42が形
成される。付加容量バスライン24は上記ゲートバスラ
イン21と同じ金属を積層し、ゲートバスライン21の
パターニングの際に同時に形成される。
【0044】本実施例では、付加容量バスライン24に
上記対向電極3と同じ信号が入力されるようになってい
る。従って、付加容量42は電気回路的には絵素電極4
1とガラス基板2との間に封入される液晶18の液晶容
量に並列に設けられることになる。このような付加容量
42の存在により、絵素電極41の電荷保持能力が向上
し、結局、表示装置としての性能を向上できることにな
る。本実施例においても、上記実施例同様に絵素欠陥の
修正を行うことができる。
【0045】図8は本発明の更に他の実施例を示してお
り、この実施例では、上記他の実施例のように付加容量
42を設けると、表示特性を向上できるものの、付加容
量バスライン24の部分だけ光の遮断領域が増加し、結
果的に画面全体が暗くなるので、これを解決すべく隣接
するゲートバスライン21上に付加容量42を設ける構
成をとる。
【0046】すなわち、付加容量バスライン24がゲー
トバスライン21に重畳して設けられ、前記ゲート絶縁
膜13を介在させた絵素電極41とゲートバスライン2
1との重畳部に図中斜線で示される付加容量42を形成
した構成をとる。本実施例では、隣接するゲートバスラ
イン21が非選択状態のときにガラス基板2上の対向電
極3と同じ信号をゲートバスライン21に入力し、該ゲ
ートバスライン21を付加容量バスライン24として使
用する。これにより、光の遮断領域が減少し、表示画面
が暗くなるのを防止できる。この実施レーザー光邸によ
れば、表示特性を更に一層向上できることになる。
【0047】図示する実施例の全容は以上の通りである
が、本発明は以下に示す各種の変更が可能である。すな
わち、絵素電極を駆動するスイッチング素子はTFTに
限定されず、MIM素子、MOSトランジスタ素子、ダ
イオード或はバリスタを用いることもできる。また、T
FTの構造についても上記実施例のものに限定されず、
ソースバスラインを下面に配置し、ゲートバスラインを
上面に配置した構造であってもよい。
【0048】
【発明の効果】本発明のアクティブマトリクス表示装置
は、その構造により、該表示装置の全絵素電極を駆動し
た状態において、絵素欠陥を容易に検出できる。しか
も、基板外方よりレーザー光等のエネルギを照射するこ
とにより絵素欠陥の修正を容易に行える。従って、本発
明によれば、高い歩留りで表示装置を生産することがで
き、表示装置のコストダウンに寄与することができる。
【図面の簡単な説明】
【図1】本発明のアクティブマトリクス表示装置の平面
図。
【図2】図1のA−A線断面図。
【図3】図1のB部拡大図。
【図4】図3のC−C線断面図。
【図5】ゲートバスライン、ソースバスラインおよび絵
素電極に入力される信号を示すタイミングチャート。
【図6】本発明の変形例を示す図4同様の断面図。
【図7】本発明の他の実施例を示す平面図。
【図8】本発明の他の実施例を示す平面図。
【図9】従来のアクティブマトリクス表示装置を示す平
面図。
【図10】従来のアクティブマトリクス表示装置を示す
平面図。
【符号の説明】
1 絵素電極が配設される側のガラス基板 2 対向電極が配設される側のガラス基板 3 対向電極 13 ゲート絶縁膜 18 液晶 21 (21a、21b) ゲートバスライン 22…ゲートバス支線 23 ソースバスライン 24…付加容量バスライン 31…TFT 32…ソース電極 33…ドレイン電極 41…絵素電極 42…付加容量 43…ゲートバスライン突出部 44…導電体片 46…ソースバスライン突出部 51、52、53…レーザー光の照射領域
───────────────────────────────────────────────────── フロントページの続き (72)発明者 音琴 秀則 大阪市阿倍野区長池町22番22号 シャー プ株式会社内 (72)発明者 入江 勝美 大阪市阿倍野区長池町22番22号 シャー プ株式会社内 (72)発明者 大津 久美子 大阪市阿倍野区長池町22番22号 シャー プ株式会社内 (56)参考文献 特開 平2−124538(JP,A) 特開 平4−136918(JP,A)

Claims (3)

    (57)【特許請求の範囲】
  1. 【請求項1】一対の絶縁性基板の何れか一方の基板上に
    ゲートバスラインおよびソースバスラインを格子状に配
    線し、両バスラインで囲まれた領域に絵素電極をそれぞ
    れ配設すると共に、該絵素電極と該ゲートバスラインお
    よびソースバスラインにそれぞれスイッチング素子を接
    続したアクティブマトリクス液晶表示装置において、 該ソースバスラインに該絵素電極に向けて突出し、該絵
    素電極と電気的に非接触のソースバスライン突出部を設
    ける一方、絵素電極に連結されたスイッチング素子に接
    続されたゲートバスラインに隣接するゲートバスライン
    に該絵素電極に向けて突出するゲートバスライン突出部
    を設け、該ゲートバスライン突出部に該ソースバスライ
    突出部を絶縁膜を挟んで重畳すると共に、該ゲートバ
    スライン突出部の先端に絶縁膜を挟んで導電体片を設
    け、該導電体片を該絵素電極に電気的に接触させる一
    方、該ソースバスライン突出部と電気的に非接触にした
    アクティブマトリクス表示装置。
  2. 【請求項2】一対の絶縁性基板の何れか一方の基板上に
    ゲートバスラインおよびソースバスラインを格子状に配
    線し、両バスラインで囲まれた領域に絵素電極をそれぞ
    れ配設すると共に、該絵素電極と該ゲートバスラインお
    よびソースバスラインにそれぞれスイッチング素子を接
    続し、且つ該絵素電極の下部に付加容量を形成する付加
    容量バスラインを絶縁膜を挟んで形成したアクティブマ
    トリクス液晶表示装置において、 該ソースバスラインに該絵素電極に向けて突出し、該絵
    素電極と電気的に非接触のソースバスライン突出部を設
    ける一方、該付加容量バスラインに該絵素電極に向けて
    突出する付加容量バスライン突出部を設け、該付加容量
    バスライン突出部に該ソースバスライン突出部を絶縁膜
    を挟んで重畳すると共に、該ゲートバスライン突出部の
    先端に絶縁膜を挟んで導電体片を設け、該導電体片を該
    絵素電極に電気的に接触させる一方、該ソースバスライ
    ン突出部と電気的に非接触にしたアクティブマトリクス
    表示装置。
  3. 【請求項3】一対の絶縁性基板の何れか一方の基板上に
    ゲートバスラインおよびソースバスラインを格子状に配
    線し、両バスラインで囲まれた領域に絵素電極をそれぞ
    れ配設すると共に、該絵素電極と該ゲートバスラインお
    よびソースバスラインにそれぞれスイッチング素子を接
    続したアクティブマトリクス液晶表示装置において、 各絵素電極の一部は隣接した該ゲートバスラインに重畳
    され、該ゲートバスラインと絶縁膜を挟んで付加容量を
    形成し、且つ該ソースバスラインに該絵素電極に向けて
    突出し、該絵素電極と電気的に非接触のソースバスライ
    ン突出部を設ける一方、絵素電極に連結されたスイッチ
    ング素子に接続されたゲートバスラインに隣接するゲー
    トバスラインに該絵素電極に向けて突出するゲートバス
    ライン突出部を設け、該ゲートバスライン突出部に該ソ
    ースバスライン突出部を絶縁膜を挟んで重畳すると共
    に、該ゲートバスライン突出部の先端に絶縁膜を挟んで
    導電体片を設け、該導電体片を該絵素電極に電気的に接
    触させる一方、該ソースバスライン突出部と電気的に非
    接触にしたアクティブマトリクス表示装置。
JP2753091A 1990-09-27 1991-02-21 アクティブマトリクス表示装置 Expired - Lifetime JP2654258B2 (ja)

Priority Applications (7)

Application Number Priority Date Filing Date Title
JP2753091A JP2654258B2 (ja) 1991-02-21 1991-02-21 アクティブマトリクス表示装置
DE69111968T DE69111968T2 (de) 1990-09-27 1991-06-10 Anzeigeeinrichtung mit aktiver Matrix.
EP91305203A EP0482737B1 (en) 1990-09-27 1991-06-10 Active matrix display device
KR1019910009600A KR920006894A (ko) 1990-09-27 1991-06-11 액티브 매트릭스 표시장치
US08/046,854 US5508591A (en) 1990-09-27 1993-04-15 Active matrix display device
US08/408,183 US5469025A (en) 1990-09-27 1995-03-22 Fault tolerant active matrix display device
KR1019970000295A KR0175723B1 (ko) 1990-09-27 1997-01-08 액티브 매트릭스 표시장치

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2753091A JP2654258B2 (ja) 1991-02-21 1991-02-21 アクティブマトリクス表示装置
US70697491A 1991-05-29 1991-05-29

Publications (2)

Publication Number Publication Date
JPH04265943A JPH04265943A (ja) 1992-09-22
JP2654258B2 true JP2654258B2 (ja) 1997-09-17

Family

ID=26365462

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2753091A Expired - Lifetime JP2654258B2 (ja) 1990-09-27 1991-02-21 アクティブマトリクス表示装置

Country Status (1)

Country Link
JP (1) JP2654258B2 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5392143A (en) * 1989-11-30 1995-02-21 Kabushiki Kaisha Toshiba Liquid crystal display having drain and pixel electrodes linkable to a wiring line having a potential
JP4497641B2 (ja) * 2000-03-29 2010-07-07 シャープ株式会社 液晶表示装置及びその欠陥修復方法
TWI282001B (en) 2003-09-19 2007-06-01 Sharp Kk Active substrate, display apparatus and method for producing display apparatus
CN100416354C (zh) * 2006-01-16 2008-09-03 中华映管股份有限公司 像素结构及其修补方法
CN101504500B (zh) * 2008-02-04 2011-08-31 北京京东方光电科技有限公司 薄膜晶体管液晶显示器阵列基板的像素结构

Also Published As

Publication number Publication date
JPH04265943A (ja) 1992-09-22

Similar Documents

Publication Publication Date Title
US5335102A (en) Liquid crystal display element and method for treating defective pixels therein
JP2669954B2 (ja) アクティブマトリクス表示装置
KR0175723B1 (ko) 액티브 매트릭스 표시장치
JPH1039333A (ja) アクティブマトリクス型表示装置およびその欠陥修正方法
JP2698239B2 (ja) アクティブマトリクス表示装置の線欠陥修正方法
JP4173332B2 (ja) 表示装置、表示装置の画素修復方法及び表示装置の製造方法
JP2654258B2 (ja) アクティブマトリクス表示装置
US5508591A (en) Active matrix display device
JP2654259B2 (ja) アクティブマトリクス表示装置
JP2633407B2 (ja) アクティブマトリクス表示装置
JPH0820646B2 (ja) アクティブマトリクス型表示装置
JP3310600B2 (ja) アクティブマトリクス型液晶表示装置およびその欠陥修正方法
JP2000221527A (ja) 液晶表示装置
JP2716108B2 (ja) アクティブマトリクス表示装置の線欠陥修正方法
JP2625267B2 (ja) アクティブマトリクス表示装置
JP2760459B2 (ja) アクティブマトリクス型基板
JPH055896A (ja) アクテイブマトリクス表示装置
JP2664811B2 (ja) アクティブマトリクス表示装置
JPH055895A (ja) アクテイブマトリクス表示装置
JP2589867B2 (ja) アクティブマトリクス表示装置
JP3418684B2 (ja) アクティブマトリクス型液晶表示装置
JPH0830826B2 (ja) アクティブマトリクス型表示装置の製造方法
JPH06289426A (ja) アクティブマトリクス表示装置の修正方法
JPH07122720B2 (ja) アクティブマトリクス型表示装置
JPH0511261A (ja) アクテイブマトリクス表示装置

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19970508

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080523

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090523

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100523

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110523

Year of fee payment: 14

EXPY Cancellation because of completion of term