JP2578984B2 - 映像信号変換回路 - Google Patents
映像信号変換回路Info
- Publication number
- JP2578984B2 JP2578984B2 JP1174722A JP17472289A JP2578984B2 JP 2578984 B2 JP2578984 B2 JP 2578984B2 JP 1174722 A JP1174722 A JP 1174722A JP 17472289 A JP17472289 A JP 17472289A JP 2578984 B2 JP2578984 B2 JP 2578984B2
- Authority
- JP
- Japan
- Prior art keywords
- video signal
- signal
- frequency
- aspect ratio
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/01—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
- H04N7/0117—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
- H04N7/0122—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal the input and the output signals having different aspect ratios
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
- H04N5/144—Movement detection
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/01—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
- H04N7/0105—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level using a storage device with different write and read speed
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Computer Graphics (AREA)
- Television Systems (AREA)
- Television Signal Processing For Recording (AREA)
Description
【発明の詳細な説明】 産業上の利用分野 この発明は、アスペクト比が4:3よりも大きい映像信
号のアスペクト比を変換する映像信号変換回路に関す
る。
号のアスペクト比を変換する映像信号変換回路に関す
る。
従来の技術 ここで、アスペクト比が4:3よりも大きい映像信号を
以下では、ワイド映像信号と呼ぶことにし、記憶回路を
単にメモリーと呼ぶことにする。
以下では、ワイド映像信号と呼ぶことにし、記憶回路を
単にメモリーと呼ぶことにする。
現在のテレビ放送では、アスペクト比が4:3の信号の
みが用いられているので、映画画像のようなワイド映像
信号の場合、放送局側で映像信号の一部を除去してい
る。すなわち、受信側において、映像信号のアスペクト
比を変換する必要がない。
みが用いられているので、映画画像のようなワイド映像
信号の場合、放送局側で映像信号の一部を除去してい
る。すなわち、受信側において、映像信号のアスペクト
比を変換する必要がない。
発明が解決しようとする課題 しかしながら、近年、より臨場感のあふれる映像を求
める要求が高まり、アスペクト比が4:3よりも大きい撮
影装置が普及する将来においては、ワイド映像信号を記
録再生するようになり、このとき、ワイド映像信号を記
録再生したものをアスペクト比が4:3のテレビで観賞す
れば、縦長の映像となる。すなわち、アスペクト比が4:
3のテレビで観賞しようとするならば、ワイド映像信号
のアスペクト比を4:3に変換する必要がある。
める要求が高まり、アスペクト比が4:3よりも大きい撮
影装置が普及する将来においては、ワイド映像信号を記
録再生するようになり、このとき、ワイド映像信号を記
録再生したものをアスペクト比が4:3のテレビで観賞す
れば、縦長の映像となる。すなわち、アスペクト比が4:
3のテレビで観賞しようとするならば、ワイド映像信号
のアスペクト比を4:3に変換する必要がある。
そこで、本発明はワイド映像信号をアスペクト比が4:
3のテレビに映し出す際に、不自然でない映像を出力す
るようにするものである。すなわち、ワイド映像信号の
アスペクト比を4:3に変換することを提供することを目
的としている。
3のテレビに映し出す際に、不自然でない映像を出力す
るようにするものである。すなわち、ワイド映像信号の
アスペクト比を4:3に変換することを提供することを目
的としている。
課題を解決するための手段 この目的を達成するための本発明の技術的な手段は、
ワイド映像信号に対して、ディジタル変換を行いワイド
映像信号の一部をメモリーに書き込む際およびメモリー
に書き込まれている映像信号を読み出しアナログ変換を
行う際に、ディジタル変換およびメモリーに書き込むと
きのクロックとアナログ変換およびメモリーより読み出
すときのクロックとを異ならせることにより映像信号の
時間軸伸長を行なっていることと、メモリーの書き込み
制御回路において、書き込み可能期間を複数用意し、映
像画面に対して動きの量が検出できるような動き検出器
を用いて、書き込み可能期間を動き検出器の出力により
制御できるようにして、除去すべき映像部分を可変にし
たことである。
ワイド映像信号に対して、ディジタル変換を行いワイド
映像信号の一部をメモリーに書き込む際およびメモリー
に書き込まれている映像信号を読み出しアナログ変換を
行う際に、ディジタル変換およびメモリーに書き込むと
きのクロックとアナログ変換およびメモリーより読み出
すときのクロックとを異ならせることにより映像信号の
時間軸伸長を行なっていることと、メモリーの書き込み
制御回路において、書き込み可能期間を複数用意し、映
像画面に対して動きの量が検出できるような動き検出器
を用いて、書き込み可能期間を動き検出器の出力により
制御できるようにして、除去すべき映像部分を可変にし
たことである。
作用 この技術的な手段による作用は、次のようになる。
すなわち、この構成によって、除去する映像部分を選
択してワイド映像信号のアスペクト比を4:3に変換する
ことができ、しかも、アスペクト比が4:3のテレビでワ
イド映像放送を不自然に感じることなく観賞することが
可能である。
択してワイド映像信号のアスペクト比を4:3に変換する
ことができ、しかも、アスペクト比が4:3のテレビでワ
イド映像放送を不自然に感じることなく観賞することが
可能である。
実施例 以下、本発明の一実施例を添付図面に基づいて映像信
号変換回路に関して1H分の入力信号を入力するものとし
て説明を行う。第1図において、1は水平同期信号分離
回路であり、2はクロック発生器であり、3は動き検出
器であり、4はA/Dコンバータであり、5はメモリー制
御回路であり、6はメモリーであり、7はクロック発生
器であり、8はD/Aコンバータである。第2図におい
て、aはワイド映像信号の画面であり、bにおけるAは
時間軸伸長すべき映像部分の画面であり、BおよびCは
削除すべき映像部分の画面であり、cはAの部分の映像
信号を時間軸伸長した画面図である。第3図において、
11,14はカウンタであり、12,13はROMである。
号変換回路に関して1H分の入力信号を入力するものとし
て説明を行う。第1図において、1は水平同期信号分離
回路であり、2はクロック発生器であり、3は動き検出
器であり、4はA/Dコンバータであり、5はメモリー制
御回路であり、6はメモリーであり、7はクロック発生
器であり、8はD/Aコンバータである。第2図におい
て、aはワイド映像信号の画面であり、bにおけるAは
時間軸伸長すべき映像部分の画面であり、BおよびCは
削除すべき映像部分の画面であり、cはAの部分の映像
信号を時間軸伸長した画面図である。第3図において、
11,14はカウンタであり、12,13はROMである。
以上のように構成された映像信号変換回路について、
以下その動作を説明する。
以下その動作を説明する。
まず、入力信号の水平同期信号に同期して動作するク
ロック発生器2からの出力クロックck1(ここでは17.6M
Hz)のサンプリングでA/D変換器4によりワイド映像信
号はディジタル信号に変換される。そして、これらのデ
ィジタル変換された映像信号の一部を除去して書き込み
クロックck1(17.6MHz)によりメモリー6に書き込む。
このときのメモリー6に書き込む映像信号は、第3図の
カウンタ11およびROM12および動き検出器3および書き
込み可能期間選択器15で制御を行う。すなわち、カウン
タのリセットパルスを入力信号の水平同期信号の立ち下
がりと同一のパルスとし、クロックck1によりカウント
アップを行うことによりROM12を制御して複数の書き込
み可能期間信号を生成し、ROM12から出力される複数の
書き込み可能期間信号を動き検出器3および書き込み可
能期間選択器15で制御を行う。この時、例えば、動きの
大きい部分ができるだけテレビ画面の中心に来るように
することが動き検出器3および書き込み可能期間選択器
15によりできる。
ロック発生器2からの出力クロックck1(ここでは17.6M
Hz)のサンプリングでA/D変換器4によりワイド映像信
号はディジタル信号に変換される。そして、これらのデ
ィジタル変換された映像信号の一部を除去して書き込み
クロックck1(17.6MHz)によりメモリー6に書き込む。
このときのメモリー6に書き込む映像信号は、第3図の
カウンタ11およびROM12および動き検出器3および書き
込み可能期間選択器15で制御を行う。すなわち、カウン
タのリセットパルスを入力信号の水平同期信号の立ち下
がりと同一のパルスとし、クロックck1によりカウント
アップを行うことによりROM12を制御して複数の書き込
み可能期間信号を生成し、ROM12から出力される複数の
書き込み可能期間信号を動き検出器3および書き込み可
能期間選択器15で制御を行う。この時、例えば、動きの
大きい部分ができるだけテレビ画面の中心に来るように
することが動き検出器3および書き込み可能期間選択器
15によりできる。
次に、メモリー6より映像信号を読み出す場合につい
て述べる。メモリー6の読み出しクロックは、入力信号
の水平同期信号に同期して動作するクロック発生器7か
らの出力クロックck2(ここでは14.3MHz)である。ま
た、メモリー6から映像信号を読み出す制御は、ROM13
およびカウンタ14で行う。すなわち、クロックck2でカ
ウンタ14のカウントアップを行いカウンタからの出力で
カウンタ値45までL(ロウ)を出力、カウンタ値46以降
221までH(ハイ)を出力、カウンタ値222以降Lを出力
するようにROM13のデータを設定する。そして、メモリ
ー6より読み出された映像信号は、クロックck2によりD
/A変換器8でアナログ信号に変えられる。
て述べる。メモリー6の読み出しクロックは、入力信号
の水平同期信号に同期して動作するクロック発生器7か
らの出力クロックck2(ここでは14.3MHz)である。ま
た、メモリー6から映像信号を読み出す制御は、ROM13
およびカウンタ14で行う。すなわち、クロックck2でカ
ウンタ14のカウントアップを行いカウンタからの出力で
カウンタ値45までL(ロウ)を出力、カウンタ値46以降
221までH(ハイ)を出力、カウンタ値222以降Lを出力
するようにROM13のデータを設定する。そして、メモリ
ー6より読み出された映像信号は、クロックck2によりD
/A変換器8でアナログ信号に変えられる。
以上のように本実施例によれば、メモリー書き込み時
と読み出し時のクロックとを異ならせることにより時間
軸伸長を行って、映像信号のアスペクト比を変換するこ
とができ、また、動き検出器および書き込み可能期間選
択器を用いることにより、削除すべき映像部分を可変に
できる。
と読み出し時のクロックとを異ならせることにより時間
軸伸長を行って、映像信号のアスペクト比を変換するこ
とができ、また、動き検出器および書き込み可能期間選
択器を用いることにより、削除すべき映像部分を可変に
できる。
以下本発明の第2の実施例について添付図面に基づい
て説明する。第4図において、20,21はクランプ回路で
あり、22,23はA/Dコンバータであり、24,25はメモリー
であり、26,27はD/Aコンバータであり、28は同期信号生
成器であり、29はエンコーダである。
て説明する。第4図において、20,21はクランプ回路で
あり、22,23はA/Dコンバータであり、24,25はメモリー
であり、26,27はD/Aコンバータであり、28は同期信号生
成器であり、29はエンコーダである。
上記のように構成することにより、入力信号としてワ
イド映像信号のコンポーネント信号に対してもアスペク
ト比を変換することができる。
イド映像信号のコンポーネント信号に対してもアスペク
ト比を変換することができる。
また、クロックck1およびck2の周波数とROM12および1
3のデータを変更することにより容易に他のアスペクト
比(4:3以外)の映像信号に変換することができる。
3のデータを変更することにより容易に他のアスペクト
比(4:3以外)の映像信号に変換することができる。
発明の効果 以上説明したように本発明によれば、ワイド映像信号
に対して、除去すべき映像信号を、画面を分割し各画面
ごとに動き量を検出できるような動き検出器により選択
でき、除去しない映像信号に対して、メモリー書き込み
時と読み出し時のクロックとを異ならせることにより時
間軸伸長してワイド映像信号のアスペクト比を4:3に変
換することができる優れた映像信号変換回路を実現でき
るものである。しかも次のような効果も得られる。
に対して、除去すべき映像信号を、画面を分割し各画面
ごとに動き量を検出できるような動き検出器により選択
でき、除去しない映像信号に対して、メモリー書き込み
時と読み出し時のクロックとを異ならせることにより時
間軸伸長してワイド映像信号のアスペクト比を4:3に変
換することができる優れた映像信号変換回路を実現でき
るものである。しかも次のような効果も得られる。
すなわち、ワイド映像信号用ホームVTRなどに本発明
の装置を組むことにより従来のアスペクト比が4:3のテ
レビでワイド映像信号による映像を観賞することがで
き、家庭の経済的効果も得られる。
の装置を組むことにより従来のアスペクト比が4:3のテ
レビでワイド映像信号による映像を観賞することがで
き、家庭の経済的効果も得られる。
第1図は本発明の実施例のブロック図、第2図は本発明
の一実施例におけるワイド映像信号のアスペクト比を4:
3に変換した際の映像信号を表した図、第3図はコント
ロール部の詳細ブロック図、第4図は本実施例に基づく
一例の簡単なブロック図である。 2……クロック発生器、3……動き検出器、5……制御
回路、6……メモリー、7……クロック発生器。
の一実施例におけるワイド映像信号のアスペクト比を4:
3に変換した際の映像信号を表した図、第3図はコント
ロール部の詳細ブロック図、第4図は本実施例に基づく
一例の簡単なブロック図である。 2……クロック発生器、3……動き検出器、5……制御
回路、6……メモリー、7……クロック発生器。
Claims (1)
- 【請求項1】アスペクト比が4:3より大きい入力映像信
号の水平同期信号に同期した特定の周波数f1を発振する
第1の周波数発振回路と、前記水平同期信号に同期した
特定の周波数f2(f2<f1)を発振する第2の周波数発振
回路と、前記入力映像信号を周波数f1によりディジタル
信号に変換するアナログ/ディジタル変換器と、周波数
f1で前記ディジタル信号の書き込み動作を行い周波数f2
で読み出し動作を行なう記憶回路と、前記記憶回路から
読み出されたディジタル信号を周波数f2によりアナログ
信号に変換し、アスペクト比が4:3の映像信号を得るデ
ィジタル/アナログ変換器と、前記入力映像信号で構成
される画面の動き量を検出する動き検出器と、前記記憶
回路の書き込み制御と読み出し制御とを行ない、前記動
き検出器で検出された動き量に基づいて、動きの大きい
部分が画面の中央部に表示されるように前記記憶回路に
書き込む際の書き込み可能期間を制御する制御回路とを
備えたことを特徴とする映像信号変換回路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1174722A JP2578984B2 (ja) | 1989-07-06 | 1989-07-06 | 映像信号変換回路 |
US07/549,062 US5045939A (en) | 1989-07-06 | 1990-07-06 | Apparatus utilizing motion detector for converting a maximum motion portion of a wide screen tv signal to a normal screen tv signal |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1174722A JP2578984B2 (ja) | 1989-07-06 | 1989-07-06 | 映像信号変換回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0340579A JPH0340579A (ja) | 1991-02-21 |
JP2578984B2 true JP2578984B2 (ja) | 1997-02-05 |
Family
ID=15983509
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1174722A Expired - Lifetime JP2578984B2 (ja) | 1989-07-06 | 1989-07-06 | 映像信号変換回路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US5045939A (ja) |
JP (1) | JP2578984B2 (ja) |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0454115B1 (en) * | 1990-04-26 | 1996-08-28 | Canon Kabushiki Kaisha | Television signal converting apparatus |
NL9002652A (nl) * | 1990-12-03 | 1992-07-01 | Philips Nv | Televisie-opneem- en/of weergeefinrichting alsmede een roentgenonderzoekapparaat voorzien van een dergelijke inrichting. |
JPH0514866A (ja) * | 1991-06-28 | 1993-01-22 | Sony Corp | 映像信号伝送方法 |
DE4129459A1 (de) * | 1991-09-05 | 1993-03-11 | Thomson Brandt Gmbh | Verfahren und vorrichtung zur ansteuerung von matrixdisplays |
GB9214218D0 (en) * | 1992-07-03 | 1992-08-12 | Snell & Wilcox Ltd | Motion compensated video processing |
US5689302A (en) * | 1992-12-10 | 1997-11-18 | British Broadcasting Corp. | Higher definition video signals from lower definition sources |
KR950006769B1 (ko) * | 1992-12-31 | 1995-06-22 | 현대전자산업주식회사 | 고선명 텔레비젼의 색차신호 동벡터 추출방법 및 움직임 보상장치 |
KR960015397B1 (ko) * | 1993-03-17 | 1996-11-11 | 엘지전자 주식회사 | 사이드컷 모드 및 상하절단 모드를 적용한 고화질 티브이신호 변환회로 |
US6469741B2 (en) | 1993-07-26 | 2002-10-22 | Pixel Instruments Corp. | Apparatus and method for processing television signals |
KR960012017B1 (en) * | 1993-09-27 | 1996-09-09 | Daewoo Electronics Co Ltd | Screen displaying apparatus for wide television |
KR100332747B1 (ko) * | 1994-12-14 | 2002-11-13 | 엘지전자주식회사 | 방송형태송신및수신장치 |
US5646677A (en) | 1995-02-23 | 1997-07-08 | Motorola, Inc. | Method and apparatus for interactively viewing wide-angle images from terrestrial, space, and underwater viewpoints |
US5575286A (en) * | 1995-03-31 | 1996-11-19 | Siemens Medical Systems, Inc. | Method and apparatus for generating large compound ultrasound image |
EP0955770B1 (en) * | 1998-05-06 | 2009-09-16 | THOMSON multimedia | Frame format conversion process |
JP3630591B2 (ja) * | 1999-08-30 | 2005-03-16 | 沖電気工業株式会社 | クロック乗せ換え方法及び回路 |
JP4165983B2 (ja) * | 2000-02-16 | 2008-10-15 | 株式会社バンダイナムコゲームス | ゲーム装置および情報記憶媒体 |
US7184093B2 (en) * | 2002-05-20 | 2007-02-27 | Thomson Licensing | Video image formatting technique |
US20040061530A1 (en) * | 2002-08-12 | 2004-04-01 | Satoru Tanigawa | Clock conversion apparatus, clock conversion method, video display apparatus, and memory address setting method |
US7173666B1 (en) * | 2002-08-22 | 2007-02-06 | Smal Camera Technologies | System and method for displaying a non-standard aspect ratio image on a standard aspect ratio monitor |
US8159605B2 (en) * | 2007-07-13 | 2012-04-17 | Fujitsu Limited | Frame interpolating apparatus and method |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3339791A1 (de) * | 1983-11-03 | 1985-05-15 | Siemens AG, 1000 Berlin und 8000 München | Durchfluss - insbesondere lueftungseinsatz fuer elektromagnetisch abgeschirmte raeume |
JPH01292984A (ja) * | 1988-05-20 | 1989-11-27 | Sony Corp | 映像信号の方式変換装置 |
-
1989
- 1989-07-06 JP JP1174722A patent/JP2578984B2/ja not_active Expired - Lifetime
-
1990
- 1990-07-06 US US07/549,062 patent/US5045939A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US5045939A (en) | 1991-09-03 |
JPH0340579A (ja) | 1991-02-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2578984B2 (ja) | 映像信号変換回路 | |
US4364090A (en) | Method for a compatible increase in resolution in television systems | |
US4620225A (en) | System for TV transmission | |
US5673086A (en) | Image aspect ratio conversion processing apparatus | |
JPS6043707B2 (ja) | 位相変換装置 | |
US4604651A (en) | Television circuit arrangement for field and line frequency doubling and picture part magnification | |
JP2555141B2 (ja) | 画像処理装置 | |
US4792863A (en) | Apparatus for recording still image with random noise minimized | |
US5005080A (en) | Method and apparatus of image processing | |
JPS63123284A (ja) | テレビジヨン受像機 | |
JP2615750B2 (ja) | テレビジョン受像機 | |
JPH0554315B2 (ja) | ||
JP2517060B2 (ja) | 映像信号処理装置 | |
KR100199877B1 (ko) | 텔레비전의 파노라마화면 제어장치 | |
JPS61114682A (ja) | 画像処理回路 | |
JP2505589B2 (ja) | ハイビジョン受信機の時間軸伸長装置 | |
JPS61258582A (ja) | テレビジヨン受信機 | |
JP2599436B2 (ja) | 画像拡大表示方法および装置 | |
JP2943546B2 (ja) | 画像記憶回路及びこれを用いた映像処理装置 | |
JP2840429B2 (ja) | 映像信号の通信方法 | |
JPH0683470B2 (ja) | モザイク画像生成回路 | |
JP2530655Y2 (ja) | 走査線変換回路 | |
JPH01243785A (ja) | 画像処理装置 | |
JPH0385976A (ja) | テレビジョン方式変換装置 | |
JPS62269482A (ja) | 画像処理装置 |