JP2569527B2 - アクテイブ・マトリクス型液晶表示装置のブライト回路 - Google Patents

アクテイブ・マトリクス型液晶表示装置のブライト回路

Info

Publication number
JP2569527B2
JP2569527B2 JP62027668A JP2766887A JP2569527B2 JP 2569527 B2 JP2569527 B2 JP 2569527B2 JP 62027668 A JP62027668 A JP 62027668A JP 2766887 A JP2766887 A JP 2766887A JP 2569527 B2 JP2569527 B2 JP 2569527B2
Authority
JP
Japan
Prior art keywords
circuit
limiter
bright
liquid crystal
crystal display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP62027668A
Other languages
English (en)
Other versions
JPS63194298A (ja
Inventor
英夫 後藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Priority to JP62027668A priority Critical patent/JP2569527B2/ja
Publication of JPS63194298A publication Critical patent/JPS63194298A/ja
Application granted granted Critical
Publication of JP2569527B2 publication Critical patent/JP2569527B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Television Receiver Circuits (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Description

【発明の詳細な説明】 [発明の技術分野] 本発明は、アクティブ・マトリクス型液晶表示装置の
ブライト回路に関する。
[従来技術とその問題点] 従来、アクティブ・マトリクス型液晶表示装置におい
て、ブライト調整を行なうには、第3図に示すようなブ
ライト回路が一般に行なわれている。すなわち、カラー
信号処理回路(図示せず)から送られてくるR、G、B
の映像信号(カラー原色信号)は、直流オフセット制御
回路1a〜1cに入力される。また、この直流オフセット制
御回路1a〜1cには、ブライトボリューム2を介してオフ
セット電圧が与えられる。そして、上記直流オフセット
制御回路1a〜1cから出力される信号は、反転制御回路3a
〜3cへ送られてフレーム信号φFに同期して反転制御さ
れ、その後、色順序指定回路4に入力される。この色順
序指定回路4は、タイミング信号発生回路(図示せず)
から送られてくる切換信号φHP1〜φHP3によりR、G、
Bの色信号を順次選択し、映像信号A〜Cとして表示部
(図示せず)へ出力する。
上記のように従来のアクティブ・マトリクス型液晶表
示装置のブライト回路は、直流オフセット制御回路1a〜
1cにおけるブライトボリューム2の調整により、コモン
電圧VCOMに対して映像信号のオフセット電圧を制御
し、第4図(a)〜(c)に示すように映像信号のレベ
ルを変位させている。このためカラーテレビ受像機の場
合には、R、G、Bの3系統に対して直流オフセット制
御回路が必要となり、回路構成が複雑化すると共にコス
トが高くなるという問題があった。
[発明の目的] 本発明は上記実情に鑑みてなされたもので、1系統の
回路でブライト調整を行なうことができ、回路構成を簡
易化し得るアクティブ・マトリクス型液晶表示装置のブ
ライト回路を提供することを目的とする。
[発明の要点] 本発明は、アクティブ・マトリクス型液晶表示装置に
おいて、一定周期毎に反転制御されるR、G、Bのカラ
ー原色信号を伝送する信号伝送ラインにリミッタ回路を
設け、また、上記カラー原色信号の反転周期に同期した
リミッタ用矩形波信号をブライトコントロール回路に入
力し、上記矩形波信号のレベルをブライトボリュームの
調整に基づき、所定の基準電圧を中心として可変し、そ
の可変電圧に従って上記リミッタ回路のリミッタ動作を
制御するようにしたものである。
[発明の実施例] 以下、図面を参照して本発明の一実施例を説明する。
第1図において、11a〜11cは入力端子で、反転制御回路
(図示せず)から送られてくるR、G、Bの原色信号が
入力される。このR、G、Bの原色信号は、上記反転制
御回路においてフレーム信号に同期して反転制御され
る。そして、上記入力端子11a〜11cに入力される原色信
号R、G、Bは、アンプ12a〜12cで増幅された後、抵
抗、13a〜13c及びリミッタ回路14を介して出力端子15a
〜15cへ出力される。そして、この出力端子15a〜15cか
ら出力される信号が第3図において説明した色順序指定
回路へ送られる。上記リミッタ回路14は、ダイオード16
a〜16c,17a〜17cを備え、R、G、Bの信号伝送ライン1
0a〜10cに対してダイオード16a〜16cのカソードが接続
されると共に、ダイオード17a〜17cのアノードが接続さ
れる。そして、上記ダイオード16a〜16cとダイオード17
a〜17cは、リミッタ制御回路18によりフレーム信号φF
に応じて交互に選択されると共に、ブライトコントロー
ル回路19からの信号により動作レベルが制御される。
上記リミッタ制御回路18は、P型トランジスタ21a,21
b、ダイオード22a,22b、及びMOSトランジスタ23a,23bを
主体として構成される。そして、タイミング信号回路
(図示せず)から入力端子24に与えられるフレーム信号
φFが、抵抗25を介してトランジスタ21aのベースに入力
される。このトランジスタ21aは、ベース・エミッタ間
に抵抗26が接続されると共に、コレクタが抵抗27を介し
てトランジスタ21bのベースに接続される。そして、上
記トランジスタ21a,21bは、エミッタがVCC電源に接続
され、更にコレクタがそれぞれ抵抗28,29を介してVDD
電源に接続されると共にダイオード22a,22bのカソード
に接続される。また、上記ダイオード22a,22bのアノー
ドは、それぞれMOSトランジスタ23a,23bのゲート電極に
接続されると共に抵抗30,31を介してソース電極に接続
される。そして、MOSトランジスタ23aのドレイン電極が
ダイオード16a〜16cのアノードに接続され、MOSトラン
ジスタ23bのドレイン電極がダイオード17a〜17cのカソ
ードに接続される。しかして、上記MOSトランジスタ23
a,23bのドレイン電極が一括接続され、この一括接続点
にブライトコントロール回路19からブライトコントロー
ル信号が与えられる。
上記ブライトコントロール回路19は、オペアンプ32,3
3、ブライトボリューム34等を主体として構成され、上
記入力端子24に与えられるフレーム信号φFが抵抗35を
介してオペアンプ32の−端子に入力される。このオペア
ンプ32には、VCC電源及びVDD電源が供給されており、
+端子が接地されると共に出力端子と−端子との間に帰
還抵抗36が接続される。上記オペアンプ32は、フレーム
信号φFを反転増幅してブライトボリューム34の摺動端
子に入力する。そして、このブライトボリューム34の両
固定端子から得られる信号がそれぞれ抵抗37,38を介し
てオペアンプ33の−端子及び+端子に入力される。この
オペアンプ33は、出力端子との端子との間に抵抗39が接
続されると共に、+端子が抵抗40及びコンデンサ41を直
列に介して接地される。そして、抵抗40とコンデンサ41
との接続端がPNP型トランジスタ42のエミッタ・コレク
タ間を介してVDD電源に接続される。このトランジスタ
42は、ベースが抵抗43を介してコレクタに接続されると
共に逆方向接続のダイオード44、可変抵抗45及び抵抗46
を直列に介して接地される。上記可変抵抗45は、オペア
ンプ33の+端子に与える基準電圧を調整するためのもの
である。
次に上記実施例の動作を説明する。入力端子24に与え
られるフレーム信号φFはハイレベルの場合、リミッタ
制御回路18においてはトランジスタ21aがオフし、その
コレクタ電位がローレベルに保持される。この結果、ダ
イオード22aがオンすると共にMOSトランジスタ23aがオ
ン状態となり、リミッタ回路14内のダイオード16a〜16c
側が選択される。また、上記トランジスタ21aのコレク
タ電位がローレベルになると、トランジスタ21bがオン
してそのコレクタがハイレベルとなる。これによりダイ
オード22bが非導通状態になると共にMOSトランジスタ23
bがオフし、ダイオード17a〜17c側が非選択状態とな
る。
そして、上記フレーム信号φFが次のフレームでロー
レベルになると、トランジスタ21aがオンし、そのコレ
クタ電位がハイレベルとなる。このためダイオード22a
が非導通状態になると共にMOSトランジスタ23aがオフ
し、ダイオード16a〜16c側が非選択状態となる。また、
上記トランジスタ21aのコレクタ電位がハイレベルにな
ると、トランジスタ21bがオフし、そのコレクタ電位が
ローレベルとなる。これによりダイオード22bが導通状
態になると共にMOSトランジスタ23bがオンし、ダイオー
ド17a〜17c側が選択される。以下、同様にしてフレーム
信号φFに応じてリミッタ回路14のダイオード16a〜16c
とダイオード17a〜17cが交互に選択指定される。
一方、ブライトコントロール回路19においては、入力
端子24を介して与えられるフレーム信号φFをオペアン
プ32により反転増幅し、ブライトボリューム34を介して
オペアンプ33に入力する。このオペアンプ33は、可変抵
抗45の調整により設定される電圧、つまり、コンデンサ
41の両端に生じる電圧VCOMを基準として、オペアンプ3
2からブライトボリューム34を介して送られてくる信号
を増幅する。従って、上記オペアンプ33から出力される
ブライトコントロール信号BCは、ブライトボリューム34
を可変調整することにより、第2図(a)〜(d)に示
すように上記基準電位VCOMを中心として振幅が変化す
る。そして、上記オペアンプ33から出力されるブライト
コントロール信号BCがリミッタ制御回路18へ送られ、上
記したようにMOSトランジスタ23a,23bにより選択されて
いるダイオード16a〜16cあるいはダイオード17a〜17cの
動作レベルが制御される。これによりアンプ12a〜12cか
ら出力される映像信号(R、G、B)は、第2図(a)
〜(d)に示すようにブライトコントロール信号BCのレ
ベルで、それ以上あるいは以下がリミットされる。この
ようにしてブライトボリューム34の調整レベルに応じて
ブライトコントロールが行なわれる。
なお、上記実施例では、本発明によるブライト回路を
反転制御回路と色順序指定回路の間に設けたが、その
他、例えば色順序指定回路の後に設けても良い。
[発明の効果] 以上詳記したように本発明によれば、アクティブ・マ
トリクス型液晶表示装置において、一定周期毎に反転制
御されるR、G、Bのカラー原色信号を伝送する信号伝
送ラインにリミッタ回路を設け、また、上記カラー原色
信号の反転周期に同期したリミッタ用矩形波信号をブラ
イトコントロール回路に入力し、上記矩形波信号のレベ
ルをブライトボリュームの調整に基づき、所定の基準電
圧を中心として可変し、その可変電圧に従って上記リミ
ッタ回路のリミッタ動作を制御するようにしたので、1
系統の回路でブライト調整を行なうことができ、回路構
成を簡易化してコストの低下を図り得るものである。
【図面の簡単な説明】
第1図は本発明の一実施例によるアクティブ・マトリク
ス型液晶表示装置のブライト回路の構成を示す図、第2
図は同実施例のブライトコントロール動作を説明するた
めの信号波形図、第3図は従来におけるアクティブ・マ
トリクス型液晶表示装置のブライト回路の構成を示す
図、第4図は第3図の動作を説明するための信号波形図
である。 11a〜11c……入力端子、12a〜12c……アンプ、14……リ
ミッタ回路、15a〜15c……出力端子、18……リミッタ制
御回路、19……ブライトコントロール回路、23a,23b…
…MOSトランジスタ、32,33……オペアンプ、34……ブラ
イトボリューム。

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】アクティブ・マトリクス型液晶表示装置に
    おいて、一定周期毎に反転制御されるR、G、Bのカラ
    ー原色信号をそれぞれ伝送する信号伝送ラインと、この
    信号伝送ラインに設けられたリミッタ回路と、上記カラ
    ー原色信号の反転周期に同期したリミッタ用矩形波信号
    が入力されるブライトコントロール回路と、このブライ
    トコントロール回路に設けられ、上記リミッタ用矩形波
    信号のレベルを予め設定される基準電圧を中心として可
    変調整するブライトボリュームと、このブライトボリュ
    ームによりレベル調整されたリミッタ用矩形波信号によ
    り上記リミッタ回路のリミッタ動作を制御する手段とを
    具備したことを特徴とするアクティブ・マトリクス型液
    晶表示装置のブライト回路。
JP62027668A 1987-02-09 1987-02-09 アクテイブ・マトリクス型液晶表示装置のブライト回路 Expired - Lifetime JP2569527B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62027668A JP2569527B2 (ja) 1987-02-09 1987-02-09 アクテイブ・マトリクス型液晶表示装置のブライト回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62027668A JP2569527B2 (ja) 1987-02-09 1987-02-09 アクテイブ・マトリクス型液晶表示装置のブライト回路

Publications (2)

Publication Number Publication Date
JPS63194298A JPS63194298A (ja) 1988-08-11
JP2569527B2 true JP2569527B2 (ja) 1997-01-08

Family

ID=12227327

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62027668A Expired - Lifetime JP2569527B2 (ja) 1987-02-09 1987-02-09 アクテイブ・マトリクス型液晶表示装置のブライト回路

Country Status (1)

Country Link
JP (1) JP2569527B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2833134B2 (ja) * 1990-03-30 1998-12-09 松下電器産業株式会社 液晶駆動装置および液晶パネルの駆動方法

Also Published As

Publication number Publication date
JPS63194298A (ja) 1988-08-11

Similar Documents

Publication Publication Date Title
GB1400427A (en) Video signal processing apparatus
JP2569527B2 (ja) アクテイブ・マトリクス型液晶表示装置のブライト回路
KR840005642A (ko) 비데오 신호 처리 시스템
US3614668A (en) Double-balanced modulators of the current switching type
US4249208A (en) Gamma correction circuit for a video signal and television camera suitable therefor
GB1532447A (en) Television display apparatus having a video amplifier
US4992757A (en) Differential amplifying circuit
EP0393996B1 (en) Charge coupled devices
JPH08172549A (ja) γ補正回路
JP3322890B2 (ja) ガンマオフセット調整回路
SE7710554L (sv) Videoforsterkare
KR840006585A (ko) 신호 샘플링 회로
JPS6028375A (ja) 水平出力回路
JPH0211067A (ja) ビデオ信号処理システム
JPH0473832B2 (ja)
JPS6311839B2 (ja)
KR840006590A (ko) 신호 표본화장치
KR100254250B1 (ko) 클램프 레벨 조정 회로 및 방법
JPS62104280A (ja) ビデオ信号処理および表示装置
KR920000350Y1 (ko) 적외선 신호의 특성 개선회로
JPS5910843Y2 (ja) 垂直偏向回路
JPS6342620Y2 (ja)
JPH0510457Y2 (ja)
JPS6133742Y2 (ja)
JPS60108072U (ja) テレビジヨン受像機のレベル調整回路