JP2538907B2 - Icカ―ド - Google Patents

Icカ―ド

Info

Publication number
JP2538907B2
JP2538907B2 JP62058106A JP5810687A JP2538907B2 JP 2538907 B2 JP2538907 B2 JP 2538907B2 JP 62058106 A JP62058106 A JP 62058106A JP 5810687 A JP5810687 A JP 5810687A JP 2538907 B2 JP2538907 B2 JP 2538907B2
Authority
JP
Japan
Prior art keywords
data
information
divided
memory
stored
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP62058106A
Other languages
English (en)
Other versions
JPS63224094A (ja
Inventor
康雄 飯島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Tokyo Shibaura Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Shibaura Electric Co Ltd filed Critical Tokyo Shibaura Electric Co Ltd
Priority to JP62058106A priority Critical patent/JP2538907B2/ja
Priority to US07/164,961 priority patent/US4949240A/en
Priority to FR888803232A priority patent/FR2612317B1/fr
Priority to KR8802642A priority patent/KR910007036B1/ko
Publication of JPS63224094A publication Critical patent/JPS63224094A/ja
Application granted granted Critical
Publication of JP2538907B2 publication Critical patent/JP2538907B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Description

【発明の詳細な説明】 [発明の目的] (産業上の利用分野) 本発明は、たとえば、不揮発性のデータメモリおよび
CPUなどの制御素子を有するICチップを内蔵したICカー
ドに関する。
(従来の技術) 最近、新たな携帯可能なデータ記憶媒体として、不揮
発性のデータメモリおよびCPUなどの制御素子を有するI
Cチップを内蔵したICカードが開発されている。この種
のICカードは、内蔵する制御素子によって内蔵するデー
タメモリをアクセスし、外部装置からの要求に応じて必
要なデータの入出力を行なう。また、データメモリは複
数のエリアに分割されており、選択的に対象エリアとの
アクセスを行なうようになっている。
従来、このようなICカードにおいて、データメモリに
対するデータの記憶方式は、アクセスの順にデータを並
べて記憶していた。この方式だと、エリア内に複数のデ
ータが存在していて、ある任意のデータを書換える場
合、書換え前のデータの長さと書換えデータのそれとが
一致していなければならなかった。これは、たとえば前
者のデータ長が後者のデータ長よりも大なる場合には、
書換え対象となるデータとその次のデータとに数バイト
(もしくは数ワード)の空白が生じてしまい、また小な
る場合には、次のデータ以降をずらして書換えデータが
記憶できるスペースを確保しなければならない。
このような欠点の対策として、記憶しようとする一単
位のデータをワードという概念で複数に分割し、この分
割した各データを、それらにそれぞれ連鎖情報を付加し
て記憶することにより、ワードの記憶方式に自由度を持
たせる方式が考えられる。
しかし、この場合、分割した各データを記憶していく
際、順次、連鎖情報を同時に付加して記憶する方式だ
と、たとえば、データの全てを記憶し終わる間に外乱な
どでICカードへの電源供給が遮断され、システムダウン
した場合、システム復帰後、このデータを読出すと、先
に記憶した未完結データの連鎖情報は途中で切断されて
いるため、不当なデータを読出してしまう恐れがある。
(発明が解決しようとする問題点) 上記したように、分割した各データを記憶していく
際、連鎖情報も同時に付加していく方式だと、その記憶
動作中に電源遮断などによりシステムダウンした場合、
システム復帰後、このデータを読出すと不当なデータを
読出してしまう恐れがあるという問題点があった。
そこで、本発明は、データの記憶動作中に電源遮断な
どによりシステムダウンした場合、その記憶途中のデー
タは無効となり、システム復帰後アクセスしても不当な
データを読出す恐れのないICカードを提供することを目
的とする。
また、本発明は、上記したように、データを複数に分
割して、分割した各データに連鎖情報を付加して記憶す
る場合、連鎖情報で繋がっているデータのうち、どのデ
ータが終端であるかが容易に認識でき、しかも、内部メ
モリを有効に利用できるICカードを提供することを目的
とする。
[発明の構成] (問題点を解決するための手段) 本発明のICカードは、外部装置から受信したデータを
内蔵するメモリに記憶するICカードであって、前記メモ
リの領域を複数に分割する情報および分割された各領域
内のデータのワード長を定める情報を記憶する記憶手段
と、外部装置から受信したデータをこのデータの書込み
対象となる領域における前記ワード長を定める情報に基
づいて複数に分割する分割手段と、この分割手段によっ
て分割された各データを前記メモリに書込む書込手段
と、この分割された各データを書込む際、その各データ
を記憶位置情報を保持する保持手段と、前記分割された
各データが全て正常に記憶されたか否かを判別する判別
手段と、この判別手段によって前記分割された各データ
が全て正常に記憶されたと判別されたとき、前記保持手
段にて保持されている記憶位置情報のうち各データに続
く次のデータの記憶位置情報を各データの連鎖情報とし
て付加するとともに、前記メモリに記憶された各データ
のうち最終のデータには連鎖情報とは異なる特定の情報
を付加する第1の付加手段と、前記判別手段によって前
記分割された各データが全て正常に記憶されたと判別さ
れたとき、前記メモリに記憶された各データのうち先頭
のデータには先頭のデータであることを識別するための
識別情報を付加する第2の付加手段とを具備している。
(作用) 本発明によれば、外部から受信したデータを定められ
たワード長に基づいて複数に分割し、この分割された各
データが全て正常に記憶された場合にのみ、その各デー
タにそれぞれ連鎖情報を付加することにより、分割され
た各データの記憶動作中に電源遮断などによりシステム
ダウンした場合、その記憶途中のデータはまだ連鎖情報
が付加されていないので無効となり、システム復帰後ア
クセスしても、不当なデータを読出す恐れはなくなる。
また、本発明によれば、分割された各データにそれぞ
れ連鎖情報を付加する際、連鎖の終端となるデータには
連鎖情報には異なる特定情報を付加することにより、こ
の特定情報によって連鎖の終端となるデータを容易に認
識することができる。
さらに、本発明によれば、内部メモリにデータのワー
ド長を定める情報を記憶しておき、このワード長を定め
る情報に基づきデータを分割することにより、内部メモ
リを有効に利用できる。
(実施例) 以下、本発明の一実施例について図面を参照して説明
する。
第9図は本発明に係るICカードが適用される、たとえ
ば金融システムあるいはショッピングシステムなどの端
末装置として用いられるカード取扱装置の構成例を示す
ものである。すなわち、この装置は、ICカード1をカー
ドリーダ・ライタ2を介してCPUなどからなる制御部3
と接続可能にするとともに、制御部3にキーボード4、
CRTディスプレイ装置5、プリンタ6およびフロッピィ
ディスク装置7を接続して構成される。
第8図はICカード1の構成例を示すもので、制御部と
しての制御素子(たとえばCPU)11、記憶内容が消去可
能な不揮発性のデータメモリ12、プログラムメモリ13、
およびカードリーダ・ライタ2との電気的接触を得るた
めのコンタクト部14によって構成されており、これらの
うち破線内の部分(制御素子11、データメモリ12、プロ
グラムメモリ13)は1つのICチップで構成されてICカー
ド本体内に埋設されている。プログラムメモリ13は、た
とえばマスクROMで構成されており、制御素子11の制御
プログラムなどを記憶するものである。データメモリ12
は各種データの記憶に使用され、たとえばEEPROMで構成
されている。
データメモリ12は、たとえば第5図に示すように複数
のエリアに分割されていて、それぞれのエリアにはエリ
ア番号[00,01,…]が与えられている。このうち、エリ
ア[00]には、エリア[01,02,…]のそれぞれの先頭ア
ドレス、エリアを分割しているワード数、およびワード
のバイト数がエリア番号に対応して記憶されている。た
とえば、エリア[01]の先頭アドレスはaaa番地、エリ
アを分割しているワード数はWa個、ワードのバイト数は
Saバイトであるといったように対応する。そして、各エ
リア[01,02,…]は、ある固定長(Sバイト)を持つワ
ードで分割されていて、これら各ワードにはワード番号
が付与されている。なお、ワード番号は、エリアの先頭
に位置するワードを「1」とし、以降順次1づつ増加す
るヘキサ(Hex)データにより示される。
第6図はあるエリアにデータを記憶した状態を示して
おり、分割した各データには連鎖情報および識別情報が
それぞれ付加されている。連鎖情報は、以降に続くデー
タが記憶されるワードのワード番号(つまり、以降継続
する分割データの記憶位置情報)が用いられる。識別情
報は、連鎖の先端データであるか否かを規定するもの
で、たとえば第7図に示すように1バイト(8ビット)
で構成されており、そのうち最上位ビット(MSB)を用
いて他はダミーとなっている。すなわち、MSBが“0"で
あれば先頭データであることを示し、“1"であればそれ
以外であることを示す。
次に、このような構成において本発明のデータ記憶方
式について詳細に説明する。データメモリ12にデータを
書込む際には、第3図に示すようなフォーマットを持つ
書込み命令データをカードリーダ・ライタ2からICカー
ド1に入力する。ICカード1では、制御素子11がこの書
込み命令データ中に含まれる書込み機能コードを認識
し、第1図に示すフローチャートに基づく書込み処理を
実行する。すなわち、まず入力された書込み命令データ
中に含まれるデータ長により書込みデータの総バイト数
を認識し、次にアクセス対象エリア内に全て記憶できか
るか否かを判定する。記憶できなければ、バイト数エラ
ーを意味する応答データを出力して処理を終了する。記
憶できれば、入力された書込み命令データ中に含まれる
書込みデータをワードのバイト数ごとに分割し、データ
メモリ12のアクセス対象エリア内にワード単位で順次書
込む。この際、書込んだワードのワード番号を制御素子
11内のRAMに一時保持しておく。そして、分割したデー
タを全て正常に書込んだことを認識したとき、上記RAM
に保持したワード番号を連鎖情報として最後に書込んだ
ワードから順に付加してゆく。この場合、最後に書込ん
だワードの連鎖情報を「0」として、連鎖の終端のデー
タであることを表示し、つぎの連鎖情報以降はRAMに最
後に保持したワード番号から順に割り付ける。そして、
最後に連鎖情報が割り付けられたワードの識別情報のMS
Bを“0"にして、連鎖の先端のデータであることを表示
し、正常終了を意味する応答データを出力して処理を終
了する。
ここで、第6図を用いて具体的に説明すると、たとえ
ば書込みデータをW11,W12,W13と分割し、この順番でワ
ード番号「1,2,3」の各ワードに順次書込む。このときR
AMにワード番号「1,2,3」がこの順番で格納される。次
に、データW13の連鎖情報箇所に「0」を付加し、デー
タW12の連鎖情報箇所には「3」が、データW11の連鎖情
報箇所には「2」が付加される。そして、最後に連鎖情
報が付加されたワードW11の識別情報のMSBを“0"とす
る。
次に、データメモリ12からデータを読出す際には、第
4図に示すようなフォーマットを持つ読出し命令データ
をカードリーダ・ライタ2からICカード1に入力する。
ICカード1では、制御素子11がこの読出し命令データ中
に含まれる読出し機能コードを認識し、第2図に示すフ
ローチャートに基づく読出し処理を実行する。すなわ
ち、まずアクセス対象エリア内の識別情報部を参照し、
MSBが“0"となっているものを見付ける。見付からなけ
れば、データ未書込みを意味する応答データを出力して
処理を終了する。見付かれば、次に先頭から教えて、入
力された読出し命令データ中に含まれる読出し対象デー
タ番号以上“0"となっているワードがあるか否かを見
る。なければ、読出し対象データ番号無しを意味する応
答データを出力して処理を終了する。あれば、読出し対
象データ番号と一致する識別情報のMSBが“0"となって
いるワードを参照し、そのワード内のデータを読出して
RAMに一時保持する。次に、対応する連鎖情報により続
くデータを持つワードを認識し、そのワード内のデータ
を読出して先にRAMに保持したデータの後ろに付加す
る。そして、この動作は連鎖情報が「0」となっている
ワードのデータをRAMに保持した時点で終了し、RAMに保
持されたデータを出力して処理を終了する。
このように、外部から受信したデータをワードという
概念で複数に分割し、この分割した各データを記憶して
いく際、各データに付加する連鎖情報を一時保持してお
き、分割された各データが全て正常に記憶された場合に
のみ、その各データに上記一時保持しておいた連鎖情報
をそれぞれ付加することにより、分割された各データの
記憶動作中に電源遮断などによりシステムダウンした場
合、その記憶途中のデータはまだ連鎖情報が付加されて
いないので無効となり、システム復帰後にアクセスして
も、不当なデータを読出す恐れはなくなる。
また、分割した各データをそれらに連鎖情報を付加し
て記憶する際、連鎖の終端となるデータに付加された上
記連鎖情報は特定情報(たとえば0)とすることによ
り、この特定情報によって連鎖の終端となるデータを容
易に認識することができる。
さらに、内部のデータメモリに分割された各領域内の
データのワード長を定める情報を記憶しておき、このワ
ード長を定める情報に基づきデータを複数に分割するこ
とにより、内部のデータメモリを有効に利用できる。
[発明の効果] 以上詳述したように本発明によれば、データの記憶動
作中に電源遮断などによりシステムダウンした場合、そ
の記憶途中のデータは無効となり、システム復帰後アク
セスしても不当なデータを読出す恐れのないICカードを
提供できる。
また、本発明によれば、データを複数に分割して、分
割した各データに連鎖情報を付加して記憶する場合、連
鎖情報で繋がっているデータのうち、どのデータが終端
であるかが容易に認識でき、しかも、内部メモリを有効
に利用できるICカードを提供できる。
【図面の簡単な説明】
図は本発明の一実施例を説明するためのもので、第1図
はデータの書込み処理を説明するフローチャート、第2
図はデータの読出し処理を説明するフローチャート、第
3図は書込み命令データのフォーマット例を示す図、第
4図は読出し命令データのフォーマット例を示す図、第
5図はデータメモリの構成を示す図、第6図はエリアに
データを記憶した状態を示す図、第7図は識別情報の構
成を示す図、第8図はICカードの構成を示すブロック
図、第9図はカード取扱装置の構成を示すブロック図で
ある。 1……ICカード、2……カードリーダ・ライタ、11……
制御素子(制御部)、12……データメモリ、13……プロ
グラムメモリ。

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】外部装置から受信したデータを内蔵するメ
    モリに記憶するICカードであって、 前記メモリの領域を複数に分割する情報および分割され
    た各領域内のデータのワード長を定める情報を記憶する
    記憶手段と、 外部装置から受信したデータをこのデータの書込み対象
    となる領域における前記ワード長を定める情報に基づい
    て複数に分割する分割手段と、 この分割手段によって分割された各データを前記メモリ
    に書込む書込手段と、 この分割された各データを書込む際、その各データを記
    憶位置情報を保持する保持手段と、 前記分割された各データが全て正常に記憶されたか否か
    を判別する判別手段と、 この判別手段によって前記分割された各データが全て正
    常に記憶されたと判別されたとき、前記保持手段にて保
    持されている記憶位置情報のうち各データに続く次のデ
    ータの記憶位置情報を各データの連鎖情報として付加す
    るとともに、前記メモリに記憶された各データのうち最
    終のデータには連鎖情報とは異なる特定の情報を付加す
    る第1の付加手段と、 前記判別手段によって前記分割された各データが全て正
    常に記憶されたと判別されたとき、前記メモリに記憶さ
    れた各データのうち先頭のデータには先頭のデータであ
    ることを識別するための識別情報を付加する第2の付加
    手段と、 を具備したことを特徴とするICカード。
JP62058106A 1987-03-13 1987-03-13 Icカ―ド Expired - Lifetime JP2538907B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP62058106A JP2538907B2 (ja) 1987-03-13 1987-03-13 Icカ―ド
US07/164,961 US4949240A (en) 1987-03-13 1988-03-07 Data storage system having circuitry for dividing received data into sequential wards each stored in storage region identified by chain data
FR888803232A FR2612317B1 (fr) 1987-03-13 1988-03-11 Systeme de memorisation de donnees, du type support d'enregistrement de donnees portatif
KR8802642A KR910007036B1 (en) 1987-03-13 1988-03-12 Data storage system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62058106A JP2538907B2 (ja) 1987-03-13 1987-03-13 Icカ―ド

Publications (2)

Publication Number Publication Date
JPS63224094A JPS63224094A (ja) 1988-09-19
JP2538907B2 true JP2538907B2 (ja) 1996-10-02

Family

ID=13074713

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62058106A Expired - Lifetime JP2538907B2 (ja) 1987-03-13 1987-03-13 Icカ―ド

Country Status (1)

Country Link
JP (1) JP2538907B2 (ja)

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0635897B2 (ja) * 1985-09-02 1994-05-11 松下電器産業株式会社 燃焼装置
JPS6258105A (ja) * 1985-09-09 1987-03-13 Inoue Japax Res Inc ロ−タリエンコ−ダ

Also Published As

Publication number Publication date
JPS63224094A (ja) 1988-09-19

Similar Documents

Publication Publication Date Title
JP2537199B2 (ja) Icカ―ド
US4949240A (en) Data storage system having circuitry for dividing received data into sequential wards each stored in storage region identified by chain data
JPS62190584A (ja) 携帯可能電子装置
JPH05314019A (ja) メモリカード装置
JP3471842B2 (ja) データ管理装置、データ記憶装置およびデータ管理方法
JP2538907B2 (ja) Icカ―ド
JP2538906B2 (ja) Icカ―ド
JP2661131B2 (ja) 情報記憶読出方法とその装置
JPH05100961A (ja) データ記憶方式
JPH0795306B2 (ja) デ−タ記憶装置
JP2598056B2 (ja) 携帯可能電子装置
JPH11259357A (ja) 半導体集積装置及び不揮発性メモリ書き込み方式
JPH0746376B2 (ja) Icカード
JP3168572B2 (ja) Cpu暴走検知機能付きicカード
JPS63200399A (ja) デ−タ処理システム
JP2537198B2 (ja) 携帯可能電子装置
JP2798957B2 (ja) 携帯可能電子装置
JP2609645B2 (ja) 携帯可能電子装置
JP2003331236A (ja) 携帯可能電子装置
JPS603081A (ja) Icカ−ド
EP0292237A2 (en) IC card and IC card information processing system using the IC card
JPS60207989A (ja) 電子装置の記録方式
JP3359934B2 (ja) データ記憶装置
JPH01284993A (ja) 携帯可能電子装置
JPH01220083A (ja) 携帯可能電子装置

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term