JP2523925B2 - 半導体記憶装置 - Google Patents
半導体記憶装置Info
- Publication number
- JP2523925B2 JP2523925B2 JP2082078A JP8207890A JP2523925B2 JP 2523925 B2 JP2523925 B2 JP 2523925B2 JP 2082078 A JP2082078 A JP 2082078A JP 8207890 A JP8207890 A JP 8207890A JP 2523925 B2 JP2523925 B2 JP 2523925B2
- Authority
- JP
- Japan
- Prior art keywords
- sense amplifier
- common line
- line
- switching element
- common
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 239000004065 semiconductor Substances 0.000 title claims description 17
- 230000004913 activation Effects 0.000 claims description 3
- 230000008878 coupling Effects 0.000 description 6
- 238000010168 coupling process Methods 0.000 description 6
- 238000005859 coupling reaction Methods 0.000 description 6
- 238000010586 diagram Methods 0.000 description 5
- 230000035945 sensitivity Effects 0.000 description 5
- 230000003213 activating effect Effects 0.000 description 4
- 230000003321 amplification Effects 0.000 description 3
- 230000007423 decrease Effects 0.000 description 3
- 238000003199 nucleic acid amplification method Methods 0.000 description 3
- 230000003071 parasitic effect Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 230000010354 integration Effects 0.000 description 2
- 238000002955 isolation Methods 0.000 description 2
- 230000001133 acceleration Effects 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 238000004377 microelectronic Methods 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/06—Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
- G11C7/065—Differential amplifiers of latching type
Landscapes
- Dram (AREA)
- Semiconductor Memories (AREA)
Description
【発明の詳細な説明】 〔発明の目的〕 (産業上の利用分野) 本発明は半導体記憶装置に係わり、特にカラムアドレ
ス信号によってデコードされるカラムセレクト線によっ
て選択的に増幅能力が増強されるセンスアンプ回路を備
えた装置に関するものである。
ス信号によってデコードされるカラムセレクト線によっ
て選択的に増幅能力が増強されるセンスアンプ回路を備
えた装置に関するものである。
(従来の技術) 近年、MOS型半導体記憶装置として、第4図に示され
るようなCMOSフリップフロップ構成のセンスアンプ回路
SA11が多く用いられている。二つのNチャネルトランジ
スタの各ドレインとゲートとがクロスカップル接続され
てビット線対BL、▲▼に接続されており、さらに各
ソースが共通に接続されてソース配線S11を介してノー
ド▲▼に接続されている。また二つのリストア用
のPチャネルトランジスタが、各ドレインとゲートとが
クロスカップル接続されてビット線対BL、▲▼に接
続されており、各ソースが共通に接続されてノードSAP
に接続されている。ビット線対BL、▲▼は、カラム
セレクト線CSLから供給されるカラムセレクト信号によ
って制御されるDQゲート41を介して、データ入出力線対
DQ、▲▼に接続されている。
るようなCMOSフリップフロップ構成のセンスアンプ回路
SA11が多く用いられている。二つのNチャネルトランジ
スタの各ドレインとゲートとがクロスカップル接続され
てビット線対BL、▲▼に接続されており、さらに各
ソースが共通に接続されてソース配線S11を介してノー
ド▲▼に接続されている。また二つのリストア用
のPチャネルトランジスタが、各ドレインとゲートとが
クロスカップル接続されてビット線対BL、▲▼に接
続されており、各ソースが共通に接続されてノードSAP
に接続されている。ビット線対BL、▲▼は、カラム
セレクト線CSLから供給されるカラムセレクト信号によ
って制御されるDQゲート41を介して、データ入出力線対
DQ、▲▼に接続されている。
そして複数個のセンスアンプ回路SA11が、第5図に示
されるように共通のソース配線S11を介してノード▲
▼、及びセンスアンプ活性化用MOSトランジスタQ
sanを直列に介して基準電位VSS端子に接続されている。
されるように共通のソース配線S11を介してノード▲
▼、及びセンスアンプ活性化用MOSトランジスタQ
sanを直列に介して基準電位VSS端子に接続されている。
このような構成の各センスアンプ回路SA11は、ビット
線を低レベルに引き下げる側のトランジスタ電流は、ソ
ース配線S11を介して基準電位VSS端子に放電される。こ
の場合に、センスアンプ回路SA11から基準電位VSS端子
までの間には、ノード▲▼の配線抵抗Rwirや、活
性化用MOSトランジスタQsanの寄生抵抗や寄生容量が存
在する。
線を低レベルに引き下げる側のトランジスタ電流は、ソ
ース配線S11を介して基準電位VSS端子に放電される。こ
の場合に、センスアンプ回路SA11から基準電位VSS端子
までの間には、ノード▲▼の配線抵抗Rwirや、活
性化用MOSトランジスタQsanの寄生抵抗や寄生容量が存
在する。
さらにセンスアンプ回路SA1の数は、大容量化に伴っ
て増加する傾向にあり、ビット線の放電電流の総和は増
加している。これにより、カラムセレクト線CSLによっ
て選択されて、センスアンプ回路SA11からデータ入出力
線対DQ、▲▼から読み出される信号量は減少する傾
向にあり、センスマージンの低下を招いていた。これは
選択、非選択にかかわらず、全てのカラムを同一条件で
増幅していたことに原因がある。
て増加する傾向にあり、ビット線の放電電流の総和は増
加している。これにより、カラムセレクト線CSLによっ
て選択されて、センスアンプ回路SA11からデータ入出力
線対DQ、▲▼から読み出される信号量は減少する傾
向にあり、センスマージンの低下を招いていた。これは
選択、非選択にかかわらず、全てのカラムを同一条件で
増幅していたことに原因がある。
このような問題を解決するために、第6図及び第7図
に示されたようなカラムセレクト線CSLによって選択的
にセンスアンプの能力が増強される回路が提案されてい
る(1989 SYMPOSIVM ON VLSI CIRCUITS(DIGEST OF TEC
HNICAL PAPERS P103〜104))。各センスアンプ回路SA1
2のソース配線S12とノード▲▼との間に、ゲート
に電源電圧VCCが印加されるノーマリーオン型のNチャ
ネルトランジスタQn1が、抵抗成分として接続されてい
る。さらに各ソース配線S12は、スイッチ素子としての
NチャネルトランジスタQn2を介して基準電位VSS端子に
接続されている。各NチャネルトランジスタQn2は、ゲ
ートにカラムセレクト信号を印加されて、選択されたカ
ラムのトランジスタのみ導通する。
に示されたようなカラムセレクト線CSLによって選択的
にセンスアンプの能力が増強される回路が提案されてい
る(1989 SYMPOSIVM ON VLSI CIRCUITS(DIGEST OF TEC
HNICAL PAPERS P103〜104))。各センスアンプ回路SA1
2のソース配線S12とノード▲▼との間に、ゲート
に電源電圧VCCが印加されるノーマリーオン型のNチャ
ネルトランジスタQn1が、抵抗成分として接続されてい
る。さらに各ソース配線S12は、スイッチ素子としての
NチャネルトランジスタQn2を介して基準電位VSS端子に
接続されている。各NチャネルトランジスタQn2は、ゲ
ートにカラムセレクト信号を印加されて、選択されたカ
ラムのトランジスタのみ導通する。
センスアンプ活性化用トランジスタQsanが導通し、セ
ンス動作が開始されると、ビット線を低レベルに引き下
げる側のトランジスタの電流が、トランジスタQn1、ソ
ース配線S12、及びセンスアンプ活性化用トランジスタQ
sanを介して基準電位VSS端子に放電される。そしてトラ
ンジスタQn2のうち、選択されたカラムのセンスアンプ
回路SA12に接続されているもののみが導通し、このセン
スアンプ回路SA12と基準電位VSS端子とがバイパスされ
る。これにより、ビット線に存在する寄生容量のうち、
選択されたビット線におけるもののみが影響するため、
増幅能力が増強される。
ンス動作が開始されると、ビット線を低レベルに引き下
げる側のトランジスタの電流が、トランジスタQn1、ソ
ース配線S12、及びセンスアンプ活性化用トランジスタQ
sanを介して基準電位VSS端子に放電される。そしてトラ
ンジスタQn2のうち、選択されたカラムのセンスアンプ
回路SA12に接続されているもののみが導通し、このセン
スアンプ回路SA12と基準電位VSS端子とがバイパスされ
る。これにより、ビット線に存在する寄生容量のうち、
選択されたビット線におけるもののみが影響するため、
増幅能力が増強される。
(発明が解決しようとする課題) しかし、トランジスタQn1及びQn2を備えたことによ
り、チップ面積の増大を招いていた。さらに、トランジ
スタQn2の導通を制御するカラムセレクト線CSLを、面積
が増大した分だけ引き伸ばして配線しなければならな
い。高集積化された半導体記憶装置では、カラムセレク
ト線CSLや、共通ソースのノード▲▼の配線長が
長くなると、ビット線との間のカップリング容量が増加
し、センスマージンの低下を招くことになる。また、カ
ラム・セレクト線CSLの配線長が伸びることは、アクセ
スタイムの高速化には大きな妨げとなる。
り、チップ面積の増大を招いていた。さらに、トランジ
スタQn2の導通を制御するカラムセレクト線CSLを、面積
が増大した分だけ引き伸ばして配線しなければならな
い。高集積化された半導体記憶装置では、カラムセレク
ト線CSLや、共通ソースのノード▲▼の配線長が
長くなると、ビット線との間のカップリング容量が増加
し、センスマージンの低下を招くことになる。また、カ
ラム・セレクト線CSLの配線長が伸びることは、アクセ
スタイムの高速化には大きな妨げとなる。
さらに、ソース配線S12は、カラム・セレクト線CSLに
よって選択的に電源線VSSと接続されるため、各々のソ
ース配線S12は電気的に絶縁されている必要がある。こ
のため、各センスアンプ回路SA12の相互間の距離を短縮
して配置することは困難であり、高集積化の妨げとなっ
ていた。
よって選択的に電源線VSSと接続されるため、各々のソ
ース配線S12は電気的に絶縁されている必要がある。こ
のため、各センスアンプ回路SA12の相互間の距離を短縮
して配置することは困難であり、高集積化の妨げとなっ
ていた。
本発明は上記事情に鑑みてなされたものであり、増幅
能力に優れると同時に、高集積化を達成し得る半導体記
憶装置を提供することを目的とする。
能力に優れると同時に、高集積化を達成し得る半導体記
憶装置を提供することを目的とする。
(課題を解決するための手段) 本発明の半導体記憶装置は、複数の回路ブロックであ
って、各々の回路ブロック毎に、複数のメモリカラムに
それぞれ対応して複数のセンスアンプ回路を有してお
り、複数の前記センスアンプ回路のソースが第1の共通
線に接続され、この第1の共通線が第1のスイッチング
素子を介して基準電圧端子に接続されており、前記第1
の共通線と前記第1のスイッチング素子は複数の前記セ
ンスアンプ回路で共有するように設けられた、前記回路
ブロックと、前記回路ブロック毎に設けられたそれぞれ
の前記第1の共通線に、それぞれ抵抗素子を介して接続
された第2の共通線と、前記第2の共通線と前記基準電
圧端子との間に接続された第2のスイッチング素子であ
って、前記第2の共通線と前記第2のスイッチング素子
は複数の前記回路ブロックで共有するように設けられ
た、前記第2のスイッチング素子とを備えることを特徴
としている。
って、各々の回路ブロック毎に、複数のメモリカラムに
それぞれ対応して複数のセンスアンプ回路を有してお
り、複数の前記センスアンプ回路のソースが第1の共通
線に接続され、この第1の共通線が第1のスイッチング
素子を介して基準電圧端子に接続されており、前記第1
の共通線と前記第1のスイッチング素子は複数の前記セ
ンスアンプ回路で共有するように設けられた、前記回路
ブロックと、前記回路ブロック毎に設けられたそれぞれ
の前記第1の共通線に、それぞれ抵抗素子を介して接続
された第2の共通線と、前記第2の共通線と前記基準電
圧端子との間に接続された第2のスイッチング素子であ
って、前記第2の共通線と前記第2のスイッチング素子
は複数の前記回路ブロックで共有するように設けられ
た、前記第2のスイッチング素子とを備えることを特徴
としている。
ここで、前記基準電圧端子は接地されており、前記第
1のスイッチング素子は回路ブロックを選択する信号を
与えられて前記第1の共通線と前記基準電圧端子との間
を導通させるものであってもよい。
1のスイッチング素子は回路ブロックを選択する信号を
与えられて前記第1の共通線と前記基準電圧端子との間
を導通させるものであってもよい。
また、前記第2のスイッチング素子は、センスアンプ
活性化信号を与えられて前記第1の共通線と前記第2の
共通線との間を導通させるものであってもよい。
活性化信号を与えられて前記第1の共通線と前記第2の
共通線との間を導通させるものであってもよい。
(作用) センスアンプ回路のソースと基準電位端子との間を接
続する第1の共通線及び第1のスイッチング素子が、各
々の回路ブロックにおいて複数のセンスアンプ回路で共
有されているため、第1の共通線の引き回しが容易であ
る。また、第2のスイッチング素子は複数の回路ブロッ
クで共有されており、その個数を減少させることができ
る。さらに、センスアンプ回路を形成する領域を素子分
離する場合、各々の回路ブロック内で複数のメモリカラ
ムに対応したセンスアンプ回路をひとまとめにして、そ
の間に一つずつ素子分離領域を設ければよいため、チッ
プ面積が縮小される。第1の共通配線の引き回しが容易
であることから、第1の共通配線とメモリカラムのビッ
ト線との間のカップリング容量が減少し、センス感度が
向上する。また、第1の共通配線の引き回しが容易であ
ることによって、第1のスイッチング素子の導通、非導
通状態を制御するための制御線の配線長を短縮すること
ができ、高集積化された半導体記憶装置で問題となるこ
の制御線とビット線との間のカップリング容量が減少
し、センス感度が向上する。またこの第1のスイッチン
グ素子を制御するための制御線の配線長が短縮されるこ
とで、この制御線の配線抵抗及び配線容量とも減少さ
れ、アクセス時間の短縮化が可能となる。さらに、第1
の共通線と第2の共通線との間には抵抗素子が接続され
ている。よって、選択された回路ブロックの第1の共通
線は第1のスイッチング素子を介して基準電圧端子に接
続され、この第1の共通線は基準電圧のレベルとなる
が、第1の共通線と第2の共通線との間には抵抗素子が
接続されているため、第2の共通線と第1の共通線とは
等電位とはならず、選択されていない回路ブロックの第
1の共通線は基準電圧とならない。よって、選択された
回路ブロックのセンスアンプ回路のソースのみが接地電
圧となり、センスアンプ回路の駆動能力が向上する。
続する第1の共通線及び第1のスイッチング素子が、各
々の回路ブロックにおいて複数のセンスアンプ回路で共
有されているため、第1の共通線の引き回しが容易であ
る。また、第2のスイッチング素子は複数の回路ブロッ
クで共有されており、その個数を減少させることができ
る。さらに、センスアンプ回路を形成する領域を素子分
離する場合、各々の回路ブロック内で複数のメモリカラ
ムに対応したセンスアンプ回路をひとまとめにして、そ
の間に一つずつ素子分離領域を設ければよいため、チッ
プ面積が縮小される。第1の共通配線の引き回しが容易
であることから、第1の共通配線とメモリカラムのビッ
ト線との間のカップリング容量が減少し、センス感度が
向上する。また、第1の共通配線の引き回しが容易であ
ることによって、第1のスイッチング素子の導通、非導
通状態を制御するための制御線の配線長を短縮すること
ができ、高集積化された半導体記憶装置で問題となるこ
の制御線とビット線との間のカップリング容量が減少
し、センス感度が向上する。またこの第1のスイッチン
グ素子を制御するための制御線の配線長が短縮されるこ
とで、この制御線の配線抵抗及び配線容量とも減少さ
れ、アクセス時間の短縮化が可能となる。さらに、第1
の共通線と第2の共通線との間には抵抗素子が接続され
ている。よって、選択された回路ブロックの第1の共通
線は第1のスイッチング素子を介して基準電圧端子に接
続され、この第1の共通線は基準電圧のレベルとなる
が、第1の共通線と第2の共通線との間には抵抗素子が
接続されているため、第2の共通線と第1の共通線とは
等電位とはならず、選択されていない回路ブロックの第
1の共通線は基準電圧とならない。よって、選択された
回路ブロックのセンスアンプ回路のソースのみが接地電
圧となり、センスアンプ回路の駆動能力が向上する。
(実施例) 以下、本発明の一実施例について図面を参照して説明
する。本実施例におけるセンスアンプ回路の各センスア
ンプのソース配線とノードSANとの接続関係は、第1図
に示されるようである。第7図に示された従来の装置と
比較し、複数カラム10毎にソース配線S1が共有されてい
る点に特徴がある。これにより、トランジスタQn1及びQ
n2は複数カラム10毎に一対で足ることになる。他の構成
要素及び回路動作は、第6図及び第7図に示された従来
の装置と同様であり、説明を省略する。
する。本実施例におけるセンスアンプ回路の各センスア
ンプのソース配線とノードSANとの接続関係は、第1図
に示されるようである。第7図に示された従来の装置と
比較し、複数カラム10毎にソース配線S1が共有されてい
る点に特徴がある。これにより、トランジスタQn1及びQ
n2は複数カラム10毎に一対で足ることになる。他の構成
要素及び回路動作は、第6図及び第7図に示された従来
の装置と同様であり、説明を省略する。
次に、センスアンプ回路SA1とトランジスタQn1及びQn
2の半導体基板上におけるパターン配置を第2図に示
す。トランジスタ領域T1に、4カラムを一単位としてセ
ンスアンプ回路SA1の各素子が配列されている。そして
4対のNチャネルトランジスタは、例えばドレイン領域
D1とゲート電極G5、ドレイン領域D5とゲート電極G1とが
クロスカップル接続されて、ビット線対BL、▲▼に
接続されている。ここで、ビット線と各拡散層との接続
は、便宜上黒丸で示す。さらにトランジスタQn1は、ト
ランジスタ領域Tn1に形成されており、ゲート電極GΦ
には電源電圧VCCが印加されている。トランジスタQn2は
トランジスタ領域Tn2に形成され、ゲート電極GΦΦに
はカラムセレクト線CSLが接続されている。
2の半導体基板上におけるパターン配置を第2図に示
す。トランジスタ領域T1に、4カラムを一単位としてセ
ンスアンプ回路SA1の各素子が配列されている。そして
4対のNチャネルトランジスタは、例えばドレイン領域
D1とゲート電極G5、ドレイン領域D5とゲート電極G1とが
クロスカップル接続されて、ビット線対BL、▲▼に
接続されている。ここで、ビット線と各拡散層との接続
は、便宜上黒丸で示す。さらにトランジスタQn1は、ト
ランジスタ領域Tn1に形成されており、ゲート電極GΦ
には電源電圧VCCが印加されている。トランジスタQn2は
トランジスタ領域Tn2に形成され、ゲート電極GΦΦに
はカラムセレクト線CSLが接続されている。
このように、4カラムを一単位としてソース配線S1を
共有することにより、次のような効果が得られる。先
ず、ソース配線S1が4カラムで1本で足りるため、この
配線の引き回しが容易である。また、トランジスタQn1
及びQn2は4カラム毎に1対で足りる。さらにセンスア
ンプ回路SA1の相互間には、4カラム毎に素子分離領域
を一つ形成すれば足りる。これにより、従来の回路より
もチップ面積を縮小させることが可能となる。
共有することにより、次のような効果が得られる。先
ず、ソース配線S1が4カラムで1本で足りるため、この
配線の引き回しが容易である。また、トランジスタQn1
及びQn2は4カラム毎に1対で足りる。さらにセンスア
ンプ回路SA1の相互間には、4カラム毎に素子分離領域
を一つ形成すれば足りる。これにより、従来の回路より
もチップ面積を縮小させることが可能となる。
さらに、ソース配線S1の引き回しが容易になるため、
トランジスタQn2のゲートに接続されたカラムセレクト
線CSLの配線長を短縮することができ、高集積化された
半導体記憶装置で問題とされるカラムセレクト線CSLと
ビット線対BL、BLとの間のカップリング容量が減少し、
センス感度が向上する。さらに、カラム・セレクト線CS
Lの配線長が短縮できることで、カラム・セレクト線CSL
の配線抵抗及び配線容量が共に減少され、アクセス時間
の短縮化が可能となる。
トランジスタQn2のゲートに接続されたカラムセレクト
線CSLの配線長を短縮することができ、高集積化された
半導体記憶装置で問題とされるカラムセレクト線CSLと
ビット線対BL、BLとの間のカップリング容量が減少し、
センス感度が向上する。さらに、カラム・セレクト線CS
Lの配線長が短縮できることで、カラム・セレクト線CSL
の配線抵抗及び配線容量が共に減少され、アクセス時間
の短縮化が可能となる。
上述した実施例はいずれも一例であり、本発明を限定
するものではない。例えば、本実施例では4カラムのセ
ンスアンプ回路SA1を一単位として、ソース配線S1を共
有しているが、複数カラムで共有するものであれば4カ
ラム以下であってもよい。第3図に示された回路パター
ン配置では、2カラムのセンスアンプ回路SA1でソース
配線S2、又はS3を共有している。そして、トランジスタ
領域を領域T11及びT12に分割し、それぞれに二対のNチ
ャネルトランジスタを形成している。この場合には、2
カラムずつ素子分離し、図中横方向にずらして配置する
ことによって縦方向のチップ面積の増加を抑えることが
できる。
するものではない。例えば、本実施例では4カラムのセ
ンスアンプ回路SA1を一単位として、ソース配線S1を共
有しているが、複数カラムで共有するものであれば4カ
ラム以下であってもよい。第3図に示された回路パター
ン配置では、2カラムのセンスアンプ回路SA1でソース
配線S2、又はS3を共有している。そして、トランジスタ
領域を領域T11及びT12に分割し、それぞれに二対のNチ
ャネルトランジスタを形成している。この場合には、2
カラムずつ素子分離し、図中横方向にずらして配置する
ことによって縦方向のチップ面積の増加を抑えることが
できる。
本発明の半導体記憶装置は、回路ブロック毎に複数の
センスアンプで第1の共通線が共有されているためこの
配線の引き回しが容易であり、カップリング容量が減少
してセンスアンプ感度が向上し、また、センスアンプ回
路を形成する領域の素子分離領域は、回路ブロック内の
複数のセンスアンプ回路をひとまとめにして設ければよ
く、チップ面積が縮小される。さらに、第1の共通配線
の引き回しが容易であることから、第1のスイッチング
素子の導通、非導通状態を制御するための制御線の配線
長を短縮することができ、制御線とビット線との間のカ
ップリング容量が減少し、センス感度が向上する。また
この第1のスイッチング素子を制御するための制御線の
配線長が短縮されることで、この制御線の配線抵抗及び
配線容量が減少し、アクセス時間の短縮化が可能とな
る。さらに、第1の共通線と第2の共通線との間には抵
抗素子が接続されているため、選択された回路ブロック
の第1の共通線が第1のスイッチング素子を介して基準
電圧端子に接続されて当該第1の共通線が基準電圧のレ
ベルとなっても、第2の共通線と第1の共通線とは等電
位とはならず、選択されていない回路ブロックの第1の
共通線は基準電圧とならない。よって、選択された回路
ブロックのセンスアンプ回路のソースのみが接地電圧と
なり、センスアンプ回路の駆動能力が向上する。
センスアンプで第1の共通線が共有されているためこの
配線の引き回しが容易であり、カップリング容量が減少
してセンスアンプ感度が向上し、また、センスアンプ回
路を形成する領域の素子分離領域は、回路ブロック内の
複数のセンスアンプ回路をひとまとめにして設ければよ
く、チップ面積が縮小される。さらに、第1の共通配線
の引き回しが容易であることから、第1のスイッチング
素子の導通、非導通状態を制御するための制御線の配線
長を短縮することができ、制御線とビット線との間のカ
ップリング容量が減少し、センス感度が向上する。また
この第1のスイッチング素子を制御するための制御線の
配線長が短縮されることで、この制御線の配線抵抗及び
配線容量が減少し、アクセス時間の短縮化が可能とな
る。さらに、第1の共通線と第2の共通線との間には抵
抗素子が接続されているため、選択された回路ブロック
の第1の共通線が第1のスイッチング素子を介して基準
電圧端子に接続されて当該第1の共通線が基準電圧のレ
ベルとなっても、第2の共通線と第1の共通線とは等電
位とはならず、選択されていない回路ブロックの第1の
共通線は基準電圧とならない。よって、選択された回路
ブロックのセンスアンプ回路のソースのみが接地電圧と
なり、センスアンプ回路の駆動能力が向上する。
第1図は本発明の一実施例による半導体記憶装置の構成
を示した回路図、第2図は同装置のパターン配置を示す
平面図、第3図は本発明の他の実施例による半導体記憶
装置のパターン配置を示す平面図、第4図は従来の半導
体記憶装置の構成を示した回路図、第5図は同装置の複
数個のセンスアンプ回路の配列を示した回路図、第6図
は他の従来の半導体記憶装置の構成を示した回路図、第
7図は同装置の複数個のセンスアンプ回路の配列を示し
た回路図である。 S1,S2,S3……ソース配線、T1,T11,T12,Qn1,Qn2……トラ
ンジスタ領域、G1〜G8,GΦ,GΦΦ……ゲート電極、BL,
▲▼……ビット線対、CSL……カラムセレクト線、Q
san……センスアンプ活性化用トランジスタ。
を示した回路図、第2図は同装置のパターン配置を示す
平面図、第3図は本発明の他の実施例による半導体記憶
装置のパターン配置を示す平面図、第4図は従来の半導
体記憶装置の構成を示した回路図、第5図は同装置の複
数個のセンスアンプ回路の配列を示した回路図、第6図
は他の従来の半導体記憶装置の構成を示した回路図、第
7図は同装置の複数個のセンスアンプ回路の配列を示し
た回路図である。 S1,S2,S3……ソース配線、T1,T11,T12,Qn1,Qn2……トラ
ンジスタ領域、G1〜G8,GΦ,GΦΦ……ゲート電極、BL,
▲▼……ビット線対、CSL……カラムセレクト線、Q
san……センスアンプ活性化用トランジスタ。
フロントページの続き (72)発明者 山田 稔 神奈川県川崎市川崎区駅前本町25番地1 東芝マイクロエレクトロニクス株式会 社内 (56)参考文献 特開 昭61−68797(JP,A) 特開 昭60−246092(JP,A)
Claims (3)
- 【請求項1】複数の回路ブロックであって、各々の回路
ブロック毎に、複数のメモリカラムにそれぞれ対応して
複数のセンスアンプ回路を有しており、複数の前記セン
スアンプ回路のソースが第1の共通線に接続され、この
第1の共通線が第1のスイッチング素子を介して基準電
圧端子に接続されており、前記第1の共通線と前記第1
のスイッチング素子は複数の前記センスアンプ回路で共
有するように設けられた、前記回路ブロックと、 前記回路ブロック毎に設けられたそれぞれの前記第1の
共通線に、それぞれ抵抗素子を介して接続された第2の
共通線と、 前記第2の共通線と前記基準電圧端子との間に接続され
た第2のスイッチング素子であって、前記第2の共通線
と前記第2のスイッチング素子は複数の前記回路ブロッ
クで共有するように設けられた、前記第2のスイッチン
グ素子と、 を備えることを特徴とする半導体記憶装置。 - 【請求項2】前記基準電圧端子は接地されており、前記
第1のスイッチング素子は回路ブロックを選択する信号
を与えられて前記第1の共通線と前記基準電圧端子との
間を導通させることを特徴とする請求項1記載の半導体
記憶装置。 - 【請求項3】前記第2のスイッチング素子は、センスア
ンプ活性化信号を与えられて前記第1の共通線と前記第
2の共通線との間を導通させることを特徴とする請求項
2記載の半導体装置。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2082078A JP2523925B2 (ja) | 1990-03-29 | 1990-03-29 | 半導体記憶装置 |
KR1019910004842A KR950010620B1 (ko) | 1990-03-29 | 1991-03-28 | 반도체 기억장치 |
EP91105007A EP0450516B1 (en) | 1990-03-29 | 1991-03-28 | Semiconductor memory |
DE69119287T DE69119287T2 (de) | 1990-03-29 | 1991-03-28 | Halbleiterspeicher |
US07/677,442 US5270971A (en) | 1990-03-29 | 1991-03-29 | Semiconductor memory having a plurality of sense amplifier circuits and corresponding bit lines |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2082078A JP2523925B2 (ja) | 1990-03-29 | 1990-03-29 | 半導体記憶装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH03283087A JPH03283087A (ja) | 1991-12-13 |
JP2523925B2 true JP2523925B2 (ja) | 1996-08-14 |
Family
ID=13764430
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2082078A Expired - Lifetime JP2523925B2 (ja) | 1990-03-29 | 1990-03-29 | 半導体記憶装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US5270971A (ja) |
EP (1) | EP0450516B1 (ja) |
JP (1) | JP2523925B2 (ja) |
KR (1) | KR950010620B1 (ja) |
DE (1) | DE69119287T2 (ja) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04252493A (ja) * | 1991-01-28 | 1992-09-08 | Nec Corp | 半導体記憶装置 |
JP3302734B2 (ja) * | 1992-09-16 | 2002-07-15 | 株式会社東芝 | 半導体記憶装置 |
DE69333909T2 (de) | 1992-11-12 | 2006-07-20 | Promos Technologies, Inc. | Leseverstärker mit lokalen Schreibtreibern |
JP3028913B2 (ja) * | 1994-11-10 | 2000-04-04 | 株式会社東芝 | 半導体記憶装置 |
US5499211A (en) * | 1995-03-13 | 1996-03-12 | International Business Machines Corporation | Bit-line precharge current limiter for CMOS dynamic memories |
KR0179848B1 (ko) * | 1995-10-13 | 1999-04-15 | 문정환 | 전하를 재이용한 리프래쉬 방법 |
KR0157904B1 (ko) * | 1995-10-18 | 1999-02-01 | 문정환 | 메모리의 센스 증폭회로 |
US5886938A (en) * | 1996-10-31 | 1999-03-23 | Texas Instruments Incorporated | Semiconductor memory device having sense amplifiers with offset latch transistors and interleaved gate fingers |
US6404019B1 (en) * | 2000-09-29 | 2002-06-11 | Infineon Technologies Ag | Sense amplifier |
US7870299B1 (en) * | 2008-02-06 | 2011-01-11 | Westinghouse Electric Co Llc | Advanced logic system |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5333542A (en) * | 1976-09-10 | 1978-03-29 | Hitachi Ltd | Signal detection circuit |
JPS5817997B2 (ja) * | 1978-03-31 | 1983-04-11 | 株式会社日立製作所 | メモリシステム |
US4195357A (en) * | 1978-06-15 | 1980-03-25 | Texas Instruments Incorporated | Median spaced dummy cell layout for MOS random access memory |
JPS60246092A (ja) * | 1984-05-21 | 1985-12-05 | Hitachi Ltd | 半導体記憶装置 |
US4627033A (en) * | 1984-08-02 | 1986-12-02 | Texas Instruments Incorporated | Sense amplifier with reduced instantaneous power |
US4608670A (en) * | 1984-08-02 | 1986-08-26 | Texas Instruments Incorporated | CMOS sense amplifier with N-channel sensing |
JPS6168797A (ja) * | 1984-09-11 | 1986-04-09 | Nec Corp | ダイナミックメモリ回路 |
-
1990
- 1990-03-29 JP JP2082078A patent/JP2523925B2/ja not_active Expired - Lifetime
-
1991
- 1991-03-28 DE DE69119287T patent/DE69119287T2/de not_active Expired - Fee Related
- 1991-03-28 KR KR1019910004842A patent/KR950010620B1/ko not_active IP Right Cessation
- 1991-03-28 EP EP91105007A patent/EP0450516B1/en not_active Expired - Lifetime
- 1991-03-29 US US07/677,442 patent/US5270971A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
KR950010620B1 (ko) | 1995-09-20 |
DE69119287T2 (de) | 1996-10-10 |
EP0450516B1 (en) | 1996-05-08 |
DE69119287D1 (de) | 1996-06-13 |
EP0450516A2 (en) | 1991-10-09 |
US5270971A (en) | 1993-12-14 |
EP0450516A3 (en) | 1992-08-05 |
JPH03283087A (ja) | 1991-12-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5058058A (en) | Structure for sense amplifier arrangement in semiconductor memory device | |
US4748591A (en) | Semiconductor memory | |
US4477736A (en) | Semiconductor integrated circuit device including means for reducing the amount of potential variation on a reference voltage line | |
US5850362A (en) | Semiconductor memory device employing an improved layout of sense amplifiers | |
US4551820A (en) | Dynamic RAM integrated circuit device | |
KR920005324B1 (ko) | 반도체기억장치 | |
KR900006191B1 (ko) | 반도체 기억장치 | |
US4958325A (en) | Low noise semiconductor memory | |
JP2523925B2 (ja) | 半導体記憶装置 | |
KR940007640B1 (ko) | 공통 입출력선을 가지는 데이타 전송회로 | |
JPH0361279B2 (ja) | ||
KR960016426B1 (ko) | 반도체 집적회로 장치 | |
US4803664A (en) | Dynamic random access memory having a gain function | |
EP0503524B1 (en) | Semiconductor memory device | |
US7184344B2 (en) | Semiconductor device comprising a differential sense amplifier, a write column selection switch and a read column selection switch | |
JP3557051B2 (ja) | 半導体記憶装置 | |
US6934208B2 (en) | Apparatus and method for a current limiting bleeder device shared by columns of different memory arrays | |
US5140555A (en) | Semiconductor integrated device having uniform noise between a pair of undecided voltage portions | |
JP2569068B2 (ja) | 半導体メモリ | |
JP2848627B2 (ja) | ダイナミック型半導体記憶装置 | |
JP2887951B2 (ja) | 半導体記憶装置 | |
JP2586042B2 (ja) | ダイナミック半導体記憶装置 | |
JP2817552B2 (ja) | 半導体メモリ装置 | |
JP2591314B2 (ja) | 半導体メモリ装置 | |
JPH043595B2 (ja) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090531 Year of fee payment: 13 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090531 Year of fee payment: 13 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100531 Year of fee payment: 14 |
|
EXPY | Cancellation because of completion of term |