JP2022107025A - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
JP2022107025A
JP2022107025A JP2022081242A JP2022081242A JP2022107025A JP 2022107025 A JP2022107025 A JP 2022107025A JP 2022081242 A JP2022081242 A JP 2022081242A JP 2022081242 A JP2022081242 A JP 2022081242A JP 2022107025 A JP2022107025 A JP 2022107025A
Authority
JP
Japan
Prior art keywords
electrode
conductive
insulating
semiconductor device
type
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2022081242A
Other languages
English (en)
Other versions
JP7383760B2 (ja
JP2022107025A5 (ja
Inventor
哲也 大野
Tetsuya Ono
浩朗 加藤
Hiroo Kato
研也 小林
Kiyonari Kobayashi
俊史 西口
Toshifumi Nishiguchi
紗矢 下村
Saya Shimomura
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Toshiba Electronic Devices and Storage Corp
Original Assignee
Toshiba Corp
Toshiba Electronic Devices and Storage Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp, Toshiba Electronic Devices and Storage Corp filed Critical Toshiba Corp
Priority to JP2022081242A priority Critical patent/JP7383760B2/ja
Publication of JP2022107025A publication Critical patent/JP2022107025A/ja
Publication of JP2022107025A5 publication Critical patent/JP2022107025A5/ja
Application granted granted Critical
Publication of JP7383760B2 publication Critical patent/JP7383760B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7813Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • H01L29/0852Source or drain regions of field-effect devices of field-effect transistors with insulated gate of DMOS transistors
    • H01L29/0856Source regions
    • H01L29/0865Disposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1095Body region, i.e. base region, of DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/404Multiple field plate structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/407Recessed field plates, e.g. trench field plates, buried field plates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41741Source or drain electrodes for field effect devices for vertical or pseudo-vertical devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41766Source or drain electrodes for field effect devices with at least part of the source or drain electrode having contact below the semiconductor surface, e.g. the source or drain electrode formed at least partially in a groove or with inclusions of conductor inside the semiconductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41775Source or drain electrodes for field effect devices characterised by the proximity or the relative position of the source or drain electrode and the gate electrode, e.g. the source or drain electrode separated from the gate electrode by side-walls or spreading around or above the gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42372Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out
    • H01L29/42376Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out characterised by the length or the sectional shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66712Vertical DMOS transistors, i.e. VDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66712Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/66734Vertical DMOS transistors, i.e. VDMOS transistors with a step of recessing the gate electrode, e.g. to form a trench gate electrode

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

【課題】消費電力を低減できる半導体装置を提供する。【解決手段】実施形態に係る半導体装置は、第1電極と、第1導電形の第1半導体領域と、第2導電形の複数の第2半導体領域と、第1導電形の複数の第3半導体領域と、第1導電部と、第2絶縁部と、ゲート電極と、第2電極と、を有する。第1半導体領域は、第1電極の上に設けられている。第2半導体領域は、第1半導体領域の上に設けられている。第3半導体領域は、第2半導体領域の上に設けられている。第1導電部は、第1半導体領域中に第1絶縁部を介して設けられている。第2絶縁部は、第1導電部の上に位置し且つ空隙を含む。ゲート電極は、第1導電部から離れている。ゲート電極は、第1電極から第1半導体領域に向かう第1方向に垂直な第2方向において、第2半導体領域と第2絶縁部との間に位置する第1電極部分を有する。第2電極は、第2半導体領域及び第3半導体領域の上に設けられている。【選択図】図1

Description

本発明の実施形態は、半導体装置に関する。
MOSFET(Metal Oxide Semiconductor Field Effect Transistor)などの半導体装置は、電力変換等に用いられる。半導体装置の消費電力は、小さいことが望ましい。
特許第5627494号
本発明が解決しようとする課題は、消費電力を低減できる半導体装置を提供することである。
実施形態に係る半導体装置は、第1電極と、第1導電形の第1半導体領域と、第2導電形の複数の第2半導体領域と、第1導電形の複数の第3半導体領域と、第1導電部と、第2絶縁部と、ゲート電極と、第2電極と、を有する。前記第1半導体領域は、前記第1電極の上に設けられ、前記第1電極と電気的に接続されている。前記第2半導体領域は、前記第1半導体領域の上に設けられている。前記第3半導体領域は、前記第2半導体領域の上に設けられている。前記第1導電部は、前記第1半導体領域中に第1絶縁部を介して設けられている。前記第2絶縁部は、前記第1導電部の上に位置し且つ空隙を含む。前記ゲート電極は、前記第1導電部から離れている。前記ゲート電極は、前記第1電極から前記第1半導体領域に向かう第1方向に垂直な第2方向において、前記第2半導体領域と前記第2絶縁部との間に位置する第1電極部分を有する。前記第2電極は、前記第2半導体領域及び前記第3半導体領域の上に設けられ、前記第2半導体領域、前記第3半導体領域、及び前記第1導電部と電気的に接続されている。
実施形態に係る半導体装置の一部を表す斜視断面図である。 実施形態に係る半導体装置の製造工程を表す工程断面図である。 実施形態に係る半導体装置の製造工程を表す工程断面図である。 実施形態に係る半導体装置の製造工程を表す工程断面図である。 実施形態に係る半導体装置のゲート電極近傍を拡大した断面図である。 第1変形例に係る半導体装置の一部を表す斜視断面図である。 第1変形例に係る半導体装置の一部を表す斜視断面図である。 第1変形例に係る半導体装置の製造工程を表す断面図である。 第2変形例に係る半導体装置の一部を表す斜視断面図である。 第2変形例に係る半導体装置の一部を表す斜視断面図である。 第2変形例に係る半導体装置の一部を表す斜視断面図である。 第3変形例に係る半導体装置の一部を表す斜視断面図である。
以下に、本発明の各実施形態について図面を参照しつつ説明する。
図面は模式的または概念的なものであり、各部分の厚みと幅との関係、部分間の大きさの比率などは、必ずしも現実のものと同一とは限らない。同じ部分を表す場合であっても、図面により互いの寸法や比率が異なって表される場合もある。
本願明細書と各図において、既に説明したものと同様の要素には同一の符号を付して詳細な説明は適宜省略する。
以下の説明及び図面において、n、n及びp、pの表記は、不純物濃度の相対的な高低を表す。すなわち、「+」が付されている表記は、「+」及び「-」のいずれも付されていない表記よりも不純物濃度が相対的に高く、「-」が付されている表記は、いずれも付されていない表記よりも不純物濃度が相対的に低いことを示す。これらの表記は、それぞれの領域にp形不純物とn形不純物の両方が含まれている場合には、それらの不純物が補償しあった後の正味の不純物濃度の相対的な高低を表す。
以下で説明する各実施形態について、各半導体領域のp形とn形を反転させて各実施形態を実施してもよい。
図1は、実施形態に係る半導体装置の一部を表す斜視断面図である。
図1に表した実施形態に係る半導体装置100は、MOSFETである。実施形態に係る半導体装置100は、n形(第1導電形)ドリフト領域1(第1半導体領域)、p形(第2導電形)ベース領域2(第2半導体領域)、n形ソース領域3(第3半導体領域)、p形コンタクト領域4、n形ドレイン領域5、第1導電部11、ゲート電極20、第1絶縁部31、第2絶縁部32、ドレイン電極41(第1電極)、及びソース電極42(第2電極)を有する。
実施形態の説明には、XYZ直交座標系を用いる。ここでは、ドレイン電極41からn形ドリフト領域1に向かう方向をZ方向(第1方向)とする。Z方向に垂直であり、相互に直交する2方向をX方向(第2方向)及びY方向とする。また、説明のために、ドレイン電極41からn形ドリフト領域1に向かう方向を「上」と言い、その反対方向を「下」と言う。これらの方向は、ドレイン電極41とn形ドリフト領域1との相対的な位置関係に基づき、重力の方向とは無関係である。
ドレイン電極41は、半導体装置100の下面に設けられている。n形ドレイン領域5は、ドレイン電極41の上に設けられ、ドレイン電極41と電気的に接続されている。n形ドリフト領域1は、n形ドレイン領域5の上に設けられている。n形ドリフト領域1は、n形ドレイン領域5を介してドレイン電極41と電気的に接続されている。p形ベース領域2は、n形ドリフト領域1の上に設けられている。n形ソース領域3及びp形コンタクト領域4は、p形ベース領域2の上に選択的に設けられている。
第1導電部11は、フィールドプレート電極であり、n形ドリフト領域1中に第1絶縁部31を介して設けられている。この第1導電部11は、n形ソース領域3に電圧を印加する電極と接続されても良い。第1絶縁部31は、フィールドプレート絶縁膜であり、第1導電部11とその他の領域を絶縁するための絶縁膜である。ゲート電極20は、第1導電部11及び第1絶縁部31の上に設けられている。ゲート電極20の具体的な構造については、後述する。
ソース電極42は、n形ソース領域3及びp形コンタクト領域4の上に設けられ、第1導電部11、n形ソース領域3、及びp形コンタクト領域4と電気的に接続されている。ゲート電極20とソース電極42との間には絶縁部34が設けられている。この絶縁部34は、層間絶縁膜であり、ゲート電極20とソース電極42は電気的に分離されている。
半導体装置100に設けられている各領域、例えば、p形ベース領域2、n形ソース領域3、p形コンタクト領域4、第1導電部11、及びゲート電極20は、X方向において複数設けられ、それぞれがY方向に延びている。ソース電極42は、複数のp形ベース領域2、複数のn形ソース領域3、及び複数の第1導電部11と電気的に接続されている。
各ゲート電極20は、X方向において互いに離れた第1電極部分21及び第2電極部分22を有する。第1電極部分21と第2電極部分22との間には、第2絶縁部32が設けられている。第2絶縁部32には、空隙Vが設けられている。空隙Vは、X-Z面において、第2絶縁部32に囲まれている。
第1電極部分21は、X方向において、第2電極部分22と、複数のn形ソース領域3の1つと、の間に位置している。第2電極部分22は、X方向において、第1電極部分21と、複数のn形ソース領域3の別の1つと、の間に位置している。
第1電極部分21は、X方向において、n形ドリフト領域1の一部、複数のp形ベース領域2の1つ、及び複数のn形ソース領域3の前記1つと、ゲート絶縁部33(第1ゲート絶縁部)を介して対向している。第2電極部分22は、X方向において、n形ドリフト領域1の別の一部、複数のp形ベース領域2の別の1つ、及び複数のn形ソース領域3の前記別の1つと、別のゲート絶縁部33(第2ゲート絶縁部)を介して対向している。
半導体装置100の動作について説明する。
ソース電極42に対してドレイン電極41に正電圧が印加された状態で、ゲート電極20に閾値以上の電圧を印加する。これにより、p形ベース領域2にチャネル(反転層)が形成され、半導体装置100がオン状態となる。電子は、このチャネルを通ってソース電極42からドレイン電極41へ流れる。その後、ゲート電極20に印加される電圧が閾値よりも低くなると、p形ベース領域2におけるチャネルが消滅し、半導体装置100がオフ状態になる。
半導体装置100がオフ状態に切り替わると、ソース電極42に対してドレイン電極41に印加される正電圧が増大する。正電圧の増大により、第1絶縁部31とn形ドリフト領域1との界面からn形ドリフト領域1に向けて、空乏層が広がる。この空乏層の広がりにより、半導体装置100の耐圧を高めることができる。又は、半導体装置100の耐圧を維持したまま、n形ドリフト領域1におけるn形不純物濃度を高め、半導体装置100のオン抵抗を低減できる。
半導体装置100の各構成要素の材料の一例を説明する。
形ドリフト領域1、p形ベース領域2、n形ソース領域3、p形コンタクト領域4、及びn形ドレイン領域5は、半導体材料として、シリコン(Si)又は炭化シリコン(SiC)を含む。半導体材料としてシリコンが用いられる場合、n形不純物として、ヒ素(As)、リン(P)、またはアンチモン(Sb)を用いることができる。p形不純物として、ボロン(B)を用いることができる。
第1導電部11及びゲート電極20は、ポリシリコンなどの導電材料を含む。導電材料には、不純物が添加されていても良い。
第1絶縁部31、第2絶縁部32、ゲート絶縁部33、及び絶縁部34は、酸化シリコンなどの絶縁材料を含む。第2絶縁部32は、不純物(例えばリン)を含んでいても良い。例えば、第2絶縁部32における不純物濃度は、第1絶縁部31における不純物濃度よりも高い。第1絶縁部31における不純物濃度は、ゼロであっても良い。
ドレイン電極41及びソース電極42は、アルミニウムなどの金属を含む。
図2~図4は、実施形態に係る半導体装置の製造工程を表す工程断面図である。
図2~図4を参照して、実施形態に係る半導体装置100の製造方法の一例を説明する。
まず、半導体基板Sを用意する。半導体基板Sは、n形半導体領域5aと、n形半導体領域5aの上に設けられたn形半導体領域1aと、を有する。n形半導体領域1aの上面にY方向に延びる複数のトレンチTを形成する。図2(a)に表したように、n形半導体領域1aの上面及びトレンチTの内面に沿って、絶縁層31aを形成する。絶縁層31aは、半導体基板Sを熱酸化することで形成される。又は、化学気相成長法(Chemical Vapor Deposition,CVD)により、n形半導体領域1aの上面及びトレンチTの内面に沿って絶縁材料(例えば酸化シリコン)を堆積させることで絶縁層31aを形成しても良い。
絶縁層31aの上に、トレンチTを埋め込む導電層11aを形成する。導電層11aは、ポリシリコンなどの導電材料をCVDにより堆積することで形成される。この導電層11aは、導電性不純物(例えばリン)を拡散させる製法で形成される。又は、導電層11aは、ドープドポリシリコンをCVDにより堆積することで形成しても良い。導電層11aの一部を、ケミカルドライエッチング(Chemical Dry Etching,CDE)などで除去し、導電層の上面を後退させる。これにより、図2(b)に表したように、複数のトレンチT内にそれぞれ分断して設けられた複数の導電層11aが形成される。
ウェットエッチング又はCDEにより、絶縁層31aの上面を後退させる。これにより、図3(a)に表したように、導電層11aの上部が露出する。以降では、露出した導電層11aの上部を、露出部と呼ぶ。この状態で、以下の第1酸化処理及び第2酸化処理を実行する。
第1酸化処理では、酸素を含むガス中にて、第1温度で半導体基板Sを加熱する。これにより、導電層11a及びn形半導体領域1aが酸化される。第1温度は、導電層11aの酸化レートがn形半導体領域1aの酸化レートよりも早くなるように設定される。酸化レートは、例えば、単位時間あたりに酸化した導電層又は半導体領域の厚みで表される。導電層11aがリンを添加したポリシリコンを含み、n形半導体領域1aが単結晶シリコンを含む場合、第1温度は、750度以上850度以下に設定されることが望ましい。
例えば、第1酸化処理では、酸素(O)及び水素(H)を含むガス中で半導体基板Sが加熱される。ガスは、さらに窒素(N)を含んでいても良い。半導体基板Sは、オゾン(O)を含むガス中又は水蒸気中で加熱されても良い。
例えば、第1酸化処理は、導電層11aの露出部が全て酸化するまで継続される。導電層11aの露出部が酸化されることで、図3(b)に表したように、絶縁層32aが形成される。このとき、絶縁層32a中に空隙Vが形成される。また、第1酸化処理により、露出したn形半導体領域1aの表面に、絶縁層33aが形成される。
空隙Vは、以下の理由により形成されると考えられる。
導電層11aのX方向における中央には、シームが存在する。シームは、微小な空隙であり、Z方向に沿って延伸している。シームは、例えば以下のように形成される。
導電層11aを形成する際、絶縁層31aの内壁面から垂直方向に導電材料が堆積していく。例えば、内壁面のうち、Z方向に沿う一方の内側面と、Z方向に沿う他方の内側面と、では、X方向に向けて導電材料が堆積していく。導電材料の堆積が進むと、トレンチTのX方向における略中央で、一方の内側面に堆積した導電材料と、他方の内側面に堆積した導電材料と、が接する。このとき、内壁面上の各点における堆積量のばらつきにより、トレンチTのX方向における略中央では、材料が充填されていない空間が発生する。この結果、シームが形成される。
導電層11aの露出部が酸化される際、酸化される表面の垂直方向に沿って、外側に向けて力が生じる。例えば、露出部の側面が酸化された際には、X方向に沿って外側に向けて力が生じる。また、この外側に向けた力は、酸化レートが早いほど高まると考えられる。導電層11aに対する酸化レートの早い第1酸化処理を実行することで、シームを境として、露出部の左側と右側が互いに反対方向に引っ張られる。この結果、露出部のシームが存在していた部分に、空隙Vが形成される。
第2酸化処理は、第1酸化処理の後に実行される。第2酸化処理では、酸素を含むガス中にて、第2温度で半導体基板Sを加熱する。第2温度は、第1温度よりも高く設定される。第2温度は、950度以上1100度以下に設定されることが望ましい。第2酸化処理は、絶縁層33aの厚みを大きくするために実行される。
絶縁層31a~絶縁層33aの上にトレンチTを埋め込む導電層20aを形成する。この導電層20aは、ポリシリコンなどの導電材料をCVDにより堆積することで形成される。導電層20aは、導電性不純物(例えばリン)を拡散させる製法で形成される。又は、導電層20aは、ドープドポリシリコンをCVDにより堆積することで形成しても良い。導電層20aの一部を、CDEなどで除去し、導電層20aの上面を後退させる。これにより、図4(a)に表したように、複数のトレンチT内に複数の導電層20aがそれぞれ形成される。それぞれの導電層20aは、絶縁層32aによりX方向において分断された第1導電部分21a及び第2導電部分22aを含む。
トレンチT同士の間のn形半導体領域1aの上部に、p形不純物及びn形不純物を順次イオン注入し、p形半導体領域2a及びn形半導体領域3aを形成する。複数の導電層20aを覆う絶縁層34aを形成する。絶縁層33aの一部及び絶縁層34aの一部を除去する。これにより、開口OPを形成する。例えば、開口OPを形成するために、それぞれのn形半導体領域3aの一部及びそれぞれのp形半導体領域2aの一部が除去される。開口OPは、それぞれ、n形半導体領域3aを通ってp形半導体領域2aに達する。開口OPを通してp形半導体領域2aにp形不純物をイオン注入し、図4(b)に表したように、p形半導体領域4aを形成する。
絶縁層34aの上に、開口OPを埋め込む金属層を形成する。その後、n形半導体領域5aが所定の厚さになるまで半導体基板Sの下面を研削する。研削した下面に別の金属層を形成する。以上の工程により、図1に表した半導体装置100が製造される。
図5は、実施形態に係る半導体装置のゲート電極近傍を拡大した断面図である。
図5を参照して、実施形態の効果を説明する。実施形態に係る半導体装置100において、第1電極部分21とソース電極42との間には、図5に表したように、容量C1~C3が存在する。
容量C1は、第1電極部分21とp形ベース領域2との間に発生する容量成分を示している。容量C2及びC3は、第1電極部分21と第1導電部11との間に発生する容量成分を示している。容量C2は、第1電極部分21と第1導電部11との間の最短経路において発生する容量成分を示している。容量C3は、空隙Vを通過する経路において発生する容量成分を示している。第1電極部分21とソース電極42との間の容量は、容量C1~C3の合計で表される。
容量C3は、容量C3、容量C3、及び容量C3から構成される。容量C3は、第1電極部分21と空隙Vとの間で発生する容量成分を示している。容量C3は、空隙V中で発生する容量成分を示している。容量C3は、空隙Vと第1導電部11との間で発生する容量成分を示している。
空隙Vには、例えば空気が含まれる。空隙Vには、酸素と水素の混合ガスが含まれていても良い。空隙Vは、減圧されていても良い。いずれの場合においても、空隙Vにおける比誘電率は、絶縁体の比誘電率よりも低くなる。従って、実施形態によれば、空隙Vが設けられておらず、空隙Vに代えて酸化物が設けられている場合に比べて、容量C3を低減できる。容量C3の低減により、容量C3を低減できる。この結果、第1電極部分21とソース電極42との間の容量を低減できる。第1電極部分21とソース電極42との間の容量を低減することで、半導体装置100のスイッチング速度を向上させ、半導体装置100のスイッチング損失を低減できる。
第2電極部分22とソース電極42との間には、容量C1~C3と同様に、容量C4~C6が存在する。容量C4は、第2電極部分22とp形ベース領域2との間に発生する容量成分を示している。容量C5及びC6は、第2電極部分22と第1導電部11との間に発生する容量成分を示している。容量C5は、第2電極部分22と第1導電部11との間の最短経路において発生する容量成分を示している。容量C6は、空隙Vを通過する経路において発生する容量成分を示している。第2電極部分22とソース電極42との間の容量は、容量C4~C6の合計で表される。
容量C6は、容量C6、容量C6、及び容量C6から構成される。容量C6は、第2電極部分22と空隙Vとの間で発生する容量成分を示している。容量C6は、空隙V中で発生する容量成分を示している。容量C6は、空隙Vと第1導電部11との間で発生する容量成分を示している。
実施形態によれば、空隙Vに代えて酸化物が設けられている場合に比べて、容量C6を低減できる。この結果、第2電極部分22とソース電極42との間の容量を低減でき、半導体装置100のスイッチング損失を低減できる。
実施形態の別の効果を説明する。第2絶縁部32は、第1導電部11、第1電極部分21、及び第2電極部分22に囲まれている。これらに囲まれた第2絶縁部32に空隙Vが設けられていると、第1導電部11とゲート電極20との間における絶縁破壊の発生を抑制し、半導体装置100の信頼性を向上できる。
電位が異なる導電体同士の間の絶縁破壊は、例えば、パーコレーションモデルと呼ばれるモデルを用いて説明される。パーコレーションモデルの概要は、以下の通りである。2つの導電体同士の間に電圧が印加されると、それらの間の絶縁体に、球形の電子トラップ(欠陥)がランダムに発生する。電子トラップは、時間の経過とともに増大する。2つの導電体同士が複数の電子トラップで繋がると、絶縁破壊が生じる。
空隙Vでは、上述した電子トラップが発生しない。従って、空隙Vが設けられると、第1導電部11とゲート電極20との間において、複数の電子トラップの繋がりが発生し難くなる。この結果、第1導電部11とゲート電極20との間における絶縁破壊の発生を抑制でき、半導体装置100の信頼性を向上できる。
実施形態のさらに別の効果を説明する。第2絶縁部32に空隙Vが設けられていると、半導体装置100の製造工程において、半導体基板Sに加わる応力を低減できる。具体的には、半導体装置100の製造工程において、半導体基板Sのn形半導体領域1a側には、圧縮応力が発生する。例えば、図3(b)に表した工程の後、ゲート電極を形成するための導電層20aにリンを拡散させた際、導電層20aの体積が膨張し、大きな圧縮応力が発生する。空隙Vが設けられていると、空隙Vの一部が潰れることで、圧縮応力を緩和できる。この結果、例えば、圧縮応力によるn形半導体領域1aの結晶欠陥の発生を抑制でき、ドレイン電極41とソース電極42との間のリーク電流を低減できる。
半導体装置100の製造工程において、空隙Vがより形成され易く、又は空隙Vの体積がより大きくなるように、第1酸化処理による導電層11aの酸化レートは、より大きいことが望ましい。導電層11aの酸化レートを増大させるためには、導電層11aが不純物(例えばリン)を含むことが効果的である。さらに、酸素(O)及び水素(H)を含むガス中で半導体基板Sを加熱することで、導電層11aの酸化レートをさらに増大できる。また、導電層11aの幅(X方向における長さ)が広いと、第1酸化処理において、露出した導電層11aの上部を酸化するのに時間を要する。導電層11aがX方向において全て酸化されないと、空隙Vは形成されない。このため、導電層11aの上部における幅は、図2(b)に表した状態において、400nm以下であることが望ましい。
空隙Vの体積を大きくすることで、第1導電部11とゲート電極20との間における絶縁破壊の発生をさらに抑制し、且つドレイン電極41とソース電極42との間のリーク電流をさらに低減できる。
(第1変形例)
図6及び図7は、第1変形例に係る半導体装置の一部を表す斜視断面図である。
図6に表した半導体装置111は、第2導電部12をさらに有する。第2導電部12は、第1電極部分21と第2電極部分22との間に設けられ、第2絶縁部32に囲まれている。第2導電部12は、第1導電部11、第1電極部分21、第2電極部分22、及び空隙Vから離れている。第2導電部12は、Z方向において、第1導電部11と空隙Vとの間に位置する。第2導電部12は、例えばソース電極42と電気的に接続されている。又は、第2導電部12の電位は、フローティングであっても良い。
図7に表した半導体装置112では、第2導電部12は、空隙Vの上に設けられている。空隙Vは、Z方向において、第1導電部11と第2導電部12との間に位置する。
第2導電部12は、第1酸化処理において、導電層11aの露出部を酸化した際に、酸化されなかった露出部の一部である。第2導電部12が形成される位置は、露出部の形状に依存すると考えられる。
図8は、第1変形例に係る半導体装置の製造工程を表す断面図である。
図8(a)及び図8(c)は、図3(a)に表した工程を実施した後の、導電層11aの露出部近傍を表している。
図8(a)に表した例では、露出部の幅が、下に向かうほど広がっている。この場合、比較的幅の狭い露出部上部は、全て酸化されて空隙Vが形成される。比較的幅の広い露出部下部は、全て酸化されずに第2導電部12が形成される。
図8(c)に表した例では、露出部の幅が、上に向かうほど広がっている。この場合、比較的幅の狭い露出部下部は、全て酸化されて空隙Vが形成される。比較的幅の広い露出部上部は、全て酸化されずに第2導電部12が形成される。
(第2変形例)
図9~図11は、第2変形例に係る半導体装置の一部を表す斜視断面図である。
図9に表した半導体装置121では、第2絶縁部32が、第1絶縁部分P1及び第2絶縁部分P2を有する。第1絶縁部分P1には、空隙Vが設けられている。第2絶縁部分P2には、空隙Vが設けられていない。第2絶縁部分P2は、第1絶縁部分P1とY方向において並んでいる。例えば、第1絶縁部分P1と第2絶縁部分P2は、Y方向において交互に設けられている。
図10に表した半導体装置122では、第2絶縁部32が、第1絶縁部分P1及び第3絶縁部分P3を有する。第3絶縁部分P3には、第2導電部12が設けられており、空隙Vが設けられていない。第3絶縁部分P3は、第1絶縁部分P1とY方向において並んでいる。例えば、第2導電部12の少なくとも一部は、空隙VとY方向において並んでいる。例えば、第1絶縁部分P1と第3絶縁部分P3は、Y方向において交互に設けられている。
図11に表した半導体装置123では、第2絶縁部32が、第1絶縁部分P1~第3絶縁部分P3を有する。第1絶縁部分P1~第3絶縁部分P3は、Y方向において互いに並んでいる。第1絶縁部分P1~第3絶縁部分P3の並ぶ順番は、図11に示す例に限定されず、任意である。
(第3変形例)
図12は、第3変形例に係る半導体装置の一部を表す斜視断面図である。
図12に表した半導体装置130では、ゲート電極20が第3電極部分23をさらに有する。第3電極部分23は、第1電極部分21の上部と第2電極部分22の上部とを接続している。第3電極部分23は、第2絶縁部32の上に位置する。
以上で説明した各変形例によれば、実施形態と同様に、半導体装置のスイッチング損失の低減、半導体装置の信頼性向上、及び半導体装置におけるリーク電流の低減が可能となる。
以上で説明した各変形例の構造は、適宜組み合わせることが可能である。例えば、第1変形例又は第2変形例に係る半導体装置において、ゲート電極20が第3電極部分23を有していても良い。
以上で説明した各実施形態における、各半導体領域の間の不純物濃度の相対的な高低については、例えば、SCM(走査型静電容量顕微鏡)を用いて確認することが可能である。なお、各半導体領域におけるキャリア濃度は、各半導体領域において活性化している不純物濃度と等しいものとみなすことができる。従って、各半導体領域の間のキャリア濃度の相対的な高低についても、SCMを用いて確認することができる。また、各半導体領域における不純物濃度については、例えば、SIMS(二次イオン質量分析法)により測定することが可能である。
以上、本発明のいくつかの実施形態を例示したが、これらの実施形態は、例として提示したものであり、発明の範囲を限定することは意図していない。これら新規な実施形態は、その他の様々な形態で実施されることが可能であり、発明の要旨を逸脱しない範囲で、種々の省略、置き換え、変更などを行うことができる。これら実施形態やその変形例は、発明の範囲や要旨に含まれるとともに、特許請求の範囲に記載された発明とその均等の範囲に含まれる。また、前述の各実施形態は、相互に組み合わせて実施することができる。
1 n形ドリフト領域、 1a n形半導体領域、 2 p形ベース領域、 2a p形半導体領域、 3 n形ソース領域、 3a n形半導体領域、 4 p形コンタクト領域、 4a p形半導体領域、 5 n形ドレイン領域、 5a n形半導体領域、 11 第1導電部、 11a 導電層、 12 第2導電部、 20 ゲート電極、 20a 導電層、 21 第1電極部分、 21a 第1導電部分、 22 第2電極部分、 22a 第2導電部分、 23 第3電極部分、 31 第1絶縁部、 31a 絶縁層、 32 第2絶縁部、 32a 絶縁層、 33 ゲート絶縁部、 33a 絶縁層、 34 絶縁部、 34a 絶縁層、 41 ドレイン電極、 42 ソース電極、 100、111、112、121~123、130 半導体装置、 C1~C6 容量、 OP 開口、 P1 第1絶縁部分、 P2 第2絶縁部分、 P3 第3絶縁部分、 S 半導体基板、 T トレンチ、 V 空隙

Claims (9)

  1. 第1電極と、
    前記第1電極の上に設けられ、前記第1電極と電気的に接続された第1導電形の第1半導体領域と、
    前記第1半導体領域の上に設けられた第2導電形の第2半導体領域と、
    前記第2半導体領域の上に設けられた第1導電形の第3半導体領域と、
    前記第1半導体領域中に第1絶縁部を介して設けられた第1導電部と、
    前記第1導電部の上に位置し且つ空隙を含む第2絶縁部と、
    前記第1電極から前記第1半導体領域に向かう第1方向に垂直な第2方向において前記第2半導体領域と前記第2絶縁部との間に位置する第1電極部分を有し、前記第1導電部から離れたゲート電極と、
    前記第2半導体領域及び前記第3半導体領域の上に設けられ、前記第2半導体領域、前記第3半導体領域、及び前記第1導電部と電気的に接続された第2電極と、
    を備えた半導体装置。
  2. 前記ゲート電極は、第2電極部分をさらに有し、
    前記第2絶縁部は、前記第2方向において、前記第1電極部分と前記第2電極部分との間に位置する、請求項1記載の半導体装置。
  3. 前記ゲート電極は、前記第2絶縁部の上に設けられた第3電極部分をさらに有し、
    前記第3電極部分は、前記第1電極部分の上部及び前記第2電極部分の上部に接続された請求項2記載の半導体装置。
  4. 前記空隙は、前記第1方向において、前記第1導電部と前記第2電極との間に位置する、請求項1~3のいずれか1つに記載の半導体装置。
  5. 前記第2絶縁部中に設けられ、前記第1導電部及び前記ゲート電極から離れた第2導電部をさらに備えた請求項1~4のいずれか1つに記載の半導体装置。
  6. 前記第2導電部は、前記第2電極と電気的に接続された請求項5記載の半導体装置。
  7. 前記第2絶縁部は、
    前記空隙を含む第1絶縁部分と、
    前記第1方向及び前記第2方向に垂直な第3方向において前記第1絶縁部分と並び、
    前記空隙を含まない第2絶縁部分と、
    を有する請求項1~4のいずれか1つに記載の半導体装置。
  8. 前記第2絶縁部中に設けられ、前記第1導電部及び前記ゲート電極から離れた第2導電部をさらに備え、
    前記第2絶縁部は、
    前記空隙を含む第1絶縁部分と、
    前記第1方向及び前記第2方向に垂直な第3方向において前記第1絶縁部分と並び、
    前記第2導電部を含み、前記空隙を含まない第3絶縁部分と、
    を有する請求項1~4のいずれか1つに記載の半導体装置。
  9. 前記第2絶縁部は、不純物を含み、
    前記第2絶縁部における不純物濃度は、前記第1絶縁部における不純物濃度よりも高い請求項1~8のいずれか1つに記載の半導体装置。
JP2022081242A 2019-02-25 2022-05-18 半導体装置 Active JP7383760B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2022081242A JP7383760B2 (ja) 2019-02-25 2022-05-18 半導体装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2019031208A JP7077251B2 (ja) 2019-02-25 2019-02-25 半導体装置
JP2022081242A JP7383760B2 (ja) 2019-02-25 2022-05-18 半導体装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2019031208A Division JP7077251B2 (ja) 2019-02-25 2019-02-25 半導体装置

Publications (3)

Publication Number Publication Date
JP2022107025A true JP2022107025A (ja) 2022-07-20
JP2022107025A5 JP2022107025A5 (ja) 2022-08-03
JP7383760B2 JP7383760B2 (ja) 2023-11-20

Family

ID=72142730

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2019031208A Active JP7077251B2 (ja) 2019-02-25 2019-02-25 半導体装置
JP2022081242A Active JP7383760B2 (ja) 2019-02-25 2022-05-18 半導体装置

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2019031208A Active JP7077251B2 (ja) 2019-02-25 2019-02-25 半導体装置

Country Status (3)

Country Link
US (1) US10840368B2 (ja)
JP (2) JP7077251B2 (ja)
CN (1) CN111613675B (ja)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7077251B2 (ja) * 2019-02-25 2022-05-30 株式会社東芝 半導体装置
JP7249269B2 (ja) * 2019-12-27 2023-03-30 株式会社東芝 半導体装置およびその製造方法
JP7317752B2 (ja) * 2020-03-17 2023-07-31 株式会社東芝 半導体装置
JP2022135310A (ja) * 2021-03-05 2022-09-15 株式会社東芝 半導体装置およびその製造方法
JP7013606B1 (ja) 2021-03-09 2022-01-31 株式会社東芝 半導体装置、及び半導体装置の製造方法
US11777026B2 (en) 2021-06-21 2023-10-03 Infineon Technologies Austria Ag Power semiconductor device having low-k dielectric gaps between adjacent metal contacts
CN115799307B (zh) * 2022-11-29 2023-07-21 上海功成半导体科技有限公司 屏蔽栅功率器件及其制备方法

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007512700A (ja) * 2003-11-29 2007-05-17 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ トレンチ絶縁ゲート電界効果トランジスタ
JP2008227514A (ja) * 2003-12-30 2008-09-25 Fairchild Semiconductor Corp パワー半導体デバイスおよびその製造方法
JP2010199304A (ja) * 2009-02-25 2010-09-09 Fuji Electric Systems Co Ltd 半導体装置の製造方法
JP2012204590A (ja) * 2011-03-25 2012-10-22 Toshiba Corp 半導体装置およびその製造方法
JP5627494B2 (ja) * 2011-02-09 2014-11-19 株式会社東芝 半導体装置およびその製造方法
WO2015019862A1 (ja) * 2013-08-06 2015-02-12 富士電機株式会社 トレンチゲートmos型半導体装置およびその製造方法
JP2020136587A (ja) * 2019-02-25 2020-08-31 株式会社東芝 半導体装置

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54154515A (en) 1978-05-24 1979-12-05 Kureha Chem Ind Co Ltd Slowly releasing drug
JPS60159708U (ja) 1984-03-30 1985-10-24 新明和工業株式会社 コンパクタにおけるコンテナの固縛装置
JP2000243930A (ja) 1999-02-22 2000-09-08 Toshiba Corp 半導体装置の製造方法
JP2007035841A (ja) * 2005-07-26 2007-02-08 Toshiba Corp 半導体装置
CN101656268A (zh) * 2009-07-24 2010-02-24 上海宏力半导体制造有限公司 金属氧化物半导体场效应晶体管及其制造方法
JP2013062344A (ja) 2011-09-13 2013-04-04 Toshiba Corp 半導体装置およびその製造方法
JP2013065774A (ja) * 2011-09-20 2013-04-11 Toshiba Corp 半導体装置およびその製造方法
JP2014027182A (ja) 2012-07-27 2014-02-06 Toshiba Corp 半導体装置
KR101983309B1 (ko) 2012-10-26 2019-05-29 삼성전자주식회사 메모리 소자 및 이의 제조방법
JP5799046B2 (ja) 2013-03-22 2015-10-21 株式会社東芝 半導体装置
JP2016167519A (ja) 2015-03-09 2016-09-15 株式会社東芝 半導体装置
JP2017038015A (ja) * 2015-08-12 2017-02-16 株式会社東芝 半導体装置
US10388783B2 (en) 2016-02-17 2019-08-20 Polar Semiconductor, Llc Floating-shield triple-gate MOSFET
JP6426642B2 (ja) 2016-03-08 2018-11-21 株式会社東芝 半導体装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007512700A (ja) * 2003-11-29 2007-05-17 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ トレンチ絶縁ゲート電界効果トランジスタ
JP2008227514A (ja) * 2003-12-30 2008-09-25 Fairchild Semiconductor Corp パワー半導体デバイスおよびその製造方法
JP2010199304A (ja) * 2009-02-25 2010-09-09 Fuji Electric Systems Co Ltd 半導体装置の製造方法
JP5627494B2 (ja) * 2011-02-09 2014-11-19 株式会社東芝 半導体装置およびその製造方法
JP2012204590A (ja) * 2011-03-25 2012-10-22 Toshiba Corp 半導体装置およびその製造方法
WO2015019862A1 (ja) * 2013-08-06 2015-02-12 富士電機株式会社 トレンチゲートmos型半導体装置およびその製造方法
JP2020136587A (ja) * 2019-02-25 2020-08-31 株式会社東芝 半導体装置

Also Published As

Publication number Publication date
JP2020136587A (ja) 2020-08-31
US10840368B2 (en) 2020-11-17
JP7077251B2 (ja) 2022-05-30
JP7383760B2 (ja) 2023-11-20
CN111613675A (zh) 2020-09-01
US20200273978A1 (en) 2020-08-27
CN111613675B (zh) 2023-11-28

Similar Documents

Publication Publication Date Title
JP7077251B2 (ja) 半導体装置
JP6106310B2 (ja) ハイブリッド能動フィールドギャップ拡張ドレインmosトランジスタ
CN101401212B (zh) 绝缘栅极型半导体器件及其制造方法
US7981783B2 (en) Semiconductor device and method for fabricating the same
JP6378220B2 (ja) 半導体装置
US7521741B2 (en) Shielding structures for preventing leakages in high voltage MOS devices
JP2012009545A (ja) 半導体装置の製造方法
US11495679B2 (en) Semiconductor device and method for manufacturing the same
TWI751431B (zh) 具有低閃爍雜訊的半導體裝置及其形成方法
CN100452437C (zh) 低能量多沟道全耗尽量子井互补式金氧半导体场效晶体管
JP5522907B2 (ja) SiC膜の加工方法、半導体装置およびその製造方法
JP5037103B2 (ja) 炭化珪素半導体装置
JP2007243117A (ja) 高耐圧mosトランジスタの製造方法
US20090152670A1 (en) Semiconductor device and method of fabricating the same
TWI673870B (zh) 高壓元件及其製造方法
JP2010192691A (ja) 半導体装置
JP2009026809A (ja) 半導体装置とその製造方法
JP2007180244A (ja) 半導体装置及びその製造方法
US20220285487A1 (en) Superjunction semiconductor device with different effective epitaxial layer thicknesses and method of manufacturing same
TWI668802B (zh) 金屬氧化物半導體元件及其製造方法
JP2024001290A (ja) 半導体装置
KR20100108222A (ko) 반도체 디바이스 및 반도체 디바이스를 제조하는 방법
TW202324509A (zh) 半導體裝置以及其製作方法
JP2022144513A (ja) 半導体装置
JP2010219374A (ja) 半導体装置及びその製造方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20220518

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20220722

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20230519

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20230518

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20230623

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20230714

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20231010

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20231108

R150 Certificate of patent or registration of utility model

Ref document number: 7383760

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150