JP2022031540A - 半導体装置の製造方法 - Google Patents
半導体装置の製造方法 Download PDFInfo
- Publication number
- JP2022031540A JP2022031540A JP2021213898A JP2021213898A JP2022031540A JP 2022031540 A JP2022031540 A JP 2022031540A JP 2021213898 A JP2021213898 A JP 2021213898A JP 2021213898 A JP2021213898 A JP 2021213898A JP 2022031540 A JP2022031540 A JP 2022031540A
- Authority
- JP
- Japan
- Prior art keywords
- electrode
- metal film
- film
- semiconductor device
- manufacturing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 137
- 238000000034 method Methods 0.000 title claims abstract description 63
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 48
- 239000002184 metal Substances 0.000 claims abstract description 187
- 229910052751 metal Inorganic materials 0.000 claims abstract description 187
- 239000000758 substrate Substances 0.000 claims abstract description 33
- 238000000151 deposition Methods 0.000 claims abstract description 11
- 238000007772 electroless plating Methods 0.000 claims abstract description 7
- 238000000059 patterning Methods 0.000 claims abstract description 6
- 230000001681 protective effect Effects 0.000 claims description 29
- 230000008642 heat stress Effects 0.000 abstract description 3
- 239000003963 antioxidant agent Substances 0.000 description 25
- 230000003078 antioxidant effect Effects 0.000 description 25
- 229910000679 solder Inorganic materials 0.000 description 13
- 238000007747 plating Methods 0.000 description 12
- 238000004544 sputter deposition Methods 0.000 description 10
- 238000007740 vapor deposition Methods 0.000 description 9
- 230000000694 effects Effects 0.000 description 8
- 229910052802 copper Inorganic materials 0.000 description 6
- 230000035882 stress Effects 0.000 description 6
- 230000015572 biosynthetic process Effects 0.000 description 5
- 239000007769 metal material Substances 0.000 description 5
- 238000005516 engineering process Methods 0.000 description 4
- 238000001459 lithography Methods 0.000 description 4
- 230000008646 thermal stress Effects 0.000 description 4
- 229910052737 gold Inorganic materials 0.000 description 3
- 238000010438 heat treatment Methods 0.000 description 3
- 229910052759 nickel Inorganic materials 0.000 description 3
- 230000003647 oxidation Effects 0.000 description 3
- 238000007254 oxidation reaction Methods 0.000 description 3
- 229910000838 Al alloy Inorganic materials 0.000 description 2
- 239000004642 Polyimide Substances 0.000 description 2
- 238000009713 electroplating Methods 0.000 description 2
- 238000005304 joining Methods 0.000 description 2
- 229920001721 polyimide Polymers 0.000 description 2
- NWONKYPBYAMBJT-UHFFFAOYSA-L zinc sulfate Chemical compound [Zn+2].[O-]S([O-])(=O)=O NWONKYPBYAMBJT-UHFFFAOYSA-L 0.000 description 2
- 238000005275 alloying Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000007872 degassing Methods 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 238000003825 pressing Methods 0.000 description 1
- 238000005476 soldering Methods 0.000 description 1
Images
Abstract
Description
(半導体装置の構成)
図1は、実施の形態1における半導体装置の構成を示す断面図である。半導体装置は、半導体基板1、第1電極2、第3電極3、保護膜4、第1金属膜5、第2電極6、第2金属膜7および第3金属膜8で構成される。
実施の形態1における半導体装置の製造方法を説明する。図2は、実施の形態1における半導体装置の製造方法を示すフローチャートである。
実施の形態1における半導体装置の製造方法についての効果を説明する前に、前提技術を説明する。図3は、前提技術における半導体装置の構成を示す断面図である。前提技術における半導体装置は、第1金属膜5および第2金属膜7が設けられていない点で、図1に示される半導体装置と相違する。前提技術における半導体装置の表面1a側に形成された第3金属膜8と、裏面1b側に形成された第3金属膜8との体積差により、半導体装置は上に凸、つまり表面1a側に凸の形状を有する。
実施の形態1における半導体装置の製造方法においては、保護膜4の開口部の割合に応じて第1金属膜5の厚さt1と第2金属膜7の厚さt2との比率が調整される。第1金属膜5の厚さt1および第2金属膜7の厚さt2は、t1>t2の関係を有する。それにより、第1金属膜5および第2金属膜7の厚さの差によって発生する応力が制御可能となり、反りの方向および反り量が調整される。
実施の形態2における半導体装置および半導体装置の製造方法を説明する。なお、実施の形態1と同様の構成および動作については説明を省略する。
以上のように、実施の形態2における半導体装置の製造方法においては、第1電極2および第1金属膜5を形成した後、半導体基板1の一方の主面に、第1電極2および第1金属膜5がそれぞれ有するパターンの端部を覆う保護膜4を形成する。
実施の形態3における半導体装置および半導体装置の製造方法を説明する。なお、実施の形態1または2と同様の構成および動作については説明を省略する。
以上のように、実施の形態3における半導体装置の製造方法においては、第1電極2を形成する際に、半導体基板1の一方の主面に、第1導電膜をパターニングすることにより、第1電極2とは離間して設けられる第3電極3をさらに形成し、第1金属膜5を形成する際に、第1金属膜5は第3電極3上を除いて形成される。
実施の形態4における半導体装置および半導体装置の製造方法を説明する。なお、実施の形態1から3のいずれかと同様の構成および動作については説明を省略する。
以上のように、実施の形態4における半導体装置の製造方法においては、第1金属膜5を形成した後に続いて、第1金属膜5上に、第1金属膜5の表面の酸化を防止する第1酸化防止膜9を形成し、第2金属膜7を形成した後に続いて、第2金属膜7上に、第2金属膜7の表面の酸化を防止する第2酸化防止膜10を形成し、第3金属膜8を無電解めっきによって一括して形成する前に、第1酸化防止膜9と第2酸化防止膜10とを除去する。
Claims (3)
- 半導体基板の一方の主面に、第1導電膜を堆積してパターニングすることにより、第1電極を形成し、
前記第1電極上に、前記第1電極が有するパターンに対応する第1金属膜を形成し、
前記半導体基板の前記一方の主面に、前記第1電極の前記パターンの端部を覆い、かつ、前記第1金属膜の少なくとも一部が露出する開口部を含む保護膜を形成し、
前記半導体基板の他方の主面に、第2導電膜を堆積することにより、第2電極を形成し、
前記第2電極上に、前記第1金属膜よりも薄い第2金属膜を形成し、
前記開口部内の前記第1金属膜上および前記第2金属膜上のそれぞれに第3金属膜を、無電解めっきによって一括に形成する、半導体装置の製造方法。 - 前記保護膜は、前記第1電極および前記第1金属膜を形成した後、前記半導体基板の前記一方の主面に、前記第1電極の前記パターンの前記端部と前記第1金属膜が有するパターンの端部との両方を覆うように形成される、請求項1に記載の半導体装置の製造方法。
- 前記第1電極を形成する際に、前記半導体基板の前記一方の主面に、前記第1導電膜をパターニングすることにより、前記第1電極とは離間して設けられる第3電極をさらに形成し、
前記第1金属膜を形成する際に、前記第1金属膜は前記第3電極上を除いて形成され、
前記半導体基板は、前記第1電極と前記第2電極と前記第3電極とを含む半導体素子を含み、
前記第3電極は、前記半導体素子のスイッチング動作を制御するための電圧信号が印加される電極である、請求項1または請求項2に記載の半導体装置の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2021213898A JP7229330B2 (ja) | 2018-01-19 | 2021-12-28 | 半導体装置の製造方法 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018007227A JP7005356B2 (ja) | 2018-01-19 | 2018-01-19 | 半導体装置の製造方法 |
JP2021213898A JP7229330B2 (ja) | 2018-01-19 | 2021-12-28 | 半導体装置の製造方法 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018007227A Division JP7005356B2 (ja) | 2018-01-19 | 2018-01-19 | 半導体装置の製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2022031540A true JP2022031540A (ja) | 2022-02-18 |
JP7229330B2 JP7229330B2 (ja) | 2023-02-27 |
Family
ID=87888224
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2021213898A Active JP7229330B2 (ja) | 2018-01-19 | 2021-12-28 | 半導体装置の製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP7229330B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP4358131A1 (en) * | 2022-10-18 | 2024-04-24 | Semiconductor Components Industries, LLC | Semiconductor device with stacked conductive layers and related methods |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005019830A (ja) * | 2003-06-27 | 2005-01-20 | Denso Corp | 半導体装置の製造方法 |
JP2007019412A (ja) * | 2005-07-11 | 2007-01-25 | Denso Corp | 半導体装置およびその製造方法 |
JP2011077460A (ja) * | 2009-10-02 | 2011-04-14 | Toyota Motor Corp | 半導体装置と、その製造方法 |
WO2016163319A1 (ja) * | 2015-04-06 | 2016-10-13 | 三菱電機株式会社 | 半導体素子及びその製造方法 |
WO2016189643A1 (ja) * | 2015-05-26 | 2016-12-01 | 三菱電機株式会社 | 半導体装置の製造方法 |
-
2021
- 2021-12-28 JP JP2021213898A patent/JP7229330B2/ja active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005019830A (ja) * | 2003-06-27 | 2005-01-20 | Denso Corp | 半導体装置の製造方法 |
JP2007019412A (ja) * | 2005-07-11 | 2007-01-25 | Denso Corp | 半導体装置およびその製造方法 |
JP2011077460A (ja) * | 2009-10-02 | 2011-04-14 | Toyota Motor Corp | 半導体装置と、その製造方法 |
WO2016163319A1 (ja) * | 2015-04-06 | 2016-10-13 | 三菱電機株式会社 | 半導体素子及びその製造方法 |
WO2016189643A1 (ja) * | 2015-05-26 | 2016-12-01 | 三菱電機株式会社 | 半導体装置の製造方法 |
US20180114766A1 (en) * | 2015-05-26 | 2018-04-26 | Mitsubishi Electric Corporation | Method of manufacturing semiconductor device |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP4358131A1 (en) * | 2022-10-18 | 2024-04-24 | Semiconductor Components Industries, LLC | Semiconductor device with stacked conductive layers and related methods |
Also Published As
Publication number | Publication date |
---|---|
JP7229330B2 (ja) | 2023-02-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8823175B2 (en) | Reliable area joints for power semiconductors | |
JP6264230B2 (ja) | 半導体装置 | |
JP6156381B2 (ja) | 半導体装置、半導体装置の製造方法 | |
JP6102598B2 (ja) | パワーモジュール | |
JP6816776B2 (ja) | 半導体装置 | |
JP2008016818A (ja) | 半導体装置およびその製造方法 | |
JPWO2012077305A1 (ja) | 導電路、それを用いた半導体装置及びそれらの製造方法 | |
JP2010092895A (ja) | 半導体装置及びその製造方法 | |
JP2019016738A (ja) | 半導体装置 | |
JP2022031540A (ja) | 半導体装置の製造方法 | |
JP7005356B2 (ja) | 半導体装置の製造方法 | |
JP2005033130A (ja) | 半導体装置 | |
JP6579989B2 (ja) | 半導体装置および半導体装置の製造方法 | |
JP2021007182A (ja) | 半導体装置及びその製造方法 | |
JP2019114757A (ja) | 半導体モジュール、半導体モジュールの製造方法 | |
US20190058037A1 (en) | Power semiconductor device | |
JP5418654B2 (ja) | 半導体装置 | |
JP4694594B2 (ja) | 半導体装置 | |
JP2007335782A (ja) | 半導体装置モジュールの製造方法及び半導体装置モジュール | |
JP6558969B2 (ja) | 半導体チップ、半導体装置およびそれらの製造方法 | |
JP7096963B2 (ja) | 半導体装置および半導体装置の製造方法 | |
JP2006100530A (ja) | 半導体装置とその製造方法 | |
JP2019110280A (ja) | 半導体装置の製造方法 | |
JP5151837B2 (ja) | 半導体装置の製造方法 | |
JP2020096081A (ja) | 半導体モジュール |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20211228 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20221226 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20230117 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20230214 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7229330 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |