JP2018170421A - 電子部品モジュール、及び電子部品モジュールの製造方法 - Google Patents
電子部品モジュール、及び電子部品モジュールの製造方法 Download PDFInfo
- Publication number
- JP2018170421A JP2018170421A JP2017067067A JP2017067067A JP2018170421A JP 2018170421 A JP2018170421 A JP 2018170421A JP 2017067067 A JP2017067067 A JP 2017067067A JP 2017067067 A JP2017067067 A JP 2017067067A JP 2018170421 A JP2018170421 A JP 2018170421A
- Authority
- JP
- Japan
- Prior art keywords
- electronic component
- component module
- substrate
- groove
- sealing portion
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 22
- 239000000758 substrate Substances 0.000 claims abstract description 79
- 238000007789 sealing Methods 0.000 claims abstract description 50
- 239000004020 conductor Substances 0.000 claims abstract description 10
- 238000005520 cutting process Methods 0.000 claims abstract description 7
- 239000010410 layer Substances 0.000 claims description 21
- 239000007787 solid Substances 0.000 claims description 14
- 238000004544 sputter deposition Methods 0.000 claims description 11
- 239000000463 material Substances 0.000 claims description 8
- 238000007740 vapor deposition Methods 0.000 claims description 6
- 239000011810 insulating material Substances 0.000 claims description 4
- 239000002344 surface layer Substances 0.000 claims description 3
- 238000000034 method Methods 0.000 abstract description 26
- 239000004065 semiconductor Substances 0.000 description 12
- 230000015572 biosynthetic process Effects 0.000 description 8
- 229920005989 resin Polymers 0.000 description 5
- 239000011347 resin Substances 0.000 description 5
- 239000003990 capacitor Substances 0.000 description 4
- 239000007769 metal material Substances 0.000 description 4
- 239000002245 particle Substances 0.000 description 4
- 208000032365 Electromagnetic interference Diseases 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 239000000956 alloy Substances 0.000 description 2
- 229910045601 alloy Inorganic materials 0.000 description 2
- 238000000151 deposition Methods 0.000 description 2
- 238000000926 separation method Methods 0.000 description 2
- 229920001187 thermosetting polymer Polymers 0.000 description 2
- 229910004205 SiNX Inorganic materials 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 239000000919 ceramic Substances 0.000 description 1
- 229910052804 chromium Inorganic materials 0.000 description 1
- 229910052681 coesite Inorganic materials 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 229910052906 cristobalite Inorganic materials 0.000 description 1
- XLJMAIOERFSOGZ-UHFFFAOYSA-M cyanate Chemical compound [O-]C#N XLJMAIOERFSOGZ-UHFFFAOYSA-M 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000003822 epoxy resin Substances 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 229910052742 iron Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002923 metal particle Substances 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 238000000465 moulding Methods 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 229910052763 palladium Inorganic materials 0.000 description 1
- 229910052697 platinum Inorganic materials 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 238000004382 potting Methods 0.000 description 1
- 230000001681 protective effect Effects 0.000 description 1
- 230000008707 rearrangement Effects 0.000 description 1
- 238000002271 resection Methods 0.000 description 1
- 238000007650 screen-printing Methods 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 229910052682 stishovite Inorganic materials 0.000 description 1
- 229920005992 thermoplastic resin Polymers 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- 229910052905 tridymite Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/552—Protection against radiation, e.g. light or electromagnetic waves
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49827—Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49838—Geometry or layout
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/16—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K5/00—Casings, cabinets or drawers for electric apparatus
- H05K5/0091—Housing specially adapted for small components
- H05K5/0095—Housing specially adapted for small components hermetically-sealed
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K9/00—Screening of apparatus or components against electric or magnetic fields
- H05K9/0073—Shielding materials
- H05K9/0081—Electromagnetic shielding materials, e.g. EMI, RFI shielding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49805—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers the leads being also applied on the sidewalls or the bottom of the substrate, e.g. leadless packages for surface mounting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49822—Multilayer substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
- H01L2924/1815—Shape
Landscapes
- Microelectronics & Electronic Packaging (AREA)
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Electromagnetism (AREA)
- Health & Medical Sciences (AREA)
- Toxicology (AREA)
- Geometry (AREA)
- Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Abstract
【解決手段】 導電性パターンを有する基板と、前記基板に設けられた電子部品と、前記電子部品および前記基板を覆い、上面および前記上面と角部を構成する側面からなる封止部と、前記導電性パターンと電気的に接続され、前記封止部の側面と連続した垂直面に露出するコンタクト部と、前記封止部の上面と、前記封止部の側面と、から成る所定の前記角部を切除して形成される切除部と、前記封止部の上面、前記側面および前記コンタクト部を被覆するシールド膜と、を備え、前記切除部は、前記コンタクト部が前記シールド膜で被覆されるように、大気圧よりも低真空雰囲気内で飛散される導電性材料を通過させる領域である。
【選択図】図1
Description
==電子部品モジュール1の構造==
図1、図2を参照して、第1実施形態に係る電子部品モジュール1の構造を説明する。図1、図2は、第1実施形態に係る電子部品モジュール1の概略図である。
基板10は、例えば、樹脂、アルミナ、ガラス、セラミック、複合材料のような絶縁材料で形成され、導電性パターン11(例えばグランド配線やVccなど)を内部に有する。言うまでもなく、導電性パターン11の一部は、例えばGNDに接続されている。
電子部品20は、例えば、基板10の上面側に設けられている。ここでは、電子部品20は、図1(b)の様に、半導体チップのほか、例えば抵抗、インダクタ、キャパシタのような受動素子を含んでもよい。またフィルタなどでも良い。後述するが半導体チップは、一般に高背、チップ抵抗やチップコンデンサは、低背とすれば、この低背の素子の上は、空きスペースとなり、切除部50の位置として活用が可能である。
封止部30は、電子部品20および基板10を覆う保護部材である。封止部は、例えばエポキシ樹脂やシアネート樹脂のようなモールド用の熱硬化性樹脂を用いて形成されている。封止部30は、上面31と、その上面31の縁部から下方に延びる側面32と、を含む。したがって、上面31と側面32との接続部は、角部33を構成することになる。
コンタクト部40は、ダイシングにより露出した電極52により形成される、垂直な面を有する部分である。また、コンタクト部40は、端子51や導電性パターン11と電気的に接続されている。コンタクト部40は、電極52を介して、例えば端子51や導電性パターン11を通じてGNDに電気的に接続される。
切除部50は、封止部30の上面31と側面32とから成る角部33(上面31と側面32との接続部、あるいは上面31の縁部とも言える)を切除して形成される。切除部50は、コンタクト部40がシールド膜60で被覆されるように、大気圧よりも低真空雰囲気内で飛散される導電材料を通過させる領域(空間)である。本実施形態において、角部33は、図1や図2に示す点線で示す仮想エリアであり、封止部30の上面の周囲に位置し、下方に凹んだり、傾斜している部分である。
シールド膜60を形成する成膜手法は、蒸着、スパッタリングまたはCVDを用いる。シールド膜60は、封止部30の上面31、側面32、およびコンタクト部40を被覆する導電膜である。シールド膜60は、コンタクト部40に電気的に接続され、電子部品モジュール1の内部で発生する電磁波が外部へ漏出することを抑制する。また逆に、外部からのノイズがモジュール内に進入することも無い。
図4〜図11を参照しつつ、このような構造を有する電子部品モジュール1の製造方法を説明する。ここで、第1絶縁性基板の一例としての基板10は、第2絶縁性基板の一例としての集合基板15に含まれ、最終的に個片化される基板を言うものとする。
図12〜図14を参照して、第2実施形態に係る電子部品モジュール2を説明する。図12は、第2実施形態に係る電子部品モジュール2の概略図である。図13は、図12の電子部品モジュール2の内部に形成されたビア253(またはスルーホール)を上面側から見た位置関係を示す図である。図14は、第2実施形態に係る電子部品モジュール2に於いて、内層の電極252として、基板210の紙面上の上側S1近傍から紙面上の下側S2近傍まで延在するベタグランド254を用いた概略図である。
図15を参照して、第3実施形態に係る電子部品モジュール3を説明する。図15は、第3実施形態に係る電子部品モジュールの概略図である。
図16〜図18を参照して、第4実施形態に係る電子部品モジュール4を説明する。図16は、第4実施形態に係る電子部品モジュール4の概略図である。図17は、図16の電子部品モジュール4の製造工程のうち、第1溝471、第2溝472(切除部450),473(切除部451)の形成工程を詳細に示す図である。図18は、図16の電子部品モジュール4の製造工程のうち、シールド膜460の成膜工程を詳細に示す図である。
本実施形態によれば、集合基板の状態でシールド膜60(260,360,460)を形成することが可能となり、個片化の後に成膜を行う場合における半導体パッケージの再配列やテープ固定が不用である。また、生産性が向上するため製造コストを下げることが可能である。さらに、個片化の後に成膜を行う場合のように成膜材料の基板10(210,310,410)の裏側への回り込みも皆無であり、品質、歩留まりが向上する。具体的には、シールド膜を付けてから符号FCの部分をカットして個片化するため、図16の様に、特にFCの近傍やその裏側には、シールド膜460は形成されない。
10,210,310,410 基板
11,211,311,411 導電性パターン
20,220,320,420 電子部品
30,230,330,430 封止部
40,240,340,440 コンタクト部
41,241,341,441 垂直面
42,242,342,442 水平面
50,250,350,450,451 切除部
51,251,351,451 端子
52,252,352,452 電極
53,253,353,453 ビア(又はスルーホール)
254 ベタグランド
60,260,360,460 シールド膜
100 無線領域
101 アンテナ領域
Claims (14)
- 導電性パターンを有する基板と、
前記基板に設けられた電子部品と、
前記電子部品および前記基板を覆い、上面および前記上面と角部を構成する側面からなる封止部と、
前記導電性パターンと電気的に接続され、前記封止部の側面と連続した垂直面に露出するコンタクト部と、
前記封止部の上面と、前記封止部の側面と、から成る所定の前記角部を切除して形成される切除部と、
前記封止部の上面、前記側面および前記コンタクト部を被覆するシールド膜と、
を備え、
前記切除部は、前記コンタクト部が前記シールド膜で被覆されるように、大気圧よりも低真空雰囲気内で飛散される導電性材料を通過させる領域である
ことを特徴とする電子部品モジュール。 - 前記基板は、
前記導電性パターンが設けられ、前記電子部品が配置される無線領域と、アンテナとなる配線パターンが配置されるアンテナ領域と、を有し、
前記電子部品は、
前記導電性パターンと電気的に接続され、前記無線領域に設けられる無線回路用の部品であり、
前記切除部は、前記アンテナ領域の上である
ことを特徴とする請求項1に記載の電子部品モジュール。 - 前記切除部は、前記電子部品の上側に形成される
ことを特徴とする請求項1又は請求項2に記載の電子部品モジュール。 - 前記コンタクト部は、前記導電性パターンと電気的に接続され、前記封止部の側面と連続した前記垂直面と、前記垂直面に連続する水平面を有する
ことを特徴とする請求項1乃至請求項3の何れか一項に記載の電子部品モジュール。 - 前記コンタクト部は、前記導電性パターンと電気的に接続され、前記基板の表層または内層に設けられる電極、前記電極の上層または下層を接続するように設けられるビア、または前記電極の上層または下層に設けられるスルーホール、のうち少なくとも一つから成る
ことを特徴とする請求項1乃至請求項4の何れか一項に記載の電子部品モジュール。 - 前記コンタクト部の前記電極は、ベタグランドから成る
ことを特徴とする請求項4又は請求項5に記載の電子部品モジュール。 - 前記ビアまたはスルーホールは、前記封止部の側面に対応する部分に、ランダムに、複数設けられるか、
または、複数個が列を成して設けられる
ことを特徴とする請求項5又は請求項6に記載の電子部品モジュール。 - 前記コンタクト部は、前記垂直面と前記水平面との境目に湾曲面を有する
ことを特徴とする請求項4乃至請求項7の何れか一項に記載の電子部品モジュール。 - 前記封止部の前記上面における前記シールド膜の膜厚t1と、前記コンタクト部の前記水平面における前記シールド膜の膜厚t2と、前記封止部の前記側面における前記シールド膜の膜厚t3と、前記コンタクト部の前記湾曲面における前記シールド膜の膜厚t4とは、t1>t3で、t2>t3またはt4>t3の関係を満たす
ことを特徴とする請求項8に記載の電子部品モジュール。 - 第1絶縁性基板の上に電子部品が配置される素子配置領域を複数配置して形成され、隣り合う前記素子配置領域の間にダイシング領域を有し、前記電子部品が設けられた表面を絶縁材料で被覆する封止部を有する第2絶縁性基板を用意し、
前記ダイシング領域を研削装置で研削して第1溝を形成することで、前記素子配置領域を囲むように前記封止部の側面を形成し、
大気圧よりも低真空雰囲気内において、前記封止部の表面および前記側面に、導電性材料を成膜させてシールド膜を形成し、
前記ダイシング領域をさらに研削して前記第2絶縁性基板を分離して電子部品モジュールを生成する電子部品モジュールの製造方法であって、
前記第1絶縁性基板の表面を研削して前記第1絶縁性基板の側面が露出するように、前記封止部に前記第1溝を形成し、
前記封止部の表面側に、前記第1溝と連続して、前記第1溝よりも幅が広く、かつ前記第1溝よりも深さが浅い第2溝を形成し、
前記低真空雰囲気内において前記導電性材料が前記第2溝を通過するようにして、前記第1絶縁性基板の側面に前記シールド膜を形成させる
ことを特徴とする電子部品モジュールの製造方法。 - 前記導電性材料は、蒸着、スパッタリングまたはCVDにより生成される
ことを特徴とする請求項10に記載の電子部品モジュールの製造方法。 - 前記第2溝は、
前記第1溝の幅の長さに対して、前記第1溝の底面から前記第2溝の底面までの前記側面の長さが、2倍以下となるように、形成される
ことを特徴とする請求項10又は請求項11に記載の電子部品モジュールの製造方法。 - 前記基板は、Siインターポーザであり、Si基板の上層には、導電パターンが無機系絶縁材料により絶縁処理されてなる請求項4乃至請求項9の何れか一項に記載の電子部品モジュール。
- 前記切除部は、前記コンタクト部が形成される側面とは反対の側面に形成される請求項1または請求項2に記載の電子部品モジュール
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017067067A JP6689780B2 (ja) | 2017-03-30 | 2017-03-30 | 電子部品モジュールの製造方法 |
US15/934,757 US10756024B2 (en) | 2017-03-30 | 2018-03-23 | Electronic component module and method of manufacturing the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017067067A JP6689780B2 (ja) | 2017-03-30 | 2017-03-30 | 電子部品モジュールの製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2018170421A true JP2018170421A (ja) | 2018-11-01 |
JP6689780B2 JP6689780B2 (ja) | 2020-04-28 |
Family
ID=63669816
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017067067A Active JP6689780B2 (ja) | 2017-03-30 | 2017-03-30 | 電子部品モジュールの製造方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10756024B2 (ja) |
JP (1) | JP6689780B2 (ja) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10490512B2 (en) | 2017-03-30 | 2019-11-26 | Taiyo Yuden Co., Ltd. | Method of making plural electronic component modules |
WO2021006141A1 (ja) * | 2019-07-08 | 2021-01-14 | 株式会社村田製作所 | モジュールおよびその製造方法 |
KR20210141859A (ko) * | 2020-05-14 | 2021-11-23 | 엔트리움 주식회사 | 반도체 디바이스 및 그 제조 방법 |
WO2021251218A1 (ja) * | 2020-06-11 | 2021-12-16 | 株式会社村田製作所 | モジュール |
CN114242654A (zh) * | 2022-02-23 | 2022-03-25 | 威海嘉瑞光电科技股份有限公司 | 一种无引线磁性封装结构及其制造方法 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6463323B2 (ja) * | 2016-12-01 | 2019-01-30 | 太陽誘電株式会社 | 無線モジュール、およびその製造方法 |
WO2020067468A1 (ja) * | 2018-09-28 | 2020-04-02 | 株式会社村田製作所 | 電子部品モジュールおよび電子部品モジュールの製造方法 |
KR20230015773A (ko) | 2021-07-23 | 2023-01-31 | 삼성전자주식회사 | 전자 부품의 차폐를 위한 도전성 레이어가 형성된 기판 및 이를 포함하는 전자 장치 |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010212410A (ja) * | 2009-03-10 | 2010-09-24 | Panasonic Corp | モジュール部品とモジュール部品の製造方法と、これを用いた電子機器 |
JP2013161831A (ja) * | 2012-02-01 | 2013-08-19 | Mitsumi Electric Co Ltd | 電子モジュール及びその製造方法 |
JP2014146624A (ja) * | 2013-01-25 | 2014-08-14 | Murata Mfg Co Ltd | モジュールおよびその製造方法 |
WO2015015863A1 (ja) * | 2013-07-29 | 2015-02-05 | 株式会社村田製作所 | アンテナ一体型無線モジュールおよびこのモジュールの製造方法 |
JP2015115560A (ja) * | 2013-12-13 | 2015-06-22 | 株式会社東芝 | 半導体装置の製造方法 |
WO2015194435A1 (ja) * | 2014-06-20 | 2015-12-23 | 株式会社村田製作所 | 回路モジュール及びその製造方法 |
JP2015233164A (ja) * | 2010-07-15 | 2015-12-24 | 株式会社東芝 | 電子部品 |
WO2016121491A1 (ja) * | 2015-01-30 | 2016-08-04 | 株式会社村田製作所 | 電子回路モジュール |
WO2017043621A1 (ja) * | 2015-09-11 | 2017-03-16 | 株式会社村田製作所 | 高周波モジュール |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5517515A (en) * | 1994-08-17 | 1996-05-14 | International Business Machines Corporation | Multichip module with integrated test circuitry disposed within interposer substrate |
JPH11345905A (ja) | 1998-06-02 | 1999-12-14 | Mitsubishi Electric Corp | 半導体装置 |
US6856007B2 (en) | 2001-08-28 | 2005-02-15 | Tessera, Inc. | High-frequency chip packages |
US7482686B2 (en) | 2004-06-21 | 2009-01-27 | Braodcom Corporation | Multipiece apparatus for thermal and electromagnetic interference (EMI) shielding enhancement in die-up array packages and method of making the same |
KR100691160B1 (ko) | 2005-05-06 | 2007-03-09 | 삼성전기주식회사 | 적층형 표면탄성파 패키지 및 그 제조방법 |
KR100813625B1 (ko) | 2006-11-15 | 2008-03-14 | 삼성전자주식회사 | 반도체 소자 패키지 |
US8138024B2 (en) | 2008-02-26 | 2012-03-20 | Stats Chippac Ltd. | Package system for shielding semiconductor dies from electromagnetic interference |
JP2009218484A (ja) | 2008-03-12 | 2009-09-24 | Tdk Corp | 電子モジュール、および電子モジュールの製造方法 |
US7772046B2 (en) | 2008-06-04 | 2010-08-10 | Stats Chippac, Ltd. | Semiconductor device having electrical devices mounted to IPD structure and method for shielding electromagnetic interference |
WO2010103756A1 (ja) | 2009-03-10 | 2010-09-16 | パナソニック株式会社 | モジュール部品とその製造方法と、およびそのモジュール部品を用いた電子機器 |
KR101855294B1 (ko) | 2010-06-10 | 2018-05-08 | 삼성전자주식회사 | 반도체 패키지 |
JP2013058513A (ja) | 2011-09-07 | 2013-03-28 | Sharp Corp | 高周波モジュールおよびその製造方法 |
JP5576548B1 (ja) | 2013-07-10 | 2014-08-20 | 太陽誘電株式会社 | 回路モジュール及びその製造方法 |
JP2015115552A (ja) | 2013-12-13 | 2015-06-22 | 株式会社東芝 | 半導体装置およびその製造方法 |
JP2018170419A (ja) | 2017-03-30 | 2018-11-01 | 太陽誘電株式会社 | 電子部品モジュール |
-
2017
- 2017-03-30 JP JP2017067067A patent/JP6689780B2/ja active Active
-
2018
- 2018-03-23 US US15/934,757 patent/US10756024B2/en active Active
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010212410A (ja) * | 2009-03-10 | 2010-09-24 | Panasonic Corp | モジュール部品とモジュール部品の製造方法と、これを用いた電子機器 |
JP2015233164A (ja) * | 2010-07-15 | 2015-12-24 | 株式会社東芝 | 電子部品 |
JP2013161831A (ja) * | 2012-02-01 | 2013-08-19 | Mitsumi Electric Co Ltd | 電子モジュール及びその製造方法 |
JP2014146624A (ja) * | 2013-01-25 | 2014-08-14 | Murata Mfg Co Ltd | モジュールおよびその製造方法 |
WO2015015863A1 (ja) * | 2013-07-29 | 2015-02-05 | 株式会社村田製作所 | アンテナ一体型無線モジュールおよびこのモジュールの製造方法 |
JP2015115560A (ja) * | 2013-12-13 | 2015-06-22 | 株式会社東芝 | 半導体装置の製造方法 |
WO2015194435A1 (ja) * | 2014-06-20 | 2015-12-23 | 株式会社村田製作所 | 回路モジュール及びその製造方法 |
WO2016121491A1 (ja) * | 2015-01-30 | 2016-08-04 | 株式会社村田製作所 | 電子回路モジュール |
WO2017043621A1 (ja) * | 2015-09-11 | 2017-03-16 | 株式会社村田製作所 | 高周波モジュール |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10490512B2 (en) | 2017-03-30 | 2019-11-26 | Taiyo Yuden Co., Ltd. | Method of making plural electronic component modules |
WO2021006141A1 (ja) * | 2019-07-08 | 2021-01-14 | 株式会社村田製作所 | モジュールおよびその製造方法 |
US11837555B2 (en) | 2019-07-08 | 2023-12-05 | Murata Manufacturing Co., Ltd. | Module and method of manufacturing the same |
KR20210141859A (ko) * | 2020-05-14 | 2021-11-23 | 엔트리움 주식회사 | 반도체 디바이스 및 그 제조 방법 |
KR102418343B1 (ko) * | 2020-05-14 | 2022-07-08 | 엔트리움 주식회사 | 반도체 디바이스 및 그 제조 방법 |
WO2021251218A1 (ja) * | 2020-06-11 | 2021-12-16 | 株式会社村田製作所 | モジュール |
CN114242654A (zh) * | 2022-02-23 | 2022-03-25 | 威海嘉瑞光电科技股份有限公司 | 一种无引线磁性封装结构及其制造方法 |
CN114242654B (zh) * | 2022-02-23 | 2022-05-13 | 威海嘉瑞光电科技股份有限公司 | 一种无引线磁性封装结构及其制造方法 |
Also Published As
Publication number | Publication date |
---|---|
US20180286796A1 (en) | 2018-10-04 |
US10756024B2 (en) | 2020-08-25 |
JP6689780B2 (ja) | 2020-04-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10529668B2 (en) | Method of manufacturing electronic component module | |
US10490512B2 (en) | Method of making plural electronic component modules | |
JP6689780B2 (ja) | 電子部品モジュールの製造方法 | |
KR102246040B1 (ko) | 회로 모듈 | |
TWI569398B (zh) | 半導體元件封裝及其製作方法 | |
CN103400825B (zh) | 半导体封装件及其制造方法 | |
US8030750B2 (en) | Semiconductor device packages with electromagnetic interference shielding | |
JP6965928B2 (ja) | 高周波モジュール | |
US20150255403A1 (en) | Methods related to fabrication of shielded radio-frequency module | |
US9349694B2 (en) | Method of manufacturing a semiconductor device | |
JP7046723B2 (ja) | 無線モジュールおよびその製造方法並びに電子装置 | |
EP2787530B1 (en) | High-frequency semiconductor package and high-frequency semiconductor device | |
US20100285636A1 (en) | Manufacturing method of a packaging structure of electronic components | |
CN101814484A (zh) | 芯片封装体及其制作方法 | |
US20120235259A1 (en) | Semiconductor package and method of fabricating the same | |
CN104078458A (zh) | 堆叠式半导体结构及其制造方法 | |
US11127689B2 (en) | Segmented shielding using wirebonds | |
US11744005B2 (en) | Electronic component module and manufacturing method of electronic component module | |
US11515282B2 (en) | Electromagnetic shields with bonding wires for sub-modules | |
JP2018046084A (ja) | 半導体装置、及び半導体装置の製造方法 | |
KR101350610B1 (ko) | 반도체 패키지 | |
KR20210156669A (ko) | 반도체 패키지 및 그 제조방법 | |
CN108735715A (zh) | 选择性电磁遮蔽封装体结构及其制法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20171013 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20180911 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20181031 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190319 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190513 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20191015 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20191202 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200317 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20200408 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6689780 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |