JP2017537544A - 負荷スイッチのための出力放電技法 - Google Patents
負荷スイッチのための出力放電技法 Download PDFInfo
- Publication number
- JP2017537544A JP2017537544A JP2017525902A JP2017525902A JP2017537544A JP 2017537544 A JP2017537544 A JP 2017537544A JP 2017525902 A JP2017525902 A JP 2017525902A JP 2017525902 A JP2017525902 A JP 2017525902A JP 2017537544 A JP2017537544 A JP 2017537544A
- Authority
- JP
- Japan
- Prior art keywords
- coupled
- transistor
- input
- circuit
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/06—Modifications for ensuring a fully conducting state
- H03K17/063—Modifications for ensuring a fully conducting state in field-effect transistor switches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0008—Arrangements for reducing power consumption
- H03K19/0016—Arrangements for reducing power consumption by using a control or a clock signal, e.g. in order to apply power supply
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/08—Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/32—Means for protecting converters other than automatic disconnection
- H02M1/322—Means for rapidly discharging a capacitor of the converter for protecting electrical components or for preventing electrical shock
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K2217/00—Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
- H03K2217/0054—Gating switches, e.g. pass gates
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K2217/00—Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
- H03K2217/0063—High side switches, i.e. the higher potential [DC] or life wire [AC] being directly connected to the switch and not via the load
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K2217/00—Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
- H03K2217/0072—Low side switches, i.e. the lower potential [DC] or neutral wire [AC] being directly connected to the switch and not via the load
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K2217/00—Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
- H03K2217/0081—Power supply means, e.g. to the switch driver
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Electronic Switches (AREA)
- Dc-Dc Converters (AREA)
- Power Conversion In General (AREA)
- Power Engineering (AREA)
Abstract
Description
Claims (20)
- 集積回路であって、
入力電圧リード、
出力電圧リード、
前記入力電圧リードと前記出力電圧リードとの間に結合されるパストランジスタ、および、
出力放電回路、
を含み、
前記出力放電回路が、
電力入力と、
制御入力と、
前記出力電圧リードと接地リードとの間に結合される第1のトランジスタであって、制御電極を有する、前記第1のトランジスタと、
前記電力入力に結合されるアノードを有するダイオードと、
前記ダイオードのカソードと前記接地リードとの間に結合されるコンデンサと、
前記ダイオードの前記カソードと前記第1のトランジスタの前記制御電極との間に結合されるレジスタと、
前記第1のトランジスタの前記制御電極と前記接地リードとの間に結合される第2のトランジスタであって、前記第2のトランジスタが、前記出力放電回路の前記制御入力に結合される制御電極を有する、前記第2のトランジスタと
を含む、
集積回路。 - 請求項1に記載の集積回路であって、前記コンデンサが第1のコンデンサであり、前記ダイオードが第1のダイオードであり、前記トランジスタが第1のトランジスタであり、
前記集積回路がさらに、
スイッチイネーブルリード、および、
制御回路、
を含み、
前記制御回路が、
電力入力と、
前記パストランジスタのゲート電極と前記出力放電回路の前記制御入力との間に結合される第3のトランジスタであって、制御電極を有する、前記第3のトランジスタと、
前記出力放電回路の前記制御入力と前記接地リードとの間に結合される第4のトランジスタと、
前記スイッチイネーブルリードに結合される入力と、前記第4のトランジスタの制御電極に結合される出力と、前記第3のトランジスタの前記制御電極に結合される電力レールとを有するバッファと、
前記第3のトランジスタの前記制御電極と前記接地リードとの間に結合される第2のコンデンサと、
前記制御回路の前記電力入力に結合されるアノードと、前記第3のトランジスタの前記制御電極におよび前記バッファの前記電力レールに結合されるカソードとを有する第2のダイオードと、
を含む、
集積回路。 - 集積回路であって、
入力電圧リード、
出力電圧リード、
前記入力電圧リードと前記出力電圧リードとの間に結合されるパストランジスタ、および、
前記出力電圧リードと接地リードとの間に結合される出力放電回路、
を含み、
前記出力放電回路が、
電力入力と、
前記電力入力に結合されるアノードを有するダイオードと、
前記ダイオードのカソードと前記接地リードとの間に結合されるコンデンサと、
を含む、
集積回路。 - 請求項3に記載の集積回路であって、前記出力放電回路がさらに、
制御入力、
前記出力電圧リードと前記接地リードとの間に結合されるスイッチであって、制御電極を有する、前記スイッチ、および、
前記出力放電回路の前記制御入力に結合される入力と、前記スイッチの前記制御電極に結合される出力と、前記ダイオードの前記カソードに結合される電力レールとを有するバッファ、
を含む、集積回路。 - 請求項4に記載の集積回路であって、前記バッファがインバータである、集積回路。
- 請求項5に記載の集積回路であって、前記インバータがn型金属酸化物半導体(NMOS)インバータである、集積回路。
- 請求項4に記載の集積回路であって、前記バッファが非反転バッファである、集積回路。
- 請求項4に記載の集積回路であって、さらに、
前記パストランジスタのゲート電極と前記出力放電回路の前記制御入力との間に結合される制御回路、
を含む、集積回路。 - 請求項8に記載の集積回路であって、前記コンデンサが第1のコンデンサであり、前記ダイオードが第1のダイオードであり、前記制御回路が、
基準電圧入力、
前記パストランジスタの前記ゲート電極と前記出力放電回路の前記制御入力との間に結合されるトランジスタであって、前記トランジスタが制御電極を有する、前記トランジスタ、
前記トランジスタの前記制御電極と前記接地リードとの間に結合される第2のコンデンサ、および、
前記基準電圧入力に結合されるアノードと、前記トランジスタの前記制御電極に結合されるカソードとを有する第2のダイオード、
を含む、集積回路。 - 請求項9に記載の集積回路であって、前記基準電圧入力が前記入力電圧リードに結合される、集積回路。
- 請求項10に記載の集積回路であって、さらに、
バイアス電圧リード、
前記バイアス電圧リードに結合されるチャージポンプ回路、および、
前記チャージポンプ回路に結合される電力入力と、前記パストランジスタの前記ゲートに結合される出力とを有するゲート駆動回路、
を含み、
前記制御回路がさらに、前記バイアス電圧リードに結合されるアノードと、前記トランジスタの前記制御電極に結合されるカソードとを有する第3のダイオードを含む、
集積回路。 - 請求項8に記載の集積回路であって、前記制御回路が、前記出力放電回路の前記制御入力と前記接地リードとの間に結合されるゲート電極放電回路を含む、集積回路。
- 請求項12に記載の集積回路であって、前記コンデンサが第1のコンデンサであり、前記ダイオードが第1のダイオードであり、前記集積回路がさらにスイッチイネーブルリードを含み、前記ゲート電極放電回路が、前記出力放電回路の前記制御入力と前記接地との間に結合されるトランジスタを含み、
前記制御回路がさらに、
電力入力、
前記スイッチイネーブルリードに結合される入力と、前記トランジスタの制御電極に結合される出力と、電力レールとを有するバッファ、
前記バッファの前記電力レールと前記接地リードとの間に結合される第2のコンデンサ、および、
前記制御回路の前記電力入力に結合されるアノードと、前記バッファの前記電力レールに結合されるカソードとを有する第2のダイオード、
を含む、集積回路。 - 請求項13に記載の集積回路であって、前記制御回路の前記電力入力が前記入力電圧リードに結合される、集積回路。
- 請求項14に記載の集積回路であって、さらに、
バイアス電圧リード、
前記バイアス電圧リードに結合されるチャージポンプ回路、および、
前記チャージポンプ回路に結合される電力入力と、前記パストランジスタのゲートに結合される出力とを有するゲート駆動回路、
を含み、
前記制御回路がさらに、前記バイアス電圧リードに結合されるアノードと、前記バッファの前記電力レールに結合されるカソードとを有する第3のダイオードを含む、
集積回路。 - 請求項3に記載の集積回路であって、前記出力放電回路がさらに、
制御入力、
前記出力電圧リードと前記接地リードとの間に結合されるスイッチであって、制御電極を有する、前記スイッチ、
前記ダイオードの前記カソードと前記スイッチの前記制御電極との間に結合される抵抗構成要素、および、
前記スイッチの制御電極と前記接地リードとの間に結合されるトランジスタであって、前記トランジスタが、前記出力放電回路の前記制御入力に結合される制御電極を有する、前記トランジスタ、
を含む、集積回路。 - 請求項3に記載の集積回路であって、前記出力放電回路の前記電力入力が、前記入力電圧リードに結合される、集積回路。
- 請求項3に記載の集積回路であって、さらに、
バイアス電圧リード、
前記バイアス電圧リードに結合されるチャージポンプ回路、および、
前記チャージポンプ回路に結合される電力入力と、前記パストランジスタのゲートに結合される出力とを有するゲート駆動回路、
を含み、
前記出力放電回路の前記電力入力が、前記バイアス電圧リードに結合される、
集積回路。 - 請求項18に記載の集積回路であって、前記出力放電回路の前記電力入力が第1の電力入力であり、前記ダイオードが第1のダイオードであり、
前記出力放電回路がさらに、
第2の電力入力、および、
前記第2の電力入力に結合されるアノードを有する第2のダイオード、
を含み、
前記第2のダイオードのカソードが、前記コンデンサと、前記第1のダイオードの前記カソードとに結合される、
集積回路。 - 方法であって、
スイッチの出力放電回路の電力入力に電圧が印加されることに応答して、バッファの電力レールと接地リードとの間に結合されるコンデンサを、電流経路を介して充電すること、
前記出力放電回路の前記電力入力に前記電圧が印加されなくなることに応答して、前記コンデンサが前記電流経路を通じて放電するのを防止すること、および、
前記出力放電回路の前記電力入力に前記電圧が印加されなくなることに応答して、前記充電されたコンデンサに蓄積された電荷に基づいて、前記出力放電回路に電力を供給すること、
を含む、方法。
Applications Claiming Priority (5)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US201462078593P | 2014-11-12 | 2014-11-12 | |
| US62/078,593 | 2014-11-12 | ||
| US14/938,702 | 2015-11-11 | ||
| US14/938,702 US9755638B2 (en) | 2014-11-12 | 2015-11-11 | Output discharge techniques for load switches |
| PCT/US2015/060469 WO2016077640A1 (en) | 2014-11-12 | 2015-11-12 | Output discharge techniques for load switches |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2017537544A true JP2017537544A (ja) | 2017-12-14 |
| JP2017537544A5 JP2017537544A5 (ja) | 2018-12-20 |
| JP6783758B2 JP6783758B2 (ja) | 2020-11-11 |
Family
ID=55913052
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2017525902A Active JP6783758B2 (ja) | 2014-11-12 | 2015-11-12 | 負荷スイッチのための出力放電技法 |
Country Status (5)
| Country | Link |
|---|---|
| US (2) | US9755638B2 (ja) |
| EP (1) | EP3218977B1 (ja) |
| JP (1) | JP6783758B2 (ja) |
| CN (1) | CN107078501B (ja) |
| WO (1) | WO2016077640A1 (ja) |
Families Citing this family (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9755638B2 (en) * | 2014-11-12 | 2017-09-05 | Texas Instruments Incorporated | Output discharge techniques for load switches |
| US10394740B1 (en) * | 2018-09-10 | 2019-08-27 | Texas Instruments Incorporated | Signal line switch arrangement with multiple paths between a charge pump and a transistor control terminal |
| US11451134B2 (en) | 2019-06-07 | 2022-09-20 | Nxp B.V. | Method and device for discharging output capacitor of power supply |
| CN115240725B (zh) * | 2021-04-25 | 2025-08-29 | 晶晨半导体(深圳)有限公司 | 存储卡电源装置和电子设备 |
| CN115313335B (zh) * | 2021-05-08 | 2025-09-02 | 圣邦微电子(北京)股份有限公司 | 负载开关输入端快速掉电后的开关管栅极放电电路 |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5111084A (en) * | 1990-05-31 | 1992-05-05 | Westinghouse Electric Corp. | Low loss drain pulser circuit for solid state microwave power amplifiers |
| JP2005217497A (ja) * | 2004-01-27 | 2005-08-11 | Denso Corp | 半導体集積回路装置用負荷駆動回路 |
| JP2010004093A (ja) * | 2008-06-18 | 2010-01-07 | Nec Electronics Corp | 出力駆動回路 |
| US20130063187A1 (en) * | 2011-09-13 | 2013-03-14 | Daesung Electric Co., Ltd. | Solid-state switch driving circuit for vehicle |
| JP2014092712A (ja) * | 2012-11-05 | 2014-05-19 | Ricoh Co Ltd | 残留電荷除去装置、画像処理装置、残留電荷除去方法及び残留電荷除去プログラム |
Family Cites Families (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| FR2397742A1 (fr) | 1977-07-13 | 1979-02-09 | Senichi Masuda | Generateur de tension pulsatoire |
| DE3639495A1 (de) * | 1986-11-20 | 1988-05-26 | Licentia Gmbh | Beschaltung der schalter von pulswechselrichtern und gleichstrom-halbleiterstellern fuer den mehrquadrantenbetrieb |
| JP4313658B2 (ja) * | 2003-11-28 | 2009-08-12 | 三菱電機株式会社 | インバータ回路 |
| US7834669B2 (en) * | 2007-12-21 | 2010-11-16 | Nec Electronics Corporation | Semiconductor output circuit for controlling power supply to a load |
| US8476939B1 (en) * | 2010-09-20 | 2013-07-02 | International Rectifier Corporation | Switching power supply gate driver |
| CN102260785B (zh) | 2011-07-23 | 2013-10-23 | 浙江大学 | 用电容器放电产生高能电脉冲的残余应力消除装置 |
| DE102011083684B3 (de) * | 2011-09-29 | 2012-07-19 | Siemens Aktiengesellschaft | Aufbau zur Ansteuerung eines JFET-Bauteils |
| JP5733330B2 (ja) * | 2013-03-22 | 2015-06-10 | 株式会社デンソー | 駆動回路 |
| CN103684398B (zh) * | 2013-12-26 | 2016-08-31 | 中国科学院上海微系统与信息技术研究所 | 一种抗emi lin总线信号驱动器 |
| US9755638B2 (en) * | 2014-11-12 | 2017-09-05 | Texas Instruments Incorporated | Output discharge techniques for load switches |
-
2015
- 2015-11-11 US US14/938,702 patent/US9755638B2/en active Active
- 2015-11-12 JP JP2017525902A patent/JP6783758B2/ja active Active
- 2015-11-12 EP EP15858408.6A patent/EP3218977B1/en active Active
- 2015-11-12 WO PCT/US2015/060469 patent/WO2016077640A1/en not_active Ceased
- 2015-11-12 CN CN201580060730.3A patent/CN107078501B/zh active Active
-
2017
- 2017-09-01 US US15/694,005 patent/US10187055B2/en active Active
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5111084A (en) * | 1990-05-31 | 1992-05-05 | Westinghouse Electric Corp. | Low loss drain pulser circuit for solid state microwave power amplifiers |
| JP2005217497A (ja) * | 2004-01-27 | 2005-08-11 | Denso Corp | 半導体集積回路装置用負荷駆動回路 |
| JP2010004093A (ja) * | 2008-06-18 | 2010-01-07 | Nec Electronics Corp | 出力駆動回路 |
| US20130063187A1 (en) * | 2011-09-13 | 2013-03-14 | Daesung Electric Co., Ltd. | Solid-state switch driving circuit for vehicle |
| JP2014092712A (ja) * | 2012-11-05 | 2014-05-19 | Ricoh Co Ltd | 残留電荷除去装置、画像処理装置、残留電荷除去方法及び残留電荷除去プログラム |
Also Published As
| Publication number | Publication date |
|---|---|
| CN107078501A (zh) | 2017-08-18 |
| WO2016077640A1 (en) | 2016-05-19 |
| EP3218977A1 (en) | 2017-09-20 |
| US9755638B2 (en) | 2017-09-05 |
| US20160134283A1 (en) | 2016-05-12 |
| US20170366182A1 (en) | 2017-12-21 |
| CN107078501B (zh) | 2020-07-10 |
| EP3218977B1 (en) | 2021-03-17 |
| JP6783758B2 (ja) | 2020-11-11 |
| US10187055B2 (en) | 2019-01-22 |
| EP3218977A4 (en) | 2018-06-20 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US10187055B2 (en) | Output discharge techniques for load switches | |
| CN106688183A (zh) | 自灭弧式半导体元件的短路保护电路 | |
| CN109494120B (zh) | 继电器控制电路 | |
| CN105098718B (zh) | 电源供应装置与过电压保护方法 | |
| CN106249830B (zh) | 电能传输系统及方法 | |
| JP5211889B2 (ja) | 半導体集積回路 | |
| US20160161532A1 (en) | Voltage detection circuit | |
| US12149233B2 (en) | Power switch with normally on transistor | |
| JP5107790B2 (ja) | レギュレータ | |
| JP2018512031A (ja) | 自己検出型逆電流保護スイッチ | |
| US9287875B2 (en) | Load switch for controlling electrical coupling between power supply and load | |
| CN106708154B (zh) | 一种单电源电路和电源系统 | |
| JP2014107872A (ja) | 半導体回路内の電力を制御するためのシステムおよび方法 | |
| JP5750326B2 (ja) | 電子機器の保護回路 | |
| JPWO2018150789A1 (ja) | スイッチ回路 | |
| CN102710247B (zh) | 具有减小的阈值电流的缓冲器系统 | |
| JP2006042402A (ja) | 電源制御回路 | |
| CN101980445B (zh) | 高可靠零功耗复位电路 | |
| US8633744B1 (en) | Power reset circuit with zero standby current consumption | |
| US8450987B2 (en) | Switching apparatus and control signal generator thereof | |
| JP2012059815A (ja) | 半導体装置 | |
| JP5226474B2 (ja) | 半導体出力回路 | |
| JP6628564B2 (ja) | 半導体リレーモジュールの制御回路 | |
| CN111384847B (zh) | 直流电源上电保护电路、驱动负载电路的方法及电子设备 | |
| JP7438037B2 (ja) | チャージポンプ装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20170512 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20181106 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20181106 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20190719 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190807 |
|
| A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20191107 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20191228 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20200407 |
|
| A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20200706 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20201021 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20201022 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 6783758 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313117 |
|
| S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313117 |
|
| S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313117 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |